Merge branch 'master' into next
[pandora-kernel.git] / drivers / media / video / em28xx / em28xx-reg.h
1 #define EM_GPIO_0  (1 << 0)
2 #define EM_GPIO_1  (1 << 1)
3 #define EM_GPIO_2  (1 << 2)
4 #define EM_GPIO_3  (1 << 3)
5 #define EM_GPIO_4  (1 << 4)
6 #define EM_GPIO_5  (1 << 5)
7 #define EM_GPIO_6  (1 << 6)
8 #define EM_GPIO_7  (1 << 7)
9
10 #define EM_GPO_0   (1 << 0)
11 #define EM_GPO_1   (1 << 1)
12 #define EM_GPO_2   (1 << 2)
13 #define EM_GPO_3   (1 << 3)
14
15 /* em2800 registers */
16 #define EM2800_R08_AUDIOSRC 0x08
17
18 /* em28xx registers */
19
20 #define EM28XX_R00_CHIPCFG      0x00
21
22 /* em28xx Chip Configuration 0x00 */
23 #define EM28XX_CHIPCFG_VENDOR_AUDIO             0x80
24 #define EM28XX_CHIPCFG_I2S_VOLUME_CAPABLE       0x40
25 #define EM28XX_CHIPCFG_I2S_5_SAMPRATES          0x30
26 #define EM28XX_CHIPCFG_I2S_3_SAMPRATES          0x20
27 #define EM28XX_CHIPCFG_AC97                     0x10
28 #define EM28XX_CHIPCFG_AUDIOMASK                0x30
29
30         /* GPIO/GPO registers */
31 #define EM2880_R04_GPO  0x04    /* em2880-em2883 only */
32 #define EM28XX_R08_GPIO 0x08    /* em2820 or upper */
33
34 #define EM28XX_R06_I2C_CLK      0x06
35
36 /* em28xx I2C Clock Register (0x06) */
37 #define EM28XX_I2C_CLK_ACK_LAST_READ    0x80
38 #define EM28XX_I2C_CLK_WAIT_ENABLE      0x40
39 #define EM28XX_I2C_EEPROM_ON_BOARD      0x08
40 #define EM28XX_I2C_EEPROM_KEY_VALID     0x04
41 #define EM2874_I2C_SECONDARY_BUS_SELECT 0x04 /* em2874 has two i2c busses */
42 #define EM28XX_I2C_FREQ_1_5_MHZ         0x03 /* bus frequency (bits [1-0]) */
43 #define EM28XX_I2C_FREQ_25_KHZ          0x02
44 #define EM28XX_I2C_FREQ_400_KHZ         0x01
45 #define EM28XX_I2C_FREQ_100_KHZ         0x00
46
47
48 #define EM28XX_R0A_CHIPID       0x0a
49 #define EM28XX_R0C_USBSUSP      0x0c    /* */
50
51 #define EM28XX_R0E_AUDIOSRC     0x0e
52 #define EM28XX_R0F_XCLK 0x0f
53
54 /* em28xx XCLK Register (0x0f) */
55 #define EM28XX_XCLK_AUDIO_UNMUTE        0x80 /* otherwise audio muted */
56 #define EM28XX_XCLK_I2S_MSB_TIMING      0x40 /* otherwise standard timing */
57 #define EM28XX_XCLK_IR_RC5_MODE         0x20 /* otherwise NEC mode */
58 #define EM28XX_XCLK_IR_NEC_CHK_PARITY   0x10
59 #define EM28XX_XCLK_FREQUENCY_30MHZ     0x00 /* Freq. select (bits [3-0]) */
60 #define EM28XX_XCLK_FREQUENCY_15MHZ     0x01
61 #define EM28XX_XCLK_FREQUENCY_10MHZ     0x02
62 #define EM28XX_XCLK_FREQUENCY_7_5MHZ    0x03
63 #define EM28XX_XCLK_FREQUENCY_6MHZ      0x04
64 #define EM28XX_XCLK_FREQUENCY_5MHZ      0x05
65 #define EM28XX_XCLK_FREQUENCY_4_3MHZ    0x06
66 #define EM28XX_XCLK_FREQUENCY_12MHZ     0x07
67 #define EM28XX_XCLK_FREQUENCY_20MHZ     0x08
68 #define EM28XX_XCLK_FREQUENCY_20MHZ_2   0x09
69 #define EM28XX_XCLK_FREQUENCY_48MHZ     0x0a
70 #define EM28XX_XCLK_FREQUENCY_24MHZ     0x0b
71
72 #define EM28XX_R10_VINMODE      0x10
73 #define EM28XX_R11_VINCTRL      0x11
74 #define EM28XX_R12_VINENABLE    0x12    /* */
75
76 #define EM28XX_R14_GAMMA        0x14
77 #define EM28XX_R15_RGAIN        0x15
78 #define EM28XX_R16_GGAIN        0x16
79 #define EM28XX_R17_BGAIN        0x17
80 #define EM28XX_R18_ROFFSET      0x18
81 #define EM28XX_R19_GOFFSET      0x19
82 #define EM28XX_R1A_BOFFSET      0x1a
83
84 #define EM28XX_R1B_OFLOW        0x1b
85 #define EM28XX_R1C_HSTART       0x1c
86 #define EM28XX_R1D_VSTART       0x1d
87 #define EM28XX_R1E_CWIDTH       0x1e
88 #define EM28XX_R1F_CHEIGHT      0x1f
89
90 #define EM28XX_R20_YGAIN        0x20
91 #define EM28XX_R21_YOFFSET      0x21
92 #define EM28XX_R22_UVGAIN       0x22
93 #define EM28XX_R23_UOFFSET      0x23
94 #define EM28XX_R24_VOFFSET      0x24
95 #define EM28XX_R25_SHARPNESS    0x25
96
97 #define EM28XX_R26_COMPR        0x26
98 #define EM28XX_R27_OUTFMT       0x27
99
100 /* em28xx Output Format Register (0x27) */
101 #define EM28XX_OUTFMT_RGB_8_RGRG        0x00
102 #define EM28XX_OUTFMT_RGB_8_GRGR        0x01
103 #define EM28XX_OUTFMT_RGB_8_GBGB        0x02
104 #define EM28XX_OUTFMT_RGB_8_BGBG        0x03
105 #define EM28XX_OUTFMT_RGB_16_656        0x04
106 #define EM28XX_OUTFMT_RGB_8_BAYER       0x08 /* Pattern in Reg 0x10[1-0] */
107 #define EM28XX_OUTFMT_YUV211            0x10
108 #define EM28XX_OUTFMT_YUV422_Y0UY1V     0x14
109 #define EM28XX_OUTFMT_YUV422_Y1UY0V     0x15
110 #define EM28XX_OUTFMT_YUV411            0x18
111
112
113 #define EM28XX_R28_XMIN 0x28
114 #define EM28XX_R29_XMAX 0x29
115 #define EM28XX_R2A_YMIN 0x2a
116 #define EM28XX_R2B_YMAX 0x2b
117
118 #define EM28XX_R30_HSCALELOW    0x30
119 #define EM28XX_R31_HSCALEHIGH   0x31
120 #define EM28XX_R32_VSCALELOW    0x32
121 #define EM28XX_R33_VSCALEHIGH   0x33
122
123 #define EM28XX_R40_AC97LSB      0x40
124 #define EM28XX_R41_AC97MSB      0x41
125 #define EM28XX_R42_AC97ADDR     0x42
126 #define EM28XX_R43_AC97BUSY     0x43
127
128 #define EM28XX_R45_IR           0x45
129         /* 0x45  bit 7    - parity bit
130                  bits 6-0 - count
131            0x46  IR brand
132            0x47  IR data
133          */
134
135 /* em2874 registers */
136 #define EM2874_R50_IR_CONFIG    0x50
137 #define EM2874_R51_IR           0x51
138 #define EM2874_R5F_TS_ENABLE    0x5f
139 #define EM2874_R80_GPIO         0x80
140
141 /* em2874 IR config register (0x50) */
142 #define EM2874_IR_NEC           0x00
143 #define EM2874_IR_RC5           0x04
144 #define EM2874_IR_RC5_MODE_0    0x08
145 #define EM2874_IR_RC5_MODE_6A   0x0b
146
147 /* em2874 Transport Stream Enable Register (0x5f) */
148 #define EM2874_TS1_CAPTURE_ENABLE (1 << 0)
149 #define EM2874_TS1_FILTER_ENABLE  (1 << 1)
150 #define EM2874_TS1_NULL_DISCARD   (1 << 2)
151 #define EM2874_TS2_CAPTURE_ENABLE (1 << 4)
152 #define EM2874_TS2_FILTER_ENABLE  (1 << 5)
153 #define EM2874_TS2_NULL_DISCARD   (1 << 6)
154
155 /* register settings */
156 #define EM2800_AUDIO_SRC_TUNER  0x0d
157 #define EM2800_AUDIO_SRC_LINE   0x0c
158 #define EM28XX_AUDIO_SRC_TUNER  0xc0
159 #define EM28XX_AUDIO_SRC_LINE   0x80
160
161 /* FIXME: Need to be populated with the other chip ID's */
162 enum em28xx_chip_id {
163         CHIP_ID_EM2820 = 18,    /* Also used by em2710 */
164         CHIP_ID_EM2840 = 20,
165         CHIP_ID_EM2750 = 33,
166         CHIP_ID_EM2860 = 34,
167         CHIP_ID_EM2870 = 35,
168         CHIP_ID_EM2883 = 36,
169         CHIP_ID_EM2874 = 65,
170 };
171
172 /*
173  * Registers used by em202 and other AC97 chips
174  */
175
176 /* Standard AC97 registers */
177 #define AC97_RESET               0x00
178
179         /* Output volumes */
180 #define AC97_MASTER_VOL          0x02
181 #define AC97_LINE_LEVEL_VOL      0x04   /* Some devices use for headphones */
182 #define AC97_MASTER_MONO_VOL     0x06
183
184         /* Input volumes */
185 #define AC97_PC_BEEP_VOL         0x0a
186 #define AC97_PHONE_VOL           0x0c
187 #define AC97_MIC_VOL             0x0e
188 #define AC97_LINEIN_VOL          0x10
189 #define AC97_CD_VOL              0x12
190 #define AC97_VIDEO_VOL           0x14
191 #define AC97_AUX_VOL             0x16
192 #define AC97_PCM_OUT_VOL         0x18
193
194         /* capture registers */
195 #define AC97_RECORD_SELECT       0x1a
196 #define AC97_RECORD_GAIN         0x1c
197
198         /* control registers */
199 #define AC97_GENERAL_PURPOSE     0x20
200 #define AC97_3D_CTRL             0x22
201 #define AC97_AUD_INT_AND_PAG     0x24
202 #define AC97_POWER_DOWN_CTRL     0x26
203 #define AC97_EXT_AUD_ID          0x28
204 #define AC97_EXT_AUD_CTRL        0x2a
205
206 /* Supported rate varies for each AC97 device
207    if write an unsupported value, it will return the closest one
208  */
209 #define AC97_PCM_OUT_FRONT_SRATE 0x2c
210 #define AC97_PCM_OUT_SURR_SRATE  0x2e
211 #define AC97_PCM_OUT_LFE_SRATE   0x30
212 #define AC97_PCM_IN_SRATE        0x32
213
214         /* For devices with more than 2 channels, extra output volumes */
215 #define AC97_LFE_MASTER_VOL      0x36
216 #define AC97_SURR_MASTER_VOL     0x38
217
218         /* Digital SPDIF output control */
219 #define AC97_SPDIF_OUT_CTRL      0x3a
220
221         /* Vendor ID identifier */
222 #define AC97_VENDOR_ID1          0x7c
223 #define AC97_VENDOR_ID2          0x7e
224
225 /* EMP202 vendor registers */
226 #define EM202_EXT_MODEM_CTRL     0x3e
227 #define EM202_GPIO_CONF          0x4c
228 #define EM202_GPIO_POLARITY      0x4e
229 #define EM202_GPIO_STICKY        0x50
230 #define EM202_GPIO_MASK          0x52
231 #define EM202_GPIO_STATUS        0x54
232 #define EM202_SPDIF_OUT_SEL      0x6a
233 #define EM202_ANTIPOP            0x72
234 #define EM202_EAPD_GPIO_ACCESS   0x74