IB/ipath: Be more cautious about coming out of freeze mode
[pandora-kernel.git] / drivers / infiniband / hw / ipath / ipath_kernel.h
1 #ifndef _IPATH_KERNEL_H
2 #define _IPATH_KERNEL_H
3 /*
4  * Copyright (c) 2006, 2007 QLogic Corporation. All rights reserved.
5  * Copyright (c) 2003, 2004, 2005, 2006 PathScale, Inc. All rights reserved.
6  *
7  * This software is available to you under a choice of one of two
8  * licenses.  You may choose to be licensed under the terms of the GNU
9  * General Public License (GPL) Version 2, available from the file
10  * COPYING in the main directory of this source tree, or the
11  * OpenIB.org BSD license below:
12  *
13  *     Redistribution and use in source and binary forms, with or
14  *     without modification, are permitted provided that the following
15  *     conditions are met:
16  *
17  *      - Redistributions of source code must retain the above
18  *        copyright notice, this list of conditions and the following
19  *        disclaimer.
20  *
21  *      - Redistributions in binary form must reproduce the above
22  *        copyright notice, this list of conditions and the following
23  *        disclaimer in the documentation and/or other materials
24  *        provided with the distribution.
25  *
26  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
27  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
28  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
29  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
30  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
31  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
32  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
33  * SOFTWARE.
34  */
35
36 /*
37  * This header file is the base header file for infinipath kernel code
38  * ipath_user.h serves a similar purpose for user code.
39  */
40
41 #include <linux/interrupt.h>
42 #include <linux/pci.h>
43 #include <linux/dma-mapping.h>
44 #include <asm/io.h>
45
46 #include "ipath_common.h"
47 #include "ipath_debug.h"
48 #include "ipath_registers.h"
49
50 /* only s/w major version of InfiniPath we can handle */
51 #define IPATH_CHIP_VERS_MAJ 2U
52
53 /* don't care about this except printing */
54 #define IPATH_CHIP_VERS_MIN 0U
55
56 /* temporary, maybe always */
57 extern struct infinipath_stats ipath_stats;
58
59 #define IPATH_CHIP_SWVERSION IPATH_CHIP_VERS_MAJ
60 /*
61  * First-cut critierion for "device is active" is
62  * two thousand dwords combined Tx, Rx traffic per
63  * 5-second interval. SMA packets are 64 dwords,
64  * and occur "a few per second", presumably each way.
65  */
66 #define IPATH_TRAFFIC_ACTIVE_THRESHOLD (2000)
67 /*
68  * Struct used to indicate which errors are logged in each of the
69  * error-counters that are logged to EEPROM. A counter is incremented
70  * _once_ (saturating at 255) for each event with any bits set in
71  * the error or hwerror register masks below.
72  */
73 #define IPATH_EEP_LOG_CNT (4)
74 struct ipath_eep_log_mask {
75         u64 errs_to_log;
76         u64 hwerrs_to_log;
77 };
78
79 struct ipath_portdata {
80         void **port_rcvegrbuf;
81         dma_addr_t *port_rcvegrbuf_phys;
82         /* rcvhdrq base, needs mmap before useful */
83         void *port_rcvhdrq;
84         /* kernel virtual address where hdrqtail is updated */
85         void *port_rcvhdrtail_kvaddr;
86         /*
87          * temp buffer for expected send setup, allocated at open, instead
88          * of each setup call
89          */
90         void *port_tid_pg_list;
91         /* when waiting for rcv or pioavail */
92         wait_queue_head_t port_wait;
93         /*
94          * rcvegr bufs base, physical, must fit
95          * in 44 bits so 32 bit programs mmap64 44 bit works)
96          */
97         dma_addr_t port_rcvegr_phys;
98         /* mmap of hdrq, must fit in 44 bits */
99         dma_addr_t port_rcvhdrq_phys;
100         dma_addr_t port_rcvhdrqtailaddr_phys;
101         /*
102          * number of opens (including slave subports) on this instance
103          * (ignoring forks, dup, etc. for now)
104          */
105         int port_cnt;
106         /*
107          * how much space to leave at start of eager TID entries for
108          * protocol use, on each TID
109          */
110         /* instead of calculating it */
111         unsigned port_port;
112         /* non-zero if port is being shared. */
113         u16 port_subport_cnt;
114         /* non-zero if port is being shared. */
115         u16 port_subport_id;
116         /* chip offset of PIO buffers for this port */
117         u32 port_piobufs;
118         /* how many alloc_pages() chunks in port_rcvegrbuf_pages */
119         u32 port_rcvegrbuf_chunks;
120         /* how many egrbufs per chunk */
121         u32 port_rcvegrbufs_perchunk;
122         /* order for port_rcvegrbuf_pages */
123         size_t port_rcvegrbuf_size;
124         /* rcvhdrq size (for freeing) */
125         size_t port_rcvhdrq_size;
126         /* next expected TID to check when looking for free */
127         u32 port_tidcursor;
128         /* next expected TID to check */
129         unsigned long port_flag;
130         /* what happened */
131         unsigned long int_flag;
132         /* WAIT_RCV that timed out, no interrupt */
133         u32 port_rcvwait_to;
134         /* WAIT_PIO that timed out, no interrupt */
135         u32 port_piowait_to;
136         /* WAIT_RCV already happened, no wait */
137         u32 port_rcvnowait;
138         /* WAIT_PIO already happened, no wait */
139         u32 port_pionowait;
140         /* total number of rcvhdrqfull errors */
141         u32 port_hdrqfull;
142         /* pid of process using this port */
143         pid_t port_pid;
144         /* same size as task_struct .comm[] */
145         char port_comm[16];
146         /* pkeys set by this use of this port */
147         u16 port_pkeys[4];
148         /* so file ops can get at unit */
149         struct ipath_devdata *port_dd;
150         /* A page of memory for rcvhdrhead, rcvegrhead, rcvegrtail * N */
151         void *subport_uregbase;
152         /* An array of pages for the eager receive buffers * N */
153         void *subport_rcvegrbuf;
154         /* An array of pages for the eager header queue entries * N */
155         void *subport_rcvhdr_base;
156         /* The version of the library which opened this port */
157         u32 userversion;
158         /* Bitmask of active slaves */
159         u32 active_slaves;
160         /* Type of packets or conditions we want to poll for */
161         u16 poll_type;
162 };
163
164 struct sk_buff;
165
166 /*
167  * control information for layered drivers
168  */
169 struct _ipath_layer {
170         void *l_arg;
171 };
172
173 struct ipath_skbinfo {
174         struct sk_buff *skb;
175         dma_addr_t phys;
176 };
177
178 struct ipath_devdata {
179         struct list_head ipath_list;
180
181         struct ipath_kregs const *ipath_kregs;
182         struct ipath_cregs const *ipath_cregs;
183
184         /* mem-mapped pointer to base of chip regs */
185         u64 __iomem *ipath_kregbase;
186         /* end of mem-mapped chip space; range checking */
187         u64 __iomem *ipath_kregend;
188         /* physical address of chip for io_remap, etc. */
189         unsigned long ipath_physaddr;
190         /* base of memory alloced for ipath_kregbase, for free */
191         u64 *ipath_kregalloc;
192         /*
193          * virtual address where port0 rcvhdrqtail updated for this unit.
194          * only written to by the chip, not the driver.
195          */
196         volatile __le64 *ipath_hdrqtailptr;
197         /* ipath_cfgports pointers */
198         struct ipath_portdata **ipath_pd;
199         /* sk_buffs used by port 0 eager receive queue */
200         struct ipath_skbinfo *ipath_port0_skbinfo;
201         /* kvirt address of 1st 2k pio buffer */
202         void __iomem *ipath_pio2kbase;
203         /* kvirt address of 1st 4k pio buffer */
204         void __iomem *ipath_pio4kbase;
205         /*
206          * points to area where PIOavail registers will be DMA'ed.
207          * Has to be on a page of it's own, because the page will be
208          * mapped into user program space.  This copy is *ONLY* ever
209          * written by DMA, not by the driver!  Need a copy per device
210          * when we get to multiple devices
211          */
212         volatile __le64 *ipath_pioavailregs_dma;
213         /* physical address where updates occur */
214         dma_addr_t ipath_pioavailregs_phys;
215         struct _ipath_layer ipath_layer;
216         /* setup intr */
217         int (*ipath_f_intrsetup)(struct ipath_devdata *);
218         /* setup on-chip bus config */
219         int (*ipath_f_bus)(struct ipath_devdata *, struct pci_dev *);
220         /* hard reset chip */
221         int (*ipath_f_reset)(struct ipath_devdata *);
222         int (*ipath_f_get_boardname)(struct ipath_devdata *, char *,
223                                      size_t);
224         void (*ipath_f_init_hwerrors)(struct ipath_devdata *);
225         void (*ipath_f_handle_hwerrors)(struct ipath_devdata *, char *,
226                                         size_t);
227         void (*ipath_f_quiet_serdes)(struct ipath_devdata *);
228         int (*ipath_f_bringup_serdes)(struct ipath_devdata *);
229         int (*ipath_f_early_init)(struct ipath_devdata *);
230         void (*ipath_f_clear_tids)(struct ipath_devdata *, unsigned);
231         void (*ipath_f_put_tid)(struct ipath_devdata *, u64 __iomem*,
232                                 u32, unsigned long);
233         void (*ipath_f_tidtemplate)(struct ipath_devdata *);
234         void (*ipath_f_cleanup)(struct ipath_devdata *);
235         void (*ipath_f_setextled)(struct ipath_devdata *, u64, u64);
236         /* fill out chip-specific fields */
237         int (*ipath_f_get_base_info)(struct ipath_portdata *, void *);
238         /* free irq */
239         void (*ipath_f_free_irq)(struct ipath_devdata *);
240         struct ipath_ibdev *verbs_dev;
241         struct timer_list verbs_timer;
242         /* total dwords sent (summed from counter) */
243         u64 ipath_sword;
244         /* total dwords rcvd (summed from counter) */
245         u64 ipath_rword;
246         /* total packets sent (summed from counter) */
247         u64 ipath_spkts;
248         /* total packets rcvd (summed from counter) */
249         u64 ipath_rpkts;
250         /* ipath_statusp initially points to this. */
251         u64 _ipath_status;
252         /* GUID for this interface, in network order */
253         __be64 ipath_guid;
254         /*
255          * aggregrate of error bits reported since last cleared, for
256          * limiting of error reporting
257          */
258         ipath_err_t ipath_lasterror;
259         /*
260          * aggregrate of error bits reported since last cleared, for
261          * limiting of hwerror reporting
262          */
263         ipath_err_t ipath_lasthwerror;
264         /*
265          * errors masked because they occur too fast, also includes errors
266          * that are always ignored (ipath_ignorederrs)
267          */
268         ipath_err_t ipath_maskederrs;
269         /* time in jiffies at which to re-enable maskederrs */
270         unsigned long ipath_unmasktime;
271         /*
272          * errors always ignored (masked), at least for a given
273          * chip/device, because they are wrong or not useful
274          */
275         ipath_err_t ipath_ignorederrs;
276         /* count of egrfull errors, combined for all ports */
277         u64 ipath_last_tidfull;
278         /* for ipath_qcheck() */
279         u64 ipath_lastport0rcv_cnt;
280         /* template for writing TIDs  */
281         u64 ipath_tidtemplate;
282         /* value to write to free TIDs */
283         u64 ipath_tidinvalid;
284         /* IBA6120 rcv interrupt setup */
285         u64 ipath_rhdrhead_intr_off;
286
287         /* size of memory at ipath_kregbase */
288         u32 ipath_kregsize;
289         /* number of registers used for pioavail */
290         u32 ipath_pioavregs;
291         /* IPATH_POLL, etc. */
292         u32 ipath_flags;
293         /* ipath_flags driver is waiting for */
294         u32 ipath_state_wanted;
295         /* last buffer for user use, first buf for kernel use is this
296          * index. */
297         u32 ipath_lastport_piobuf;
298         /* is a stats timer active */
299         u32 ipath_stats_timer_active;
300         /* dwords sent read from counter */
301         u32 ipath_lastsword;
302         /* dwords received read from counter */
303         u32 ipath_lastrword;
304         /* sent packets read from counter */
305         u32 ipath_lastspkts;
306         /* received packets read from counter */
307         u32 ipath_lastrpkts;
308         /* pio bufs allocated per port */
309         u32 ipath_pbufsport;
310         /*
311          * number of ports configured as max; zero is set to number chip
312          * supports, less gives more pio bufs/port, etc.
313          */
314         u32 ipath_cfgports;
315         /* port0 rcvhdrq head offset */
316         u32 ipath_port0head;
317         /* count of port 0 hdrqfull errors */
318         u32 ipath_p0_hdrqfull;
319
320         /*
321          * (*cfgports) used to suppress multiple instances of same
322          * port staying stuck at same point
323          */
324         u32 *ipath_lastrcvhdrqtails;
325         /*
326          * (*cfgports) used to suppress multiple instances of same
327          * port staying stuck at same point
328          */
329         u32 *ipath_lastegrheads;
330         /*
331          * index of last piobuffer we used.  Speeds up searching, by
332          * starting at this point.  Doesn't matter if multiple cpu's use and
333          * update, last updater is only write that matters.  Whenever it
334          * wraps, we update shadow copies.  Need a copy per device when we
335          * get to multiple devices
336          */
337         u32 ipath_lastpioindex;
338         /* max length of freezemsg */
339         u32 ipath_freezelen;
340         /*
341          * consecutive times we wanted a PIO buffer but were unable to
342          * get one
343          */
344         u32 ipath_consec_nopiobuf;
345         /*
346          * hint that we should update ipath_pioavailshadow before
347          * looking for a PIO buffer
348          */
349         u32 ipath_upd_pio_shadow;
350         /* so we can rewrite it after a chip reset */
351         u32 ipath_pcibar0;
352         /* so we can rewrite it after a chip reset */
353         u32 ipath_pcibar1;
354
355         /* interrupt number */
356         int ipath_irq;
357         /* HT/PCI Vendor ID (here for NodeInfo) */
358         u16 ipath_vendorid;
359         /* HT/PCI Device ID (here for NodeInfo) */
360         u16 ipath_deviceid;
361         /* offset in HT config space of slave/primary interface block */
362         u8 ipath_ht_slave_off;
363         /* for write combining settings */
364         unsigned long ipath_wc_cookie;
365         unsigned long ipath_wc_base;
366         unsigned long ipath_wc_len;
367         /* ref count for each pkey */
368         atomic_t ipath_pkeyrefs[4];
369         /* shadow copy of all exptids physaddr; used only by funcsim */
370         u64 *ipath_tidsimshadow;
371         /* shadow copy of struct page *'s for exp tid pages */
372         struct page **ipath_pageshadow;
373         /* shadow copy of dma handles for exp tid pages */
374         dma_addr_t *ipath_physshadow;
375         /* lock to workaround chip bug 9437 */
376         spinlock_t ipath_tid_lock;
377
378         /*
379          * IPATH_STATUS_*,
380          * this address is mapped readonly into user processes so they can
381          * get status cheaply, whenever they want.
382          */
383         u64 *ipath_statusp;
384         /* freeze msg if hw error put chip in freeze */
385         char *ipath_freezemsg;
386         /* pci access data structure */
387         struct pci_dev *pcidev;
388         struct cdev *user_cdev;
389         struct cdev *diag_cdev;
390         struct class_device *user_class_dev;
391         struct class_device *diag_class_dev;
392         /* timer used to prevent stats overflow, error throttling, etc. */
393         struct timer_list ipath_stats_timer;
394         /* check for stale messages in rcv queue */
395         /* only allow one intr at a time. */
396         unsigned long ipath_rcv_pending;
397         void *ipath_dummy_hdrq; /* used after port close */
398         dma_addr_t ipath_dummy_hdrq_phys;
399
400         /*
401          * Shadow copies of registers; size indicates read access size.
402          * Most of them are readonly, but some are write-only register,
403          * where we manipulate the bits in the shadow copy, and then write
404          * the shadow copy to infinipath.
405          *
406          * We deliberately make most of these 32 bits, since they have
407          * restricted range.  For any that we read, we won't to generate 32
408          * bit accesses, since Opteron will generate 2 separate 32 bit HT
409          * transactions for a 64 bit read, and we want to avoid unnecessary
410          * HT transactions.
411          */
412
413         /* This is the 64 bit group */
414
415         /*
416          * shadow of pioavail, check to be sure it's large enough at
417          * init time.
418          */
419         unsigned long ipath_pioavailshadow[8];
420         /* shadow of kr_gpio_out, for rmw ops */
421         u64 ipath_gpio_out;
422         /* shadow the gpio mask register */
423         u64 ipath_gpio_mask;
424         /* shadow the gpio output enable, etc... */
425         u64 ipath_extctrl;
426         /* kr_revision shadow */
427         u64 ipath_revision;
428         /*
429          * shadow of ibcctrl, for interrupt handling of link changes,
430          * etc.
431          */
432         u64 ipath_ibcctrl;
433         /*
434          * last ibcstatus, to suppress "duplicate" status change messages,
435          * mostly from 2 to 3
436          */
437         u64 ipath_lastibcstat;
438         /* hwerrmask shadow */
439         ipath_err_t ipath_hwerrmask;
440         /* interrupt config reg shadow */
441         u64 ipath_intconfig;
442         /* kr_sendpiobufbase value */
443         u64 ipath_piobufbase;
444
445         /* these are the "32 bit" regs */
446
447         /*
448          * number of GUIDs in the flash for this interface; may need some
449          * rethinking for setting on other ifaces
450          */
451         u32 ipath_nguid;
452         /*
453          * the following two are 32-bit bitmasks, but {test,clear,set}_bit
454          * all expect bit fields to be "unsigned long"
455          */
456         /* shadow kr_rcvctrl */
457         unsigned long ipath_rcvctrl;
458         /* shadow kr_sendctrl */
459         unsigned long ipath_sendctrl;
460         /* ports waiting for PIOavail intr */
461         unsigned long ipath_portpiowait;
462         unsigned long ipath_lastcancel; /* to not count armlaunch after cancel */
463
464         /* value we put in kr_rcvhdrcnt */
465         u32 ipath_rcvhdrcnt;
466         /* value we put in kr_rcvhdrsize */
467         u32 ipath_rcvhdrsize;
468         /* value we put in kr_rcvhdrentsize */
469         u32 ipath_rcvhdrentsize;
470         /* offset of last entry in rcvhdrq */
471         u32 ipath_hdrqlast;
472         /* kr_portcnt value */
473         u32 ipath_portcnt;
474         /* kr_pagealign value */
475         u32 ipath_palign;
476         /* number of "2KB" PIO buffers */
477         u32 ipath_piobcnt2k;
478         /* size in bytes of "2KB" PIO buffers */
479         u32 ipath_piosize2k;
480         /* number of "4KB" PIO buffers */
481         u32 ipath_piobcnt4k;
482         /* size in bytes of "4KB" PIO buffers */
483         u32 ipath_piosize4k;
484         /* kr_rcvegrbase value */
485         u32 ipath_rcvegrbase;
486         /* kr_rcvegrcnt value */
487         u32 ipath_rcvegrcnt;
488         /* kr_rcvtidbase value */
489         u32 ipath_rcvtidbase;
490         /* kr_rcvtidcnt value */
491         u32 ipath_rcvtidcnt;
492         /* kr_sendregbase */
493         u32 ipath_sregbase;
494         /* kr_userregbase */
495         u32 ipath_uregbase;
496         /* kr_counterregbase */
497         u32 ipath_cregbase;
498         /* shadow the control register contents */
499         u32 ipath_control;
500         /* PCI revision register (HTC rev on FPGA) */
501         u32 ipath_pcirev;
502
503         /* chip address space used by 4k pio buffers */
504         u32 ipath_4kalign;
505         /* The MTU programmed for this unit */
506         u32 ipath_ibmtu;
507         /*
508          * The max size IB packet, included IB headers that we can send.
509          * Starts same as ipath_piosize, but is affected when ibmtu is
510          * changed, or by size of eager buffers
511          */
512         u32 ipath_ibmaxlen;
513         /*
514          * ibmaxlen at init time, limited by chip and by receive buffer
515          * size.  Not changed after init.
516          */
517         u32 ipath_init_ibmaxlen;
518         /* size of each rcvegrbuffer */
519         u32 ipath_rcvegrbufsize;
520         /* width (2,4,8,16,32) from HT config reg */
521         u32 ipath_htwidth;
522         /* HT speed (200,400,800,1000) from HT config */
523         u32 ipath_htspeed;
524         /*
525          * number of sequential ibcstatus change for polling active/quiet
526          * (i.e., link not coming up).
527          */
528         u32 ipath_ibpollcnt;
529         /* low and high portions of MSI capability/vector */
530         u32 ipath_msi_lo;
531         /* saved after PCIe init for restore after reset */
532         u32 ipath_msi_hi;
533         /* MSI data (vector) saved for restore */
534         u16 ipath_msi_data;
535         /* MLID programmed for this instance */
536         u16 ipath_mlid;
537         /* LID programmed for this instance */
538         u16 ipath_lid;
539         /* list of pkeys programmed; 0 if not set */
540         u16 ipath_pkeys[4];
541         /*
542          * ASCII serial number, from flash, large enough for original
543          * all digit strings, and longer QLogic serial number format
544          */
545         u8 ipath_serial[16];
546         /* human readable board version */
547         u8 ipath_boardversion[80];
548         /* chip major rev, from ipath_revision */
549         u8 ipath_majrev;
550         /* chip minor rev, from ipath_revision */
551         u8 ipath_minrev;
552         /* board rev, from ipath_revision */
553         u8 ipath_boardrev;
554         /* unit # of this chip, if present */
555         int ipath_unit;
556         /* saved for restore after reset */
557         u8 ipath_pci_cacheline;
558         /* LID mask control */
559         u8 ipath_lmc;
560         /* Rx Polarity inversion (compensate for ~tx on partner) */
561         u8 ipath_rx_pol_inv;
562
563         /* local link integrity counter */
564         u32 ipath_lli_counter;
565         /* local link integrity errors */
566         u32 ipath_lli_errors;
567         /*
568          * Above counts only cases where _successive_ LocalLinkIntegrity
569          * errors were seen in the receive headers of kern-packets.
570          * Below are the three (monotonically increasing) counters
571          * maintained via GPIO interrupts on iba6120-rev2.
572          */
573         u32 ipath_rxfc_unsupvl_errs;
574         u32 ipath_overrun_thresh_errs;
575         u32 ipath_lli_errs;
576
577         /*
578          * Not all devices managed by a driver instance are the same
579          * type, so these fields must be per-device.
580          */
581         u64 ipath_i_bitsextant;
582         ipath_err_t ipath_e_bitsextant;
583         ipath_err_t ipath_hwe_bitsextant;
584
585         /*
586          * Below should be computable from number of ports,
587          * since they are never modified.
588          */
589         u32 ipath_i_rcvavail_mask;
590         u32 ipath_i_rcvurg_mask;
591
592         /*
593          * Register bits for selecting i2c direction and values, used for
594          * I2C serial flash.
595          */
596         u16 ipath_gpio_sda_num;
597         u16 ipath_gpio_scl_num;
598         u64 ipath_gpio_sda;
599         u64 ipath_gpio_scl;
600
601         /* lock for doing RMW of shadows/regs for ExtCtrl and GPIO */
602         spinlock_t ipath_gpio_lock;
603
604         /* used to override LED behavior */
605         u8 ipath_led_override;  /* Substituted for normal value, if non-zero */
606         u16 ipath_led_override_timeoff; /* delta to next timer event */
607         u8 ipath_led_override_vals[2]; /* Alternates per blink-frame */
608         u8 ipath_led_override_phase; /* Just counts, LSB picks from vals[] */
609         atomic_t ipath_led_override_timer_active;
610         /* Used to flash LEDs in override mode */
611         struct timer_list ipath_led_override_timer;
612
613         /* Support (including locks) for EEPROM logging of errors and time */
614         /* control access to actual counters, timer */
615         spinlock_t ipath_eep_st_lock;
616         /* control high-level access to EEPROM */
617         struct semaphore ipath_eep_sem;
618         /* Below inc'd by ipath_snap_cntrs(), locked by ipath_eep_st_lock */
619         uint64_t ipath_traffic_wds;
620         /* active time is kept in seconds, but logged in hours */
621         atomic_t ipath_active_time;
622         /* Below are nominal shadow of EEPROM, new since last EEPROM update */
623         uint8_t ipath_eep_st_errs[IPATH_EEP_LOG_CNT];
624         uint8_t ipath_eep_st_new_errs[IPATH_EEP_LOG_CNT];
625         uint16_t ipath_eep_hrs;
626         /*
627          * masks for which bits of errs, hwerrs that cause
628          * each of the counters to increment.
629          */
630         struct ipath_eep_log_mask ipath_eep_st_masks[IPATH_EEP_LOG_CNT];
631 };
632
633 /* Private data for file operations */
634 struct ipath_filedata {
635         struct ipath_portdata *pd;
636         unsigned subport;
637         unsigned tidcursor;
638 };
639 extern struct list_head ipath_dev_list;
640 extern spinlock_t ipath_devs_lock;
641 extern struct ipath_devdata *ipath_lookup(int unit);
642
643 int ipath_init_chip(struct ipath_devdata *, int);
644 int ipath_enable_wc(struct ipath_devdata *dd);
645 void ipath_disable_wc(struct ipath_devdata *dd);
646 int ipath_count_units(int *npresentp, int *nupp, u32 *maxportsp);
647 void ipath_shutdown_device(struct ipath_devdata *);
648 void ipath_clear_freeze(struct ipath_devdata *);
649
650 struct file_operations;
651 int ipath_cdev_init(int minor, char *name, const struct file_operations *fops,
652                     struct cdev **cdevp, struct class_device **class_devp);
653 void ipath_cdev_cleanup(struct cdev **cdevp,
654                         struct class_device **class_devp);
655
656 int ipath_diag_add(struct ipath_devdata *);
657 void ipath_diag_remove(struct ipath_devdata *);
658
659 extern wait_queue_head_t ipath_state_wait;
660
661 int ipath_user_add(struct ipath_devdata *dd);
662 void ipath_user_remove(struct ipath_devdata *dd);
663
664 struct sk_buff *ipath_alloc_skb(struct ipath_devdata *dd, gfp_t);
665
666 extern int ipath_diag_inuse;
667
668 irqreturn_t ipath_intr(int irq, void *devid);
669 int ipath_decode_err(char *buf, size_t blen, ipath_err_t err);
670 #if __IPATH_INFO || __IPATH_DBG
671 extern const char *ipath_ibcstatus_str[];
672 #endif
673
674 /* clean up any per-chip chip-specific stuff */
675 void ipath_chip_cleanup(struct ipath_devdata *);
676 /* clean up any chip type-specific stuff */
677 void ipath_chip_done(void);
678
679 /* check to see if we have to force ordering for write combining */
680 int ipath_unordered_wc(void);
681
682 void ipath_disarm_piobufs(struct ipath_devdata *, unsigned first,
683                           unsigned cnt);
684 void ipath_cancel_sends(struct ipath_devdata *);
685
686 int ipath_create_rcvhdrq(struct ipath_devdata *, struct ipath_portdata *);
687 void ipath_free_pddata(struct ipath_devdata *, struct ipath_portdata *);
688
689 int ipath_parse_ushort(const char *str, unsigned short *valp);
690
691 void ipath_kreceive(struct ipath_devdata *);
692 int ipath_setrcvhdrsize(struct ipath_devdata *, unsigned);
693 int ipath_reset_device(int);
694 void ipath_get_faststats(unsigned long);
695 int ipath_set_linkstate(struct ipath_devdata *, u8);
696 int ipath_set_mtu(struct ipath_devdata *, u16);
697 int ipath_set_lid(struct ipath_devdata *, u32, u8);
698 int ipath_set_rx_pol_inv(struct ipath_devdata *dd, u8 new_pol_inv);
699
700 /* for use in system calls, where we want to know device type, etc. */
701 #define port_fp(fp) ((struct ipath_filedata *)(fp)->private_data)->pd
702 #define subport_fp(fp) \
703         ((struct ipath_filedata *)(fp)->private_data)->subport
704 #define tidcursor_fp(fp) \
705         ((struct ipath_filedata *)(fp)->private_data)->tidcursor
706
707 /*
708  * values for ipath_flags
709  */
710 /* The chip is up and initted */
711 #define IPATH_INITTED       0x2
712                 /* set if any user code has set kr_rcvhdrsize */
713 #define IPATH_RCVHDRSZ_SET  0x4
714                 /* The chip is present and valid for accesses */
715 #define IPATH_PRESENT       0x8
716                 /* HT link0 is only 8 bits wide, ignore upper byte crc
717                  * errors, etc. */
718 #define IPATH_8BIT_IN_HT0   0x10
719                 /* HT link1 is only 8 bits wide, ignore upper byte crc
720                  * errors, etc. */
721 #define IPATH_8BIT_IN_HT1   0x20
722                 /* The link is down */
723 #define IPATH_LINKDOWN      0x40
724                 /* The link level is up (0x11) */
725 #define IPATH_LINKINIT      0x80
726                 /* The link is in the armed (0x21) state */
727 #define IPATH_LINKARMED     0x100
728                 /* The link is in the active (0x31) state */
729 #define IPATH_LINKACTIVE    0x200
730                 /* link current state is unknown */
731 #define IPATH_LINKUNK       0x400
732                 /* no IB cable, or no device on IB cable */
733 #define IPATH_NOCABLE       0x4000
734                 /* Supports port zero per packet receive interrupts via
735                  * GPIO */
736 #define IPATH_GPIO_INTR     0x8000
737                 /* uses the coded 4byte TID, not 8 byte */
738 #define IPATH_4BYTE_TID     0x10000
739                 /* packet/word counters are 32 bit, else those 4 counters
740                  * are 64bit */
741 #define IPATH_32BITCOUNTERS 0x20000
742                 /* can miss port0 rx interrupts */
743 #define IPATH_POLL_RX_INTR  0x40000
744 #define IPATH_DISABLED      0x80000 /* administratively disabled */
745                 /* Use GPIO interrupts for new counters */
746 #define IPATH_GPIO_ERRINTRS 0x100000
747
748 /* Bits in GPIO for the added interrupts */
749 #define IPATH_GPIO_PORT0_BIT 2
750 #define IPATH_GPIO_RXUVL_BIT 3
751 #define IPATH_GPIO_OVRUN_BIT 4
752 #define IPATH_GPIO_LLI_BIT 5
753 #define IPATH_GPIO_ERRINTR_MASK 0x38
754
755 /* portdata flag bit offsets */
756                 /* waiting for a packet to arrive */
757 #define IPATH_PORT_WAITING_RCV   2
758                 /* waiting for a PIO buffer to be available */
759 #define IPATH_PORT_WAITING_PIO   3
760                 /* master has not finished initializing */
761 #define IPATH_PORT_MASTER_UNINIT 4
762                 /* waiting for an urgent packet to arrive */
763 #define IPATH_PORT_WAITING_URG 5
764                 /* waiting for a header overflow */
765 #define IPATH_PORT_WAITING_OVERFLOW 6
766
767 /* free up any allocated data at closes */
768 void ipath_free_data(struct ipath_portdata *dd);
769 int ipath_waitfor_mdio_cmdready(struct ipath_devdata *);
770 int ipath_waitfor_complete(struct ipath_devdata *, ipath_kreg, u64, u64 *);
771 u32 __iomem *ipath_getpiobuf(struct ipath_devdata *, u32 *);
772 void ipath_init_iba6120_funcs(struct ipath_devdata *);
773 void ipath_init_iba6110_funcs(struct ipath_devdata *);
774 void ipath_get_eeprom_info(struct ipath_devdata *);
775 int ipath_update_eeprom_log(struct ipath_devdata *dd);
776 void ipath_inc_eeprom_err(struct ipath_devdata *dd, u32 eidx, u32 incr);
777 u64 ipath_snap_cntr(struct ipath_devdata *, ipath_creg);
778 void ipath_disarm_senderrbufs(struct ipath_devdata *, int);
779
780 /*
781  * Set LED override, only the two LSBs have "public" meaning, but
782  * any non-zero value substitutes them for the Link and LinkTrain
783  * LED states.
784  */
785 #define IPATH_LED_PHYS 1 /* Physical (linktraining) GREEN LED */
786 #define IPATH_LED_LOG 2  /* Logical (link) YELLOW LED */
787 void ipath_set_led_override(struct ipath_devdata *dd, unsigned int val);
788
789 /*
790  * number of words used for protocol header if not set by ipath_userinit();
791  */
792 #define IPATH_DFLT_RCVHDRSIZE 9
793
794 #define IPATH_MDIO_CMD_WRITE   1
795 #define IPATH_MDIO_CMD_READ    2
796 #define IPATH_MDIO_CLD_DIV     25       /* to get 2.5 Mhz mdio clock */
797 #define IPATH_MDIO_CMDVALID    0x40000000       /* bit 30 */
798 #define IPATH_MDIO_DATAVALID   0x80000000       /* bit 31 */
799 #define IPATH_MDIO_CTRL_STD    0x0
800
801 static inline u64 ipath_mdio_req(int cmd, int dev, int reg, int data)
802 {
803         return (((u64) IPATH_MDIO_CLD_DIV) << 32) |
804                 (cmd << 26) |
805                 (dev << 21) |
806                 (reg << 16) |
807                 (data & 0xFFFF);
808 }
809
810                 /* signal and fifo status, in bank 31 */
811 #define IPATH_MDIO_CTRL_XGXS_REG_8  0x8
812                 /* controls loopback, redundancy */
813 #define IPATH_MDIO_CTRL_8355_REG_1  0x10
814                 /* premph, encdec, etc. */
815 #define IPATH_MDIO_CTRL_8355_REG_2  0x11
816                 /* Kchars, etc. */
817 #define IPATH_MDIO_CTRL_8355_REG_6  0x15
818 #define IPATH_MDIO_CTRL_8355_REG_9  0x18
819 #define IPATH_MDIO_CTRL_8355_REG_10 0x1D
820
821 int ipath_get_user_pages(unsigned long, size_t, struct page **);
822 int ipath_get_user_pages_nocopy(unsigned long, struct page **);
823 void ipath_release_user_pages(struct page **, size_t);
824 void ipath_release_user_pages_on_close(struct page **, size_t);
825 int ipath_eeprom_read(struct ipath_devdata *, u8, void *, int);
826 int ipath_eeprom_write(struct ipath_devdata *, u8, const void *, int);
827
828 /* these are used for the registers that vary with port */
829 void ipath_write_kreg_port(const struct ipath_devdata *, ipath_kreg,
830                            unsigned, u64);
831
832 /*
833  * We could have a single register get/put routine, that takes a group type,
834  * but this is somewhat clearer and cleaner.  It also gives us some error
835  * checking.  64 bit register reads should always work, but are inefficient
836  * on opteron (the northbridge always generates 2 separate HT 32 bit reads),
837  * so we use kreg32 wherever possible.  User register and counter register
838  * reads are always 32 bit reads, so only one form of those routines.
839  */
840
841 /*
842  * At the moment, none of the s-registers are writable, so no
843  * ipath_write_sreg(), and none of the c-registers are writable, so no
844  * ipath_write_creg().
845  */
846
847 /**
848  * ipath_read_ureg32 - read 32-bit virtualized per-port register
849  * @dd: device
850  * @regno: register number
851  * @port: port number
852  *
853  * Return the contents of a register that is virtualized to be per port.
854  * Returns -1 on errors (not distinguishable from valid contents at
855  * runtime; we may add a separate error variable at some point).
856  */
857 static inline u32 ipath_read_ureg32(const struct ipath_devdata *dd,
858                                     ipath_ureg regno, int port)
859 {
860         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
861                 return 0;
862
863         return readl(regno + (u64 __iomem *)
864                      (dd->ipath_uregbase +
865                       (char __iomem *)dd->ipath_kregbase +
866                       dd->ipath_palign * port));
867 }
868
869 /**
870  * ipath_write_ureg - write 32-bit virtualized per-port register
871  * @dd: device
872  * @regno: register number
873  * @value: value
874  * @port: port
875  *
876  * Write the contents of a register that is virtualized to be per port.
877  */
878 static inline void ipath_write_ureg(const struct ipath_devdata *dd,
879                                     ipath_ureg regno, u64 value, int port)
880 {
881         u64 __iomem *ubase = (u64 __iomem *)
882                 (dd->ipath_uregbase + (char __iomem *) dd->ipath_kregbase +
883                  dd->ipath_palign * port);
884         if (dd->ipath_kregbase)
885                 writeq(value, &ubase[regno]);
886 }
887
888 static inline u32 ipath_read_kreg32(const struct ipath_devdata *dd,
889                                     ipath_kreg regno)
890 {
891         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
892                 return -1;
893         return readl((u32 __iomem *) & dd->ipath_kregbase[regno]);
894 }
895
896 static inline u64 ipath_read_kreg64(const struct ipath_devdata *dd,
897                                     ipath_kreg regno)
898 {
899         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
900                 return -1;
901
902         return readq(&dd->ipath_kregbase[regno]);
903 }
904
905 static inline void ipath_write_kreg(const struct ipath_devdata *dd,
906                                     ipath_kreg regno, u64 value)
907 {
908         if (dd->ipath_kregbase)
909                 writeq(value, &dd->ipath_kregbase[regno]);
910 }
911
912 static inline u64 ipath_read_creg(const struct ipath_devdata *dd,
913                                   ipath_sreg regno)
914 {
915         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
916                 return 0;
917
918         return readq(regno + (u64 __iomem *)
919                      (dd->ipath_cregbase +
920                       (char __iomem *)dd->ipath_kregbase));
921 }
922
923 static inline u32 ipath_read_creg32(const struct ipath_devdata *dd,
924                                          ipath_sreg regno)
925 {
926         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
927                 return 0;
928         return readl(regno + (u64 __iomem *)
929                      (dd->ipath_cregbase +
930                       (char __iomem *)dd->ipath_kregbase));
931 }
932
933 /*
934  * sysfs interface.
935  */
936
937 struct device_driver;
938
939 extern const char ib_ipath_version[];
940
941 int ipath_driver_create_group(struct device_driver *);
942 void ipath_driver_remove_group(struct device_driver *);
943
944 int ipath_device_create_group(struct device *, struct ipath_devdata *);
945 void ipath_device_remove_group(struct device *, struct ipath_devdata *);
946 int ipath_expose_reset(struct device *);
947
948 int ipath_init_ipathfs(void);
949 void ipath_exit_ipathfs(void);
950 int ipathfs_add_device(struct ipath_devdata *);
951 int ipathfs_remove_device(struct ipath_devdata *);
952
953 /*
954  * dma_addr wrappers - all 0's invalid for hw
955  */
956 dma_addr_t ipath_map_page(struct pci_dev *, struct page *, unsigned long,
957                           size_t, int);
958 dma_addr_t ipath_map_single(struct pci_dev *, void *, size_t, int);
959
960 /*
961  * Flush write combining store buffers (if present) and perform a write
962  * barrier.
963  */
964 #if defined(CONFIG_X86_64)
965 #define ipath_flush_wc() asm volatile("sfence" ::: "memory")
966 #else
967 #define ipath_flush_wc() wmb()
968 #endif
969
970 extern unsigned ipath_debug; /* debugging bit mask */
971
972 #define IPATH_MAX_PARITY_ATTEMPTS 10000 /* max times to try recovery */
973
974 const char *ipath_get_unit_name(int unit);
975
976 extern struct mutex ipath_mutex;
977
978 #define IPATH_DRV_NAME          "ib_ipath"
979 #define IPATH_MAJOR             233
980 #define IPATH_USER_MINOR_BASE   0
981 #define IPATH_DIAGPKT_MINOR     127
982 #define IPATH_DIAG_MINOR_BASE   129
983 #define IPATH_NMINORS           255
984
985 #define ipath_dev_err(dd,fmt,...) \
986         do { \
987                 const struct ipath_devdata *__dd = (dd); \
988                 if (__dd->pcidev) \
989                         dev_err(&__dd->pcidev->dev, "%s: " fmt, \
990                                 ipath_get_unit_name(__dd->ipath_unit), \
991                                 ##__VA_ARGS__); \
992                 else \
993                         printk(KERN_ERR IPATH_DRV_NAME ": %s: " fmt, \
994                                ipath_get_unit_name(__dd->ipath_unit), \
995                                ##__VA_ARGS__); \
996         } while (0)
997
998 #if _IPATH_DEBUGGING
999
1000 # define __IPATH_DBG_WHICH(which,fmt,...) \
1001         do { \
1002                 if(unlikely(ipath_debug&(which))) \
1003                         printk(KERN_DEBUG IPATH_DRV_NAME ": %s: " fmt, \
1004                                __func__,##__VA_ARGS__); \
1005         } while(0)
1006
1007 # define ipath_dbg(fmt,...) \
1008         __IPATH_DBG_WHICH(__IPATH_DBG,fmt,##__VA_ARGS__)
1009 # define ipath_cdbg(which,fmt,...) \
1010         __IPATH_DBG_WHICH(__IPATH_##which##DBG,fmt,##__VA_ARGS__)
1011
1012 #else /* ! _IPATH_DEBUGGING */
1013
1014 # define ipath_dbg(fmt,...)
1015 # define ipath_cdbg(which,fmt,...)
1016
1017 #endif /* _IPATH_DEBUGGING */
1018
1019 /*
1020  * this is used for formatting hw error messages...
1021  */
1022 struct ipath_hwerror_msgs {
1023         u64 mask;
1024         const char *msg;
1025 };
1026
1027 #define INFINIPATH_HWE_MSG(a, b) { .mask = INFINIPATH_HWE_##a, .msg = b }
1028
1029 /* in ipath_intr.c... */
1030 void ipath_format_hwerrors(u64 hwerrs,
1031                            const struct ipath_hwerror_msgs *hwerrmsgs,
1032                            size_t nhwerrmsgs,
1033                            char *msg, size_t lmsg);
1034
1035 #endif                          /* _IPATH_KERNEL_H */