drm/radeon/kms: add drm blit support for evergreen
[pandora-kernel.git] / drivers / gpu / drm / radeon / radeon.h
1 /*
2  * Copyright 2008 Advanced Micro Devices, Inc.
3  * Copyright 2008 Red Hat Inc.
4  * Copyright 2009 Jerome Glisse.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Authors: Dave Airlie
25  *          Alex Deucher
26  *          Jerome Glisse
27  */
28 #ifndef __RADEON_H__
29 #define __RADEON_H__
30
31 /* TODO: Here are things that needs to be done :
32  *      - surface allocator & initializer : (bit like scratch reg) should
33  *        initialize HDP_ stuff on RS600, R600, R700 hw, well anythings
34  *        related to surface
35  *      - WB : write back stuff (do it bit like scratch reg things)
36  *      - Vblank : look at Jesse's rework and what we should do
37  *      - r600/r700: gart & cp
38  *      - cs : clean cs ioctl use bitmap & things like that.
39  *      - power management stuff
40  *      - Barrier in gart code
41  *      - Unmappabled vram ?
42  *      - TESTING, TESTING, TESTING
43  */
44
45 /* Initialization path:
46  *  We expect that acceleration initialization might fail for various
47  *  reasons even thought we work hard to make it works on most
48  *  configurations. In order to still have a working userspace in such
49  *  situation the init path must succeed up to the memory controller
50  *  initialization point. Failure before this point are considered as
51  *  fatal error. Here is the init callchain :
52  *      radeon_device_init  perform common structure, mutex initialization
53  *      asic_init           setup the GPU memory layout and perform all
54  *                          one time initialization (failure in this
55  *                          function are considered fatal)
56  *      asic_startup        setup the GPU acceleration, in order to
57  *                          follow guideline the first thing this
58  *                          function should do is setting the GPU
59  *                          memory controller (only MC setup failure
60  *                          are considered as fatal)
61  */
62
63 #include <asm/atomic.h>
64 #include <linux/wait.h>
65 #include <linux/list.h>
66 #include <linux/kref.h>
67
68 #include <ttm/ttm_bo_api.h>
69 #include <ttm/ttm_bo_driver.h>
70 #include <ttm/ttm_placement.h>
71 #include <ttm/ttm_module.h>
72
73 #include "radeon_family.h"
74 #include "radeon_mode.h"
75 #include "radeon_reg.h"
76
77 /*
78  * Modules parameters.
79  */
80 extern int radeon_no_wb;
81 extern int radeon_modeset;
82 extern int radeon_dynclks;
83 extern int radeon_r4xx_atom;
84 extern int radeon_agpmode;
85 extern int radeon_vram_limit;
86 extern int radeon_gart_size;
87 extern int radeon_benchmarking;
88 extern int radeon_testing;
89 extern int radeon_connector_table;
90 extern int radeon_tv;
91 extern int radeon_audio;
92 extern int radeon_disp_priority;
93 extern int radeon_hw_i2c;
94
95 /*
96  * Copy from radeon_drv.h so we don't have to include both and have conflicting
97  * symbol;
98  */
99 #define RADEON_MAX_USEC_TIMEOUT         100000  /* 100 ms */
100 #define RADEON_FENCE_JIFFIES_TIMEOUT    (HZ / 2)
101 /* RADEON_IB_POOL_SIZE must be a power of 2 */
102 #define RADEON_IB_POOL_SIZE             16
103 #define RADEON_DEBUGFS_MAX_NUM_FILES    32
104 #define RADEONFB_CONN_LIMIT             4
105 #define RADEON_BIOS_NUM_SCRATCH         8
106
107 /*
108  * Errata workarounds.
109  */
110 enum radeon_pll_errata {
111         CHIP_ERRATA_R300_CG             = 0x00000001,
112         CHIP_ERRATA_PLL_DUMMYREADS      = 0x00000002,
113         CHIP_ERRATA_PLL_DELAY           = 0x00000004
114 };
115
116
117 struct radeon_device;
118
119
120 /*
121  * BIOS.
122  */
123 #define ATRM_BIOS_PAGE 4096
124
125 #if defined(CONFIG_VGA_SWITCHEROO)
126 bool radeon_atrm_supported(struct pci_dev *pdev);
127 int radeon_atrm_get_bios_chunk(uint8_t *bios, int offset, int len);
128 #else
129 static inline bool radeon_atrm_supported(struct pci_dev *pdev)
130 {
131         return false;
132 }
133
134 static inline int radeon_atrm_get_bios_chunk(uint8_t *bios, int offset, int len){
135         return -EINVAL;
136 }
137 #endif
138 bool radeon_get_bios(struct radeon_device *rdev);
139
140
141 /*
142  * Dummy page
143  */
144 struct radeon_dummy_page {
145         struct page     *page;
146         dma_addr_t      addr;
147 };
148 int radeon_dummy_page_init(struct radeon_device *rdev);
149 void radeon_dummy_page_fini(struct radeon_device *rdev);
150
151
152 /*
153  * Clocks
154  */
155 struct radeon_clock {
156         struct radeon_pll p1pll;
157         struct radeon_pll p2pll;
158         struct radeon_pll dcpll;
159         struct radeon_pll spll;
160         struct radeon_pll mpll;
161         /* 10 Khz units */
162         uint32_t default_mclk;
163         uint32_t default_sclk;
164         uint32_t default_dispclk;
165         uint32_t dp_extclk;
166 };
167
168 /*
169  * Power management
170  */
171 int radeon_pm_init(struct radeon_device *rdev);
172 void radeon_pm_fini(struct radeon_device *rdev);
173 void radeon_pm_compute_clocks(struct radeon_device *rdev);
174 void radeon_pm_suspend(struct radeon_device *rdev);
175 void radeon_pm_resume(struct radeon_device *rdev);
176 void radeon_combios_get_power_modes(struct radeon_device *rdev);
177 void radeon_atombios_get_power_modes(struct radeon_device *rdev);
178 void radeon_atom_set_voltage(struct radeon_device *rdev, u16 level);
179 void rs690_pm_info(struct radeon_device *rdev);
180 extern u32 rv6xx_get_temp(struct radeon_device *rdev);
181 extern u32 rv770_get_temp(struct radeon_device *rdev);
182 extern u32 evergreen_get_temp(struct radeon_device *rdev);
183
184 /*
185  * Fences.
186  */
187 struct radeon_fence_driver {
188         uint32_t                        scratch_reg;
189         atomic_t                        seq;
190         uint32_t                        last_seq;
191         unsigned long                   last_jiffies;
192         unsigned long                   last_timeout;
193         wait_queue_head_t               queue;
194         rwlock_t                        lock;
195         struct list_head                created;
196         struct list_head                emited;
197         struct list_head                signaled;
198         bool                            initialized;
199 };
200
201 struct radeon_fence {
202         struct radeon_device            *rdev;
203         struct kref                     kref;
204         struct list_head                list;
205         /* protected by radeon_fence.lock */
206         uint32_t                        seq;
207         bool                            emited;
208         bool                            signaled;
209 };
210
211 int radeon_fence_driver_init(struct radeon_device *rdev);
212 void radeon_fence_driver_fini(struct radeon_device *rdev);
213 int radeon_fence_create(struct radeon_device *rdev, struct radeon_fence **fence);
214 int radeon_fence_emit(struct radeon_device *rdev, struct radeon_fence *fence);
215 void radeon_fence_process(struct radeon_device *rdev);
216 bool radeon_fence_signaled(struct radeon_fence *fence);
217 int radeon_fence_wait(struct radeon_fence *fence, bool interruptible);
218 int radeon_fence_wait_next(struct radeon_device *rdev);
219 int radeon_fence_wait_last(struct radeon_device *rdev);
220 struct radeon_fence *radeon_fence_ref(struct radeon_fence *fence);
221 void radeon_fence_unref(struct radeon_fence **fence);
222
223 /*
224  * Tiling registers
225  */
226 struct radeon_surface_reg {
227         struct radeon_bo *bo;
228 };
229
230 #define RADEON_GEM_MAX_SURFACES 8
231
232 /*
233  * TTM.
234  */
235 struct radeon_mman {
236         struct ttm_bo_global_ref        bo_global_ref;
237         struct drm_global_reference     mem_global_ref;
238         struct ttm_bo_device            bdev;
239         bool                            mem_global_referenced;
240         bool                            initialized;
241 };
242
243 struct radeon_bo {
244         /* Protected by gem.mutex */
245         struct list_head                list;
246         /* Protected by tbo.reserved */
247         u32                             placements[3];
248         struct ttm_placement            placement;
249         struct ttm_buffer_object        tbo;
250         struct ttm_bo_kmap_obj          kmap;
251         unsigned                        pin_count;
252         void                            *kptr;
253         u32                             tiling_flags;
254         u32                             pitch;
255         int                             surface_reg;
256         /* Constant after initialization */
257         struct radeon_device            *rdev;
258         struct drm_gem_object           *gobj;
259 };
260
261 struct radeon_bo_list {
262         struct list_head        list;
263         struct radeon_bo        *bo;
264         uint64_t                gpu_offset;
265         unsigned                rdomain;
266         unsigned                wdomain;
267         u32                     tiling_flags;
268         bool                    reserved;
269 };
270
271 /*
272  * GEM objects.
273  */
274 struct radeon_gem {
275         struct mutex            mutex;
276         struct list_head        objects;
277 };
278
279 int radeon_gem_init(struct radeon_device *rdev);
280 void radeon_gem_fini(struct radeon_device *rdev);
281 int radeon_gem_object_create(struct radeon_device *rdev, int size,
282                                 int alignment, int initial_domain,
283                                 bool discardable, bool kernel,
284                                 struct drm_gem_object **obj);
285 int radeon_gem_object_pin(struct drm_gem_object *obj, uint32_t pin_domain,
286                           uint64_t *gpu_addr);
287 void radeon_gem_object_unpin(struct drm_gem_object *obj);
288
289
290 /*
291  * GART structures, functions & helpers
292  */
293 struct radeon_mc;
294
295 struct radeon_gart_table_ram {
296         volatile uint32_t               *ptr;
297 };
298
299 struct radeon_gart_table_vram {
300         struct radeon_bo                *robj;
301         volatile uint32_t               *ptr;
302 };
303
304 union radeon_gart_table {
305         struct radeon_gart_table_ram    ram;
306         struct radeon_gart_table_vram   vram;
307 };
308
309 #define RADEON_GPU_PAGE_SIZE 4096
310 #define RADEON_GPU_PAGE_MASK (RADEON_GPU_PAGE_SIZE - 1)
311
312 struct radeon_gart {
313         dma_addr_t                      table_addr;
314         unsigned                        num_gpu_pages;
315         unsigned                        num_cpu_pages;
316         unsigned                        table_size;
317         union radeon_gart_table         table;
318         struct page                     **pages;
319         dma_addr_t                      *pages_addr;
320         bool                            ready;
321 };
322
323 int radeon_gart_table_ram_alloc(struct radeon_device *rdev);
324 void radeon_gart_table_ram_free(struct radeon_device *rdev);
325 int radeon_gart_table_vram_alloc(struct radeon_device *rdev);
326 void radeon_gart_table_vram_free(struct radeon_device *rdev);
327 int radeon_gart_init(struct radeon_device *rdev);
328 void radeon_gart_fini(struct radeon_device *rdev);
329 void radeon_gart_unbind(struct radeon_device *rdev, unsigned offset,
330                         int pages);
331 int radeon_gart_bind(struct radeon_device *rdev, unsigned offset,
332                      int pages, struct page **pagelist);
333
334
335 /*
336  * GPU MC structures, functions & helpers
337  */
338 struct radeon_mc {
339         resource_size_t         aper_size;
340         resource_size_t         aper_base;
341         resource_size_t         agp_base;
342         /* for some chips with <= 32MB we need to lie
343          * about vram size near mc fb location */
344         u64                     mc_vram_size;
345         u64                     visible_vram_size;
346         u64                     gtt_size;
347         u64                     gtt_start;
348         u64                     gtt_end;
349         u64                     vram_start;
350         u64                     vram_end;
351         unsigned                vram_width;
352         u64                     real_vram_size;
353         int                     vram_mtrr;
354         bool                    vram_is_ddr;
355         bool                    igp_sideport_enabled;
356         u64                     gtt_base_align;
357 };
358
359 bool radeon_combios_sideport_present(struct radeon_device *rdev);
360 bool radeon_atombios_sideport_present(struct radeon_device *rdev);
361
362 /*
363  * GPU scratch registers structures, functions & helpers
364  */
365 struct radeon_scratch {
366         unsigned                num_reg;
367         uint32_t                reg_base;
368         bool                    free[32];
369         uint32_t                reg[32];
370 };
371
372 int radeon_scratch_get(struct radeon_device *rdev, uint32_t *reg);
373 void radeon_scratch_free(struct radeon_device *rdev, uint32_t reg);
374
375
376 /*
377  * IRQS.
378  */
379 struct radeon_irq {
380         bool            installed;
381         bool            sw_int;
382         /* FIXME: use a define max crtc rather than hardcode it */
383         bool            crtc_vblank_int[6];
384         wait_queue_head_t       vblank_queue;
385         /* FIXME: use defines for max hpd/dacs */
386         bool            hpd[6];
387         bool            gui_idle;
388         bool            gui_idle_acked;
389         wait_queue_head_t       idle_queue;
390         /* FIXME: use defines for max HDMI blocks */
391         bool            hdmi[2];
392         spinlock_t sw_lock;
393         int sw_refcount;
394 };
395
396 int radeon_irq_kms_init(struct radeon_device *rdev);
397 void radeon_irq_kms_fini(struct radeon_device *rdev);
398 void radeon_irq_kms_sw_irq_get(struct radeon_device *rdev);
399 void radeon_irq_kms_sw_irq_put(struct radeon_device *rdev);
400
401 /*
402  * CP & ring.
403  */
404 struct radeon_ib {
405         struct list_head        list;
406         unsigned                idx;
407         uint64_t                gpu_addr;
408         struct radeon_fence     *fence;
409         uint32_t                *ptr;
410         uint32_t                length_dw;
411         bool                    free;
412 };
413
414 /*
415  * locking -
416  * mutex protects scheduled_ibs, ready, alloc_bm
417  */
418 struct radeon_ib_pool {
419         struct mutex            mutex;
420         struct radeon_bo        *robj;
421         struct list_head        bogus_ib;
422         struct radeon_ib        ibs[RADEON_IB_POOL_SIZE];
423         bool                    ready;
424         unsigned                head_id;
425 };
426
427 struct radeon_cp {
428         struct radeon_bo        *ring_obj;
429         volatile uint32_t       *ring;
430         unsigned                rptr;
431         unsigned                wptr;
432         unsigned                wptr_old;
433         unsigned                ring_size;
434         unsigned                ring_free_dw;
435         int                     count_dw;
436         uint64_t                gpu_addr;
437         uint32_t                align_mask;
438         uint32_t                ptr_mask;
439         struct mutex            mutex;
440         bool                    ready;
441 };
442
443 /*
444  * R6xx+ IH ring
445  */
446 struct r600_ih {
447         struct radeon_bo        *ring_obj;
448         volatile uint32_t       *ring;
449         unsigned                rptr;
450         unsigned                wptr;
451         unsigned                wptr_old;
452         unsigned                ring_size;
453         uint64_t                gpu_addr;
454         uint32_t                ptr_mask;
455         spinlock_t              lock;
456         bool                    enabled;
457 };
458
459 struct r600_blit {
460         struct mutex            mutex;
461         struct radeon_bo        *shader_obj;
462         u64 shader_gpu_addr;
463         u32 vs_offset, ps_offset;
464         u32 state_offset;
465         u32 state_len;
466         u32 vb_used, vb_total;
467         struct radeon_ib *vb_ib;
468 };
469
470 int radeon_ib_get(struct radeon_device *rdev, struct radeon_ib **ib);
471 void radeon_ib_free(struct radeon_device *rdev, struct radeon_ib **ib);
472 int radeon_ib_schedule(struct radeon_device *rdev, struct radeon_ib *ib);
473 int radeon_ib_pool_init(struct radeon_device *rdev);
474 void radeon_ib_pool_fini(struct radeon_device *rdev);
475 int radeon_ib_test(struct radeon_device *rdev);
476 extern void radeon_ib_bogus_add(struct radeon_device *rdev, struct radeon_ib *ib);
477 /* Ring access between begin & end cannot sleep */
478 void radeon_ring_free_size(struct radeon_device *rdev);
479 int radeon_ring_alloc(struct radeon_device *rdev, unsigned ndw);
480 int radeon_ring_lock(struct radeon_device *rdev, unsigned ndw);
481 void radeon_ring_commit(struct radeon_device *rdev);
482 void radeon_ring_unlock_commit(struct radeon_device *rdev);
483 void radeon_ring_unlock_undo(struct radeon_device *rdev);
484 int radeon_ring_test(struct radeon_device *rdev);
485 int radeon_ring_init(struct radeon_device *rdev, unsigned ring_size);
486 void radeon_ring_fini(struct radeon_device *rdev);
487
488
489 /*
490  * CS.
491  */
492 struct radeon_cs_reloc {
493         struct drm_gem_object           *gobj;
494         struct radeon_bo                *robj;
495         struct radeon_bo_list           lobj;
496         uint32_t                        handle;
497         uint32_t                        flags;
498 };
499
500 struct radeon_cs_chunk {
501         uint32_t                chunk_id;
502         uint32_t                length_dw;
503         int kpage_idx[2];
504         uint32_t                *kpage[2];
505         uint32_t                *kdata;
506         void __user *user_ptr;
507         int last_copied_page;
508         int last_page_index;
509 };
510
511 struct radeon_cs_parser {
512         struct device           *dev;
513         struct radeon_device    *rdev;
514         struct drm_file         *filp;
515         /* chunks */
516         unsigned                nchunks;
517         struct radeon_cs_chunk  *chunks;
518         uint64_t                *chunks_array;
519         /* IB */
520         unsigned                idx;
521         /* relocations */
522         unsigned                nrelocs;
523         struct radeon_cs_reloc  *relocs;
524         struct radeon_cs_reloc  **relocs_ptr;
525         struct list_head        validated;
526         /* indices of various chunks */
527         int                     chunk_ib_idx;
528         int                     chunk_relocs_idx;
529         struct radeon_ib        *ib;
530         void                    *track;
531         unsigned                family;
532         int parser_error;
533 };
534
535 extern int radeon_cs_update_pages(struct radeon_cs_parser *p, int pg_idx);
536 extern int radeon_cs_finish_pages(struct radeon_cs_parser *p);
537
538
539 static inline u32 radeon_get_ib_value(struct radeon_cs_parser *p, int idx)
540 {
541         struct radeon_cs_chunk *ibc = &p->chunks[p->chunk_ib_idx];
542         u32 pg_idx, pg_offset;
543         u32 idx_value = 0;
544         int new_page;
545
546         pg_idx = (idx * 4) / PAGE_SIZE;
547         pg_offset = (idx * 4) % PAGE_SIZE;
548
549         if (ibc->kpage_idx[0] == pg_idx)
550                 return ibc->kpage[0][pg_offset/4];
551         if (ibc->kpage_idx[1] == pg_idx)
552                 return ibc->kpage[1][pg_offset/4];
553
554         new_page = radeon_cs_update_pages(p, pg_idx);
555         if (new_page < 0) {
556                 p->parser_error = new_page;
557                 return 0;
558         }
559
560         idx_value = ibc->kpage[new_page][pg_offset/4];
561         return idx_value;
562 }
563
564 struct radeon_cs_packet {
565         unsigned        idx;
566         unsigned        type;
567         unsigned        reg;
568         unsigned        opcode;
569         int             count;
570         unsigned        one_reg_wr;
571 };
572
573 typedef int (*radeon_packet0_check_t)(struct radeon_cs_parser *p,
574                                       struct radeon_cs_packet *pkt,
575                                       unsigned idx, unsigned reg);
576 typedef int (*radeon_packet3_check_t)(struct radeon_cs_parser *p,
577                                       struct radeon_cs_packet *pkt);
578
579
580 /*
581  * AGP
582  */
583 int radeon_agp_init(struct radeon_device *rdev);
584 void radeon_agp_resume(struct radeon_device *rdev);
585 void radeon_agp_suspend(struct radeon_device *rdev);
586 void radeon_agp_fini(struct radeon_device *rdev);
587
588
589 /*
590  * Writeback
591  */
592 struct radeon_wb {
593         struct radeon_bo        *wb_obj;
594         volatile uint32_t       *wb;
595         uint64_t                gpu_addr;
596         bool                    enabled;
597         bool                    use_event;
598 };
599
600 #define RADEON_WB_SCRATCH_OFFSET 0
601 #define RADEON_WB_CP_RPTR_OFFSET 1024
602 #define R600_WB_IH_WPTR_OFFSET   2048
603 #define R600_WB_EVENT_OFFSET     3072
604
605 /**
606  * struct radeon_pm - power management datas
607  * @max_bandwidth:      maximum bandwidth the gpu has (MByte/s)
608  * @igp_sideport_mclk:  sideport memory clock Mhz (rs690,rs740,rs780,rs880)
609  * @igp_system_mclk:    system clock Mhz (rs690,rs740,rs780,rs880)
610  * @igp_ht_link_clk:    ht link clock Mhz (rs690,rs740,rs780,rs880)
611  * @igp_ht_link_width:  ht link width in bits (rs690,rs740,rs780,rs880)
612  * @k8_bandwidth:       k8 bandwidth the gpu has (MByte/s) (IGP)
613  * @sideport_bandwidth: sideport bandwidth the gpu has (MByte/s) (IGP)
614  * @ht_bandwidth:       ht bandwidth the gpu has (MByte/s) (IGP)
615  * @core_bandwidth:     core GPU bandwidth the gpu has (MByte/s) (IGP)
616  * @sclk:               GPU clock Mhz (core bandwith depends of this clock)
617  * @needed_bandwidth:   current bandwidth needs
618  *
619  * It keeps track of various data needed to take powermanagement decision.
620  * Bandwith need is used to determine minimun clock of the GPU and memory.
621  * Equation between gpu/memory clock and available bandwidth is hw dependent
622  * (type of memory, bus size, efficiency, ...)
623  */
624
625 enum radeon_pm_method {
626         PM_METHOD_PROFILE,
627         PM_METHOD_DYNPM,
628 };
629
630 enum radeon_dynpm_state {
631         DYNPM_STATE_DISABLED,
632         DYNPM_STATE_MINIMUM,
633         DYNPM_STATE_PAUSED,
634         DYNPM_STATE_ACTIVE,
635         DYNPM_STATE_SUSPENDED,
636 };
637 enum radeon_dynpm_action {
638         DYNPM_ACTION_NONE,
639         DYNPM_ACTION_MINIMUM,
640         DYNPM_ACTION_DOWNCLOCK,
641         DYNPM_ACTION_UPCLOCK,
642         DYNPM_ACTION_DEFAULT
643 };
644
645 enum radeon_voltage_type {
646         VOLTAGE_NONE = 0,
647         VOLTAGE_GPIO,
648         VOLTAGE_VDDC,
649         VOLTAGE_SW
650 };
651
652 enum radeon_pm_state_type {
653         POWER_STATE_TYPE_DEFAULT,
654         POWER_STATE_TYPE_POWERSAVE,
655         POWER_STATE_TYPE_BATTERY,
656         POWER_STATE_TYPE_BALANCED,
657         POWER_STATE_TYPE_PERFORMANCE,
658 };
659
660 enum radeon_pm_profile_type {
661         PM_PROFILE_DEFAULT,
662         PM_PROFILE_AUTO,
663         PM_PROFILE_LOW,
664         PM_PROFILE_MID,
665         PM_PROFILE_HIGH,
666 };
667
668 #define PM_PROFILE_DEFAULT_IDX 0
669 #define PM_PROFILE_LOW_SH_IDX  1
670 #define PM_PROFILE_MID_SH_IDX  2
671 #define PM_PROFILE_HIGH_SH_IDX 3
672 #define PM_PROFILE_LOW_MH_IDX  4
673 #define PM_PROFILE_MID_MH_IDX  5
674 #define PM_PROFILE_HIGH_MH_IDX 6
675 #define PM_PROFILE_MAX         7
676
677 struct radeon_pm_profile {
678         int dpms_off_ps_idx;
679         int dpms_on_ps_idx;
680         int dpms_off_cm_idx;
681         int dpms_on_cm_idx;
682 };
683
684 enum radeon_int_thermal_type {
685         THERMAL_TYPE_NONE,
686         THERMAL_TYPE_RV6XX,
687         THERMAL_TYPE_RV770,
688         THERMAL_TYPE_EVERGREEN,
689 };
690
691 struct radeon_voltage {
692         enum radeon_voltage_type type;
693         /* gpio voltage */
694         struct radeon_gpio_rec gpio;
695         u32 delay; /* delay in usec from voltage drop to sclk change */
696         bool active_high; /* voltage drop is active when bit is high */
697         /* VDDC voltage */
698         u8 vddc_id; /* index into vddc voltage table */
699         u8 vddci_id; /* index into vddci voltage table */
700         bool vddci_enabled;
701         /* r6xx+ sw */
702         u32 voltage;
703 };
704
705 /* clock mode flags */
706 #define RADEON_PM_MODE_NO_DISPLAY          (1 << 0)
707
708 struct radeon_pm_clock_info {
709         /* memory clock */
710         u32 mclk;
711         /* engine clock */
712         u32 sclk;
713         /* voltage info */
714         struct radeon_voltage voltage;
715         /* standardized clock flags */
716         u32 flags;
717 };
718
719 /* state flags */
720 #define RADEON_PM_STATE_SINGLE_DISPLAY_ONLY (1 << 0)
721
722 struct radeon_power_state {
723         enum radeon_pm_state_type type;
724         /* XXX: use a define for num clock modes */
725         struct radeon_pm_clock_info clock_info[8];
726         /* number of valid clock modes in this power state */
727         int num_clock_modes;
728         struct radeon_pm_clock_info *default_clock_mode;
729         /* standardized state flags */
730         u32 flags;
731         u32 misc; /* vbios specific flags */
732         u32 misc2; /* vbios specific flags */
733         int pcie_lanes; /* pcie lanes */
734 };
735
736 /*
737  * Some modes are overclocked by very low value, accept them
738  */
739 #define RADEON_MODE_OVERCLOCK_MARGIN 500 /* 5 MHz */
740
741 struct radeon_pm {
742         struct mutex            mutex;
743         u32                     active_crtcs;
744         int                     active_crtc_count;
745         int                     req_vblank;
746         bool                    vblank_sync;
747         bool                    gui_idle;
748         fixed20_12              max_bandwidth;
749         fixed20_12              igp_sideport_mclk;
750         fixed20_12              igp_system_mclk;
751         fixed20_12              igp_ht_link_clk;
752         fixed20_12              igp_ht_link_width;
753         fixed20_12              k8_bandwidth;
754         fixed20_12              sideport_bandwidth;
755         fixed20_12              ht_bandwidth;
756         fixed20_12              core_bandwidth;
757         fixed20_12              sclk;
758         fixed20_12              mclk;
759         fixed20_12              needed_bandwidth;
760         /* XXX: use a define for num power modes */
761         struct radeon_power_state power_state[8];
762         /* number of valid power states */
763         int                     num_power_states;
764         int                     current_power_state_index;
765         int                     current_clock_mode_index;
766         int                     requested_power_state_index;
767         int                     requested_clock_mode_index;
768         int                     default_power_state_index;
769         u32                     current_sclk;
770         u32                     current_mclk;
771         u32                     current_vddc;
772         struct radeon_i2c_chan *i2c_bus;
773         /* selected pm method */
774         enum radeon_pm_method     pm_method;
775         /* dynpm power management */
776         struct delayed_work     dynpm_idle_work;
777         enum radeon_dynpm_state dynpm_state;
778         enum radeon_dynpm_action        dynpm_planned_action;
779         unsigned long           dynpm_action_timeout;
780         bool                    dynpm_can_upclock;
781         bool                    dynpm_can_downclock;
782         /* profile-based power management */
783         enum radeon_pm_profile_type profile;
784         int                     profile_index;
785         struct radeon_pm_profile profiles[PM_PROFILE_MAX];
786         /* internal thermal controller on rv6xx+ */
787         enum radeon_int_thermal_type int_thermal_type;
788         struct device           *int_hwmon_dev;
789 };
790
791
792 /*
793  * Benchmarking
794  */
795 void radeon_benchmark(struct radeon_device *rdev);
796
797
798 /*
799  * Testing
800  */
801 void radeon_test_moves(struct radeon_device *rdev);
802
803
804 /*
805  * Debugfs
806  */
807 int radeon_debugfs_add_files(struct radeon_device *rdev,
808                              struct drm_info_list *files,
809                              unsigned nfiles);
810 int radeon_debugfs_fence_init(struct radeon_device *rdev);
811
812
813 /*
814  * ASIC specific functions.
815  */
816 struct radeon_asic {
817         int (*init)(struct radeon_device *rdev);
818         void (*fini)(struct radeon_device *rdev);
819         int (*resume)(struct radeon_device *rdev);
820         int (*suspend)(struct radeon_device *rdev);
821         void (*vga_set_state)(struct radeon_device *rdev, bool state);
822         bool (*gpu_is_lockup)(struct radeon_device *rdev);
823         int (*asic_reset)(struct radeon_device *rdev);
824         void (*gart_tlb_flush)(struct radeon_device *rdev);
825         int (*gart_set_page)(struct radeon_device *rdev, int i, uint64_t addr);
826         int (*cp_init)(struct radeon_device *rdev, unsigned ring_size);
827         void (*cp_fini)(struct radeon_device *rdev);
828         void (*cp_disable)(struct radeon_device *rdev);
829         void (*cp_commit)(struct radeon_device *rdev);
830         void (*ring_start)(struct radeon_device *rdev);
831         int (*ring_test)(struct radeon_device *rdev);
832         void (*ring_ib_execute)(struct radeon_device *rdev, struct radeon_ib *ib);
833         int (*irq_set)(struct radeon_device *rdev);
834         int (*irq_process)(struct radeon_device *rdev);
835         u32 (*get_vblank_counter)(struct radeon_device *rdev, int crtc);
836         void (*fence_ring_emit)(struct radeon_device *rdev, struct radeon_fence *fence);
837         int (*cs_parse)(struct radeon_cs_parser *p);
838         int (*copy_blit)(struct radeon_device *rdev,
839                          uint64_t src_offset,
840                          uint64_t dst_offset,
841                          unsigned num_pages,
842                          struct radeon_fence *fence);
843         int (*copy_dma)(struct radeon_device *rdev,
844                         uint64_t src_offset,
845                         uint64_t dst_offset,
846                         unsigned num_pages,
847                         struct radeon_fence *fence);
848         int (*copy)(struct radeon_device *rdev,
849                     uint64_t src_offset,
850                     uint64_t dst_offset,
851                     unsigned num_pages,
852                     struct radeon_fence *fence);
853         uint32_t (*get_engine_clock)(struct radeon_device *rdev);
854         void (*set_engine_clock)(struct radeon_device *rdev, uint32_t eng_clock);
855         uint32_t (*get_memory_clock)(struct radeon_device *rdev);
856         void (*set_memory_clock)(struct radeon_device *rdev, uint32_t mem_clock);
857         int (*get_pcie_lanes)(struct radeon_device *rdev);
858         void (*set_pcie_lanes)(struct radeon_device *rdev, int lanes);
859         void (*set_clock_gating)(struct radeon_device *rdev, int enable);
860         int (*set_surface_reg)(struct radeon_device *rdev, int reg,
861                                uint32_t tiling_flags, uint32_t pitch,
862                                uint32_t offset, uint32_t obj_size);
863         void (*clear_surface_reg)(struct radeon_device *rdev, int reg);
864         void (*bandwidth_update)(struct radeon_device *rdev);
865         void (*hpd_init)(struct radeon_device *rdev);
866         void (*hpd_fini)(struct radeon_device *rdev);
867         bool (*hpd_sense)(struct radeon_device *rdev, enum radeon_hpd_id hpd);
868         void (*hpd_set_polarity)(struct radeon_device *rdev, enum radeon_hpd_id hpd);
869         /* ioctl hw specific callback. Some hw might want to perform special
870          * operation on specific ioctl. For instance on wait idle some hw
871          * might want to perform and HDP flush through MMIO as it seems that
872          * some R6XX/R7XX hw doesn't take HDP flush into account if programmed
873          * through ring.
874          */
875         void (*ioctl_wait_idle)(struct radeon_device *rdev, struct radeon_bo *bo);
876         bool (*gui_idle)(struct radeon_device *rdev);
877         /* power management */
878         void (*pm_misc)(struct radeon_device *rdev);
879         void (*pm_prepare)(struct radeon_device *rdev);
880         void (*pm_finish)(struct radeon_device *rdev);
881         void (*pm_init_profile)(struct radeon_device *rdev);
882         void (*pm_get_dynpm_state)(struct radeon_device *rdev);
883 };
884
885 /*
886  * Asic structures
887  */
888 struct r100_gpu_lockup {
889         unsigned long   last_jiffies;
890         u32             last_cp_rptr;
891 };
892
893 struct r100_asic {
894         const unsigned          *reg_safe_bm;
895         unsigned                reg_safe_bm_size;
896         u32                     hdp_cntl;
897         struct r100_gpu_lockup  lockup;
898 };
899
900 struct r300_asic {
901         const unsigned          *reg_safe_bm;
902         unsigned                reg_safe_bm_size;
903         u32                     resync_scratch;
904         u32                     hdp_cntl;
905         struct r100_gpu_lockup  lockup;
906 };
907
908 struct r600_asic {
909         unsigned                max_pipes;
910         unsigned                max_tile_pipes;
911         unsigned                max_simds;
912         unsigned                max_backends;
913         unsigned                max_gprs;
914         unsigned                max_threads;
915         unsigned                max_stack_entries;
916         unsigned                max_hw_contexts;
917         unsigned                max_gs_threads;
918         unsigned                sx_max_export_size;
919         unsigned                sx_max_export_pos_size;
920         unsigned                sx_max_export_smx_size;
921         unsigned                sq_num_cf_insts;
922         unsigned                tiling_nbanks;
923         unsigned                tiling_npipes;
924         unsigned                tiling_group_size;
925         unsigned                tile_config;
926         struct r100_gpu_lockup  lockup;
927 };
928
929 struct rv770_asic {
930         unsigned                max_pipes;
931         unsigned                max_tile_pipes;
932         unsigned                max_simds;
933         unsigned                max_backends;
934         unsigned                max_gprs;
935         unsigned                max_threads;
936         unsigned                max_stack_entries;
937         unsigned                max_hw_contexts;
938         unsigned                max_gs_threads;
939         unsigned                sx_max_export_size;
940         unsigned                sx_max_export_pos_size;
941         unsigned                sx_max_export_smx_size;
942         unsigned                sq_num_cf_insts;
943         unsigned                sx_num_of_sets;
944         unsigned                sc_prim_fifo_size;
945         unsigned                sc_hiz_tile_fifo_size;
946         unsigned                sc_earlyz_tile_fifo_fize;
947         unsigned                tiling_nbanks;
948         unsigned                tiling_npipes;
949         unsigned                tiling_group_size;
950         unsigned                tile_config;
951         struct r100_gpu_lockup  lockup;
952 };
953
954 struct evergreen_asic {
955         unsigned num_ses;
956         unsigned max_pipes;
957         unsigned max_tile_pipes;
958         unsigned max_simds;
959         unsigned max_backends;
960         unsigned max_gprs;
961         unsigned max_threads;
962         unsigned max_stack_entries;
963         unsigned max_hw_contexts;
964         unsigned max_gs_threads;
965         unsigned sx_max_export_size;
966         unsigned sx_max_export_pos_size;
967         unsigned sx_max_export_smx_size;
968         unsigned sq_num_cf_insts;
969         unsigned sx_num_of_sets;
970         unsigned sc_prim_fifo_size;
971         unsigned sc_hiz_tile_fifo_size;
972         unsigned sc_earlyz_tile_fifo_size;
973         unsigned tiling_nbanks;
974         unsigned tiling_npipes;
975         unsigned tiling_group_size;
976         unsigned tile_config;
977 };
978
979 union radeon_asic_config {
980         struct r300_asic        r300;
981         struct r100_asic        r100;
982         struct r600_asic        r600;
983         struct rv770_asic       rv770;
984         struct evergreen_asic   evergreen;
985 };
986
987 /*
988  * asic initizalization from radeon_asic.c
989  */
990 void radeon_agp_disable(struct radeon_device *rdev);
991 int radeon_asic_init(struct radeon_device *rdev);
992
993
994 /*
995  * IOCTL.
996  */
997 int radeon_gem_info_ioctl(struct drm_device *dev, void *data,
998                           struct drm_file *filp);
999 int radeon_gem_create_ioctl(struct drm_device *dev, void *data,
1000                             struct drm_file *filp);
1001 int radeon_gem_pin_ioctl(struct drm_device *dev, void *data,
1002                          struct drm_file *file_priv);
1003 int radeon_gem_unpin_ioctl(struct drm_device *dev, void *data,
1004                            struct drm_file *file_priv);
1005 int radeon_gem_pwrite_ioctl(struct drm_device *dev, void *data,
1006                             struct drm_file *file_priv);
1007 int radeon_gem_pread_ioctl(struct drm_device *dev, void *data,
1008                            struct drm_file *file_priv);
1009 int radeon_gem_set_domain_ioctl(struct drm_device *dev, void *data,
1010                                 struct drm_file *filp);
1011 int radeon_gem_mmap_ioctl(struct drm_device *dev, void *data,
1012                           struct drm_file *filp);
1013 int radeon_gem_busy_ioctl(struct drm_device *dev, void *data,
1014                           struct drm_file *filp);
1015 int radeon_gem_wait_idle_ioctl(struct drm_device *dev, void *data,
1016                               struct drm_file *filp);
1017 int radeon_cs_ioctl(struct drm_device *dev, void *data, struct drm_file *filp);
1018 int radeon_gem_set_tiling_ioctl(struct drm_device *dev, void *data,
1019                                 struct drm_file *filp);
1020 int radeon_gem_get_tiling_ioctl(struct drm_device *dev, void *data,
1021                                 struct drm_file *filp);
1022
1023 /* VRAM scratch page for HDP bug */
1024 struct r700_vram_scratch {
1025         struct radeon_bo                *robj;
1026         volatile uint32_t               *ptr;
1027 };
1028
1029 /*
1030  * Core structure, functions and helpers.
1031  */
1032 typedef uint32_t (*radeon_rreg_t)(struct radeon_device*, uint32_t);
1033 typedef void (*radeon_wreg_t)(struct radeon_device*, uint32_t, uint32_t);
1034
1035 struct radeon_device {
1036         struct device                   *dev;
1037         struct drm_device               *ddev;
1038         struct pci_dev                  *pdev;
1039         /* ASIC */
1040         union radeon_asic_config        config;
1041         enum radeon_family              family;
1042         unsigned long                   flags;
1043         int                             usec_timeout;
1044         enum radeon_pll_errata          pll_errata;
1045         int                             num_gb_pipes;
1046         int                             num_z_pipes;
1047         int                             disp_priority;
1048         /* BIOS */
1049         uint8_t                         *bios;
1050         bool                            is_atom_bios;
1051         uint16_t                        bios_header_start;
1052         struct radeon_bo                *stollen_vga_memory;
1053         /* Register mmio */
1054         resource_size_t                 rmmio_base;
1055         resource_size_t                 rmmio_size;
1056         void                            *rmmio;
1057         radeon_rreg_t                   mc_rreg;
1058         radeon_wreg_t                   mc_wreg;
1059         radeon_rreg_t                   pll_rreg;
1060         radeon_wreg_t                   pll_wreg;
1061         uint32_t                        pcie_reg_mask;
1062         radeon_rreg_t                   pciep_rreg;
1063         radeon_wreg_t                   pciep_wreg;
1064         /* io port */
1065         void __iomem                    *rio_mem;
1066         resource_size_t                 rio_mem_size;
1067         struct radeon_clock             clock;
1068         struct radeon_mc                mc;
1069         struct radeon_gart              gart;
1070         struct radeon_mode_info         mode_info;
1071         struct radeon_scratch           scratch;
1072         struct radeon_mman              mman;
1073         struct radeon_fence_driver      fence_drv;
1074         struct radeon_cp                cp;
1075         struct radeon_ib_pool           ib_pool;
1076         struct radeon_irq               irq;
1077         struct radeon_asic              *asic;
1078         struct radeon_gem               gem;
1079         struct radeon_pm                pm;
1080         uint32_t                        bios_scratch[RADEON_BIOS_NUM_SCRATCH];
1081         struct mutex                    cs_mutex;
1082         struct radeon_wb                wb;
1083         struct radeon_dummy_page        dummy_page;
1084         bool                            gpu_lockup;
1085         bool                            shutdown;
1086         bool                            suspend;
1087         bool                            need_dma32;
1088         bool                            accel_working;
1089         struct radeon_surface_reg surface_regs[RADEON_GEM_MAX_SURFACES];
1090         const struct firmware *me_fw;   /* all family ME firmware */
1091         const struct firmware *pfp_fw;  /* r6/700 PFP firmware */
1092         const struct firmware *rlc_fw;  /* r6/700 RLC firmware */
1093         struct r600_blit r600_blit;
1094         struct r700_vram_scratch vram_scratch;
1095         int msi_enabled; /* msi enabled */
1096         struct r600_ih ih; /* r6/700 interrupt ring */
1097         struct workqueue_struct *wq;
1098         struct work_struct hotplug_work;
1099         int num_crtc; /* number of crtcs */
1100         struct mutex dc_hw_i2c_mutex; /* display controller hw i2c mutex */
1101         struct mutex vram_mutex;
1102
1103         /* audio stuff */
1104         bool                    audio_enabled;
1105         struct timer_list       audio_timer;
1106         int                     audio_channels;
1107         int                     audio_rate;
1108         int                     audio_bits_per_sample;
1109         uint8_t                 audio_status_bits;
1110         uint8_t                 audio_category_code;
1111
1112         bool powered_down;
1113         struct notifier_block acpi_nb;
1114         /* only one userspace can use Hyperz features at a time */
1115         struct drm_file *hyperz_filp;
1116         /* i2c buses */
1117         struct radeon_i2c_chan *i2c_bus[RADEON_MAX_I2C_BUS];
1118 };
1119
1120 int radeon_device_init(struct radeon_device *rdev,
1121                        struct drm_device *ddev,
1122                        struct pci_dev *pdev,
1123                        uint32_t flags);
1124 void radeon_device_fini(struct radeon_device *rdev);
1125 int radeon_gpu_wait_for_idle(struct radeon_device *rdev);
1126
1127 /* r600 blit */
1128 int r600_blit_prepare_copy(struct radeon_device *rdev, int size_bytes);
1129 void r600_blit_done_copy(struct radeon_device *rdev, struct radeon_fence *fence);
1130 void r600_kms_blit_copy(struct radeon_device *rdev,
1131                         u64 src_gpu_addr, u64 dst_gpu_addr,
1132                         int size_bytes);
1133 /* evergreen blit */
1134 int evergreen_blit_prepare_copy(struct radeon_device *rdev, int size_bytes);
1135 void evergreen_blit_done_copy(struct radeon_device *rdev, struct radeon_fence *fence);
1136 void evergreen_kms_blit_copy(struct radeon_device *rdev,
1137                              u64 src_gpu_addr, u64 dst_gpu_addr,
1138                              int size_bytes);
1139
1140 static inline uint32_t r100_mm_rreg(struct radeon_device *rdev, uint32_t reg)
1141 {
1142         if (reg < rdev->rmmio_size)
1143                 return readl(((void __iomem *)rdev->rmmio) + reg);
1144         else {
1145                 writel(reg, ((void __iomem *)rdev->rmmio) + RADEON_MM_INDEX);
1146                 return readl(((void __iomem *)rdev->rmmio) + RADEON_MM_DATA);
1147         }
1148 }
1149
1150 static inline void r100_mm_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v)
1151 {
1152         if (reg < rdev->rmmio_size)
1153                 writel(v, ((void __iomem *)rdev->rmmio) + reg);
1154         else {
1155                 writel(reg, ((void __iomem *)rdev->rmmio) + RADEON_MM_INDEX);
1156                 writel(v, ((void __iomem *)rdev->rmmio) + RADEON_MM_DATA);
1157         }
1158 }
1159
1160 static inline u32 r100_io_rreg(struct radeon_device *rdev, u32 reg)
1161 {
1162         if (reg < rdev->rio_mem_size)
1163                 return ioread32(rdev->rio_mem + reg);
1164         else {
1165                 iowrite32(reg, rdev->rio_mem + RADEON_MM_INDEX);
1166                 return ioread32(rdev->rio_mem + RADEON_MM_DATA);
1167         }
1168 }
1169
1170 static inline void r100_io_wreg(struct radeon_device *rdev, u32 reg, u32 v)
1171 {
1172         if (reg < rdev->rio_mem_size)
1173                 iowrite32(v, rdev->rio_mem + reg);
1174         else {
1175                 iowrite32(reg, rdev->rio_mem + RADEON_MM_INDEX);
1176                 iowrite32(v, rdev->rio_mem + RADEON_MM_DATA);
1177         }
1178 }
1179
1180 /*
1181  * Cast helper
1182  */
1183 #define to_radeon_fence(p) ((struct radeon_fence *)(p))
1184
1185 /*
1186  * Registers read & write functions.
1187  */
1188 #define RREG8(reg) readb(((void __iomem *)rdev->rmmio) + (reg))
1189 #define WREG8(reg, v) writeb(v, ((void __iomem *)rdev->rmmio) + (reg))
1190 #define RREG32(reg) r100_mm_rreg(rdev, (reg))
1191 #define DREG32(reg) printk(KERN_INFO "REGISTER: " #reg " : 0x%08X\n", r100_mm_rreg(rdev, (reg)))
1192 #define WREG32(reg, v) r100_mm_wreg(rdev, (reg), (v))
1193 #define REG_SET(FIELD, v) (((v) << FIELD##_SHIFT) & FIELD##_MASK)
1194 #define REG_GET(FIELD, v) (((v) << FIELD##_SHIFT) & FIELD##_MASK)
1195 #define RREG32_PLL(reg) rdev->pll_rreg(rdev, (reg))
1196 #define WREG32_PLL(reg, v) rdev->pll_wreg(rdev, (reg), (v))
1197 #define RREG32_MC(reg) rdev->mc_rreg(rdev, (reg))
1198 #define WREG32_MC(reg, v) rdev->mc_wreg(rdev, (reg), (v))
1199 #define RREG32_PCIE(reg) rv370_pcie_rreg(rdev, (reg))
1200 #define WREG32_PCIE(reg, v) rv370_pcie_wreg(rdev, (reg), (v))
1201 #define RREG32_PCIE_P(reg) rdev->pciep_rreg(rdev, (reg))
1202 #define WREG32_PCIE_P(reg, v) rdev->pciep_wreg(rdev, (reg), (v))
1203 #define WREG32_P(reg, val, mask)                                \
1204         do {                                                    \
1205                 uint32_t tmp_ = RREG32(reg);                    \
1206                 tmp_ &= (mask);                                 \
1207                 tmp_ |= ((val) & ~(mask));                      \
1208                 WREG32(reg, tmp_);                              \
1209         } while (0)
1210 #define WREG32_PLL_P(reg, val, mask)                            \
1211         do {                                                    \
1212                 uint32_t tmp_ = RREG32_PLL(reg);                \
1213                 tmp_ &= (mask);                                 \
1214                 tmp_ |= ((val) & ~(mask));                      \
1215                 WREG32_PLL(reg, tmp_);                          \
1216         } while (0)
1217 #define DREG32_SYS(sqf, rdev, reg) seq_printf((sqf), #reg " : 0x%08X\n", r100_mm_rreg((rdev), (reg)))
1218 #define RREG32_IO(reg) r100_io_rreg(rdev, (reg))
1219 #define WREG32_IO(reg, v) r100_io_wreg(rdev, (reg), (v))
1220
1221 /*
1222  * Indirect registers accessor
1223  */
1224 static inline uint32_t rv370_pcie_rreg(struct radeon_device *rdev, uint32_t reg)
1225 {
1226         uint32_t r;
1227
1228         WREG32(RADEON_PCIE_INDEX, ((reg) & rdev->pcie_reg_mask));
1229         r = RREG32(RADEON_PCIE_DATA);
1230         return r;
1231 }
1232
1233 static inline void rv370_pcie_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v)
1234 {
1235         WREG32(RADEON_PCIE_INDEX, ((reg) & rdev->pcie_reg_mask));
1236         WREG32(RADEON_PCIE_DATA, (v));
1237 }
1238
1239 void r100_pll_errata_after_index(struct radeon_device *rdev);
1240
1241
1242 /*
1243  * ASICs helpers.
1244  */
1245 #define ASIC_IS_RN50(rdev) ((rdev->pdev->device == 0x515e) || \
1246                             (rdev->pdev->device == 0x5969))
1247 #define ASIC_IS_RV100(rdev) ((rdev->family == CHIP_RV100) || \
1248                 (rdev->family == CHIP_RV200) || \
1249                 (rdev->family == CHIP_RS100) || \
1250                 (rdev->family == CHIP_RS200) || \
1251                 (rdev->family == CHIP_RV250) || \
1252                 (rdev->family == CHIP_RV280) || \
1253                 (rdev->family == CHIP_RS300))
1254 #define ASIC_IS_R300(rdev) ((rdev->family == CHIP_R300)  ||     \
1255                 (rdev->family == CHIP_RV350) ||                 \
1256                 (rdev->family == CHIP_R350)  ||                 \
1257                 (rdev->family == CHIP_RV380) ||                 \
1258                 (rdev->family == CHIP_R420)  ||                 \
1259                 (rdev->family == CHIP_R423)  ||                 \
1260                 (rdev->family == CHIP_RV410) ||                 \
1261                 (rdev->family == CHIP_RS400) ||                 \
1262                 (rdev->family == CHIP_RS480))
1263 #define ASIC_IS_AVIVO(rdev) ((rdev->family >= CHIP_RS600))
1264 #define ASIC_IS_DCE3(rdev) ((rdev->family >= CHIP_RV620))
1265 #define ASIC_IS_DCE32(rdev) ((rdev->family >= CHIP_RV730))
1266 #define ASIC_IS_DCE4(rdev) ((rdev->family >= CHIP_CEDAR))
1267
1268 /*
1269  * BIOS helpers.
1270  */
1271 #define RBIOS8(i) (rdev->bios[i])
1272 #define RBIOS16(i) (RBIOS8(i) | (RBIOS8((i)+1) << 8))
1273 #define RBIOS32(i) ((RBIOS16(i)) | (RBIOS16((i)+2) << 16))
1274
1275 int radeon_combios_init(struct radeon_device *rdev);
1276 void radeon_combios_fini(struct radeon_device *rdev);
1277 int radeon_atombios_init(struct radeon_device *rdev);
1278 void radeon_atombios_fini(struct radeon_device *rdev);
1279
1280
1281 /*
1282  * RING helpers.
1283  */
1284 static inline void radeon_ring_write(struct radeon_device *rdev, uint32_t v)
1285 {
1286 #if DRM_DEBUG_CODE
1287         if (rdev->cp.count_dw <= 0) {
1288                 DRM_ERROR("radeon: writting more dword to ring than expected !\n");
1289         }
1290 #endif
1291         rdev->cp.ring[rdev->cp.wptr++] = v;
1292         rdev->cp.wptr &= rdev->cp.ptr_mask;
1293         rdev->cp.count_dw--;
1294         rdev->cp.ring_free_dw--;
1295 }
1296
1297
1298 /*
1299  * ASICs macro.
1300  */
1301 #define radeon_init(rdev) (rdev)->asic->init((rdev))
1302 #define radeon_fini(rdev) (rdev)->asic->fini((rdev))
1303 #define radeon_resume(rdev) (rdev)->asic->resume((rdev))
1304 #define radeon_suspend(rdev) (rdev)->asic->suspend((rdev))
1305 #define radeon_cs_parse(p) rdev->asic->cs_parse((p))
1306 #define radeon_vga_set_state(rdev, state) (rdev)->asic->vga_set_state((rdev), (state))
1307 #define radeon_gpu_is_lockup(rdev) (rdev)->asic->gpu_is_lockup((rdev))
1308 #define radeon_asic_reset(rdev) (rdev)->asic->asic_reset((rdev))
1309 #define radeon_gart_tlb_flush(rdev) (rdev)->asic->gart_tlb_flush((rdev))
1310 #define radeon_gart_set_page(rdev, i, p) (rdev)->asic->gart_set_page((rdev), (i), (p))
1311 #define radeon_cp_commit(rdev) (rdev)->asic->cp_commit((rdev))
1312 #define radeon_ring_start(rdev) (rdev)->asic->ring_start((rdev))
1313 #define radeon_ring_test(rdev) (rdev)->asic->ring_test((rdev))
1314 #define radeon_ring_ib_execute(rdev, ib) (rdev)->asic->ring_ib_execute((rdev), (ib))
1315 #define radeon_irq_set(rdev) (rdev)->asic->irq_set((rdev))
1316 #define radeon_irq_process(rdev) (rdev)->asic->irq_process((rdev))
1317 #define radeon_get_vblank_counter(rdev, crtc) (rdev)->asic->get_vblank_counter((rdev), (crtc))
1318 #define radeon_fence_ring_emit(rdev, fence) (rdev)->asic->fence_ring_emit((rdev), (fence))
1319 #define radeon_copy_blit(rdev, s, d, np, f) (rdev)->asic->copy_blit((rdev), (s), (d), (np), (f))
1320 #define radeon_copy_dma(rdev, s, d, np, f) (rdev)->asic->copy_dma((rdev), (s), (d), (np), (f))
1321 #define radeon_copy(rdev, s, d, np, f) (rdev)->asic->copy((rdev), (s), (d), (np), (f))
1322 #define radeon_get_engine_clock(rdev) (rdev)->asic->get_engine_clock((rdev))
1323 #define radeon_set_engine_clock(rdev, e) (rdev)->asic->set_engine_clock((rdev), (e))
1324 #define radeon_get_memory_clock(rdev) (rdev)->asic->get_memory_clock((rdev))
1325 #define radeon_set_memory_clock(rdev, e) (rdev)->asic->set_memory_clock((rdev), (e))
1326 #define radeon_get_pcie_lanes(rdev) (rdev)->asic->get_pcie_lanes((rdev))
1327 #define radeon_set_pcie_lanes(rdev, l) (rdev)->asic->set_pcie_lanes((rdev), (l))
1328 #define radeon_set_clock_gating(rdev, e) (rdev)->asic->set_clock_gating((rdev), (e))
1329 #define radeon_set_surface_reg(rdev, r, f, p, o, s) ((rdev)->asic->set_surface_reg((rdev), (r), (f), (p), (o), (s)))
1330 #define radeon_clear_surface_reg(rdev, r) ((rdev)->asic->clear_surface_reg((rdev), (r)))
1331 #define radeon_bandwidth_update(rdev) (rdev)->asic->bandwidth_update((rdev))
1332 #define radeon_hpd_init(rdev) (rdev)->asic->hpd_init((rdev))
1333 #define radeon_hpd_fini(rdev) (rdev)->asic->hpd_fini((rdev))
1334 #define radeon_hpd_sense(rdev, hpd) (rdev)->asic->hpd_sense((rdev), (hpd))
1335 #define radeon_hpd_set_polarity(rdev, hpd) (rdev)->asic->hpd_set_polarity((rdev), (hpd))
1336 #define radeon_gui_idle(rdev) (rdev)->asic->gui_idle((rdev))
1337 #define radeon_pm_misc(rdev) (rdev)->asic->pm_misc((rdev))
1338 #define radeon_pm_prepare(rdev) (rdev)->asic->pm_prepare((rdev))
1339 #define radeon_pm_finish(rdev) (rdev)->asic->pm_finish((rdev))
1340 #define radeon_pm_init_profile(rdev) (rdev)->asic->pm_init_profile((rdev))
1341 #define radeon_pm_get_dynpm_state(rdev) (rdev)->asic->pm_get_dynpm_state((rdev))
1342
1343 /* Common functions */
1344 /* AGP */
1345 extern int radeon_gpu_reset(struct radeon_device *rdev);
1346 extern void radeon_agp_disable(struct radeon_device *rdev);
1347 extern int radeon_gart_table_vram_pin(struct radeon_device *rdev);
1348 extern void radeon_gart_restore(struct radeon_device *rdev);
1349 extern int radeon_modeset_init(struct radeon_device *rdev);
1350 extern void radeon_modeset_fini(struct radeon_device *rdev);
1351 extern bool radeon_card_posted(struct radeon_device *rdev);
1352 extern void radeon_update_bandwidth_info(struct radeon_device *rdev);
1353 extern void radeon_update_display_priority(struct radeon_device *rdev);
1354 extern bool radeon_boot_test_post_card(struct radeon_device *rdev);
1355 extern void radeon_scratch_init(struct radeon_device *rdev);
1356 extern void radeon_wb_fini(struct radeon_device *rdev);
1357 extern int radeon_wb_init(struct radeon_device *rdev);
1358 extern void radeon_wb_disable(struct radeon_device *rdev);
1359 extern void radeon_surface_init(struct radeon_device *rdev);
1360 extern int radeon_cs_parser_init(struct radeon_cs_parser *p, void *data);
1361 extern void radeon_legacy_set_clock_gating(struct radeon_device *rdev, int enable);
1362 extern void radeon_atom_set_clock_gating(struct radeon_device *rdev, int enable);
1363 extern void radeon_ttm_placement_from_domain(struct radeon_bo *rbo, u32 domain);
1364 extern bool radeon_ttm_bo_is_radeon_bo(struct ttm_buffer_object *bo);
1365 extern void radeon_vram_location(struct radeon_device *rdev, struct radeon_mc *mc, u64 base);
1366 extern void radeon_gtt_location(struct radeon_device *rdev, struct radeon_mc *mc);
1367 extern int radeon_resume_kms(struct drm_device *dev);
1368 extern int radeon_suspend_kms(struct drm_device *dev, pm_message_t state);
1369
1370 /* r100,rv100,rs100,rv200,rs200,r200,rv250,rs300,rv280 */
1371 extern void r100_gpu_lockup_update(struct r100_gpu_lockup *lockup, struct radeon_cp *cp);
1372 extern bool r100_gpu_cp_is_lockup(struct radeon_device *rdev, struct r100_gpu_lockup *lockup, struct radeon_cp *cp);
1373
1374 /* rv200,rv250,rv280 */
1375 extern void r200_set_safe_registers(struct radeon_device *rdev);
1376
1377 /* r300,r350,rv350,rv370,rv380 */
1378 extern void r300_set_reg_safe(struct radeon_device *rdev);
1379 extern void r300_mc_program(struct radeon_device *rdev);
1380 extern void r300_mc_init(struct radeon_device *rdev);
1381 extern void r300_clock_startup(struct radeon_device *rdev);
1382 extern int r300_mc_wait_for_idle(struct radeon_device *rdev);
1383 extern int rv370_pcie_gart_init(struct radeon_device *rdev);
1384 extern void rv370_pcie_gart_fini(struct radeon_device *rdev);
1385 extern int rv370_pcie_gart_enable(struct radeon_device *rdev);
1386 extern void rv370_pcie_gart_disable(struct radeon_device *rdev);
1387
1388 /* r420,r423,rv410 */
1389 extern u32 r420_mc_rreg(struct radeon_device *rdev, u32 reg);
1390 extern void r420_mc_wreg(struct radeon_device *rdev, u32 reg, u32 v);
1391 extern int r420_debugfs_pipes_info_init(struct radeon_device *rdev);
1392 extern void r420_pipes_init(struct radeon_device *rdev);
1393
1394 /* rv515 */
1395 struct rv515_mc_save {
1396         u32 d1vga_control;
1397         u32 d2vga_control;
1398         u32 vga_render_control;
1399         u32 vga_hdp_control;
1400         u32 d1crtc_control;
1401         u32 d2crtc_control;
1402 };
1403 extern void rv515_bandwidth_avivo_update(struct radeon_device *rdev);
1404 extern void rv515_vga_render_disable(struct radeon_device *rdev);
1405 extern void rv515_set_safe_registers(struct radeon_device *rdev);
1406 extern void rv515_mc_stop(struct radeon_device *rdev, struct rv515_mc_save *save);
1407 extern void rv515_mc_resume(struct radeon_device *rdev, struct rv515_mc_save *save);
1408 extern void rv515_clock_startup(struct radeon_device *rdev);
1409 extern void rv515_debugfs(struct radeon_device *rdev);
1410 extern int rv515_suspend(struct radeon_device *rdev);
1411
1412 /* rs400 */
1413 extern int rs400_gart_init(struct radeon_device *rdev);
1414 extern int rs400_gart_enable(struct radeon_device *rdev);
1415 extern void rs400_gart_adjust_size(struct radeon_device *rdev);
1416 extern void rs400_gart_disable(struct radeon_device *rdev);
1417 extern void rs400_gart_fini(struct radeon_device *rdev);
1418
1419 /* rs600 */
1420 extern void rs600_set_safe_registers(struct radeon_device *rdev);
1421 extern int rs600_irq_set(struct radeon_device *rdev);
1422 extern void rs600_irq_disable(struct radeon_device *rdev);
1423
1424 /* rs690, rs740 */
1425 extern void rs690_line_buffer_adjust(struct radeon_device *rdev,
1426                                         struct drm_display_mode *mode1,
1427                                         struct drm_display_mode *mode2);
1428
1429 /* r600, rv610, rv630, rv620, rv635, rv670, rs780, rs880 */
1430 extern void r600_vram_gtt_location(struct radeon_device *rdev, struct radeon_mc *mc);
1431 extern bool r600_card_posted(struct radeon_device *rdev);
1432 extern void r600_cp_stop(struct radeon_device *rdev);
1433 extern int r600_cp_start(struct radeon_device *rdev);
1434 extern void r600_ring_init(struct radeon_device *rdev, unsigned ring_size);
1435 extern int r600_cp_resume(struct radeon_device *rdev);
1436 extern void r600_cp_fini(struct radeon_device *rdev);
1437 extern int r600_count_pipe_bits(uint32_t val);
1438 extern int r600_mc_wait_for_idle(struct radeon_device *rdev);
1439 extern int r600_pcie_gart_init(struct radeon_device *rdev);
1440 extern void r600_pcie_gart_tlb_flush(struct radeon_device *rdev);
1441 extern int r600_ib_test(struct radeon_device *rdev);
1442 extern int r600_ring_test(struct radeon_device *rdev);
1443 extern void r600_scratch_init(struct radeon_device *rdev);
1444 extern int r600_blit_init(struct radeon_device *rdev);
1445 extern void r600_blit_fini(struct radeon_device *rdev);
1446 extern int r600_init_microcode(struct radeon_device *rdev);
1447 extern int r600_asic_reset(struct radeon_device *rdev);
1448 /* r600 irq */
1449 extern int r600_irq_init(struct radeon_device *rdev);
1450 extern void r600_irq_fini(struct radeon_device *rdev);
1451 extern void r600_ih_ring_init(struct radeon_device *rdev, unsigned ring_size);
1452 extern int r600_irq_set(struct radeon_device *rdev);
1453 extern void r600_irq_suspend(struct radeon_device *rdev);
1454 extern void r600_disable_interrupts(struct radeon_device *rdev);
1455 extern void r600_rlc_stop(struct radeon_device *rdev);
1456 /* r600 audio */
1457 extern int r600_audio_init(struct radeon_device *rdev);
1458 extern int r600_audio_tmds_index(struct drm_encoder *encoder);
1459 extern void r600_audio_set_clock(struct drm_encoder *encoder, int clock);
1460 extern int r600_audio_channels(struct radeon_device *rdev);
1461 extern int r600_audio_bits_per_sample(struct radeon_device *rdev);
1462 extern int r600_audio_rate(struct radeon_device *rdev);
1463 extern uint8_t r600_audio_status_bits(struct radeon_device *rdev);
1464 extern uint8_t r600_audio_category_code(struct radeon_device *rdev);
1465 extern void r600_audio_schedule_polling(struct radeon_device *rdev);
1466 extern void r600_audio_enable_polling(struct drm_encoder *encoder);
1467 extern void r600_audio_disable_polling(struct drm_encoder *encoder);
1468 extern void r600_audio_fini(struct radeon_device *rdev);
1469 extern void r600_hdmi_init(struct drm_encoder *encoder);
1470 extern void r600_hdmi_enable(struct drm_encoder *encoder);
1471 extern void r600_hdmi_disable(struct drm_encoder *encoder);
1472 extern void r600_hdmi_setmode(struct drm_encoder *encoder, struct drm_display_mode *mode);
1473 extern int r600_hdmi_buffer_status_changed(struct drm_encoder *encoder);
1474 extern void r600_hdmi_update_audio_settings(struct drm_encoder *encoder);
1475
1476 extern void r700_cp_stop(struct radeon_device *rdev);
1477 extern void r700_cp_fini(struct radeon_device *rdev);
1478 extern void evergreen_disable_interrupt_state(struct radeon_device *rdev);
1479 extern int evergreen_irq_set(struct radeon_device *rdev);
1480 extern int evergreen_blit_init(struct radeon_device *rdev);
1481 extern void evergreen_blit_fini(struct radeon_device *rdev);
1482
1483 /* radeon_acpi.c */ 
1484 #if defined(CONFIG_ACPI) 
1485 extern int radeon_acpi_init(struct radeon_device *rdev); 
1486 #else 
1487 static inline int radeon_acpi_init(struct radeon_device *rdev) { return 0; } 
1488 #endif 
1489
1490 /* evergreen */
1491 struct evergreen_mc_save {
1492         u32 vga_control[6];
1493         u32 vga_render_control;
1494         u32 vga_hdp_control;
1495         u32 crtc_control[6];
1496 };
1497
1498 #include "radeon_object.h"
1499
1500 #endif