Merge tag 'qcom-soc-for-3.16-2' of git://git.kernel.org/pub/scm/linux/kernel/git...
[pandora-kernel.git] / drivers / clk / samsung / clk-exynos5250.c
1 /*
2  * Copyright (c) 2013 Samsung Electronics Co., Ltd.
3  * Copyright (c) 2013 Linaro Ltd.
4  * Author: Thomas Abraham <thomas.ab@samsung.com>
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  *
10  * Common Clock Framework support for Exynos5250 SoC.
11 */
12
13 #include <dt-bindings/clock/exynos5250.h>
14 #include <linux/clk.h>
15 #include <linux/clkdev.h>
16 #include <linux/clk-provider.h>
17 #include <linux/of.h>
18 #include <linux/of_address.h>
19 #include <linux/syscore_ops.h>
20
21 #include "clk.h"
22
23 #define APLL_LOCK               0x0
24 #define APLL_CON0               0x100
25 #define SRC_CPU                 0x200
26 #define DIV_CPU0                0x500
27 #define MPLL_LOCK               0x4000
28 #define MPLL_CON0               0x4100
29 #define SRC_CORE1               0x4204
30 #define GATE_IP_ACP             0x8800
31 #define GATE_IP_ISP0            0xc800
32 #define GATE_IP_ISP1            0xc804
33 #define CPLL_LOCK               0x10020
34 #define EPLL_LOCK               0x10030
35 #define VPLL_LOCK               0x10040
36 #define GPLL_LOCK               0x10050
37 #define CPLL_CON0               0x10120
38 #define EPLL_CON0               0x10130
39 #define VPLL_CON0               0x10140
40 #define GPLL_CON0               0x10150
41 #define SRC_TOP0                0x10210
42 #define SRC_TOP1                0x10214
43 #define SRC_TOP2                0x10218
44 #define SRC_TOP3                0x1021c
45 #define SRC_GSCL                0x10220
46 #define SRC_DISP1_0             0x1022c
47 #define SRC_MAU                 0x10240
48 #define SRC_FSYS                0x10244
49 #define SRC_GEN                 0x10248
50 #define SRC_PERIC0              0x10250
51 #define SRC_PERIC1              0x10254
52 #define SRC_MASK_GSCL           0x10320
53 #define SRC_MASK_DISP1_0        0x1032c
54 #define SRC_MASK_MAU            0x10334
55 #define SRC_MASK_FSYS           0x10340
56 #define SRC_MASK_GEN            0x10344
57 #define SRC_MASK_PERIC0         0x10350
58 #define SRC_MASK_PERIC1         0x10354
59 #define DIV_TOP0                0x10510
60 #define DIV_TOP1                0x10514
61 #define DIV_GSCL                0x10520
62 #define DIV_DISP1_0             0x1052c
63 #define DIV_GEN                 0x1053c
64 #define DIV_MAU                 0x10544
65 #define DIV_FSYS0               0x10548
66 #define DIV_FSYS1               0x1054c
67 #define DIV_FSYS2               0x10550
68 #define DIV_PERIC0              0x10558
69 #define DIV_PERIC1              0x1055c
70 #define DIV_PERIC2              0x10560
71 #define DIV_PERIC3              0x10564
72 #define DIV_PERIC4              0x10568
73 #define DIV_PERIC5              0x1056c
74 #define GATE_IP_GSCL            0x10920
75 #define GATE_IP_DISP1           0x10928
76 #define GATE_IP_MFC             0x1092c
77 #define GATE_IP_G3D             0x10930
78 #define GATE_IP_GEN             0x10934
79 #define GATE_IP_FSYS            0x10944
80 #define GATE_IP_PERIC           0x10950
81 #define GATE_IP_PERIS           0x10960
82 #define BPLL_LOCK               0x20010
83 #define BPLL_CON0               0x20110
84 #define SRC_CDREX               0x20200
85 #define PLL_DIV2_SEL            0x20a24
86
87 /* list of PLLs to be registered */
88 enum exynos5250_plls {
89         apll, mpll, cpll, epll, vpll, gpll, bpll,
90         nr_plls                 /* number of PLLs */
91 };
92
93 static void __iomem *reg_base;
94
95 #ifdef CONFIG_PM_SLEEP
96 static struct samsung_clk_reg_dump *exynos5250_save;
97
98 /*
99  * list of controller registers to be saved and restored during a
100  * suspend/resume cycle.
101  */
102 static unsigned long exynos5250_clk_regs[] __initdata = {
103         SRC_CPU,
104         DIV_CPU0,
105         SRC_CORE1,
106         SRC_TOP0,
107         SRC_TOP1,
108         SRC_TOP2,
109         SRC_TOP3,
110         SRC_GSCL,
111         SRC_DISP1_0,
112         SRC_MAU,
113         SRC_FSYS,
114         SRC_GEN,
115         SRC_PERIC0,
116         SRC_PERIC1,
117         SRC_MASK_GSCL,
118         SRC_MASK_DISP1_0,
119         SRC_MASK_MAU,
120         SRC_MASK_FSYS,
121         SRC_MASK_GEN,
122         SRC_MASK_PERIC0,
123         SRC_MASK_PERIC1,
124         DIV_TOP0,
125         DIV_TOP1,
126         DIV_GSCL,
127         DIV_DISP1_0,
128         DIV_GEN,
129         DIV_MAU,
130         DIV_FSYS0,
131         DIV_FSYS1,
132         DIV_FSYS2,
133         DIV_PERIC0,
134         DIV_PERIC1,
135         DIV_PERIC2,
136         DIV_PERIC3,
137         DIV_PERIC4,
138         DIV_PERIC5,
139         GATE_IP_GSCL,
140         GATE_IP_MFC,
141         GATE_IP_G3D,
142         GATE_IP_GEN,
143         GATE_IP_FSYS,
144         GATE_IP_PERIC,
145         GATE_IP_PERIS,
146         SRC_CDREX,
147         PLL_DIV2_SEL,
148         GATE_IP_DISP1,
149         GATE_IP_ACP,
150         GATE_IP_ISP0,
151         GATE_IP_ISP1,
152 };
153
154 static int exynos5250_clk_suspend(void)
155 {
156         samsung_clk_save(reg_base, exynos5250_save,
157                                 ARRAY_SIZE(exynos5250_clk_regs));
158
159         return 0;
160 }
161
162 static void exynos5250_clk_resume(void)
163 {
164         samsung_clk_restore(reg_base, exynos5250_save,
165                                 ARRAY_SIZE(exynos5250_clk_regs));
166 }
167
168 static struct syscore_ops exynos5250_clk_syscore_ops = {
169         .suspend = exynos5250_clk_suspend,
170         .resume = exynos5250_clk_resume,
171 };
172
173 static void exynos5250_clk_sleep_init(void)
174 {
175         exynos5250_save = samsung_clk_alloc_reg_dump(exynos5250_clk_regs,
176                                         ARRAY_SIZE(exynos5250_clk_regs));
177         if (!exynos5250_save) {
178                 pr_warn("%s: failed to allocate sleep save data, no sleep support!\n",
179                         __func__);
180                 return;
181         }
182
183         register_syscore_ops(&exynos5250_clk_syscore_ops);
184 }
185 #else
186 static void exynos5250_clk_sleep_init(void) {}
187 #endif
188
189 /* list of all parent clock list */
190 PNAME(mout_apll_p)      = { "fin_pll", "fout_apll", };
191 PNAME(mout_cpu_p)       = { "mout_apll", "mout_mpll", };
192 PNAME(mout_mpll_fout_p) = { "fout_mplldiv2", "fout_mpll" };
193 PNAME(mout_mpll_p)      = { "fin_pll", "mout_mpll_fout" };
194 PNAME(mout_bpll_fout_p) = { "fout_bplldiv2", "fout_bpll" };
195 PNAME(mout_bpll_p)      = { "fin_pll", "mout_bpll_fout" };
196 PNAME(mout_vpllsrc_p)   = { "fin_pll", "sclk_hdmi27m" };
197 PNAME(mout_vpll_p)      = { "mout_vpllsrc", "fout_vpll" };
198 PNAME(mout_cpll_p)      = { "fin_pll", "fout_cpll" };
199 PNAME(mout_epll_p)      = { "fin_pll", "fout_epll" };
200 PNAME(mout_gpll_p)      = { "fin_pll", "fout_gpll" };
201 PNAME(mout_mpll_user_p) = { "fin_pll", "mout_mpll" };
202 PNAME(mout_bpll_user_p) = { "fin_pll", "mout_bpll" };
203 PNAME(mout_aclk166_p)   = { "mout_cpll", "mout_mpll_user" };
204 PNAME(mout_aclk200_p)   = { "mout_mpll_user", "mout_bpll_user" };
205 PNAME(mout_aclk400_p)   = { "mout_aclk400_g3d_mid", "mout_gpll" };
206 PNAME(mout_aclk200_sub_p) = { "fin_pll", "div_aclk200" };
207 PNAME(mout_aclk266_sub_p) = { "fin_pll", "div_aclk266" };
208 PNAME(mout_aclk333_sub_p) = { "fin_pll", "div_aclk333" };
209 PNAME(mout_aclk400_isp_sub_p) = { "fin_pll", "div_aclk400_isp" };
210 PNAME(mout_hdmi_p)      = { "div_hdmi_pixel", "sclk_hdmiphy" };
211 PNAME(mout_usb3_p)      = { "mout_mpll_user", "mout_cpll" };
212 PNAME(mout_group1_p)    = { "fin_pll", "fin_pll", "sclk_hdmi27m",
213                                 "sclk_dptxphy", "sclk_uhostphy", "sclk_hdmiphy",
214                                 "mout_mpll_user", "mout_epll", "mout_vpll",
215                                 "mout_cpll", "none", "none",
216                                 "none", "none", "none",
217                                 "none" };
218 PNAME(mout_audio0_p)    = { "cdclk0", "fin_pll", "sclk_hdmi27m", "sclk_dptxphy",
219                                 "sclk_uhostphy", "fin_pll",
220                                 "mout_mpll_user", "mout_epll", "mout_vpll",
221                                 "mout_cpll", "none", "none",
222                                 "none", "none", "none",
223                                 "none" };
224 PNAME(mout_audio1_p)    = { "cdclk1", "fin_pll", "sclk_hdmi27m", "sclk_dptxphy",
225                                 "sclk_uhostphy", "fin_pll",
226                                 "mout_mpll_user", "mout_epll", "mout_vpll",
227                                 "mout_cpll", "none", "none",
228                                 "none", "none", "none",
229                                 "none" };
230 PNAME(mout_audio2_p)    = { "cdclk2", "fin_pll", "sclk_hdmi27m", "sclk_dptxphy",
231                                 "sclk_uhostphy", "fin_pll",
232                                 "mout_mpll_user", "mout_epll", "mout_vpll",
233                                 "mout_cpll", "none", "none",
234                                 "none", "none", "none",
235                                 "none" };
236 PNAME(mout_spdif_p)     = { "sclk_audio0", "sclk_audio1", "sclk_audio2",
237                                 "spdif_extclk" };
238
239 /* fixed rate clocks generated outside the soc */
240 static struct samsung_fixed_rate_clock exynos5250_fixed_rate_ext_clks[] __initdata = {
241         FRATE(CLK_FIN_PLL, "fin_pll", NULL, CLK_IS_ROOT, 0),
242 };
243
244 /* fixed rate clocks generated inside the soc */
245 static struct samsung_fixed_rate_clock exynos5250_fixed_rate_clks[] __initdata = {
246         FRATE(CLK_SCLK_HDMIPHY, "sclk_hdmiphy", NULL, CLK_IS_ROOT, 24000000),
247         FRATE(0, "sclk_hdmi27m", NULL, CLK_IS_ROOT, 27000000),
248         FRATE(0, "sclk_dptxphy", NULL, CLK_IS_ROOT, 24000000),
249         FRATE(0, "sclk_uhostphy", NULL, CLK_IS_ROOT, 48000000),
250 };
251
252 static struct samsung_fixed_factor_clock exynos5250_fixed_factor_clks[] __initdata = {
253         FFACTOR(0, "fout_mplldiv2", "fout_mpll", 1, 2, 0),
254         FFACTOR(0, "fout_bplldiv2", "fout_bpll", 1, 2, 0),
255 };
256
257 static struct samsung_mux_clock exynos5250_pll_pmux_clks[] __initdata = {
258         MUX(0, "mout_vpllsrc", mout_vpllsrc_p, SRC_TOP2, 0, 1),
259 };
260
261 static struct samsung_mux_clock exynos5250_mux_clks[] __initdata = {
262         /*
263          * NOTE: Following table is sorted by (clock domain, register address,
264          * bitfield shift) triplet in ascending order. When adding new entries,
265          * please make sure that the order is kept, to avoid merge conflicts
266          * and make further work with defined data easier.
267          */
268
269         /*
270          * CMU_CPU
271          */
272         MUX_FA(0, "mout_apll", mout_apll_p, SRC_CPU, 0, 1,
273                                         CLK_SET_RATE_PARENT, 0, "mout_apll"),
274         MUX_A(0, "mout_cpu", mout_cpu_p, SRC_CPU, 16, 1, "mout_cpu"),
275
276         /*
277          * CMU_CORE
278          */
279         MUX_A(0, "mout_mpll", mout_mpll_p, SRC_CORE1, 8, 1, "mout_mpll"),
280
281         /*
282          * CMU_TOP
283          */
284         MUX(0, "mout_aclk166", mout_aclk166_p, SRC_TOP0, 8, 1),
285         MUX(0, "mout_aclk200", mout_aclk200_p, SRC_TOP0, 12, 1),
286         MUX(0, "mout_aclk333", mout_aclk166_p, SRC_TOP0, 16, 1),
287         MUX(0, "mout_aclk400_g3d_mid", mout_aclk200_p, SRC_TOP0, 20, 1),
288
289         MUX(0, "mout_aclk400_isp", mout_aclk200_p, SRC_TOP1, 24, 1),
290         MUX(0, "mout_aclk400_g3d", mout_aclk400_p, SRC_TOP1, 28, 1),
291
292         MUX(0, "mout_cpll", mout_cpll_p, SRC_TOP2, 8, 1),
293         MUX(0, "mout_epll", mout_epll_p, SRC_TOP2, 12, 1),
294         MUX(0, "mout_vpll", mout_vpll_p, SRC_TOP2, 16, 1),
295         MUX(0, "mout_mpll_user", mout_mpll_user_p, SRC_TOP2, 20, 1),
296         MUX(0, "mout_bpll_user", mout_bpll_user_p, SRC_TOP2, 24, 1),
297         MUX(CLK_MOUT_GPLL, "mout_gpll", mout_gpll_p, SRC_TOP2, 28, 1),
298
299         MUX(0, "mout_aclk200_disp1_sub", mout_aclk200_sub_p, SRC_TOP3, 4, 1),
300         MUX(0, "mout_aclk266_gscl_sub", mout_aclk266_sub_p, SRC_TOP3, 8, 1),
301         MUX(0, "mout_aclk_266_isp_sub", mout_aclk266_sub_p, SRC_TOP3, 16, 1),
302         MUX(0, "mout_aclk_400_isp_sub", mout_aclk400_isp_sub_p,
303                         SRC_TOP3, 20, 1),
304         MUX(0, "mout_aclk333_sub", mout_aclk333_sub_p, SRC_TOP3, 24, 1),
305
306         MUX(0, "mout_cam_bayer", mout_group1_p, SRC_GSCL, 12, 4),
307         MUX(0, "mout_cam0", mout_group1_p, SRC_GSCL, 16, 4),
308         MUX(0, "mout_cam1", mout_group1_p, SRC_GSCL, 20, 4),
309         MUX(0, "mout_gscl_wa", mout_group1_p, SRC_GSCL, 24, 4),
310         MUX(0, "mout_gscl_wb", mout_group1_p, SRC_GSCL, 28, 4),
311
312         MUX(0, "mout_fimd1", mout_group1_p, SRC_DISP1_0, 0, 4),
313         MUX(0, "mout_mipi1", mout_group1_p, SRC_DISP1_0, 12, 4),
314         MUX(0, "mout_dp", mout_group1_p, SRC_DISP1_0, 16, 4),
315         MUX(CLK_MOUT_HDMI, "mout_hdmi", mout_hdmi_p, SRC_DISP1_0, 20, 1),
316
317         MUX(0, "mout_audio0", mout_audio0_p, SRC_MAU, 0, 4),
318
319         MUX(0, "mout_mmc0", mout_group1_p, SRC_FSYS, 0, 4),
320         MUX(0, "mout_mmc1", mout_group1_p, SRC_FSYS, 4, 4),
321         MUX(0, "mout_mmc2", mout_group1_p, SRC_FSYS, 8, 4),
322         MUX(0, "mout_mmc3", mout_group1_p, SRC_FSYS, 12, 4),
323         MUX(0, "mout_sata", mout_aclk200_p, SRC_FSYS, 24, 1),
324         MUX(0, "mout_usb3", mout_usb3_p, SRC_FSYS, 28, 1),
325
326         MUX(0, "mout_jpeg", mout_group1_p, SRC_GEN, 0, 4),
327
328         MUX(0, "mout_uart0", mout_group1_p, SRC_PERIC0, 0, 4),
329         MUX(0, "mout_uart1", mout_group1_p, SRC_PERIC0, 4, 4),
330         MUX(0, "mout_uart2", mout_group1_p, SRC_PERIC0, 8, 4),
331         MUX(0, "mout_uart3", mout_group1_p, SRC_PERIC0, 12, 4),
332         MUX(0, "mout_pwm", mout_group1_p, SRC_PERIC0, 24, 4),
333
334         MUX(0, "mout_audio1", mout_audio1_p, SRC_PERIC1, 0, 4),
335         MUX(0, "mout_audio2", mout_audio2_p, SRC_PERIC1, 4, 4),
336         MUX(0, "mout_spdif", mout_spdif_p, SRC_PERIC1, 8, 2),
337         MUX(0, "mout_spi0", mout_group1_p, SRC_PERIC1, 16, 4),
338         MUX(0, "mout_spi1", mout_group1_p, SRC_PERIC1, 20, 4),
339         MUX(0, "mout_spi2", mout_group1_p, SRC_PERIC1, 24, 4),
340
341         /*
342          * CMU_CDREX
343          */
344         MUX(0, "mout_bpll", mout_bpll_p, SRC_CDREX, 0, 1),
345
346         MUX(0, "mout_mpll_fout", mout_mpll_fout_p, PLL_DIV2_SEL, 4, 1),
347         MUX(0, "mout_bpll_fout", mout_bpll_fout_p, PLL_DIV2_SEL, 0, 1),
348 };
349
350 static struct samsung_div_clock exynos5250_div_clks[] __initdata = {
351         /*
352          * NOTE: Following table is sorted by (clock domain, register address,
353          * bitfield shift) triplet in ascending order. When adding new entries,
354          * please make sure that the order is kept, to avoid merge conflicts
355          * and make further work with defined data easier.
356          */
357
358         /*
359          * CMU_CPU
360          */
361         DIV(0, "div_arm", "mout_cpu", DIV_CPU0, 0, 3),
362         DIV(0, "div_apll", "mout_apll", DIV_CPU0, 24, 3),
363         DIV_A(0, "div_arm2", "div_arm", DIV_CPU0, 28, 3, "armclk"),
364
365         /*
366          * CMU_TOP
367          */
368         DIV(0, "div_aclk66", "div_aclk66_pre", DIV_TOP0, 0, 3),
369         DIV(0, "div_aclk166", "mout_aclk166", DIV_TOP0, 8, 3),
370         DIV(0, "div_aclk200", "mout_aclk200", DIV_TOP0, 12, 3),
371         DIV(0, "div_aclk266", "mout_mpll_user", DIV_TOP0, 16, 3),
372         DIV(0, "div_aclk333", "mout_aclk333", DIV_TOP0, 20, 3),
373         DIV(0, "div_aclk400_g3d", "mout_aclk400_g3d", DIV_TOP0,
374                                                         24, 3),
375
376         DIV(0, "div_aclk400_isp", "mout_aclk400_isp", DIV_TOP1, 20, 3),
377         DIV(0, "div_aclk66_pre", "mout_mpll_user", DIV_TOP1, 24, 3),
378
379         DIV(0, "div_cam_bayer", "mout_cam_bayer", DIV_GSCL, 12, 4),
380         DIV(0, "div_cam0", "mout_cam0", DIV_GSCL, 16, 4),
381         DIV(0, "div_cam1", "mout_cam1", DIV_GSCL, 20, 4),
382         DIV(0, "div_gscl_wa", "mout_gscl_wa", DIV_GSCL, 24, 4),
383         DIV(0, "div_gscl_wb", "mout_gscl_wb", DIV_GSCL, 28, 4),
384
385         DIV(0, "div_fimd1", "mout_fimd1", DIV_DISP1_0, 0, 4),
386         DIV(0, "div_mipi1", "mout_mipi1", DIV_DISP1_0, 16, 4),
387         DIV_F(0, "div_mipi1_pre", "div_mipi1",
388                         DIV_DISP1_0, 20, 4, CLK_SET_RATE_PARENT, 0),
389         DIV(0, "div_dp", "mout_dp", DIV_DISP1_0, 24, 4),
390         DIV(CLK_SCLK_PIXEL, "div_hdmi_pixel", "mout_vpll", DIV_DISP1_0, 28, 4),
391
392         DIV(0, "div_jpeg", "mout_jpeg", DIV_GEN, 4, 4),
393
394         DIV(0, "div_audio0", "mout_audio0", DIV_MAU, 0, 4),
395         DIV(CLK_DIV_PCM0, "div_pcm0", "sclk_audio0", DIV_MAU, 4, 8),
396
397         DIV(0, "div_sata", "mout_sata", DIV_FSYS0, 20, 4),
398         DIV(0, "div_usb3", "mout_usb3", DIV_FSYS0, 24, 4),
399
400         DIV(0, "div_mmc0", "mout_mmc0", DIV_FSYS1, 0, 4),
401         DIV_F(0, "div_mmc_pre0", "div_mmc0",
402                         DIV_FSYS1, 8, 8, CLK_SET_RATE_PARENT, 0),
403         DIV(0, "div_mmc1", "mout_mmc1", DIV_FSYS1, 16, 4),
404         DIV_F(0, "div_mmc_pre1", "div_mmc1",
405                         DIV_FSYS1, 24, 8, CLK_SET_RATE_PARENT, 0),
406
407         DIV(0, "div_mmc2", "mout_mmc2", DIV_FSYS2, 0, 4),
408         DIV_F(0, "div_mmc_pre2", "div_mmc2",
409                         DIV_FSYS2, 8, 8, CLK_SET_RATE_PARENT, 0),
410         DIV(0, "div_mmc3", "mout_mmc3", DIV_FSYS2, 16, 4),
411         DIV_F(0, "div_mmc_pre3", "div_mmc3",
412                         DIV_FSYS2, 24, 8, CLK_SET_RATE_PARENT, 0),
413
414         DIV(0, "div_uart0", "mout_uart0", DIV_PERIC0, 0, 4),
415         DIV(0, "div_uart1", "mout_uart1", DIV_PERIC0, 4, 4),
416         DIV(0, "div_uart2", "mout_uart2", DIV_PERIC0, 8, 4),
417         DIV(0, "div_uart3", "mout_uart3", DIV_PERIC0, 12, 4),
418
419         DIV(0, "div_spi0", "mout_spi0", DIV_PERIC1, 0, 4),
420         DIV_F(0, "div_spi_pre0", "div_spi0",
421                         DIV_PERIC1, 8, 8, CLK_SET_RATE_PARENT, 0),
422         DIV(0, "div_spi1", "mout_spi1", DIV_PERIC1, 16, 4),
423         DIV_F(0, "div_spi_pre1", "div_spi1",
424                         DIV_PERIC1, 24, 8, CLK_SET_RATE_PARENT, 0),
425
426         DIV(0, "div_spi2", "mout_spi2", DIV_PERIC2, 0, 4),
427         DIV_F(0, "div_spi_pre2", "div_spi2",
428                         DIV_PERIC2, 8, 8, CLK_SET_RATE_PARENT, 0),
429
430         DIV(0, "div_pwm", "mout_pwm", DIV_PERIC3, 0, 4),
431
432         DIV(0, "div_audio1", "mout_audio1", DIV_PERIC4, 0, 4),
433         DIV(0, "div_pcm1", "sclk_audio1", DIV_PERIC4, 4, 8),
434         DIV(0, "div_audio2", "mout_audio2", DIV_PERIC4, 16, 4),
435         DIV(0, "div_pcm2", "sclk_audio2", DIV_PERIC4, 20, 8),
436
437         DIV(CLK_DIV_I2S1, "div_i2s1", "sclk_audio1", DIV_PERIC5, 0, 6),
438         DIV(CLK_DIV_I2S2, "div_i2s2", "sclk_audio2", DIV_PERIC5, 8, 6),
439 };
440
441 static struct samsung_gate_clock exynos5250_gate_clks[] __initdata = {
442         /*
443          * NOTE: Following table is sorted by (clock domain, register address,
444          * bitfield shift) triplet in ascending order. When adding new entries,
445          * please make sure that the order is kept, to avoid merge conflicts
446          * and make further work with defined data easier.
447          */
448
449         /*
450          * CMU_ACP
451          */
452         GATE(CLK_MDMA0, "mdma0", "div_aclk266", GATE_IP_ACP, 1, 0, 0),
453         GATE(CLK_SSS, "sss", "div_aclk266", GATE_IP_ACP, 2, 0, 0),
454         GATE(CLK_G2D, "g2d", "div_aclk200", GATE_IP_ACP, 3, 0, 0),
455         GATE(CLK_SMMU_MDMA0, "smmu_mdma0", "div_aclk266", GATE_IP_ACP, 5, 0, 0),
456
457         /*
458          * CMU_TOP
459          */
460         GATE(CLK_SCLK_CAM_BAYER, "sclk_cam_bayer", "div_cam_bayer",
461                         SRC_MASK_GSCL, 12, CLK_SET_RATE_PARENT, 0),
462         GATE(CLK_SCLK_CAM0, "sclk_cam0", "div_cam0",
463                         SRC_MASK_GSCL, 16, CLK_SET_RATE_PARENT, 0),
464         GATE(CLK_SCLK_CAM1, "sclk_cam1", "div_cam1",
465                         SRC_MASK_GSCL, 20, CLK_SET_RATE_PARENT, 0),
466         GATE(CLK_SCLK_GSCL_WA, "sclk_gscl_wa", "div_gscl_wa",
467                         SRC_MASK_GSCL, 24, CLK_SET_RATE_PARENT, 0),
468         GATE(CLK_SCLK_GSCL_WB, "sclk_gscl_wb", "div_gscl_wb",
469                         SRC_MASK_GSCL, 28, CLK_SET_RATE_PARENT, 0),
470
471         GATE(CLK_SCLK_FIMD1, "sclk_fimd1", "div_fimd1",
472                         SRC_MASK_DISP1_0, 0, CLK_SET_RATE_PARENT, 0),
473         GATE(CLK_SCLK_MIPI1, "sclk_mipi1", "div_mipi1",
474                         SRC_MASK_DISP1_0, 12, CLK_SET_RATE_PARENT, 0),
475         GATE(CLK_SCLK_DP, "sclk_dp", "div_dp",
476                         SRC_MASK_DISP1_0, 16, CLK_SET_RATE_PARENT, 0),
477         GATE(CLK_SCLK_HDMI, "sclk_hdmi", "mout_hdmi",
478                         SRC_MASK_DISP1_0, 20, 0, 0),
479
480         GATE(CLK_SCLK_AUDIO0, "sclk_audio0", "div_audio0",
481                         SRC_MASK_MAU, 0, CLK_SET_RATE_PARENT, 0),
482
483         GATE(CLK_SCLK_MMC0, "sclk_mmc0", "div_mmc_pre0",
484                         SRC_MASK_FSYS, 0, CLK_SET_RATE_PARENT, 0),
485         GATE(CLK_SCLK_MMC1, "sclk_mmc1", "div_mmc_pre1",
486                         SRC_MASK_FSYS, 4, CLK_SET_RATE_PARENT, 0),
487         GATE(CLK_SCLK_MMC2, "sclk_mmc2", "div_mmc_pre2",
488                         SRC_MASK_FSYS, 8, CLK_SET_RATE_PARENT, 0),
489         GATE(CLK_SCLK_MMC3, "sclk_mmc3", "div_mmc_pre3",
490                         SRC_MASK_FSYS, 12, CLK_SET_RATE_PARENT, 0),
491         GATE(CLK_SCLK_SATA, "sclk_sata", "div_sata",
492                         SRC_MASK_FSYS, 24, CLK_SET_RATE_PARENT, 0),
493         GATE(CLK_SCLK_USB3, "sclk_usb3", "div_usb3",
494                         SRC_MASK_FSYS, 28, CLK_SET_RATE_PARENT, 0),
495
496         GATE(CLK_SCLK_JPEG, "sclk_jpeg", "div_jpeg",
497                         SRC_MASK_GEN, 0, CLK_SET_RATE_PARENT, 0),
498
499         GATE(CLK_SCLK_UART0, "sclk_uart0", "div_uart0",
500                         SRC_MASK_PERIC0, 0, CLK_SET_RATE_PARENT, 0),
501         GATE(CLK_SCLK_UART1, "sclk_uart1", "div_uart1",
502                         SRC_MASK_PERIC0, 4, CLK_SET_RATE_PARENT, 0),
503         GATE(CLK_SCLK_UART2, "sclk_uart2", "div_uart2",
504                         SRC_MASK_PERIC0, 8, CLK_SET_RATE_PARENT, 0),
505         GATE(CLK_SCLK_UART3, "sclk_uart3", "div_uart3",
506                         SRC_MASK_PERIC0, 12, CLK_SET_RATE_PARENT, 0),
507         GATE(CLK_SCLK_PWM, "sclk_pwm", "div_pwm",
508                         SRC_MASK_PERIC0, 24, CLK_SET_RATE_PARENT, 0),
509
510         GATE(CLK_SCLK_AUDIO1, "sclk_audio1", "div_audio1",
511                         SRC_MASK_PERIC1, 0, CLK_SET_RATE_PARENT, 0),
512         GATE(CLK_SCLK_AUDIO2, "sclk_audio2", "div_audio2",
513                         SRC_MASK_PERIC1, 4, CLK_SET_RATE_PARENT, 0),
514         GATE(CLK_SCLK_SPDIF, "sclk_spdif", "mout_spdif",
515                         SRC_MASK_PERIC1, 4, 0, 0),
516         GATE(CLK_SCLK_SPI0, "sclk_spi0", "div_spi_pre0",
517                         SRC_MASK_PERIC1, 16, CLK_SET_RATE_PARENT, 0),
518         GATE(CLK_SCLK_SPI1, "sclk_spi1", "div_spi_pre1",
519                         SRC_MASK_PERIC1, 20, CLK_SET_RATE_PARENT, 0),
520         GATE(CLK_SCLK_SPI2, "sclk_spi2", "div_spi_pre2",
521                         SRC_MASK_PERIC1, 24, CLK_SET_RATE_PARENT, 0),
522
523         GATE(CLK_GSCL0, "gscl0", "mout_aclk266_gscl_sub", GATE_IP_GSCL, 0, 0,
524                 0),
525         GATE(CLK_GSCL1, "gscl1", "mout_aclk266_gscl_sub", GATE_IP_GSCL, 1, 0,
526                 0),
527         GATE(CLK_GSCL2, "gscl2", "mout_aclk266_gscl_sub", GATE_IP_GSCL, 2, 0,
528                 0),
529         GATE(CLK_GSCL3, "gscl3", "mout_aclk266_gscl_sub", GATE_IP_GSCL, 3, 0,
530                 0),
531         GATE(CLK_GSCL_WA, "gscl_wa", "div_gscl_wa", GATE_IP_GSCL, 5, 0, 0),
532         GATE(CLK_GSCL_WB, "gscl_wb", "div_gscl_wb", GATE_IP_GSCL, 6, 0, 0),
533         GATE(CLK_SMMU_GSCL0, "smmu_gscl0", "mout_aclk266_gscl_sub",
534                         GATE_IP_GSCL, 7, 0, 0),
535         GATE(CLK_SMMU_GSCL1, "smmu_gscl1", "mout_aclk266_gscl_sub",
536                         GATE_IP_GSCL, 8, 0, 0),
537         GATE(CLK_SMMU_GSCL2, "smmu_gscl2", "mout_aclk266_gscl_sub",
538                         GATE_IP_GSCL, 9, 0, 0),
539         GATE(CLK_SMMU_GSCL3, "smmu_gscl3", "mout_aclk266_gscl_sub",
540                         GATE_IP_GSCL, 10, 0, 0),
541
542         GATE(CLK_FIMD1, "fimd1", "mout_aclk200_disp1_sub", GATE_IP_DISP1, 0, 0,
543                 0),
544         GATE(CLK_MIE1, "mie1", "mout_aclk200_disp1_sub", GATE_IP_DISP1, 1, 0,
545                 0),
546         GATE(CLK_DSIM0, "dsim0", "mout_aclk200_disp1_sub", GATE_IP_DISP1, 3, 0,
547                 0),
548         GATE(CLK_DP, "dp", "mout_aclk200_disp1_sub", GATE_IP_DISP1, 4, 0, 0),
549         GATE(CLK_MIXER, "mixer", "mout_aclk200_disp1_sub", GATE_IP_DISP1, 5, 0,
550                 0),
551         GATE(CLK_HDMI, "hdmi", "mout_aclk200_disp1_sub", GATE_IP_DISP1, 6, 0,
552                 0),
553
554         GATE(CLK_MFC, "mfc", "mout_aclk333_sub", GATE_IP_MFC, 0, 0, 0),
555         GATE(CLK_SMMU_MFCR, "smmu_mfcr", "mout_aclk333_sub", GATE_IP_MFC, 1, 0,
556                 0),
557         GATE(CLK_SMMU_MFCL, "smmu_mfcl", "mout_aclk333_sub", GATE_IP_MFC, 2, 0,
558                 0),
559         GATE(CLK_G3D, "g3d", "div_aclk400_g3d", GATE_IP_G3D, 0,
560                                         CLK_SET_RATE_PARENT, 0),
561         GATE(CLK_ROTATOR, "rotator", "div_aclk266", GATE_IP_GEN, 1, 0, 0),
562         GATE(CLK_JPEG, "jpeg", "div_aclk166", GATE_IP_GEN, 2, 0, 0),
563         GATE(CLK_MDMA1, "mdma1", "div_aclk266", GATE_IP_GEN, 4, 0, 0),
564         GATE(CLK_SMMU_ROTATOR, "smmu_rotator", "div_aclk266", GATE_IP_GEN, 6, 0,
565                 0),
566         GATE(CLK_SMMU_JPEG, "smmu_jpeg", "div_aclk166", GATE_IP_GEN, 7, 0, 0),
567         GATE(CLK_SMMU_MDMA1, "smmu_mdma1", "div_aclk266", GATE_IP_GEN, 9, 0, 0),
568
569         GATE(CLK_PDMA0, "pdma0", "div_aclk200", GATE_IP_FSYS, 1, 0, 0),
570         GATE(CLK_PDMA1, "pdma1", "div_aclk200", GATE_IP_FSYS, 2, 0, 0),
571         GATE(CLK_SATA, "sata", "div_aclk200", GATE_IP_FSYS, 6, 0, 0),
572         GATE(CLK_USBOTG, "usbotg", "div_aclk200", GATE_IP_FSYS, 7, 0, 0),
573         GATE(CLK_MIPI_HSI, "mipi_hsi", "div_aclk200", GATE_IP_FSYS, 8, 0, 0),
574         GATE(CLK_SDMMC0, "sdmmc0", "div_aclk200", GATE_IP_FSYS, 12, 0, 0),
575         GATE(CLK_SDMMC1, "sdmmc1", "div_aclk200", GATE_IP_FSYS, 13, 0, 0),
576         GATE(CLK_SDMMC2, "sdmmc2", "div_aclk200", GATE_IP_FSYS, 14, 0, 0),
577         GATE(CLK_SDMMC3, "sdmmc3", "div_aclk200", GATE_IP_FSYS, 15, 0, 0),
578         GATE(CLK_SROMC, "sromc", "div_aclk200", GATE_IP_FSYS, 17, 0, 0),
579         GATE(CLK_USB2, "usb2", "div_aclk200", GATE_IP_FSYS, 18, 0, 0),
580         GATE(CLK_USB3, "usb3", "div_aclk200", GATE_IP_FSYS, 19, 0, 0),
581         GATE(CLK_SATA_PHYCTRL, "sata_phyctrl", "div_aclk200",
582                         GATE_IP_FSYS, 24, 0, 0),
583         GATE(CLK_SATA_PHYI2C, "sata_phyi2c", "div_aclk200", GATE_IP_FSYS, 25, 0,
584                 0),
585
586         GATE(CLK_UART0, "uart0", "div_aclk66", GATE_IP_PERIC, 0, 0, 0),
587         GATE(CLK_UART1, "uart1", "div_aclk66", GATE_IP_PERIC, 1, 0, 0),
588         GATE(CLK_UART2, "uart2", "div_aclk66", GATE_IP_PERIC, 2, 0, 0),
589         GATE(CLK_UART3, "uart3", "div_aclk66", GATE_IP_PERIC, 3, 0, 0),
590         GATE(CLK_UART4, "uart4", "div_aclk66", GATE_IP_PERIC, 4, 0, 0),
591         GATE(CLK_I2C0, "i2c0", "div_aclk66", GATE_IP_PERIC, 6, 0, 0),
592         GATE(CLK_I2C1, "i2c1", "div_aclk66", GATE_IP_PERIC, 7, 0, 0),
593         GATE(CLK_I2C2, "i2c2", "div_aclk66", GATE_IP_PERIC, 8, 0, 0),
594         GATE(CLK_I2C3, "i2c3", "div_aclk66", GATE_IP_PERIC, 9, 0, 0),
595         GATE(CLK_I2C4, "i2c4", "div_aclk66", GATE_IP_PERIC, 10, 0, 0),
596         GATE(CLK_I2C5, "i2c5", "div_aclk66", GATE_IP_PERIC, 11, 0, 0),
597         GATE(CLK_I2C6, "i2c6", "div_aclk66", GATE_IP_PERIC, 12, 0, 0),
598         GATE(CLK_I2C7, "i2c7", "div_aclk66", GATE_IP_PERIC, 13, 0, 0),
599         GATE(CLK_I2C_HDMI, "i2c_hdmi", "div_aclk66", GATE_IP_PERIC, 14, 0, 0),
600         GATE(CLK_ADC, "adc", "div_aclk66", GATE_IP_PERIC, 15, 0, 0),
601         GATE(CLK_SPI0, "spi0", "div_aclk66", GATE_IP_PERIC, 16, 0, 0),
602         GATE(CLK_SPI1, "spi1", "div_aclk66", GATE_IP_PERIC, 17, 0, 0),
603         GATE(CLK_SPI2, "spi2", "div_aclk66", GATE_IP_PERIC, 18, 0, 0),
604         GATE(CLK_I2S1, "i2s1", "div_aclk66", GATE_IP_PERIC, 20, 0, 0),
605         GATE(CLK_I2S2, "i2s2", "div_aclk66", GATE_IP_PERIC, 21, 0, 0),
606         GATE(CLK_PCM1, "pcm1", "div_aclk66", GATE_IP_PERIC, 22, 0, 0),
607         GATE(CLK_PCM2, "pcm2", "div_aclk66", GATE_IP_PERIC, 23, 0, 0),
608         GATE(CLK_PWM, "pwm", "div_aclk66", GATE_IP_PERIC, 24, 0, 0),
609         GATE(CLK_SPDIF, "spdif", "div_aclk66", GATE_IP_PERIC, 26, 0, 0),
610         GATE(CLK_AC97, "ac97", "div_aclk66", GATE_IP_PERIC, 27, 0, 0),
611         GATE(CLK_HSI2C0, "hsi2c0", "div_aclk66", GATE_IP_PERIC, 28, 0, 0),
612         GATE(CLK_HSI2C1, "hsi2c1", "div_aclk66", GATE_IP_PERIC, 29, 0, 0),
613         GATE(CLK_HSI2C2, "hsi2c2", "div_aclk66", GATE_IP_PERIC, 30, 0, 0),
614         GATE(CLK_HSI2C3, "hsi2c3", "div_aclk66", GATE_IP_PERIC, 31, 0, 0),
615
616         GATE(CLK_CHIPID, "chipid", "div_aclk66", GATE_IP_PERIS, 0, 0, 0),
617         GATE(CLK_SYSREG, "sysreg", "div_aclk66",
618                         GATE_IP_PERIS, 1, CLK_IGNORE_UNUSED, 0),
619         GATE(CLK_PMU, "pmu", "div_aclk66", GATE_IP_PERIS, 2, CLK_IGNORE_UNUSED,
620                 0),
621         GATE(CLK_CMU_TOP, "cmu_top", "div_aclk66",
622                         GATE_IP_PERIS, 3, CLK_IGNORE_UNUSED, 0),
623         GATE(CLK_CMU_CORE, "cmu_core", "div_aclk66",
624                         GATE_IP_PERIS, 4, CLK_IGNORE_UNUSED, 0),
625         GATE(CLK_CMU_MEM, "cmu_mem", "div_aclk66",
626                         GATE_IP_PERIS, 5, CLK_IGNORE_UNUSED, 0),
627         GATE(CLK_TZPC0, "tzpc0", "div_aclk66", GATE_IP_PERIS, 6, 0, 0),
628         GATE(CLK_TZPC1, "tzpc1", "div_aclk66", GATE_IP_PERIS, 7, 0, 0),
629         GATE(CLK_TZPC2, "tzpc2", "div_aclk66", GATE_IP_PERIS, 8, 0, 0),
630         GATE(CLK_TZPC3, "tzpc3", "div_aclk66", GATE_IP_PERIS, 9, 0, 0),
631         GATE(CLK_TZPC4, "tzpc4", "div_aclk66", GATE_IP_PERIS, 10, 0, 0),
632         GATE(CLK_TZPC5, "tzpc5", "div_aclk66", GATE_IP_PERIS, 11, 0, 0),
633         GATE(CLK_TZPC6, "tzpc6", "div_aclk66", GATE_IP_PERIS, 12, 0, 0),
634         GATE(CLK_TZPC7, "tzpc7", "div_aclk66", GATE_IP_PERIS, 13, 0, 0),
635         GATE(CLK_TZPC8, "tzpc8", "div_aclk66", GATE_IP_PERIS, 14, 0, 0),
636         GATE(CLK_TZPC9, "tzpc9", "div_aclk66", GATE_IP_PERIS, 15, 0, 0),
637         GATE(CLK_HDMI_CEC, "hdmi_cec", "div_aclk66", GATE_IP_PERIS, 16, 0, 0),
638         GATE(CLK_MCT, "mct", "div_aclk66", GATE_IP_PERIS, 18, 0, 0),
639         GATE(CLK_WDT, "wdt", "div_aclk66", GATE_IP_PERIS, 19, 0, 0),
640         GATE(CLK_RTC, "rtc", "div_aclk66", GATE_IP_PERIS, 20, 0, 0),
641         GATE(CLK_TMU, "tmu", "div_aclk66", GATE_IP_PERIS, 21, 0, 0),
642         GATE(CLK_SMMU_TV, "smmu_tv", "mout_aclk200_disp1_sub",
643                         GATE_IP_DISP1, 2, 0, 0),
644         GATE(CLK_SMMU_FIMD1, "smmu_fimd1", "mout_aclk200_disp1_sub",
645                         GATE_IP_DISP1, 8, 0, 0),
646         GATE(CLK_SMMU_2D, "smmu_2d", "div_aclk200", GATE_IP_ACP, 7, 0, 0),
647         GATE(CLK_SMMU_FIMC_ISP, "smmu_fimc_isp", "mout_aclk_266_isp_sub",
648                         GATE_IP_ISP0, 8, 0, 0),
649         GATE(CLK_SMMU_FIMC_DRC, "smmu_fimc_drc", "mout_aclk_266_isp_sub",
650                         GATE_IP_ISP0, 9, 0, 0),
651         GATE(CLK_SMMU_FIMC_FD, "smmu_fimc_fd", "mout_aclk_266_isp_sub",
652                         GATE_IP_ISP0, 10, 0, 0),
653         GATE(CLK_SMMU_FIMC_SCC, "smmu_fimc_scc", "mout_aclk_266_isp_sub",
654                         GATE_IP_ISP0, 11, 0, 0),
655         GATE(CLK_SMMU_FIMC_SCP, "smmu_fimc_scp", "mout_aclk_266_isp_sub",
656                         GATE_IP_ISP0, 12, 0, 0),
657         GATE(CLK_SMMU_FIMC_MCU, "smmu_fimc_mcu", "mout_aclk_400_isp_sub",
658                         GATE_IP_ISP0, 13, 0, 0),
659         GATE(CLK_SMMU_FIMC_ODC, "smmu_fimc_odc", "mout_aclk_266_isp_sub",
660                         GATE_IP_ISP1, 4, 0, 0),
661         GATE(CLK_SMMU_FIMC_DIS0, "smmu_fimc_dis0", "mout_aclk_266_isp_sub",
662                         GATE_IP_ISP1, 5, 0, 0),
663         GATE(CLK_SMMU_FIMC_DIS1, "smmu_fimc_dis1", "mout_aclk_266_isp_sub",
664                         GATE_IP_ISP1, 6, 0, 0),
665         GATE(CLK_SMMU_FIMC_3DNR, "smmu_fimc_3dnr", "mout_aclk_266_isp_sub",
666                         GATE_IP_ISP1, 7, 0, 0),
667 };
668
669 static struct samsung_pll_rate_table vpll_24mhz_tbl[] __initdata = {
670         /* sorted in descending order */
671         /* PLL_36XX_RATE(rate, m, p, s, k) */
672         PLL_36XX_RATE(266000000, 266, 3, 3, 0),
673         /* Not in UM, but need for eDP on snow */
674         PLL_36XX_RATE(70500000, 94, 2, 4, 0),
675         { },
676 };
677
678 static struct samsung_pll_rate_table epll_24mhz_tbl[] __initdata = {
679         /* sorted in descending order */
680         /* PLL_36XX_RATE(rate, m, p, s, k) */
681         PLL_36XX_RATE(192000000, 64, 2, 2, 0),
682         PLL_36XX_RATE(180633600, 90, 3, 2, 20762),
683         PLL_36XX_RATE(180000000, 90, 3, 2, 0),
684         PLL_36XX_RATE(73728000, 98, 2, 4, 19923),
685         PLL_36XX_RATE(67737600, 90, 2, 4, 20762),
686         PLL_36XX_RATE(49152000, 98, 3, 4, 19923),
687         PLL_36XX_RATE(45158400, 90, 3, 4, 20762),
688         PLL_36XX_RATE(32768000, 131, 3, 5, 4719),
689         { },
690 };
691
692 static struct samsung_pll_rate_table apll_24mhz_tbl[] __initdata = {
693         /* sorted in descending order */
694         /* PLL_35XX_RATE(rate, m, p, s) */
695         PLL_35XX_RATE(1700000000, 425, 6, 0),
696         PLL_35XX_RATE(1600000000, 200, 3, 0),
697         PLL_35XX_RATE(1500000000, 250, 4, 0),
698         PLL_35XX_RATE(1400000000, 175, 3, 0),
699         PLL_35XX_RATE(1300000000, 325, 6, 0),
700         PLL_35XX_RATE(1200000000, 200, 4, 0),
701         PLL_35XX_RATE(1100000000, 275, 6, 0),
702         PLL_35XX_RATE(1000000000, 125, 3, 0),
703         PLL_35XX_RATE(900000000, 150, 4, 0),
704         PLL_35XX_RATE(800000000, 100, 3, 0),
705         PLL_35XX_RATE(700000000, 175, 3, 1),
706         PLL_35XX_RATE(600000000, 200, 4, 1),
707         PLL_35XX_RATE(500000000, 125, 3, 1),
708         PLL_35XX_RATE(400000000, 100, 3, 1),
709         PLL_35XX_RATE(300000000, 200, 4, 2),
710         PLL_35XX_RATE(200000000, 100, 3, 2),
711 };
712
713 static struct samsung_pll_clock exynos5250_plls[nr_plls] __initdata = {
714         [apll] = PLL_A(pll_35xx, CLK_FOUT_APLL, "fout_apll", "fin_pll",
715                 APLL_LOCK, APLL_CON0, "fout_apll", NULL),
716         [mpll] = PLL_A(pll_35xx, CLK_FOUT_MPLL, "fout_mpll", "fin_pll",
717                 MPLL_LOCK, MPLL_CON0, "fout_mpll", NULL),
718         [bpll] = PLL(pll_35xx, CLK_FOUT_BPLL, "fout_bpll", "fin_pll", BPLL_LOCK,
719                 BPLL_CON0, NULL),
720         [gpll] = PLL(pll_35xx, CLK_FOUT_GPLL, "fout_gpll", "fin_pll", GPLL_LOCK,
721                 GPLL_CON0, NULL),
722         [cpll] = PLL(pll_35xx, CLK_FOUT_CPLL, "fout_cpll", "fin_pll", CPLL_LOCK,
723                 CPLL_CON0, NULL),
724         [epll] = PLL(pll_36xx, CLK_FOUT_EPLL, "fout_epll", "fin_pll", EPLL_LOCK,
725                 EPLL_CON0, NULL),
726         [vpll] = PLL(pll_36xx, CLK_FOUT_VPLL, "fout_vpll", "mout_vpllsrc",
727                 VPLL_LOCK, VPLL_CON0, NULL),
728 };
729
730 static struct of_device_id ext_clk_match[] __initdata = {
731         { .compatible = "samsung,clock-xxti", .data = (void *)0, },
732         { },
733 };
734
735 /* register exynox5250 clocks */
736 static void __init exynos5250_clk_init(struct device_node *np)
737 {
738         struct samsung_clk_provider *ctx;
739
740         if (np) {
741                 reg_base = of_iomap(np, 0);
742                 if (!reg_base)
743                         panic("%s: failed to map registers\n", __func__);
744         } else {
745                 panic("%s: unable to determine soc\n", __func__);
746         }
747
748         ctx = samsung_clk_init(np, reg_base, CLK_NR_CLKS);
749         if (!ctx)
750                 panic("%s: unable to allocate context.\n", __func__);
751         samsung_clk_of_register_fixed_ext(ctx, exynos5250_fixed_rate_ext_clks,
752                         ARRAY_SIZE(exynos5250_fixed_rate_ext_clks),
753                         ext_clk_match);
754         samsung_clk_register_mux(ctx, exynos5250_pll_pmux_clks,
755                                 ARRAY_SIZE(exynos5250_pll_pmux_clks));
756
757         if (_get_rate("fin_pll") == 24 * MHZ) {
758                 exynos5250_plls[epll].rate_table = epll_24mhz_tbl;
759                 exynos5250_plls[apll].rate_table = apll_24mhz_tbl;
760         }
761
762         if (_get_rate("mout_vpllsrc") == 24 * MHZ)
763                 exynos5250_plls[vpll].rate_table =  vpll_24mhz_tbl;
764
765         samsung_clk_register_pll(ctx, exynos5250_plls,
766                         ARRAY_SIZE(exynos5250_plls),
767                         reg_base);
768         samsung_clk_register_fixed_rate(ctx, exynos5250_fixed_rate_clks,
769                         ARRAY_SIZE(exynos5250_fixed_rate_clks));
770         samsung_clk_register_fixed_factor(ctx, exynos5250_fixed_factor_clks,
771                         ARRAY_SIZE(exynos5250_fixed_factor_clks));
772         samsung_clk_register_mux(ctx, exynos5250_mux_clks,
773                         ARRAY_SIZE(exynos5250_mux_clks));
774         samsung_clk_register_div(ctx, exynos5250_div_clks,
775                         ARRAY_SIZE(exynos5250_div_clks));
776         samsung_clk_register_gate(ctx, exynos5250_gate_clks,
777                         ARRAY_SIZE(exynos5250_gate_clks));
778
779         exynos5250_clk_sleep_init();
780
781         pr_info("Exynos5250: clock setup completed, armclk=%ld\n",
782                         _get_rate("div_arm2"));
783 }
784 CLK_OF_DECLARE(exynos5250_clk, "samsung,exynos5250-clock", exynos5250_clk_init);