AHCI: Pass SCSI host template as arg to ahci_host_activate()
[pandora-kernel.git] / drivers / ata / ahci.c
1 /*
2  *  ahci.c - AHCI SATA support
3  *
4  *  Maintained by:  Tejun Heo <tj@kernel.org>
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *  Copyright 2004-2005 Red Hat, Inc.
9  *
10  *
11  *  This program is free software; you can redistribute it and/or modify
12  *  it under the terms of the GNU General Public License as published by
13  *  the Free Software Foundation; either version 2, or (at your option)
14  *  any later version.
15  *
16  *  This program is distributed in the hope that it will be useful,
17  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
18  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  *  GNU General Public License for more details.
20  *
21  *  You should have received a copy of the GNU General Public License
22  *  along with this program; see the file COPYING.  If not, write to
23  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
24  *
25  *
26  * libata documentation is available via 'make {ps|pdf}docs',
27  * as Documentation/DocBook/libata.*
28  *
29  * AHCI hardware documentation:
30  * http://www.intel.com/technology/serialata/pdf/rev1_0.pdf
31  * http://www.intel.com/technology/serialata/pdf/rev1_1.pdf
32  *
33  */
34
35 #include <linux/kernel.h>
36 #include <linux/module.h>
37 #include <linux/pci.h>
38 #include <linux/blkdev.h>
39 #include <linux/delay.h>
40 #include <linux/interrupt.h>
41 #include <linux/dma-mapping.h>
42 #include <linux/device.h>
43 #include <linux/dmi.h>
44 #include <linux/gfp.h>
45 #include <scsi/scsi_host.h>
46 #include <scsi/scsi_cmnd.h>
47 #include <linux/libata.h>
48 #include "ahci.h"
49
50 #define DRV_NAME        "ahci"
51 #define DRV_VERSION     "3.0"
52
53 enum {
54         AHCI_PCI_BAR_STA2X11    = 0,
55         AHCI_PCI_BAR_ENMOTUS    = 2,
56         AHCI_PCI_BAR_STANDARD   = 5,
57 };
58
59 enum board_ids {
60         /* board IDs by feature in alphabetical order */
61         board_ahci,
62         board_ahci_ign_iferr,
63         board_ahci_noncq,
64         board_ahci_nosntf,
65         board_ahci_yes_fbs,
66
67         /* board IDs for specific chipsets in alphabetical order */
68         board_ahci_mcp65,
69         board_ahci_mcp77,
70         board_ahci_mcp89,
71         board_ahci_mv,
72         board_ahci_sb600,
73         board_ahci_sb700,       /* for SB700 and SB800 */
74         board_ahci_vt8251,
75
76         /* aliases */
77         board_ahci_mcp_linux    = board_ahci_mcp65,
78         board_ahci_mcp67        = board_ahci_mcp65,
79         board_ahci_mcp73        = board_ahci_mcp65,
80         board_ahci_mcp79        = board_ahci_mcp77,
81 };
82
83 static int ahci_init_one(struct pci_dev *pdev, const struct pci_device_id *ent);
84 static int ahci_vt8251_hardreset(struct ata_link *link, unsigned int *class,
85                                  unsigned long deadline);
86 static void ahci_mcp89_apple_enable(struct pci_dev *pdev);
87 static bool is_mcp89_apple(struct pci_dev *pdev);
88 static int ahci_p5wdh_hardreset(struct ata_link *link, unsigned int *class,
89                                 unsigned long deadline);
90 #ifdef CONFIG_PM
91 static int ahci_pci_device_suspend(struct pci_dev *pdev, pm_message_t mesg);
92 static int ahci_pci_device_resume(struct pci_dev *pdev);
93 #endif
94
95 static struct scsi_host_template ahci_sht = {
96         AHCI_SHT("ahci"),
97 };
98
99 static struct ata_port_operations ahci_vt8251_ops = {
100         .inherits               = &ahci_ops,
101         .hardreset              = ahci_vt8251_hardreset,
102 };
103
104 static struct ata_port_operations ahci_p5wdh_ops = {
105         .inherits               = &ahci_ops,
106         .hardreset              = ahci_p5wdh_hardreset,
107 };
108
109 static const struct ata_port_info ahci_port_info[] = {
110         /* by features */
111         [board_ahci] = {
112                 .flags          = AHCI_FLAG_COMMON,
113                 .pio_mask       = ATA_PIO4,
114                 .udma_mask      = ATA_UDMA6,
115                 .port_ops       = &ahci_ops,
116         },
117         [board_ahci_ign_iferr] = {
118                 AHCI_HFLAGS     (AHCI_HFLAG_IGN_IRQ_IF_ERR),
119                 .flags          = AHCI_FLAG_COMMON,
120                 .pio_mask       = ATA_PIO4,
121                 .udma_mask      = ATA_UDMA6,
122                 .port_ops       = &ahci_ops,
123         },
124         [board_ahci_noncq] = {
125                 AHCI_HFLAGS     (AHCI_HFLAG_NO_NCQ),
126                 .flags          = AHCI_FLAG_COMMON,
127                 .pio_mask       = ATA_PIO4,
128                 .udma_mask      = ATA_UDMA6,
129                 .port_ops       = &ahci_ops,
130         },
131         [board_ahci_nosntf] = {
132                 AHCI_HFLAGS     (AHCI_HFLAG_NO_SNTF),
133                 .flags          = AHCI_FLAG_COMMON,
134                 .pio_mask       = ATA_PIO4,
135                 .udma_mask      = ATA_UDMA6,
136                 .port_ops       = &ahci_ops,
137         },
138         [board_ahci_yes_fbs] = {
139                 AHCI_HFLAGS     (AHCI_HFLAG_YES_FBS),
140                 .flags          = AHCI_FLAG_COMMON,
141                 .pio_mask       = ATA_PIO4,
142                 .udma_mask      = ATA_UDMA6,
143                 .port_ops       = &ahci_ops,
144         },
145         /* by chipsets */
146         [board_ahci_mcp65] = {
147                 AHCI_HFLAGS     (AHCI_HFLAG_NO_FPDMA_AA | AHCI_HFLAG_NO_PMP |
148                                  AHCI_HFLAG_YES_NCQ),
149                 .flags          = AHCI_FLAG_COMMON | ATA_FLAG_NO_DIPM,
150                 .pio_mask       = ATA_PIO4,
151                 .udma_mask      = ATA_UDMA6,
152                 .port_ops       = &ahci_ops,
153         },
154         [board_ahci_mcp77] = {
155                 AHCI_HFLAGS     (AHCI_HFLAG_NO_FPDMA_AA | AHCI_HFLAG_NO_PMP),
156                 .flags          = AHCI_FLAG_COMMON,
157                 .pio_mask       = ATA_PIO4,
158                 .udma_mask      = ATA_UDMA6,
159                 .port_ops       = &ahci_ops,
160         },
161         [board_ahci_mcp89] = {
162                 AHCI_HFLAGS     (AHCI_HFLAG_NO_FPDMA_AA),
163                 .flags          = AHCI_FLAG_COMMON,
164                 .pio_mask       = ATA_PIO4,
165                 .udma_mask      = ATA_UDMA6,
166                 .port_ops       = &ahci_ops,
167         },
168         [board_ahci_mv] = {
169                 AHCI_HFLAGS     (AHCI_HFLAG_NO_NCQ | AHCI_HFLAG_NO_MSI |
170                                  AHCI_HFLAG_MV_PATA | AHCI_HFLAG_NO_PMP),
171                 .flags          = ATA_FLAG_SATA | ATA_FLAG_PIO_DMA,
172                 .pio_mask       = ATA_PIO4,
173                 .udma_mask      = ATA_UDMA6,
174                 .port_ops       = &ahci_ops,
175         },
176         [board_ahci_sb600] = {
177                 AHCI_HFLAGS     (AHCI_HFLAG_IGN_SERR_INTERNAL |
178                                  AHCI_HFLAG_NO_MSI | AHCI_HFLAG_SECT255 |
179                                  AHCI_HFLAG_32BIT_ONLY),
180                 .flags          = AHCI_FLAG_COMMON,
181                 .pio_mask       = ATA_PIO4,
182                 .udma_mask      = ATA_UDMA6,
183                 .port_ops       = &ahci_pmp_retry_srst_ops,
184         },
185         [board_ahci_sb700] = {  /* for SB700 and SB800 */
186                 AHCI_HFLAGS     (AHCI_HFLAG_IGN_SERR_INTERNAL),
187                 .flags          = AHCI_FLAG_COMMON,
188                 .pio_mask       = ATA_PIO4,
189                 .udma_mask      = ATA_UDMA6,
190                 .port_ops       = &ahci_pmp_retry_srst_ops,
191         },
192         [board_ahci_vt8251] = {
193                 AHCI_HFLAGS     (AHCI_HFLAG_NO_NCQ | AHCI_HFLAG_NO_PMP),
194                 .flags          = AHCI_FLAG_COMMON,
195                 .pio_mask       = ATA_PIO4,
196                 .udma_mask      = ATA_UDMA6,
197                 .port_ops       = &ahci_vt8251_ops,
198         },
199 };
200
201 static const struct pci_device_id ahci_pci_tbl[] = {
202         /* Intel */
203         { PCI_VDEVICE(INTEL, 0x2652), board_ahci }, /* ICH6 */
204         { PCI_VDEVICE(INTEL, 0x2653), board_ahci }, /* ICH6M */
205         { PCI_VDEVICE(INTEL, 0x27c1), board_ahci }, /* ICH7 */
206         { PCI_VDEVICE(INTEL, 0x27c5), board_ahci }, /* ICH7M */
207         { PCI_VDEVICE(INTEL, 0x27c3), board_ahci }, /* ICH7R */
208         { PCI_VDEVICE(AL, 0x5288), board_ahci_ign_iferr }, /* ULi M5288 */
209         { PCI_VDEVICE(INTEL, 0x2681), board_ahci }, /* ESB2 */
210         { PCI_VDEVICE(INTEL, 0x2682), board_ahci }, /* ESB2 */
211         { PCI_VDEVICE(INTEL, 0x2683), board_ahci }, /* ESB2 */
212         { PCI_VDEVICE(INTEL, 0x27c6), board_ahci }, /* ICH7-M DH */
213         { PCI_VDEVICE(INTEL, 0x2821), board_ahci }, /* ICH8 */
214         { PCI_VDEVICE(INTEL, 0x2822), board_ahci_nosntf }, /* ICH8 */
215         { PCI_VDEVICE(INTEL, 0x2824), board_ahci }, /* ICH8 */
216         { PCI_VDEVICE(INTEL, 0x2829), board_ahci }, /* ICH8M */
217         { PCI_VDEVICE(INTEL, 0x282a), board_ahci }, /* ICH8M */
218         { PCI_VDEVICE(INTEL, 0x2922), board_ahci }, /* ICH9 */
219         { PCI_VDEVICE(INTEL, 0x2923), board_ahci }, /* ICH9 */
220         { PCI_VDEVICE(INTEL, 0x2924), board_ahci }, /* ICH9 */
221         { PCI_VDEVICE(INTEL, 0x2925), board_ahci }, /* ICH9 */
222         { PCI_VDEVICE(INTEL, 0x2927), board_ahci }, /* ICH9 */
223         { PCI_VDEVICE(INTEL, 0x2929), board_ahci }, /* ICH9M */
224         { PCI_VDEVICE(INTEL, 0x292a), board_ahci }, /* ICH9M */
225         { PCI_VDEVICE(INTEL, 0x292b), board_ahci }, /* ICH9M */
226         { PCI_VDEVICE(INTEL, 0x292c), board_ahci }, /* ICH9M */
227         { PCI_VDEVICE(INTEL, 0x292f), board_ahci }, /* ICH9M */
228         { PCI_VDEVICE(INTEL, 0x294d), board_ahci }, /* ICH9 */
229         { PCI_VDEVICE(INTEL, 0x294e), board_ahci }, /* ICH9M */
230         { PCI_VDEVICE(INTEL, 0x502a), board_ahci }, /* Tolapai */
231         { PCI_VDEVICE(INTEL, 0x502b), board_ahci }, /* Tolapai */
232         { PCI_VDEVICE(INTEL, 0x3a05), board_ahci }, /* ICH10 */
233         { PCI_VDEVICE(INTEL, 0x3a22), board_ahci }, /* ICH10 */
234         { PCI_VDEVICE(INTEL, 0x3a25), board_ahci }, /* ICH10 */
235         { PCI_VDEVICE(INTEL, 0x3b22), board_ahci }, /* PCH AHCI */
236         { PCI_VDEVICE(INTEL, 0x3b23), board_ahci }, /* PCH AHCI */
237         { PCI_VDEVICE(INTEL, 0x3b24), board_ahci }, /* PCH RAID */
238         { PCI_VDEVICE(INTEL, 0x3b25), board_ahci }, /* PCH RAID */
239         { PCI_VDEVICE(INTEL, 0x3b29), board_ahci }, /* PCH AHCI */
240         { PCI_VDEVICE(INTEL, 0x3b2b), board_ahci }, /* PCH RAID */
241         { PCI_VDEVICE(INTEL, 0x3b2c), board_ahci }, /* PCH RAID */
242         { PCI_VDEVICE(INTEL, 0x3b2f), board_ahci }, /* PCH AHCI */
243         { PCI_VDEVICE(INTEL, 0x1c02), board_ahci }, /* CPT AHCI */
244         { PCI_VDEVICE(INTEL, 0x1c03), board_ahci }, /* CPT AHCI */
245         { PCI_VDEVICE(INTEL, 0x1c04), board_ahci }, /* CPT RAID */
246         { PCI_VDEVICE(INTEL, 0x1c05), board_ahci }, /* CPT RAID */
247         { PCI_VDEVICE(INTEL, 0x1c06), board_ahci }, /* CPT RAID */
248         { PCI_VDEVICE(INTEL, 0x1c07), board_ahci }, /* CPT RAID */
249         { PCI_VDEVICE(INTEL, 0x1d02), board_ahci }, /* PBG AHCI */
250         { PCI_VDEVICE(INTEL, 0x1d04), board_ahci }, /* PBG RAID */
251         { PCI_VDEVICE(INTEL, 0x1d06), board_ahci }, /* PBG RAID */
252         { PCI_VDEVICE(INTEL, 0x2826), board_ahci }, /* PBG RAID */
253         { PCI_VDEVICE(INTEL, 0x2323), board_ahci }, /* DH89xxCC AHCI */
254         { PCI_VDEVICE(INTEL, 0x1e02), board_ahci }, /* Panther Point AHCI */
255         { PCI_VDEVICE(INTEL, 0x1e03), board_ahci }, /* Panther Point AHCI */
256         { PCI_VDEVICE(INTEL, 0x1e04), board_ahci }, /* Panther Point RAID */
257         { PCI_VDEVICE(INTEL, 0x1e05), board_ahci }, /* Panther Point RAID */
258         { PCI_VDEVICE(INTEL, 0x1e06), board_ahci }, /* Panther Point RAID */
259         { PCI_VDEVICE(INTEL, 0x1e07), board_ahci }, /* Panther Point RAID */
260         { PCI_VDEVICE(INTEL, 0x1e0e), board_ahci }, /* Panther Point RAID */
261         { PCI_VDEVICE(INTEL, 0x8c02), board_ahci }, /* Lynx Point AHCI */
262         { PCI_VDEVICE(INTEL, 0x8c03), board_ahci }, /* Lynx Point AHCI */
263         { PCI_VDEVICE(INTEL, 0x8c04), board_ahci }, /* Lynx Point RAID */
264         { PCI_VDEVICE(INTEL, 0x8c05), board_ahci }, /* Lynx Point RAID */
265         { PCI_VDEVICE(INTEL, 0x8c06), board_ahci }, /* Lynx Point RAID */
266         { PCI_VDEVICE(INTEL, 0x8c07), board_ahci }, /* Lynx Point RAID */
267         { PCI_VDEVICE(INTEL, 0x8c0e), board_ahci }, /* Lynx Point RAID */
268         { PCI_VDEVICE(INTEL, 0x8c0f), board_ahci }, /* Lynx Point RAID */
269         { PCI_VDEVICE(INTEL, 0x9c02), board_ahci }, /* Lynx Point-LP AHCI */
270         { PCI_VDEVICE(INTEL, 0x9c03), board_ahci }, /* Lynx Point-LP AHCI */
271         { PCI_VDEVICE(INTEL, 0x9c04), board_ahci }, /* Lynx Point-LP RAID */
272         { PCI_VDEVICE(INTEL, 0x9c05), board_ahci }, /* Lynx Point-LP RAID */
273         { PCI_VDEVICE(INTEL, 0x9c06), board_ahci }, /* Lynx Point-LP RAID */
274         { PCI_VDEVICE(INTEL, 0x9c07), board_ahci }, /* Lynx Point-LP RAID */
275         { PCI_VDEVICE(INTEL, 0x9c0e), board_ahci }, /* Lynx Point-LP RAID */
276         { PCI_VDEVICE(INTEL, 0x9c0f), board_ahci }, /* Lynx Point-LP RAID */
277         { PCI_VDEVICE(INTEL, 0x1f22), board_ahci }, /* Avoton AHCI */
278         { PCI_VDEVICE(INTEL, 0x1f23), board_ahci }, /* Avoton AHCI */
279         { PCI_VDEVICE(INTEL, 0x1f24), board_ahci }, /* Avoton RAID */
280         { PCI_VDEVICE(INTEL, 0x1f25), board_ahci }, /* Avoton RAID */
281         { PCI_VDEVICE(INTEL, 0x1f26), board_ahci }, /* Avoton RAID */
282         { PCI_VDEVICE(INTEL, 0x1f27), board_ahci }, /* Avoton RAID */
283         { PCI_VDEVICE(INTEL, 0x1f2e), board_ahci }, /* Avoton RAID */
284         { PCI_VDEVICE(INTEL, 0x1f2f), board_ahci }, /* Avoton RAID */
285         { PCI_VDEVICE(INTEL, 0x1f32), board_ahci }, /* Avoton AHCI */
286         { PCI_VDEVICE(INTEL, 0x1f33), board_ahci }, /* Avoton AHCI */
287         { PCI_VDEVICE(INTEL, 0x1f34), board_ahci }, /* Avoton RAID */
288         { PCI_VDEVICE(INTEL, 0x1f35), board_ahci }, /* Avoton RAID */
289         { PCI_VDEVICE(INTEL, 0x1f36), board_ahci }, /* Avoton RAID */
290         { PCI_VDEVICE(INTEL, 0x1f37), board_ahci }, /* Avoton RAID */
291         { PCI_VDEVICE(INTEL, 0x1f3e), board_ahci }, /* Avoton RAID */
292         { PCI_VDEVICE(INTEL, 0x1f3f), board_ahci }, /* Avoton RAID */
293         { PCI_VDEVICE(INTEL, 0x2823), board_ahci }, /* Wellsburg RAID */
294         { PCI_VDEVICE(INTEL, 0x2827), board_ahci }, /* Wellsburg RAID */
295         { PCI_VDEVICE(INTEL, 0x8d02), board_ahci }, /* Wellsburg AHCI */
296         { PCI_VDEVICE(INTEL, 0x8d04), board_ahci }, /* Wellsburg RAID */
297         { PCI_VDEVICE(INTEL, 0x8d06), board_ahci }, /* Wellsburg RAID */
298         { PCI_VDEVICE(INTEL, 0x8d0e), board_ahci }, /* Wellsburg RAID */
299         { PCI_VDEVICE(INTEL, 0x8d62), board_ahci }, /* Wellsburg AHCI */
300         { PCI_VDEVICE(INTEL, 0x8d64), board_ahci }, /* Wellsburg RAID */
301         { PCI_VDEVICE(INTEL, 0x8d66), board_ahci }, /* Wellsburg RAID */
302         { PCI_VDEVICE(INTEL, 0x8d6e), board_ahci }, /* Wellsburg RAID */
303         { PCI_VDEVICE(INTEL, 0x23a3), board_ahci }, /* Coleto Creek AHCI */
304         { PCI_VDEVICE(INTEL, 0x9c83), board_ahci }, /* Wildcat Point-LP AHCI */
305         { PCI_VDEVICE(INTEL, 0x9c85), board_ahci }, /* Wildcat Point-LP RAID */
306         { PCI_VDEVICE(INTEL, 0x9c87), board_ahci }, /* Wildcat Point-LP RAID */
307         { PCI_VDEVICE(INTEL, 0x9c8f), board_ahci }, /* Wildcat Point-LP RAID */
308
309         /* JMicron 360/1/3/5/6, match class to avoid IDE function */
310         { PCI_VENDOR_ID_JMICRON, PCI_ANY_ID, PCI_ANY_ID, PCI_ANY_ID,
311           PCI_CLASS_STORAGE_SATA_AHCI, 0xffffff, board_ahci_ign_iferr },
312         /* JMicron 362B and 362C have an AHCI function with IDE class code */
313         { PCI_VDEVICE(JMICRON, 0x2362), board_ahci_ign_iferr },
314         { PCI_VDEVICE(JMICRON, 0x236f), board_ahci_ign_iferr },
315
316         /* ATI */
317         { PCI_VDEVICE(ATI, 0x4380), board_ahci_sb600 }, /* ATI SB600 */
318         { PCI_VDEVICE(ATI, 0x4390), board_ahci_sb700 }, /* ATI SB700/800 */
319         { PCI_VDEVICE(ATI, 0x4391), board_ahci_sb700 }, /* ATI SB700/800 */
320         { PCI_VDEVICE(ATI, 0x4392), board_ahci_sb700 }, /* ATI SB700/800 */
321         { PCI_VDEVICE(ATI, 0x4393), board_ahci_sb700 }, /* ATI SB700/800 */
322         { PCI_VDEVICE(ATI, 0x4394), board_ahci_sb700 }, /* ATI SB700/800 */
323         { PCI_VDEVICE(ATI, 0x4395), board_ahci_sb700 }, /* ATI SB700/800 */
324
325         /* AMD */
326         { PCI_VDEVICE(AMD, 0x7800), board_ahci }, /* AMD Hudson-2 */
327         { PCI_VDEVICE(AMD, 0x7900), board_ahci }, /* AMD CZ */
328         /* AMD is using RAID class only for ahci controllers */
329         { PCI_VENDOR_ID_AMD, PCI_ANY_ID, PCI_ANY_ID, PCI_ANY_ID,
330           PCI_CLASS_STORAGE_RAID << 8, 0xffffff, board_ahci },
331
332         /* VIA */
333         { PCI_VDEVICE(VIA, 0x3349), board_ahci_vt8251 }, /* VIA VT8251 */
334         { PCI_VDEVICE(VIA, 0x6287), board_ahci_vt8251 }, /* VIA VT8251 */
335
336         /* NVIDIA */
337         { PCI_VDEVICE(NVIDIA, 0x044c), board_ahci_mcp65 },      /* MCP65 */
338         { PCI_VDEVICE(NVIDIA, 0x044d), board_ahci_mcp65 },      /* MCP65 */
339         { PCI_VDEVICE(NVIDIA, 0x044e), board_ahci_mcp65 },      /* MCP65 */
340         { PCI_VDEVICE(NVIDIA, 0x044f), board_ahci_mcp65 },      /* MCP65 */
341         { PCI_VDEVICE(NVIDIA, 0x045c), board_ahci_mcp65 },      /* MCP65 */
342         { PCI_VDEVICE(NVIDIA, 0x045d), board_ahci_mcp65 },      /* MCP65 */
343         { PCI_VDEVICE(NVIDIA, 0x045e), board_ahci_mcp65 },      /* MCP65 */
344         { PCI_VDEVICE(NVIDIA, 0x045f), board_ahci_mcp65 },      /* MCP65 */
345         { PCI_VDEVICE(NVIDIA, 0x0550), board_ahci_mcp67 },      /* MCP67 */
346         { PCI_VDEVICE(NVIDIA, 0x0551), board_ahci_mcp67 },      /* MCP67 */
347         { PCI_VDEVICE(NVIDIA, 0x0552), board_ahci_mcp67 },      /* MCP67 */
348         { PCI_VDEVICE(NVIDIA, 0x0553), board_ahci_mcp67 },      /* MCP67 */
349         { PCI_VDEVICE(NVIDIA, 0x0554), board_ahci_mcp67 },      /* MCP67 */
350         { PCI_VDEVICE(NVIDIA, 0x0555), board_ahci_mcp67 },      /* MCP67 */
351         { PCI_VDEVICE(NVIDIA, 0x0556), board_ahci_mcp67 },      /* MCP67 */
352         { PCI_VDEVICE(NVIDIA, 0x0557), board_ahci_mcp67 },      /* MCP67 */
353         { PCI_VDEVICE(NVIDIA, 0x0558), board_ahci_mcp67 },      /* MCP67 */
354         { PCI_VDEVICE(NVIDIA, 0x0559), board_ahci_mcp67 },      /* MCP67 */
355         { PCI_VDEVICE(NVIDIA, 0x055a), board_ahci_mcp67 },      /* MCP67 */
356         { PCI_VDEVICE(NVIDIA, 0x055b), board_ahci_mcp67 },      /* MCP67 */
357         { PCI_VDEVICE(NVIDIA, 0x0580), board_ahci_mcp_linux },  /* Linux ID */
358         { PCI_VDEVICE(NVIDIA, 0x0581), board_ahci_mcp_linux },  /* Linux ID */
359         { PCI_VDEVICE(NVIDIA, 0x0582), board_ahci_mcp_linux },  /* Linux ID */
360         { PCI_VDEVICE(NVIDIA, 0x0583), board_ahci_mcp_linux },  /* Linux ID */
361         { PCI_VDEVICE(NVIDIA, 0x0584), board_ahci_mcp_linux },  /* Linux ID */
362         { PCI_VDEVICE(NVIDIA, 0x0585), board_ahci_mcp_linux },  /* Linux ID */
363         { PCI_VDEVICE(NVIDIA, 0x0586), board_ahci_mcp_linux },  /* Linux ID */
364         { PCI_VDEVICE(NVIDIA, 0x0587), board_ahci_mcp_linux },  /* Linux ID */
365         { PCI_VDEVICE(NVIDIA, 0x0588), board_ahci_mcp_linux },  /* Linux ID */
366         { PCI_VDEVICE(NVIDIA, 0x0589), board_ahci_mcp_linux },  /* Linux ID */
367         { PCI_VDEVICE(NVIDIA, 0x058a), board_ahci_mcp_linux },  /* Linux ID */
368         { PCI_VDEVICE(NVIDIA, 0x058b), board_ahci_mcp_linux },  /* Linux ID */
369         { PCI_VDEVICE(NVIDIA, 0x058c), board_ahci_mcp_linux },  /* Linux ID */
370         { PCI_VDEVICE(NVIDIA, 0x058d), board_ahci_mcp_linux },  /* Linux ID */
371         { PCI_VDEVICE(NVIDIA, 0x058e), board_ahci_mcp_linux },  /* Linux ID */
372         { PCI_VDEVICE(NVIDIA, 0x058f), board_ahci_mcp_linux },  /* Linux ID */
373         { PCI_VDEVICE(NVIDIA, 0x07f0), board_ahci_mcp73 },      /* MCP73 */
374         { PCI_VDEVICE(NVIDIA, 0x07f1), board_ahci_mcp73 },      /* MCP73 */
375         { PCI_VDEVICE(NVIDIA, 0x07f2), board_ahci_mcp73 },      /* MCP73 */
376         { PCI_VDEVICE(NVIDIA, 0x07f3), board_ahci_mcp73 },      /* MCP73 */
377         { PCI_VDEVICE(NVIDIA, 0x07f4), board_ahci_mcp73 },      /* MCP73 */
378         { PCI_VDEVICE(NVIDIA, 0x07f5), board_ahci_mcp73 },      /* MCP73 */
379         { PCI_VDEVICE(NVIDIA, 0x07f6), board_ahci_mcp73 },      /* MCP73 */
380         { PCI_VDEVICE(NVIDIA, 0x07f7), board_ahci_mcp73 },      /* MCP73 */
381         { PCI_VDEVICE(NVIDIA, 0x07f8), board_ahci_mcp73 },      /* MCP73 */
382         { PCI_VDEVICE(NVIDIA, 0x07f9), board_ahci_mcp73 },      /* MCP73 */
383         { PCI_VDEVICE(NVIDIA, 0x07fa), board_ahci_mcp73 },      /* MCP73 */
384         { PCI_VDEVICE(NVIDIA, 0x07fb), board_ahci_mcp73 },      /* MCP73 */
385         { PCI_VDEVICE(NVIDIA, 0x0ad0), board_ahci_mcp77 },      /* MCP77 */
386         { PCI_VDEVICE(NVIDIA, 0x0ad1), board_ahci_mcp77 },      /* MCP77 */
387         { PCI_VDEVICE(NVIDIA, 0x0ad2), board_ahci_mcp77 },      /* MCP77 */
388         { PCI_VDEVICE(NVIDIA, 0x0ad3), board_ahci_mcp77 },      /* MCP77 */
389         { PCI_VDEVICE(NVIDIA, 0x0ad4), board_ahci_mcp77 },      /* MCP77 */
390         { PCI_VDEVICE(NVIDIA, 0x0ad5), board_ahci_mcp77 },      /* MCP77 */
391         { PCI_VDEVICE(NVIDIA, 0x0ad6), board_ahci_mcp77 },      /* MCP77 */
392         { PCI_VDEVICE(NVIDIA, 0x0ad7), board_ahci_mcp77 },      /* MCP77 */
393         { PCI_VDEVICE(NVIDIA, 0x0ad8), board_ahci_mcp77 },      /* MCP77 */
394         { PCI_VDEVICE(NVIDIA, 0x0ad9), board_ahci_mcp77 },      /* MCP77 */
395         { PCI_VDEVICE(NVIDIA, 0x0ada), board_ahci_mcp77 },      /* MCP77 */
396         { PCI_VDEVICE(NVIDIA, 0x0adb), board_ahci_mcp77 },      /* MCP77 */
397         { PCI_VDEVICE(NVIDIA, 0x0ab4), board_ahci_mcp79 },      /* MCP79 */
398         { PCI_VDEVICE(NVIDIA, 0x0ab5), board_ahci_mcp79 },      /* MCP79 */
399         { PCI_VDEVICE(NVIDIA, 0x0ab6), board_ahci_mcp79 },      /* MCP79 */
400         { PCI_VDEVICE(NVIDIA, 0x0ab7), board_ahci_mcp79 },      /* MCP79 */
401         { PCI_VDEVICE(NVIDIA, 0x0ab8), board_ahci_mcp79 },      /* MCP79 */
402         { PCI_VDEVICE(NVIDIA, 0x0ab9), board_ahci_mcp79 },      /* MCP79 */
403         { PCI_VDEVICE(NVIDIA, 0x0aba), board_ahci_mcp79 },      /* MCP79 */
404         { PCI_VDEVICE(NVIDIA, 0x0abb), board_ahci_mcp79 },      /* MCP79 */
405         { PCI_VDEVICE(NVIDIA, 0x0abc), board_ahci_mcp79 },      /* MCP79 */
406         { PCI_VDEVICE(NVIDIA, 0x0abd), board_ahci_mcp79 },      /* MCP79 */
407         { PCI_VDEVICE(NVIDIA, 0x0abe), board_ahci_mcp79 },      /* MCP79 */
408         { PCI_VDEVICE(NVIDIA, 0x0abf), board_ahci_mcp79 },      /* MCP79 */
409         { PCI_VDEVICE(NVIDIA, 0x0d84), board_ahci_mcp89 },      /* MCP89 */
410         { PCI_VDEVICE(NVIDIA, 0x0d85), board_ahci_mcp89 },      /* MCP89 */
411         { PCI_VDEVICE(NVIDIA, 0x0d86), board_ahci_mcp89 },      /* MCP89 */
412         { PCI_VDEVICE(NVIDIA, 0x0d87), board_ahci_mcp89 },      /* MCP89 */
413         { PCI_VDEVICE(NVIDIA, 0x0d88), board_ahci_mcp89 },      /* MCP89 */
414         { PCI_VDEVICE(NVIDIA, 0x0d89), board_ahci_mcp89 },      /* MCP89 */
415         { PCI_VDEVICE(NVIDIA, 0x0d8a), board_ahci_mcp89 },      /* MCP89 */
416         { PCI_VDEVICE(NVIDIA, 0x0d8b), board_ahci_mcp89 },      /* MCP89 */
417         { PCI_VDEVICE(NVIDIA, 0x0d8c), board_ahci_mcp89 },      /* MCP89 */
418         { PCI_VDEVICE(NVIDIA, 0x0d8d), board_ahci_mcp89 },      /* MCP89 */
419         { PCI_VDEVICE(NVIDIA, 0x0d8e), board_ahci_mcp89 },      /* MCP89 */
420         { PCI_VDEVICE(NVIDIA, 0x0d8f), board_ahci_mcp89 },      /* MCP89 */
421
422         /* SiS */
423         { PCI_VDEVICE(SI, 0x1184), board_ahci },                /* SiS 966 */
424         { PCI_VDEVICE(SI, 0x1185), board_ahci },                /* SiS 968 */
425         { PCI_VDEVICE(SI, 0x0186), board_ahci },                /* SiS 968 */
426
427         /* ST Microelectronics */
428         { PCI_VDEVICE(STMICRO, 0xCC06), board_ahci },           /* ST ConneXt */
429
430         /* Marvell */
431         { PCI_VDEVICE(MARVELL, 0x6145), board_ahci_mv },        /* 6145 */
432         { PCI_VDEVICE(MARVELL, 0x6121), board_ahci_mv },        /* 6121 */
433         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL_EXT, 0x9123),
434           .class = PCI_CLASS_STORAGE_SATA_AHCI,
435           .class_mask = 0xffffff,
436           .driver_data = board_ahci_yes_fbs },                  /* 88se9128 */
437         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL_EXT, 0x9125),
438           .driver_data = board_ahci_yes_fbs },                  /* 88se9125 */
439         { PCI_DEVICE_SUB(PCI_VENDOR_ID_MARVELL_EXT, 0x9178,
440                          PCI_VENDOR_ID_MARVELL_EXT, 0x9170),
441           .driver_data = board_ahci_yes_fbs },                  /* 88se9170 */
442         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL_EXT, 0x917a),
443           .driver_data = board_ahci_yes_fbs },                  /* 88se9172 */
444         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL_EXT, 0x9172),
445           .driver_data = board_ahci_yes_fbs },                  /* 88se9172 */
446         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL_EXT, 0x9192),
447           .driver_data = board_ahci_yes_fbs },                  /* 88se9172 on some Gigabyte */
448         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL_EXT, 0x91a0),
449           .driver_data = board_ahci_yes_fbs },
450         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL_EXT, 0x91a3),
451           .driver_data = board_ahci_yes_fbs },
452         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL_EXT, 0x9230),
453           .driver_data = board_ahci_yes_fbs },
454         { PCI_DEVICE(PCI_VENDOR_ID_TTI, 0x0642),
455           .driver_data = board_ahci_yes_fbs },
456
457         /* Promise */
458         { PCI_VDEVICE(PROMISE, 0x3f20), board_ahci },   /* PDC42819 */
459         { PCI_VDEVICE(PROMISE, 0x3781), board_ahci },   /* FastTrak TX8660 ahci-mode */
460
461         /* Asmedia */
462         { PCI_VDEVICE(ASMEDIA, 0x0601), board_ahci },   /* ASM1060 */
463         { PCI_VDEVICE(ASMEDIA, 0x0602), board_ahci },   /* ASM1060 */
464         { PCI_VDEVICE(ASMEDIA, 0x0611), board_ahci },   /* ASM1061 */
465         { PCI_VDEVICE(ASMEDIA, 0x0612), board_ahci },   /* ASM1062 */
466
467         /*
468          * Samsung SSDs found on some macbooks.  NCQ times out.
469          * https://bugzilla.kernel.org/show_bug.cgi?id=60731
470          */
471         { PCI_VDEVICE(SAMSUNG, 0x1600), board_ahci_noncq },
472
473         /* Enmotus */
474         { PCI_DEVICE(0x1c44, 0x8000), board_ahci },
475
476         /* Generic, PCI class code for AHCI */
477         { PCI_ANY_ID, PCI_ANY_ID, PCI_ANY_ID, PCI_ANY_ID,
478           PCI_CLASS_STORAGE_SATA_AHCI, 0xffffff, board_ahci },
479
480         { }     /* terminate list */
481 };
482
483
484 static struct pci_driver ahci_pci_driver = {
485         .name                   = DRV_NAME,
486         .id_table               = ahci_pci_tbl,
487         .probe                  = ahci_init_one,
488         .remove                 = ata_pci_remove_one,
489 #ifdef CONFIG_PM
490         .suspend                = ahci_pci_device_suspend,
491         .resume                 = ahci_pci_device_resume,
492 #endif
493 };
494
495 #if defined(CONFIG_PATA_MARVELL) || defined(CONFIG_PATA_MARVELL_MODULE)
496 static int marvell_enable;
497 #else
498 static int marvell_enable = 1;
499 #endif
500 module_param(marvell_enable, int, 0644);
501 MODULE_PARM_DESC(marvell_enable, "Marvell SATA via AHCI (1 = enabled)");
502
503
504 static void ahci_pci_save_initial_config(struct pci_dev *pdev,
505                                          struct ahci_host_priv *hpriv)
506 {
507         unsigned int force_port_map = 0;
508         unsigned int mask_port_map = 0;
509
510         if (pdev->vendor == PCI_VENDOR_ID_JMICRON && pdev->device == 0x2361) {
511                 dev_info(&pdev->dev, "JMB361 has only one port\n");
512                 force_port_map = 1;
513         }
514
515         /*
516          * Temporary Marvell 6145 hack: PATA port presence
517          * is asserted through the standard AHCI port
518          * presence register, as bit 4 (counting from 0)
519          */
520         if (hpriv->flags & AHCI_HFLAG_MV_PATA) {
521                 if (pdev->device == 0x6121)
522                         mask_port_map = 0x3;
523                 else
524                         mask_port_map = 0xf;
525                 dev_info(&pdev->dev,
526                           "Disabling your PATA port. Use the boot option 'ahci.marvell_enable=0' to avoid this.\n");
527         }
528
529         ahci_save_initial_config(&pdev->dev, hpriv);
530 }
531
532 static int ahci_pci_reset_controller(struct ata_host *host)
533 {
534         struct pci_dev *pdev = to_pci_dev(host->dev);
535
536         ahci_reset_controller(host);
537
538         if (pdev->vendor == PCI_VENDOR_ID_INTEL) {
539                 struct ahci_host_priv *hpriv = host->private_data;
540                 u16 tmp16;
541
542                 /* configure PCS */
543                 pci_read_config_word(pdev, 0x92, &tmp16);
544                 if ((tmp16 & hpriv->port_map) != hpriv->port_map) {
545                         tmp16 |= hpriv->port_map;
546                         pci_write_config_word(pdev, 0x92, tmp16);
547                 }
548         }
549
550         return 0;
551 }
552
553 static void ahci_pci_init_controller(struct ata_host *host)
554 {
555         struct ahci_host_priv *hpriv = host->private_data;
556         struct pci_dev *pdev = to_pci_dev(host->dev);
557         void __iomem *port_mmio;
558         u32 tmp;
559         int mv;
560
561         if (hpriv->flags & AHCI_HFLAG_MV_PATA) {
562                 if (pdev->device == 0x6121)
563                         mv = 2;
564                 else
565                         mv = 4;
566                 port_mmio = __ahci_port_base(host, mv);
567
568                 writel(0, port_mmio + PORT_IRQ_MASK);
569
570                 /* clear port IRQ */
571                 tmp = readl(port_mmio + PORT_IRQ_STAT);
572                 VPRINTK("PORT_IRQ_STAT 0x%x\n", tmp);
573                 if (tmp)
574                         writel(tmp, port_mmio + PORT_IRQ_STAT);
575         }
576
577         ahci_init_controller(host);
578 }
579
580 static int ahci_vt8251_hardreset(struct ata_link *link, unsigned int *class,
581                                  unsigned long deadline)
582 {
583         struct ata_port *ap = link->ap;
584         struct ahci_host_priv *hpriv = ap->host->private_data;
585         bool online;
586         int rc;
587
588         DPRINTK("ENTER\n");
589
590         ahci_stop_engine(ap);
591
592         rc = sata_link_hardreset(link, sata_ehc_deb_timing(&link->eh_context),
593                                  deadline, &online, NULL);
594
595         hpriv->start_engine(ap);
596
597         DPRINTK("EXIT, rc=%d, class=%u\n", rc, *class);
598
599         /* vt8251 doesn't clear BSY on signature FIS reception,
600          * request follow-up softreset.
601          */
602         return online ? -EAGAIN : rc;
603 }
604
605 static int ahci_p5wdh_hardreset(struct ata_link *link, unsigned int *class,
606                                 unsigned long deadline)
607 {
608         struct ata_port *ap = link->ap;
609         struct ahci_port_priv *pp = ap->private_data;
610         struct ahci_host_priv *hpriv = ap->host->private_data;
611         u8 *d2h_fis = pp->rx_fis + RX_FIS_D2H_REG;
612         struct ata_taskfile tf;
613         bool online;
614         int rc;
615
616         ahci_stop_engine(ap);
617
618         /* clear D2H reception area to properly wait for D2H FIS */
619         ata_tf_init(link->device, &tf);
620         tf.command = ATA_BUSY;
621         ata_tf_to_fis(&tf, 0, 0, d2h_fis);
622
623         rc = sata_link_hardreset(link, sata_ehc_deb_timing(&link->eh_context),
624                                  deadline, &online, NULL);
625
626         hpriv->start_engine(ap);
627
628         /* The pseudo configuration device on SIMG4726 attached to
629          * ASUS P5W-DH Deluxe doesn't send signature FIS after
630          * hardreset if no device is attached to the first downstream
631          * port && the pseudo device locks up on SRST w/ PMP==0.  To
632          * work around this, wait for !BSY only briefly.  If BSY isn't
633          * cleared, perform CLO and proceed to IDENTIFY (achieved by
634          * ATA_LFLAG_NO_SRST and ATA_LFLAG_ASSUME_ATA).
635          *
636          * Wait for two seconds.  Devices attached to downstream port
637          * which can't process the following IDENTIFY after this will
638          * have to be reset again.  For most cases, this should
639          * suffice while making probing snappish enough.
640          */
641         if (online) {
642                 rc = ata_wait_after_reset(link, jiffies + 2 * HZ,
643                                           ahci_check_ready);
644                 if (rc)
645                         ahci_kick_engine(ap);
646         }
647         return rc;
648 }
649
650 #ifdef CONFIG_PM
651 static int ahci_pci_device_suspend(struct pci_dev *pdev, pm_message_t mesg)
652 {
653         struct ata_host *host = pci_get_drvdata(pdev);
654         struct ahci_host_priv *hpriv = host->private_data;
655         void __iomem *mmio = hpriv->mmio;
656         u32 ctl;
657
658         if (mesg.event & PM_EVENT_SUSPEND &&
659             hpriv->flags & AHCI_HFLAG_NO_SUSPEND) {
660                 dev_err(&pdev->dev,
661                         "BIOS update required for suspend/resume\n");
662                 return -EIO;
663         }
664
665         if (mesg.event & PM_EVENT_SLEEP) {
666                 /* AHCI spec rev1.1 section 8.3.3:
667                  * Software must disable interrupts prior to requesting a
668                  * transition of the HBA to D3 state.
669                  */
670                 ctl = readl(mmio + HOST_CTL);
671                 ctl &= ~HOST_IRQ_EN;
672                 writel(ctl, mmio + HOST_CTL);
673                 readl(mmio + HOST_CTL); /* flush */
674         }
675
676         return ata_pci_device_suspend(pdev, mesg);
677 }
678
679 static int ahci_pci_device_resume(struct pci_dev *pdev)
680 {
681         struct ata_host *host = pci_get_drvdata(pdev);
682         int rc;
683
684         rc = ata_pci_device_do_resume(pdev);
685         if (rc)
686                 return rc;
687
688         /* Apple BIOS helpfully mangles the registers on resume */
689         if (is_mcp89_apple(pdev))
690                 ahci_mcp89_apple_enable(pdev);
691
692         if (pdev->dev.power.power_state.event == PM_EVENT_SUSPEND) {
693                 rc = ahci_pci_reset_controller(host);
694                 if (rc)
695                         return rc;
696
697                 ahci_pci_init_controller(host);
698         }
699
700         ata_host_resume(host);
701
702         return 0;
703 }
704 #endif
705
706 static int ahci_configure_dma_masks(struct pci_dev *pdev, int using_dac)
707 {
708         int rc;
709
710         /*
711          * If the device fixup already set the dma_mask to some non-standard
712          * value, don't extend it here. This happens on STA2X11, for example.
713          */
714         if (pdev->dma_mask && pdev->dma_mask < DMA_BIT_MASK(32))
715                 return 0;
716
717         if (using_dac &&
718             !pci_set_dma_mask(pdev, DMA_BIT_MASK(64))) {
719                 rc = pci_set_consistent_dma_mask(pdev, DMA_BIT_MASK(64));
720                 if (rc) {
721                         rc = pci_set_consistent_dma_mask(pdev, DMA_BIT_MASK(32));
722                         if (rc) {
723                                 dev_err(&pdev->dev,
724                                         "64-bit DMA enable failed\n");
725                                 return rc;
726                         }
727                 }
728         } else {
729                 rc = pci_set_dma_mask(pdev, DMA_BIT_MASK(32));
730                 if (rc) {
731                         dev_err(&pdev->dev, "32-bit DMA enable failed\n");
732                         return rc;
733                 }
734                 rc = pci_set_consistent_dma_mask(pdev, DMA_BIT_MASK(32));
735                 if (rc) {
736                         dev_err(&pdev->dev,
737                                 "32-bit consistent DMA enable failed\n");
738                         return rc;
739                 }
740         }
741         return 0;
742 }
743
744 static void ahci_pci_print_info(struct ata_host *host)
745 {
746         struct pci_dev *pdev = to_pci_dev(host->dev);
747         u16 cc;
748         const char *scc_s;
749
750         pci_read_config_word(pdev, 0x0a, &cc);
751         if (cc == PCI_CLASS_STORAGE_IDE)
752                 scc_s = "IDE";
753         else if (cc == PCI_CLASS_STORAGE_SATA)
754                 scc_s = "SATA";
755         else if (cc == PCI_CLASS_STORAGE_RAID)
756                 scc_s = "RAID";
757         else
758                 scc_s = "unknown";
759
760         ahci_print_info(host, scc_s);
761 }
762
763 /* On ASUS P5W DH Deluxe, the second port of PCI device 00:1f.2 is
764  * hardwired to on-board SIMG 4726.  The chipset is ICH8 and doesn't
765  * support PMP and the 4726 either directly exports the device
766  * attached to the first downstream port or acts as a hardware storage
767  * controller and emulate a single ATA device (can be RAID 0/1 or some
768  * other configuration).
769  *
770  * When there's no device attached to the first downstream port of the
771  * 4726, "Config Disk" appears, which is a pseudo ATA device to
772  * configure the 4726.  However, ATA emulation of the device is very
773  * lame.  It doesn't send signature D2H Reg FIS after the initial
774  * hardreset, pukes on SRST w/ PMP==0 and has bunch of other issues.
775  *
776  * The following function works around the problem by always using
777  * hardreset on the port and not depending on receiving signature FIS
778  * afterward.  If signature FIS isn't received soon, ATA class is
779  * assumed without follow-up softreset.
780  */
781 static void ahci_p5wdh_workaround(struct ata_host *host)
782 {
783         static const struct dmi_system_id sysids[] = {
784                 {
785                         .ident = "P5W DH Deluxe",
786                         .matches = {
787                                 DMI_MATCH(DMI_SYS_VENDOR,
788                                           "ASUSTEK COMPUTER INC"),
789                                 DMI_MATCH(DMI_PRODUCT_NAME, "P5W DH Deluxe"),
790                         },
791                 },
792                 { }
793         };
794         struct pci_dev *pdev = to_pci_dev(host->dev);
795
796         if (pdev->bus->number == 0 && pdev->devfn == PCI_DEVFN(0x1f, 2) &&
797             dmi_check_system(sysids)) {
798                 struct ata_port *ap = host->ports[1];
799
800                 dev_info(&pdev->dev,
801                          "enabling ASUS P5W DH Deluxe on-board SIMG4726 workaround\n");
802
803                 ap->ops = &ahci_p5wdh_ops;
804                 ap->link.flags |= ATA_LFLAG_NO_SRST | ATA_LFLAG_ASSUME_ATA;
805         }
806 }
807
808 /*
809  * Macbook7,1 firmware forcibly disables MCP89 AHCI and changes PCI ID when
810  * booting in BIOS compatibility mode.  We restore the registers but not ID.
811  */
812 static void ahci_mcp89_apple_enable(struct pci_dev *pdev)
813 {
814         u32 val;
815
816         printk(KERN_INFO "ahci: enabling MCP89 AHCI mode\n");
817
818         pci_read_config_dword(pdev, 0xf8, &val);
819         val |= 1 << 0x1b;
820         /* the following changes the device ID, but appears not to affect function */
821         /* val = (val & ~0xf0000000) | 0x80000000; */
822         pci_write_config_dword(pdev, 0xf8, val);
823
824         pci_read_config_dword(pdev, 0x54c, &val);
825         val |= 1 << 0xc;
826         pci_write_config_dword(pdev, 0x54c, val);
827
828         pci_read_config_dword(pdev, 0x4a4, &val);
829         val &= 0xff;
830         val |= 0x01060100;
831         pci_write_config_dword(pdev, 0x4a4, val);
832
833         pci_read_config_dword(pdev, 0x54c, &val);
834         val &= ~(1 << 0xc);
835         pci_write_config_dword(pdev, 0x54c, val);
836
837         pci_read_config_dword(pdev, 0xf8, &val);
838         val &= ~(1 << 0x1b);
839         pci_write_config_dword(pdev, 0xf8, val);
840 }
841
842 static bool is_mcp89_apple(struct pci_dev *pdev)
843 {
844         return pdev->vendor == PCI_VENDOR_ID_NVIDIA &&
845                 pdev->device == PCI_DEVICE_ID_NVIDIA_NFORCE_MCP89_SATA &&
846                 pdev->subsystem_vendor == PCI_VENDOR_ID_APPLE &&
847                 pdev->subsystem_device == 0xcb89;
848 }
849
850 /* only some SB600 ahci controllers can do 64bit DMA */
851 static bool ahci_sb600_enable_64bit(struct pci_dev *pdev)
852 {
853         static const struct dmi_system_id sysids[] = {
854                 /*
855                  * The oldest version known to be broken is 0901 and
856                  * working is 1501 which was released on 2007-10-26.
857                  * Enable 64bit DMA on 1501 and anything newer.
858                  *
859                  * Please read bko#9412 for more info.
860                  */
861                 {
862                         .ident = "ASUS M2A-VM",
863                         .matches = {
864                                 DMI_MATCH(DMI_BOARD_VENDOR,
865                                           "ASUSTeK Computer INC."),
866                                 DMI_MATCH(DMI_BOARD_NAME, "M2A-VM"),
867                         },
868                         .driver_data = "20071026",      /* yyyymmdd */
869                 },
870                 /*
871                  * All BIOS versions for the MSI K9A2 Platinum (MS-7376)
872                  * support 64bit DMA.
873                  *
874                  * BIOS versions earlier than 1.5 had the Manufacturer DMI
875                  * fields as "MICRO-STAR INTERANTIONAL CO.,LTD".
876                  * This spelling mistake was fixed in BIOS version 1.5, so
877                  * 1.5 and later have the Manufacturer as
878                  * "MICRO-STAR INTERNATIONAL CO.,LTD".
879                  * So try to match on DMI_BOARD_VENDOR of "MICRO-STAR INTER".
880                  *
881                  * BIOS versions earlier than 1.9 had a Board Product Name
882                  * DMI field of "MS-7376". This was changed to be
883                  * "K9A2 Platinum (MS-7376)" in version 1.9, but we can still
884                  * match on DMI_BOARD_NAME of "MS-7376".
885                  */
886                 {
887                         .ident = "MSI K9A2 Platinum",
888                         .matches = {
889                                 DMI_MATCH(DMI_BOARD_VENDOR,
890                                           "MICRO-STAR INTER"),
891                                 DMI_MATCH(DMI_BOARD_NAME, "MS-7376"),
892                         },
893                 },
894                 /*
895                  * All BIOS versions for the MSI K9AGM2 (MS-7327) support
896                  * 64bit DMA.
897                  *
898                  * This board also had the typo mentioned above in the
899                  * Manufacturer DMI field (fixed in BIOS version 1.5), so
900                  * match on DMI_BOARD_VENDOR of "MICRO-STAR INTER" again.
901                  */
902                 {
903                         .ident = "MSI K9AGM2",
904                         .matches = {
905                                 DMI_MATCH(DMI_BOARD_VENDOR,
906                                           "MICRO-STAR INTER"),
907                                 DMI_MATCH(DMI_BOARD_NAME, "MS-7327"),
908                         },
909                 },
910                 /*
911                  * All BIOS versions for the Asus M3A support 64bit DMA.
912                  * (all release versions from 0301 to 1206 were tested)
913                  */
914                 {
915                         .ident = "ASUS M3A",
916                         .matches = {
917                                 DMI_MATCH(DMI_BOARD_VENDOR,
918                                           "ASUSTeK Computer INC."),
919                                 DMI_MATCH(DMI_BOARD_NAME, "M3A"),
920                         },
921                 },
922                 { }
923         };
924         const struct dmi_system_id *match;
925         int year, month, date;
926         char buf[9];
927
928         match = dmi_first_match(sysids);
929         if (pdev->bus->number != 0 || pdev->devfn != PCI_DEVFN(0x12, 0) ||
930             !match)
931                 return false;
932
933         if (!match->driver_data)
934                 goto enable_64bit;
935
936         dmi_get_date(DMI_BIOS_DATE, &year, &month, &date);
937         snprintf(buf, sizeof(buf), "%04d%02d%02d", year, month, date);
938
939         if (strcmp(buf, match->driver_data) >= 0)
940                 goto enable_64bit;
941         else {
942                 dev_warn(&pdev->dev,
943                          "%s: BIOS too old, forcing 32bit DMA, update BIOS\n",
944                          match->ident);
945                 return false;
946         }
947
948 enable_64bit:
949         dev_warn(&pdev->dev, "%s: enabling 64bit DMA\n", match->ident);
950         return true;
951 }
952
953 static bool ahci_broken_system_poweroff(struct pci_dev *pdev)
954 {
955         static const struct dmi_system_id broken_systems[] = {
956                 {
957                         .ident = "HP Compaq nx6310",
958                         .matches = {
959                                 DMI_MATCH(DMI_SYS_VENDOR, "Hewlett-Packard"),
960                                 DMI_MATCH(DMI_PRODUCT_NAME, "HP Compaq nx6310"),
961                         },
962                         /* PCI slot number of the controller */
963                         .driver_data = (void *)0x1FUL,
964                 },
965                 {
966                         .ident = "HP Compaq 6720s",
967                         .matches = {
968                                 DMI_MATCH(DMI_SYS_VENDOR, "Hewlett-Packard"),
969                                 DMI_MATCH(DMI_PRODUCT_NAME, "HP Compaq 6720s"),
970                         },
971                         /* PCI slot number of the controller */
972                         .driver_data = (void *)0x1FUL,
973                 },
974
975                 { }     /* terminate list */
976         };
977         const struct dmi_system_id *dmi = dmi_first_match(broken_systems);
978
979         if (dmi) {
980                 unsigned long slot = (unsigned long)dmi->driver_data;
981                 /* apply the quirk only to on-board controllers */
982                 return slot == PCI_SLOT(pdev->devfn);
983         }
984
985         return false;
986 }
987
988 static bool ahci_broken_suspend(struct pci_dev *pdev)
989 {
990         static const struct dmi_system_id sysids[] = {
991                 /*
992                  * On HP dv[4-6] and HDX18 with earlier BIOSen, link
993                  * to the harddisk doesn't become online after
994                  * resuming from STR.  Warn and fail suspend.
995                  *
996                  * http://bugzilla.kernel.org/show_bug.cgi?id=12276
997                  *
998                  * Use dates instead of versions to match as HP is
999                  * apparently recycling both product and version
1000                  * strings.
1001                  *
1002                  * http://bugzilla.kernel.org/show_bug.cgi?id=15462
1003                  */
1004                 {
1005                         .ident = "dv4",
1006                         .matches = {
1007                                 DMI_MATCH(DMI_SYS_VENDOR, "Hewlett-Packard"),
1008                                 DMI_MATCH(DMI_PRODUCT_NAME,
1009                                           "HP Pavilion dv4 Notebook PC"),
1010                         },
1011                         .driver_data = "20090105",      /* F.30 */
1012                 },
1013                 {
1014                         .ident = "dv5",
1015                         .matches = {
1016                                 DMI_MATCH(DMI_SYS_VENDOR, "Hewlett-Packard"),
1017                                 DMI_MATCH(DMI_PRODUCT_NAME,
1018                                           "HP Pavilion dv5 Notebook PC"),
1019                         },
1020                         .driver_data = "20090506",      /* F.16 */
1021                 },
1022                 {
1023                         .ident = "dv6",
1024                         .matches = {
1025                                 DMI_MATCH(DMI_SYS_VENDOR, "Hewlett-Packard"),
1026                                 DMI_MATCH(DMI_PRODUCT_NAME,
1027                                           "HP Pavilion dv6 Notebook PC"),
1028                         },
1029                         .driver_data = "20090423",      /* F.21 */
1030                 },
1031                 {
1032                         .ident = "HDX18",
1033                         .matches = {
1034                                 DMI_MATCH(DMI_SYS_VENDOR, "Hewlett-Packard"),
1035                                 DMI_MATCH(DMI_PRODUCT_NAME,
1036                                           "HP HDX18 Notebook PC"),
1037                         },
1038                         .driver_data = "20090430",      /* F.23 */
1039                 },
1040                 /*
1041                  * Acer eMachines G725 has the same problem.  BIOS
1042                  * V1.03 is known to be broken.  V3.04 is known to
1043                  * work.  Between, there are V1.06, V2.06 and V3.03
1044                  * that we don't have much idea about.  For now,
1045                  * blacklist anything older than V3.04.
1046                  *
1047                  * http://bugzilla.kernel.org/show_bug.cgi?id=15104
1048                  */
1049                 {
1050                         .ident = "G725",
1051                         .matches = {
1052                                 DMI_MATCH(DMI_SYS_VENDOR, "eMachines"),
1053                                 DMI_MATCH(DMI_PRODUCT_NAME, "eMachines G725"),
1054                         },
1055                         .driver_data = "20091216",      /* V3.04 */
1056                 },
1057                 { }     /* terminate list */
1058         };
1059         const struct dmi_system_id *dmi = dmi_first_match(sysids);
1060         int year, month, date;
1061         char buf[9];
1062
1063         if (!dmi || pdev->bus->number || pdev->devfn != PCI_DEVFN(0x1f, 2))
1064                 return false;
1065
1066         dmi_get_date(DMI_BIOS_DATE, &year, &month, &date);
1067         snprintf(buf, sizeof(buf), "%04d%02d%02d", year, month, date);
1068
1069         return strcmp(buf, dmi->driver_data) < 0;
1070 }
1071
1072 static bool ahci_broken_online(struct pci_dev *pdev)
1073 {
1074 #define ENCODE_BUSDEVFN(bus, slot, func)                        \
1075         (void *)(unsigned long)(((bus) << 8) | PCI_DEVFN((slot), (func)))
1076         static const struct dmi_system_id sysids[] = {
1077                 /*
1078                  * There are several gigabyte boards which use
1079                  * SIMG5723s configured as hardware RAID.  Certain
1080                  * 5723 firmware revisions shipped there keep the link
1081                  * online but fail to answer properly to SRST or
1082                  * IDENTIFY when no device is attached downstream
1083                  * causing libata to retry quite a few times leading
1084                  * to excessive detection delay.
1085                  *
1086                  * As these firmwares respond to the second reset try
1087                  * with invalid device signature, considering unknown
1088                  * sig as offline works around the problem acceptably.
1089                  */
1090                 {
1091                         .ident = "EP45-DQ6",
1092                         .matches = {
1093                                 DMI_MATCH(DMI_BOARD_VENDOR,
1094                                           "Gigabyte Technology Co., Ltd."),
1095                                 DMI_MATCH(DMI_BOARD_NAME, "EP45-DQ6"),
1096                         },
1097                         .driver_data = ENCODE_BUSDEVFN(0x0a, 0x00, 0),
1098                 },
1099                 {
1100                         .ident = "EP45-DS5",
1101                         .matches = {
1102                                 DMI_MATCH(DMI_BOARD_VENDOR,
1103                                           "Gigabyte Technology Co., Ltd."),
1104                                 DMI_MATCH(DMI_BOARD_NAME, "EP45-DS5"),
1105                         },
1106                         .driver_data = ENCODE_BUSDEVFN(0x03, 0x00, 0),
1107                 },
1108                 { }     /* terminate list */
1109         };
1110 #undef ENCODE_BUSDEVFN
1111         const struct dmi_system_id *dmi = dmi_first_match(sysids);
1112         unsigned int val;
1113
1114         if (!dmi)
1115                 return false;
1116
1117         val = (unsigned long)dmi->driver_data;
1118
1119         return pdev->bus->number == (val >> 8) && pdev->devfn == (val & 0xff);
1120 }
1121
1122 static bool ahci_broken_devslp(struct pci_dev *pdev)
1123 {
1124         /* device with broken DEVSLP but still showing SDS capability */
1125         static const struct pci_device_id ids[] = {
1126                 { PCI_VDEVICE(INTEL, 0x0f23)}, /* Valleyview SoC */
1127                 {}
1128         };
1129
1130         return pci_match_id(ids, pdev);
1131 }
1132
1133 #ifdef CONFIG_ATA_ACPI
1134 static void ahci_gtf_filter_workaround(struct ata_host *host)
1135 {
1136         static const struct dmi_system_id sysids[] = {
1137                 /*
1138                  * Aspire 3810T issues a bunch of SATA enable commands
1139                  * via _GTF including an invalid one and one which is
1140                  * rejected by the device.  Among the successful ones
1141                  * is FPDMA non-zero offset enable which when enabled
1142                  * only on the drive side leads to NCQ command
1143                  * failures.  Filter it out.
1144                  */
1145                 {
1146                         .ident = "Aspire 3810T",
1147                         .matches = {
1148                                 DMI_MATCH(DMI_SYS_VENDOR, "Acer"),
1149                                 DMI_MATCH(DMI_PRODUCT_NAME, "Aspire 3810T"),
1150                         },
1151                         .driver_data = (void *)ATA_ACPI_FILTER_FPDMA_OFFSET,
1152                 },
1153                 { }
1154         };
1155         const struct dmi_system_id *dmi = dmi_first_match(sysids);
1156         unsigned int filter;
1157         int i;
1158
1159         if (!dmi)
1160                 return;
1161
1162         filter = (unsigned long)dmi->driver_data;
1163         dev_info(host->dev, "applying extra ACPI _GTF filter 0x%x for %s\n",
1164                  filter, dmi->ident);
1165
1166         for (i = 0; i < host->n_ports; i++) {
1167                 struct ata_port *ap = host->ports[i];
1168                 struct ata_link *link;
1169                 struct ata_device *dev;
1170
1171                 ata_for_each_link(link, ap, EDGE)
1172                         ata_for_each_dev(dev, link, ALL)
1173                                 dev->gtf_filter |= filter;
1174         }
1175 }
1176 #else
1177 static inline void ahci_gtf_filter_workaround(struct ata_host *host)
1178 {}
1179 #endif
1180
1181 static int ahci_init_interrupts(struct pci_dev *pdev, unsigned int n_ports,
1182                                 struct ahci_host_priv *hpriv)
1183 {
1184         int rc, nvec;
1185
1186         if (hpriv->flags & AHCI_HFLAG_NO_MSI)
1187                 goto intx;
1188
1189         nvec = pci_msi_vec_count(pdev);
1190         if (nvec < 0)
1191                 goto intx;
1192
1193         /*
1194          * If number of MSIs is less than number of ports then Sharing Last
1195          * Message mode could be enforced. In this case assume that advantage
1196          * of multipe MSIs is negated and use single MSI mode instead.
1197          */
1198         if (nvec < n_ports)
1199                 goto single_msi;
1200
1201         rc = pci_enable_msi_exact(pdev, nvec);
1202         if (rc == -ENOSPC)
1203                 goto single_msi;
1204         else if (rc < 0)
1205                 goto intx;
1206
1207         /* fallback to single MSI mode if the controller enforced MRSM mode */
1208         if (readl(hpriv->mmio + HOST_CTL) & HOST_MRSM) {
1209                 pci_disable_msi(pdev);
1210                 printk(KERN_INFO "ahci: MRSM is on, fallback to single MSI\n");
1211                 goto single_msi;
1212         }
1213
1214         if (nvec > 1)
1215                 hpriv->flags |= AHCI_HFLAG_MULTI_MSI;
1216
1217         return nvec;
1218
1219 single_msi:
1220         if (pci_enable_msi(pdev))
1221                 goto intx;
1222         return 1;
1223
1224 intx:
1225         pci_intx(pdev, 1);
1226         return 0;
1227 }
1228
1229 /**
1230  *      ahci_host_activate - start AHCI host, request IRQs and register it
1231  *      @host: target ATA host
1232  *      @irq: base IRQ number to request
1233  *      @sht: scsi_host_template to use when registering the host
1234  *
1235  *      Similar to ata_host_activate, but requests IRQs according to AHCI-1.1
1236  *      when multiple MSIs were allocated. That is one MSI per port, starting
1237  *      from @irq.
1238  *
1239  *      LOCKING:
1240  *      Inherited from calling layer (may sleep).
1241  *
1242  *      RETURNS:
1243  *      0 on success, -errno otherwise.
1244  */
1245 int ahci_host_activate(struct ata_host *host, int irq,
1246                        struct scsi_host_template *sht)
1247 {
1248         int i, rc;
1249
1250         rc = ata_host_start(host);
1251         if (rc)
1252                 return rc;
1253
1254         for (i = 0; i < host->n_ports; i++) {
1255                 struct ahci_port_priv *pp = host->ports[i]->private_data;
1256
1257                 /* Do not receive interrupts sent by dummy ports */
1258                 if (!pp) {
1259                         disable_irq(irq + i);
1260                         continue;
1261                 }
1262
1263                 rc = devm_request_threaded_irq(host->dev, irq + i,
1264                                                ahci_hw_interrupt,
1265                                                ahci_thread_fn, IRQF_SHARED,
1266                                                pp->irq_desc, host->ports[i]);
1267                 if (rc)
1268                         goto out_free_irqs;
1269         }
1270
1271         for (i = 0; i < host->n_ports; i++)
1272                 ata_port_desc(host->ports[i], "irq %d", irq + i);
1273
1274         rc = ata_host_register(host, sht);
1275         if (rc)
1276                 goto out_free_all_irqs;
1277
1278         return 0;
1279
1280 out_free_all_irqs:
1281         i = host->n_ports;
1282 out_free_irqs:
1283         for (i--; i >= 0; i--)
1284                 devm_free_irq(host->dev, irq + i, host->ports[i]);
1285
1286         return rc;
1287 }
1288
1289 static int ahci_init_one(struct pci_dev *pdev, const struct pci_device_id *ent)
1290 {
1291         unsigned int board_id = ent->driver_data;
1292         struct ata_port_info pi = ahci_port_info[board_id];
1293         const struct ata_port_info *ppi[] = { &pi, NULL };
1294         struct device *dev = &pdev->dev;
1295         struct ahci_host_priv *hpriv;
1296         struct ata_host *host;
1297         int n_ports, i, rc;
1298         int ahci_pci_bar = AHCI_PCI_BAR_STANDARD;
1299
1300         VPRINTK("ENTER\n");
1301
1302         WARN_ON((int)ATA_MAX_QUEUE > AHCI_MAX_CMDS);
1303
1304         ata_print_version_once(&pdev->dev, DRV_VERSION);
1305
1306         /* The AHCI driver can only drive the SATA ports, the PATA driver
1307            can drive them all so if both drivers are selected make sure
1308            AHCI stays out of the way */
1309         if (pdev->vendor == PCI_VENDOR_ID_MARVELL && !marvell_enable)
1310                 return -ENODEV;
1311
1312         /* Apple BIOS on MCP89 prevents us using AHCI */
1313         if (is_mcp89_apple(pdev))
1314                 ahci_mcp89_apple_enable(pdev);
1315
1316         /* Promise's PDC42819 is a SAS/SATA controller that has an AHCI mode.
1317          * At the moment, we can only use the AHCI mode. Let the users know
1318          * that for SAS drives they're out of luck.
1319          */
1320         if (pdev->vendor == PCI_VENDOR_ID_PROMISE)
1321                 dev_info(&pdev->dev,
1322                          "PDC42819 can only drive SATA devices with this driver\n");
1323
1324         /* Both Connext and Enmotus devices use non-standard BARs */
1325         if (pdev->vendor == PCI_VENDOR_ID_STMICRO && pdev->device == 0xCC06)
1326                 ahci_pci_bar = AHCI_PCI_BAR_STA2X11;
1327         else if (pdev->vendor == 0x1c44 && pdev->device == 0x8000)
1328                 ahci_pci_bar = AHCI_PCI_BAR_ENMOTUS;
1329
1330         /* acquire resources */
1331         rc = pcim_enable_device(pdev);
1332         if (rc)
1333                 return rc;
1334
1335         if (pdev->vendor == PCI_VENDOR_ID_INTEL &&
1336             (pdev->device == 0x2652 || pdev->device == 0x2653)) {
1337                 u8 map;
1338
1339                 /* ICH6s share the same PCI ID for both piix and ahci
1340                  * modes.  Enabling ahci mode while MAP indicates
1341                  * combined mode is a bad idea.  Yield to ata_piix.
1342                  */
1343                 pci_read_config_byte(pdev, ICH_MAP, &map);
1344                 if (map & 0x3) {
1345                         dev_info(&pdev->dev,
1346                                  "controller is in combined mode, can't enable AHCI mode\n");
1347                         return -ENODEV;
1348                 }
1349         }
1350
1351         /* AHCI controllers often implement SFF compatible interface.
1352          * Grab all PCI BARs just in case.
1353          */
1354         rc = pcim_iomap_regions_request_all(pdev, 1 << ahci_pci_bar, DRV_NAME);
1355         if (rc == -EBUSY)
1356                 pcim_pin_device(pdev);
1357         if (rc)
1358                 return rc;
1359
1360         hpriv = devm_kzalloc(dev, sizeof(*hpriv), GFP_KERNEL);
1361         if (!hpriv)
1362                 return -ENOMEM;
1363         hpriv->flags |= (unsigned long)pi.private_data;
1364
1365         /* MCP65 revision A1 and A2 can't do MSI */
1366         if (board_id == board_ahci_mcp65 &&
1367             (pdev->revision == 0xa1 || pdev->revision == 0xa2))
1368                 hpriv->flags |= AHCI_HFLAG_NO_MSI;
1369
1370         /* SB800 does NOT need the workaround to ignore SERR_INTERNAL */
1371         if (board_id == board_ahci_sb700 && pdev->revision >= 0x40)
1372                 hpriv->flags &= ~AHCI_HFLAG_IGN_SERR_INTERNAL;
1373
1374         /* only some SB600s can do 64bit DMA */
1375         if (ahci_sb600_enable_64bit(pdev))
1376                 hpriv->flags &= ~AHCI_HFLAG_32BIT_ONLY;
1377
1378         hpriv->mmio = pcim_iomap_table(pdev)[ahci_pci_bar];
1379
1380         /* must set flag prior to save config in order to take effect */
1381         if (ahci_broken_devslp(pdev))
1382                 hpriv->flags |= AHCI_HFLAG_NO_DEVSLP;
1383
1384         /* save initial config */
1385         ahci_pci_save_initial_config(pdev, hpriv);
1386
1387         /* prepare host */
1388         if (hpriv->cap & HOST_CAP_NCQ) {
1389                 pi.flags |= ATA_FLAG_NCQ;
1390                 /*
1391                  * Auto-activate optimization is supposed to be
1392                  * supported on all AHCI controllers indicating NCQ
1393                  * capability, but it seems to be broken on some
1394                  * chipsets including NVIDIAs.
1395                  */
1396                 if (!(hpriv->flags & AHCI_HFLAG_NO_FPDMA_AA))
1397                         pi.flags |= ATA_FLAG_FPDMA_AA;
1398
1399                 /*
1400                  * All AHCI controllers should be forward-compatible
1401                  * with the new auxiliary field. This code should be
1402                  * conditionalized if any buggy AHCI controllers are
1403                  * encountered.
1404                  */
1405                 pi.flags |= ATA_FLAG_FPDMA_AUX;
1406         }
1407
1408         if (hpriv->cap & HOST_CAP_PMP)
1409                 pi.flags |= ATA_FLAG_PMP;
1410
1411         ahci_set_em_messages(hpriv, &pi);
1412
1413         if (ahci_broken_system_poweroff(pdev)) {
1414                 pi.flags |= ATA_FLAG_NO_POWEROFF_SPINDOWN;
1415                 dev_info(&pdev->dev,
1416                         "quirky BIOS, skipping spindown on poweroff\n");
1417         }
1418
1419         if (ahci_broken_suspend(pdev)) {
1420                 hpriv->flags |= AHCI_HFLAG_NO_SUSPEND;
1421                 dev_warn(&pdev->dev,
1422                          "BIOS update required for suspend/resume\n");
1423         }
1424
1425         if (ahci_broken_online(pdev)) {
1426                 hpriv->flags |= AHCI_HFLAG_SRST_TOUT_IS_OFFLINE;
1427                 dev_info(&pdev->dev,
1428                          "online status unreliable, applying workaround\n");
1429         }
1430
1431         /* CAP.NP sometimes indicate the index of the last enabled
1432          * port, at other times, that of the last possible port, so
1433          * determining the maximum port number requires looking at
1434          * both CAP.NP and port_map.
1435          */
1436         n_ports = max(ahci_nr_ports(hpriv->cap), fls(hpriv->port_map));
1437
1438         ahci_init_interrupts(pdev, n_ports, hpriv);
1439
1440         host = ata_host_alloc_pinfo(&pdev->dev, ppi, n_ports);
1441         if (!host)
1442                 return -ENOMEM;
1443         host->private_data = hpriv;
1444
1445         if (!(hpriv->cap & HOST_CAP_SSS) || ahci_ignore_sss)
1446                 host->flags |= ATA_HOST_PARALLEL_SCAN;
1447         else
1448                 dev_info(&pdev->dev, "SSS flag set, parallel bus scan disabled\n");
1449
1450         if (pi.flags & ATA_FLAG_EM)
1451                 ahci_reset_em(host);
1452
1453         for (i = 0; i < host->n_ports; i++) {
1454                 struct ata_port *ap = host->ports[i];
1455
1456                 ata_port_pbar_desc(ap, ahci_pci_bar, -1, "abar");
1457                 ata_port_pbar_desc(ap, ahci_pci_bar,
1458                                    0x100 + ap->port_no * 0x80, "port");
1459
1460                 /* set enclosure management message type */
1461                 if (ap->flags & ATA_FLAG_EM)
1462                         ap->em_message_type = hpriv->em_msg_type;
1463
1464
1465                 /* disabled/not-implemented port */
1466                 if (!(hpriv->port_map & (1 << i)))
1467                         ap->ops = &ata_dummy_port_ops;
1468         }
1469
1470         /* apply workaround for ASUS P5W DH Deluxe mainboard */
1471         ahci_p5wdh_workaround(host);
1472
1473         /* apply gtf filter quirk */
1474         ahci_gtf_filter_workaround(host);
1475
1476         /* initialize adapter */
1477         rc = ahci_configure_dma_masks(pdev, hpriv->cap & HOST_CAP_64);
1478         if (rc)
1479                 return rc;
1480
1481         rc = ahci_pci_reset_controller(host);
1482         if (rc)
1483                 return rc;
1484
1485         ahci_pci_init_controller(host);
1486         ahci_pci_print_info(host);
1487
1488         pci_set_master(pdev);
1489
1490         if (hpriv->flags & AHCI_HFLAG_MULTI_MSI)
1491                 return ahci_host_activate(host, pdev->irq, &ahci_sht);
1492
1493         return ata_host_activate(host, pdev->irq, ahci_interrupt, IRQF_SHARED,
1494                                  &ahci_sht);
1495 }
1496
1497 module_pci_driver(ahci_pci_driver);
1498
1499 MODULE_AUTHOR("Jeff Garzik");
1500 MODULE_DESCRIPTION("AHCI SATA low-level driver");
1501 MODULE_LICENSE("GPL");
1502 MODULE_DEVICE_TABLE(pci, ahci_pci_tbl);
1503 MODULE_VERSION(DRV_VERSION);