[POWERPC] Show EEH per-device false positives
[pandora-kernel.git] / arch / powerpc / platforms / pseries / eeh.c
1 /*
2  * eeh.c
3  * Copyright (C) 2001 Dave Engebretsen & Todd Inglett IBM Corporation
4  *
5  * This program is free software; you can redistribute it and/or modify
6  * it under the terms of the GNU General Public License as published by
7  * the Free Software Foundation; either version 2 of the License, or
8  * (at your option) any later version.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307 USA
18  */
19
20 #include <linux/delay.h>
21 #include <linux/init.h>
22 #include <linux/list.h>
23 #include <linux/pci.h>
24 #include <linux/proc_fs.h>
25 #include <linux/rbtree.h>
26 #include <linux/seq_file.h>
27 #include <linux/spinlock.h>
28 #include <asm/atomic.h>
29 #include <asm/eeh.h>
30 #include <asm/eeh_event.h>
31 #include <asm/io.h>
32 #include <asm/machdep.h>
33 #include <asm/ppc-pci.h>
34 #include <asm/rtas.h>
35
36 #undef DEBUG
37
38 /** Overview:
39  *  EEH, or "Extended Error Handling" is a PCI bridge technology for
40  *  dealing with PCI bus errors that can't be dealt with within the
41  *  usual PCI framework, except by check-stopping the CPU.  Systems
42  *  that are designed for high-availability/reliability cannot afford
43  *  to crash due to a "mere" PCI error, thus the need for EEH.
44  *  An EEH-capable bridge operates by converting a detected error
45  *  into a "slot freeze", taking the PCI adapter off-line, making
46  *  the slot behave, from the OS'es point of view, as if the slot
47  *  were "empty": all reads return 0xff's and all writes are silently
48  *  ignored.  EEH slot isolation events can be triggered by parity
49  *  errors on the address or data busses (e.g. during posted writes),
50  *  which in turn might be caused by low voltage on the bus, dust,
51  *  vibration, humidity, radioactivity or plain-old failed hardware.
52  *
53  *  Note, however, that one of the leading causes of EEH slot
54  *  freeze events are buggy device drivers, buggy device microcode,
55  *  or buggy device hardware.  This is because any attempt by the
56  *  device to bus-master data to a memory address that is not
57  *  assigned to the device will trigger a slot freeze.   (The idea
58  *  is to prevent devices-gone-wild from corrupting system memory).
59  *  Buggy hardware/drivers will have a miserable time co-existing
60  *  with EEH.
61  *
62  *  Ideally, a PCI device driver, when suspecting that an isolation
63  *  event has occured (e.g. by reading 0xff's), will then ask EEH
64  *  whether this is the case, and then take appropriate steps to
65  *  reset the PCI slot, the PCI device, and then resume operations.
66  *  However, until that day,  the checking is done here, with the
67  *  eeh_check_failure() routine embedded in the MMIO macros.  If
68  *  the slot is found to be isolated, an "EEH Event" is synthesized
69  *  and sent out for processing.
70  */
71
72 /* If a device driver keeps reading an MMIO register in an interrupt
73  * handler after a slot isolation event has occurred, we assume it
74  * is broken and panic.  This sets the threshold for how many read
75  * attempts we allow before panicking.
76  */
77 #define EEH_MAX_FAILS   2100000
78
79 /* Time to wait for a PCI slot to report status, in milliseconds */
80 #define PCI_BUS_RESET_WAIT_MSEC (60*1000)
81
82 /* RTAS tokens */
83 static int ibm_set_eeh_option;
84 static int ibm_set_slot_reset;
85 static int ibm_read_slot_reset_state;
86 static int ibm_read_slot_reset_state2;
87 static int ibm_slot_error_detail;
88 static int ibm_get_config_addr_info;
89 static int ibm_get_config_addr_info2;
90 static int ibm_configure_bridge;
91
92 int eeh_subsystem_enabled;
93 EXPORT_SYMBOL(eeh_subsystem_enabled);
94
95 /* Lock to avoid races due to multiple reports of an error */
96 static DEFINE_SPINLOCK(confirm_error_lock);
97
98 /* Buffer for reporting slot-error-detail rtas calls. Its here
99  * in BSS, and not dynamically alloced, so that it ends up in
100  * RMO where RTAS can access it.
101  */
102 static unsigned char slot_errbuf[RTAS_ERROR_LOG_MAX];
103 static DEFINE_SPINLOCK(slot_errbuf_lock);
104 static int eeh_error_buf_size;
105
106 /* Buffer for reporting pci register dumps. Its here in BSS, and
107  * not dynamically alloced, so that it ends up in RMO where RTAS
108  * can access it.
109  */
110 #define EEH_PCI_REGS_LOG_LEN 4096
111 static unsigned char pci_regs_buf[EEH_PCI_REGS_LOG_LEN];
112
113 /* System monitoring statistics */
114 static unsigned long no_device;
115 static unsigned long no_dn;
116 static unsigned long no_cfg_addr;
117 static unsigned long ignored_check;
118 static unsigned long total_mmio_ffs;
119 static unsigned long false_positives;
120 static unsigned long ignored_failures;
121 static unsigned long slot_resets;
122
123 #define IS_BRIDGE(class_code) (((class_code)<<16) == PCI_BASE_CLASS_BRIDGE)
124
125 /* --------------------------------------------------------------- */
126 /* Below lies the EEH event infrastructure */
127
128 static void rtas_slot_error_detail(struct pci_dn *pdn, int severity,
129                                    char *driver_log, size_t loglen)
130 {
131         int config_addr;
132         unsigned long flags;
133         int rc;
134
135         /* Log the error with the rtas logger */
136         spin_lock_irqsave(&slot_errbuf_lock, flags);
137         memset(slot_errbuf, 0, eeh_error_buf_size);
138
139         /* Use PE configuration address, if present */
140         config_addr = pdn->eeh_config_addr;
141         if (pdn->eeh_pe_config_addr)
142                 config_addr = pdn->eeh_pe_config_addr;
143
144         rc = rtas_call(ibm_slot_error_detail,
145                        8, 1, NULL, config_addr,
146                        BUID_HI(pdn->phb->buid),
147                        BUID_LO(pdn->phb->buid),
148                        virt_to_phys(driver_log), loglen,
149                        virt_to_phys(slot_errbuf),
150                        eeh_error_buf_size,
151                        severity);
152
153         if (rc == 0)
154                 log_error(slot_errbuf, ERR_TYPE_RTAS_LOG, 0);
155         spin_unlock_irqrestore(&slot_errbuf_lock, flags);
156 }
157
158 /**
159  * gather_pci_data - copy assorted PCI config space registers to buff
160  * @pdn: device to report data for
161  * @buf: point to buffer in which to log
162  * @len: amount of room in buffer
163  *
164  * This routine captures assorted PCI configuration space data,
165  * and puts them into a buffer for RTAS error logging.
166  */
167 static size_t gather_pci_data(struct pci_dn *pdn, char * buf, size_t len)
168 {
169         u32 cfg;
170         int cap, i;
171         int n = 0;
172
173         n += scnprintf(buf+n, len-n, "%s\n", pdn->node->full_name);
174         printk(KERN_WARNING "EEH: of node=%s\n", pdn->node->full_name);
175
176         rtas_read_config(pdn, PCI_VENDOR_ID, 4, &cfg);
177         n += scnprintf(buf+n, len-n, "dev/vend:%08x\n", cfg);
178         printk(KERN_WARNING "EEH: PCI device/vendor: %08x\n", cfg);
179
180         rtas_read_config(pdn, PCI_COMMAND, 4, &cfg);
181         n += scnprintf(buf+n, len-n, "cmd/stat:%x\n", cfg);
182         printk(KERN_WARNING "EEH: PCI cmd/status register: %08x\n", cfg);
183
184         /* Dump out the PCI-X command and status regs */
185         cap = pci_find_capability(pdn->pcidev, PCI_CAP_ID_PCIX);
186         if (cap) {
187                 rtas_read_config(pdn, cap, 4, &cfg);
188                 n += scnprintf(buf+n, len-n, "pcix-cmd:%x\n", cfg);
189                 printk(KERN_WARNING "EEH: PCI-X cmd: %08x\n", cfg);
190
191                 rtas_read_config(pdn, cap+4, 4, &cfg);
192                 n += scnprintf(buf+n, len-n, "pcix-stat:%x\n", cfg);
193                 printk(KERN_WARNING "EEH: PCI-X status: %08x\n", cfg);
194         }
195
196         /* If PCI-E capable, dump PCI-E cap 10, and the AER */
197         cap = pci_find_capability(pdn->pcidev, PCI_CAP_ID_EXP);
198         if (cap) {
199                 n += scnprintf(buf+n, len-n, "pci-e cap10:\n");
200                 printk(KERN_WARNING
201                        "EEH: PCI-E capabilities and status follow:\n");
202
203                 for (i=0; i<=8; i++) {
204                         rtas_read_config(pdn, cap+4*i, 4, &cfg);
205                         n += scnprintf(buf+n, len-n, "%02x:%x\n", 4*i, cfg);
206                         printk(KERN_WARNING "EEH: PCI-E %02x: %08x\n", i, cfg);
207                 }
208
209                 cap = pci_find_ext_capability(pdn->pcidev,PCI_EXT_CAP_ID_ERR);
210                 if (cap) {
211                         n += scnprintf(buf+n, len-n, "pci-e AER:\n");
212                         printk(KERN_WARNING
213                                "EEH: PCI-E AER capability register set follows:\n");
214
215                         for (i=0; i<14; i++) {
216                                 rtas_read_config(pdn, cap+4*i, 4, &cfg);
217                                 n += scnprintf(buf+n, len-n, "%02x:%x\n", 4*i, cfg);
218                                 printk(KERN_WARNING "EEH: PCI-E AER %02x: %08x\n", i, cfg);
219                         }
220                 }
221         }
222         return n;
223 }
224
225 void eeh_slot_error_detail(struct pci_dn *pdn, int severity)
226 {
227         size_t loglen = 0;
228         pci_regs_buf[0] = 0;
229
230         rtas_pci_enable(pdn, EEH_THAW_MMIO);
231         loglen = gather_pci_data(pdn, pci_regs_buf, EEH_PCI_REGS_LOG_LEN);
232
233         rtas_slot_error_detail(pdn, severity, pci_regs_buf, loglen);
234 }
235
236 /**
237  * read_slot_reset_state - Read the reset state of a device node's slot
238  * @dn: device node to read
239  * @rets: array to return results in
240  */
241 static int read_slot_reset_state(struct pci_dn *pdn, int rets[])
242 {
243         int token, outputs;
244         int config_addr;
245
246         if (ibm_read_slot_reset_state2 != RTAS_UNKNOWN_SERVICE) {
247                 token = ibm_read_slot_reset_state2;
248                 outputs = 4;
249         } else {
250                 token = ibm_read_slot_reset_state;
251                 rets[2] = 0; /* fake PE Unavailable info */
252                 outputs = 3;
253         }
254
255         /* Use PE configuration address, if present */
256         config_addr = pdn->eeh_config_addr;
257         if (pdn->eeh_pe_config_addr)
258                 config_addr = pdn->eeh_pe_config_addr;
259
260         return rtas_call(token, 3, outputs, rets, config_addr,
261                          BUID_HI(pdn->phb->buid), BUID_LO(pdn->phb->buid));
262 }
263
264 /**
265  * eeh_wait_for_slot_status - returns error status of slot
266  * @pdn pci device node
267  * @max_wait_msecs maximum number to millisecs to wait
268  *
269  * Return negative value if a permanent error, else return
270  * Partition Endpoint (PE) status value.
271  *
272  * If @max_wait_msecs is positive, then this routine will
273  * sleep until a valid status can be obtained, or until
274  * the max allowed wait time is exceeded, in which case
275  * a -2 is returned.
276  */
277 int
278 eeh_wait_for_slot_status(struct pci_dn *pdn, int max_wait_msecs)
279 {
280         int rc;
281         int rets[3];
282         int mwait;
283
284         while (1) {
285                 rc = read_slot_reset_state(pdn, rets);
286                 if (rc) return rc;
287                 if (rets[1] == 0) return -1;  /* EEH is not supported */
288
289                 if (rets[0] != 5) return rets[0]; /* return actual status */
290
291                 if (rets[2] == 0) return -1; /* permanently unavailable */
292
293                 if (max_wait_msecs <= 0) return -1;
294
295                 mwait = rets[2];
296                 if (mwait <= 0) {
297                         printk (KERN_WARNING
298                                 "EEH: Firmware returned bad wait value=%d\n", mwait);
299                         mwait = 1000;
300                 } else if (mwait > 300*1000) {
301                         printk (KERN_WARNING
302                                 "EEH: Firmware is taking too long, time=%d\n", mwait);
303                         mwait = 300*1000;
304                 }
305                 max_wait_msecs -= mwait;
306                 msleep (mwait);
307         }
308
309         printk(KERN_WARNING "EEH: Timed out waiting for slot status\n");
310         return -2;
311 }
312
313 /**
314  * eeh_token_to_phys - convert EEH address token to phys address
315  * @token i/o token, should be address in the form 0xA....
316  */
317 static inline unsigned long eeh_token_to_phys(unsigned long token)
318 {
319         pte_t *ptep;
320         unsigned long pa;
321
322         ptep = find_linux_pte(init_mm.pgd, token);
323         if (!ptep)
324                 return token;
325         pa = pte_pfn(*ptep) << PAGE_SHIFT;
326
327         return pa | (token & (PAGE_SIZE-1));
328 }
329
330 /** 
331  * Return the "partitionable endpoint" (pe) under which this device lies
332  */
333 struct device_node * find_device_pe(struct device_node *dn)
334 {
335         while ((dn->parent) && PCI_DN(dn->parent) &&
336               (PCI_DN(dn->parent)->eeh_mode & EEH_MODE_SUPPORTED)) {
337                 dn = dn->parent;
338         }
339         return dn;
340 }
341
342 /** Mark all devices that are peers of this device as failed.
343  *  Mark the device driver too, so that it can see the failure
344  *  immediately; this is critical, since some drivers poll
345  *  status registers in interrupts ... If a driver is polling,
346  *  and the slot is frozen, then the driver can deadlock in
347  *  an interrupt context, which is bad.
348  */
349
350 static void __eeh_mark_slot (struct device_node *dn, int mode_flag)
351 {
352         while (dn) {
353                 if (PCI_DN(dn)) {
354                         /* Mark the pci device driver too */
355                         struct pci_dev *dev = PCI_DN(dn)->pcidev;
356
357                         PCI_DN(dn)->eeh_mode |= mode_flag;
358
359                         if (dev && dev->driver)
360                                 dev->error_state = pci_channel_io_frozen;
361
362                         if (dn->child)
363                                 __eeh_mark_slot (dn->child, mode_flag);
364                 }
365                 dn = dn->sibling;
366         }
367 }
368
369 void eeh_mark_slot (struct device_node *dn, int mode_flag)
370 {
371         struct pci_dev *dev;
372         dn = find_device_pe (dn);
373
374         /* Back up one, since config addrs might be shared */
375         if (!pcibios_find_pci_bus(dn) && PCI_DN(dn->parent))
376                 dn = dn->parent;
377
378         PCI_DN(dn)->eeh_mode |= mode_flag;
379
380         /* Mark the pci device too */
381         dev = PCI_DN(dn)->pcidev;
382         if (dev)
383                 dev->error_state = pci_channel_io_frozen;
384
385         __eeh_mark_slot (dn->child, mode_flag);
386 }
387
388 static void __eeh_clear_slot (struct device_node *dn, int mode_flag)
389 {
390         while (dn) {
391                 if (PCI_DN(dn)) {
392                         PCI_DN(dn)->eeh_mode &= ~mode_flag;
393                         PCI_DN(dn)->eeh_check_count = 0;
394                         if (dn->child)
395                                 __eeh_clear_slot (dn->child, mode_flag);
396                 }
397                 dn = dn->sibling;
398         }
399 }
400
401 void eeh_clear_slot (struct device_node *dn, int mode_flag)
402 {
403         unsigned long flags;
404         spin_lock_irqsave(&confirm_error_lock, flags);
405         
406         dn = find_device_pe (dn);
407         
408         /* Back up one, since config addrs might be shared */
409         if (!pcibios_find_pci_bus(dn) && PCI_DN(dn->parent))
410                 dn = dn->parent;
411
412         PCI_DN(dn)->eeh_mode &= ~mode_flag;
413         PCI_DN(dn)->eeh_check_count = 0;
414         __eeh_clear_slot (dn->child, mode_flag);
415         spin_unlock_irqrestore(&confirm_error_lock, flags);
416 }
417
418 /**
419  * eeh_dn_check_failure - check if all 1's data is due to EEH slot freeze
420  * @dn device node
421  * @dev pci device, if known
422  *
423  * Check for an EEH failure for the given device node.  Call this
424  * routine if the result of a read was all 0xff's and you want to
425  * find out if this is due to an EEH slot freeze.  This routine
426  * will query firmware for the EEH status.
427  *
428  * Returns 0 if there has not been an EEH error; otherwise returns
429  * a non-zero value and queues up a slot isolation event notification.
430  *
431  * It is safe to call this routine in an interrupt context.
432  */
433 int eeh_dn_check_failure(struct device_node *dn, struct pci_dev *dev)
434 {
435         int ret;
436         int rets[3];
437         unsigned long flags;
438         struct pci_dn *pdn;
439         int rc = 0;
440
441         total_mmio_ffs++;
442
443         if (!eeh_subsystem_enabled)
444                 return 0;
445
446         if (!dn) {
447                 no_dn++;
448                 return 0;
449         }
450         pdn = PCI_DN(dn);
451
452         /* Access to IO BARs might get this far and still not want checking. */
453         if (!(pdn->eeh_mode & EEH_MODE_SUPPORTED) ||
454             pdn->eeh_mode & EEH_MODE_NOCHECK) {
455                 ignored_check++;
456 #ifdef DEBUG
457                 printk ("EEH:ignored check (%x) for %s %s\n", 
458                         pdn->eeh_mode, pci_name (dev), dn->full_name);
459 #endif
460                 return 0;
461         }
462
463         if (!pdn->eeh_config_addr && !pdn->eeh_pe_config_addr) {
464                 no_cfg_addr++;
465                 return 0;
466         }
467
468         /* If we already have a pending isolation event for this
469          * slot, we know it's bad already, we don't need to check.
470          * Do this checking under a lock; as multiple PCI devices
471          * in one slot might report errors simultaneously, and we
472          * only want one error recovery routine running.
473          */
474         spin_lock_irqsave(&confirm_error_lock, flags);
475         rc = 1;
476         if (pdn->eeh_mode & EEH_MODE_ISOLATED) {
477                 pdn->eeh_check_count ++;
478                 if (pdn->eeh_check_count >= EEH_MAX_FAILS) {
479                         printk (KERN_ERR "EEH: Device driver ignored %d bad reads, panicing\n",
480                                 pdn->eeh_check_count);
481                         dump_stack();
482                         msleep(5000);
483                         
484                         /* re-read the slot reset state */
485                         if (read_slot_reset_state(pdn, rets) != 0)
486                                 rets[0] = -1;   /* reset state unknown */
487
488                         /* If we are here, then we hit an infinite loop. Stop. */
489                         panic("EEH: MMIO halt (%d) on device:%s\n", rets[0], pci_name(dev));
490                 }
491                 goto dn_unlock;
492         }
493
494         /*
495          * Now test for an EEH failure.  This is VERY expensive.
496          * Note that the eeh_config_addr may be a parent device
497          * in the case of a device behind a bridge, or it may be
498          * function zero of a multi-function device.
499          * In any case they must share a common PHB.
500          */
501         ret = read_slot_reset_state(pdn, rets);
502
503         /* If the call to firmware failed, punt */
504         if (ret != 0) {
505                 printk(KERN_WARNING "EEH: read_slot_reset_state() failed; rc=%d dn=%s\n",
506                        ret, dn->full_name);
507                 false_positives++;
508                 pdn->eeh_false_positives ++;
509                 rc = 0;
510                 goto dn_unlock;
511         }
512
513         /* Note that config-io to empty slots may fail;
514          * they are empty when they don't have children. */
515         if ((rets[0] == 5) && (dn->child == NULL)) {
516                 false_positives++;
517                 pdn->eeh_false_positives ++;
518                 rc = 0;
519                 goto dn_unlock;
520         }
521
522         /* If EEH is not supported on this device, punt. */
523         if (rets[1] != 1) {
524                 printk(KERN_WARNING "EEH: event on unsupported device, rc=%d dn=%s\n",
525                        ret, dn->full_name);
526                 false_positives++;
527                 pdn->eeh_false_positives ++;
528                 rc = 0;
529                 goto dn_unlock;
530         }
531
532         /* If not the kind of error we know about, punt. */
533         if (rets[0] != 1 && rets[0] != 2 && rets[0] != 4 && rets[0] != 5) {
534                 false_positives++;
535                 pdn->eeh_false_positives ++;
536                 rc = 0;
537                 goto dn_unlock;
538         }
539
540         slot_resets++;
541  
542         /* Avoid repeated reports of this failure, including problems
543          * with other functions on this device, and functions under
544          * bridges. */
545         eeh_mark_slot (dn, EEH_MODE_ISOLATED);
546         spin_unlock_irqrestore(&confirm_error_lock, flags);
547
548         eeh_send_failure_event (dn, dev);
549
550         /* Most EEH events are due to device driver bugs.  Having
551          * a stack trace will help the device-driver authors figure
552          * out what happened.  So print that out. */
553         dump_stack();
554         return 1;
555
556 dn_unlock:
557         spin_unlock_irqrestore(&confirm_error_lock, flags);
558         return rc;
559 }
560
561 EXPORT_SYMBOL_GPL(eeh_dn_check_failure);
562
563 /**
564  * eeh_check_failure - check if all 1's data is due to EEH slot freeze
565  * @token i/o token, should be address in the form 0xA....
566  * @val value, should be all 1's (XXX why do we need this arg??)
567  *
568  * Check for an EEH failure at the given token address.  Call this
569  * routine if the result of a read was all 0xff's and you want to
570  * find out if this is due to an EEH slot freeze event.  This routine
571  * will query firmware for the EEH status.
572  *
573  * Note this routine is safe to call in an interrupt context.
574  */
575 unsigned long eeh_check_failure(const volatile void __iomem *token, unsigned long val)
576 {
577         unsigned long addr;
578         struct pci_dev *dev;
579         struct device_node *dn;
580
581         /* Finding the phys addr + pci device; this is pretty quick. */
582         addr = eeh_token_to_phys((unsigned long __force) token);
583         dev = pci_get_device_by_addr(addr);
584         if (!dev) {
585                 no_device++;
586                 return val;
587         }
588
589         dn = pci_device_to_OF_node(dev);
590         eeh_dn_check_failure (dn, dev);
591
592         pci_dev_put(dev);
593         return val;
594 }
595
596 EXPORT_SYMBOL(eeh_check_failure);
597
598 /* ------------------------------------------------------------- */
599 /* The code below deals with error recovery */
600
601 /**
602  * rtas_pci_enable - enable MMIO or DMA transfers for this slot
603  * @pdn pci device node
604  */
605
606 int
607 rtas_pci_enable(struct pci_dn *pdn, int function)
608 {
609         int config_addr;
610         int rc;
611
612         /* Use PE configuration address, if present */
613         config_addr = pdn->eeh_config_addr;
614         if (pdn->eeh_pe_config_addr)
615                 config_addr = pdn->eeh_pe_config_addr;
616
617         rc = rtas_call(ibm_set_eeh_option, 4, 1, NULL,
618                        config_addr,
619                        BUID_HI(pdn->phb->buid),
620                        BUID_LO(pdn->phb->buid),
621                             function);
622
623         if (rc)
624                 printk(KERN_WARNING "EEH: Unexpected state change %d, err=%d dn=%s\n",
625                         function, rc, pdn->node->full_name);
626
627         rc = eeh_wait_for_slot_status (pdn, PCI_BUS_RESET_WAIT_MSEC);
628         if ((rc == 4) && (function == EEH_THAW_MMIO))
629                 return 0;
630
631         return rc;
632 }
633
634 /**
635  * rtas_pci_slot_reset - raises/lowers the pci #RST line
636  * @pdn pci device node
637  * @state: 1/0 to raise/lower the #RST
638  *
639  * Clear the EEH-frozen condition on a slot.  This routine
640  * asserts the PCI #RST line if the 'state' argument is '1',
641  * and drops the #RST line if 'state is '0'.  This routine is
642  * safe to call in an interrupt context.
643  *
644  */
645
646 static void
647 rtas_pci_slot_reset(struct pci_dn *pdn, int state)
648 {
649         int config_addr;
650         int rc;
651
652         BUG_ON (pdn==NULL); 
653
654         if (!pdn->phb) {
655                 printk (KERN_WARNING "EEH: in slot reset, device node %s has no phb\n",
656                         pdn->node->full_name);
657                 return;
658         }
659
660         /* Use PE configuration address, if present */
661         config_addr = pdn->eeh_config_addr;
662         if (pdn->eeh_pe_config_addr)
663                 config_addr = pdn->eeh_pe_config_addr;
664
665         rc = rtas_call(ibm_set_slot_reset,4,1, NULL,
666                        config_addr,
667                        BUID_HI(pdn->phb->buid),
668                        BUID_LO(pdn->phb->buid),
669                        state);
670         if (rc)
671                 printk (KERN_WARNING "EEH: Unable to reset the failed slot,"
672                         " (%d) #RST=%d dn=%s\n",
673                         rc, state, pdn->node->full_name);
674 }
675
676 /**
677  * pcibios_set_pcie_slot_reset - Set PCI-E reset state
678  * @dev:        pci device struct
679  * @state:      reset state to enter
680  *
681  * Return value:
682  *      0 if success
683  **/
684 int pcibios_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state)
685 {
686         struct device_node *dn = pci_device_to_OF_node(dev);
687         struct pci_dn *pdn = PCI_DN(dn);
688
689         switch (state) {
690         case pcie_deassert_reset:
691                 rtas_pci_slot_reset(pdn, 0);
692                 break;
693         case pcie_hot_reset:
694                 rtas_pci_slot_reset(pdn, 1);
695                 break;
696         case pcie_warm_reset:
697                 rtas_pci_slot_reset(pdn, 3);
698                 break;
699         default:
700                 return -EINVAL;
701         };
702
703         return 0;
704 }
705
706 /**
707  * rtas_set_slot_reset -- assert the pci #RST line for 1/4 second
708  * @pdn: pci device node to be reset.
709  *
710  *  Return 0 if success, else a non-zero value.
711  */
712
713 static void __rtas_set_slot_reset(struct pci_dn *pdn)
714 {
715         rtas_pci_slot_reset (pdn, 1);
716
717         /* The PCI bus requires that the reset be held high for at least
718          * a 100 milliseconds. We wait a bit longer 'just in case'.  */
719
720 #define PCI_BUS_RST_HOLD_TIME_MSEC 250
721         msleep (PCI_BUS_RST_HOLD_TIME_MSEC);
722         
723         /* We might get hit with another EEH freeze as soon as the 
724          * pci slot reset line is dropped. Make sure we don't miss
725          * these, and clear the flag now. */
726         eeh_clear_slot (pdn->node, EEH_MODE_ISOLATED);
727
728         rtas_pci_slot_reset (pdn, 0);
729
730         /* After a PCI slot has been reset, the PCI Express spec requires
731          * a 1.5 second idle time for the bus to stabilize, before starting
732          * up traffic. */
733 #define PCI_BUS_SETTLE_TIME_MSEC 1800
734         msleep (PCI_BUS_SETTLE_TIME_MSEC);
735 }
736
737 int rtas_set_slot_reset(struct pci_dn *pdn)
738 {
739         int i, rc;
740
741         /* Take three shots at resetting the bus */
742         for (i=0; i<3; i++) {
743                 __rtas_set_slot_reset(pdn);
744
745                 rc = eeh_wait_for_slot_status(pdn, PCI_BUS_RESET_WAIT_MSEC);
746                 if (rc == 0)
747                         return 0;
748
749                 if (rc < 0) {
750                         printk (KERN_ERR "EEH: unrecoverable slot failure %s\n",
751                                 pdn->node->full_name);
752                         return -1;
753                 }
754                 printk (KERN_ERR "EEH: bus reset %d failed on slot %s\n",
755                         i+1, pdn->node->full_name);
756         }
757
758         return -1;
759 }
760
761 /* ------------------------------------------------------- */
762 /** Save and restore of PCI BARs
763  *
764  * Although firmware will set up BARs during boot, it doesn't
765  * set up device BAR's after a device reset, although it will,
766  * if requested, set up bridge configuration. Thus, we need to
767  * configure the PCI devices ourselves.  
768  */
769
770 /**
771  * __restore_bars - Restore the Base Address Registers
772  * @pdn: pci device node
773  *
774  * Loads the PCI configuration space base address registers,
775  * the expansion ROM base address, the latency timer, and etc.
776  * from the saved values in the device node.
777  */
778 static inline void __restore_bars (struct pci_dn *pdn)
779 {
780         int i;
781
782         if (NULL==pdn->phb) return;
783         for (i=4; i<10; i++) {
784                 rtas_write_config(pdn, i*4, 4, pdn->config_space[i]);
785         }
786
787         /* 12 == Expansion ROM Address */
788         rtas_write_config(pdn, 12*4, 4, pdn->config_space[12]);
789
790 #define BYTE_SWAP(OFF) (8*((OFF)/4)+3-(OFF))
791 #define SAVED_BYTE(OFF) (((u8 *)(pdn->config_space))[BYTE_SWAP(OFF)])
792
793         rtas_write_config (pdn, PCI_CACHE_LINE_SIZE, 1,
794                     SAVED_BYTE(PCI_CACHE_LINE_SIZE));
795
796         rtas_write_config (pdn, PCI_LATENCY_TIMER, 1,
797                     SAVED_BYTE(PCI_LATENCY_TIMER));
798
799         /* max latency, min grant, interrupt pin and line */
800         rtas_write_config(pdn, 15*4, 4, pdn->config_space[15]);
801 }
802
803 /**
804  * eeh_restore_bars - restore the PCI config space info
805  *
806  * This routine performs a recursive walk to the children
807  * of this device as well.
808  */
809 void eeh_restore_bars(struct pci_dn *pdn)
810 {
811         struct device_node *dn;
812         if (!pdn) 
813                 return;
814         
815         if ((pdn->eeh_mode & EEH_MODE_SUPPORTED) && !IS_BRIDGE(pdn->class_code))
816                 __restore_bars (pdn);
817
818         dn = pdn->node->child;
819         while (dn) {
820                 eeh_restore_bars (PCI_DN(dn));
821                 dn = dn->sibling;
822         }
823 }
824
825 /**
826  * eeh_save_bars - save device bars
827  *
828  * Save the values of the device bars. Unlike the restore
829  * routine, this routine is *not* recursive. This is because
830  * PCI devices are added individuallly; but, for the restore,
831  * an entire slot is reset at a time.
832  */
833 static void eeh_save_bars(struct pci_dn *pdn)
834 {
835         int i;
836
837         if (!pdn )
838                 return;
839         
840         for (i = 0; i < 16; i++)
841                 rtas_read_config(pdn, i * 4, 4, &pdn->config_space[i]);
842 }
843
844 void
845 rtas_configure_bridge(struct pci_dn *pdn)
846 {
847         int config_addr;
848         int rc;
849
850         /* Use PE configuration address, if present */
851         config_addr = pdn->eeh_config_addr;
852         if (pdn->eeh_pe_config_addr)
853                 config_addr = pdn->eeh_pe_config_addr;
854
855         rc = rtas_call(ibm_configure_bridge,3,1, NULL,
856                        config_addr,
857                        BUID_HI(pdn->phb->buid),
858                        BUID_LO(pdn->phb->buid));
859         if (rc) {
860                 printk (KERN_WARNING "EEH: Unable to configure device bridge (%d) for %s\n",
861                         rc, pdn->node->full_name);
862         }
863 }
864
865 /* ------------------------------------------------------------- */
866 /* The code below deals with enabling EEH for devices during  the
867  * early boot sequence.  EEH must be enabled before any PCI probing
868  * can be done.
869  */
870
871 #define EEH_ENABLE 1
872
873 struct eeh_early_enable_info {
874         unsigned int buid_hi;
875         unsigned int buid_lo;
876 };
877
878 static int get_pe_addr (int config_addr,
879                         struct eeh_early_enable_info *info)
880 {
881         unsigned int rets[3];
882         int ret;
883
884         /* Use latest config-addr token on power6 */
885         if (ibm_get_config_addr_info2 != RTAS_UNKNOWN_SERVICE) {
886                 /* Make sure we have a PE in hand */
887                 ret = rtas_call (ibm_get_config_addr_info2, 4, 2, rets,
888                         config_addr, info->buid_hi, info->buid_lo, 1);
889                 if (ret || (rets[0]==0))
890                         return 0;
891
892                 ret = rtas_call (ibm_get_config_addr_info2, 4, 2, rets,
893                         config_addr, info->buid_hi, info->buid_lo, 0);
894                 if (ret)
895                         return 0;
896                 return rets[0];
897         }
898
899         /* Use older config-addr token on power5 */
900         if (ibm_get_config_addr_info != RTAS_UNKNOWN_SERVICE) {
901                 ret = rtas_call (ibm_get_config_addr_info, 4, 2, rets,
902                         config_addr, info->buid_hi, info->buid_lo, 0);
903                 if (ret)
904                         return 0;
905                 return rets[0];
906         }
907         return 0;
908 }
909
910 /* Enable eeh for the given device node. */
911 static void *early_enable_eeh(struct device_node *dn, void *data)
912 {
913         unsigned int rets[3];
914         struct eeh_early_enable_info *info = data;
915         int ret;
916         const char *status = of_get_property(dn, "status", NULL);
917         const u32 *class_code = of_get_property(dn, "class-code", NULL);
918         const u32 *vendor_id = of_get_property(dn, "vendor-id", NULL);
919         const u32 *device_id = of_get_property(dn, "device-id", NULL);
920         const u32 *regs;
921         int enable;
922         struct pci_dn *pdn = PCI_DN(dn);
923
924         pdn->class_code = 0;
925         pdn->eeh_mode = 0;
926         pdn->eeh_check_count = 0;
927         pdn->eeh_freeze_count = 0;
928         pdn->eeh_false_positives = 0;
929
930         if (status && strcmp(status, "ok") != 0)
931                 return NULL;    /* ignore devices with bad status */
932
933         /* Ignore bad nodes. */
934         if (!class_code || !vendor_id || !device_id)
935                 return NULL;
936
937         /* There is nothing to check on PCI to ISA bridges */
938         if (dn->type && !strcmp(dn->type, "isa")) {
939                 pdn->eeh_mode |= EEH_MODE_NOCHECK;
940                 return NULL;
941         }
942         pdn->class_code = *class_code;
943
944         /*
945          * Now decide if we are going to "Disable" EEH checking
946          * for this device.  We still run with the EEH hardware active,
947          * but we won't be checking for ff's.  This means a driver
948          * could return bad data (very bad!), an interrupt handler could
949          * hang waiting on status bits that won't change, etc.
950          * But there are a few cases like display devices that make sense.
951          */
952         enable = 1;     /* i.e. we will do checking */
953 #if 0
954         if ((*class_code >> 16) == PCI_BASE_CLASS_DISPLAY)
955                 enable = 0;
956 #endif
957
958         if (!enable)
959                 pdn->eeh_mode |= EEH_MODE_NOCHECK;
960
961         /* Ok... see if this device supports EEH.  Some do, some don't,
962          * and the only way to find out is to check each and every one. */
963         regs = of_get_property(dn, "reg", NULL);
964         if (regs) {
965                 /* First register entry is addr (00BBSS00)  */
966                 /* Try to enable eeh */
967                 ret = rtas_call(ibm_set_eeh_option, 4, 1, NULL,
968                                 regs[0], info->buid_hi, info->buid_lo,
969                                 EEH_ENABLE);
970
971                 enable = 0;
972                 if (ret == 0) {
973                         pdn->eeh_config_addr = regs[0];
974
975                         /* If the newer, better, ibm,get-config-addr-info is supported, 
976                          * then use that instead. */
977                         pdn->eeh_pe_config_addr = get_pe_addr(pdn->eeh_config_addr, info);
978
979                         /* Some older systems (Power4) allow the
980                          * ibm,set-eeh-option call to succeed even on nodes
981                          * where EEH is not supported. Verify support
982                          * explicitly. */
983                         ret = read_slot_reset_state(pdn, rets);
984                         if ((ret == 0) && (rets[1] == 1))
985                                 enable = 1;
986                 }
987
988                 if (enable) {
989                         eeh_subsystem_enabled = 1;
990                         pdn->eeh_mode |= EEH_MODE_SUPPORTED;
991
992 #ifdef DEBUG
993                         printk(KERN_DEBUG "EEH: %s: eeh enabled, config=%x pe_config=%x\n",
994                                dn->full_name, pdn->eeh_config_addr, pdn->eeh_pe_config_addr);
995 #endif
996                 } else {
997
998                         /* This device doesn't support EEH, but it may have an
999                          * EEH parent, in which case we mark it as supported. */
1000                         if (dn->parent && PCI_DN(dn->parent)
1001                             && (PCI_DN(dn->parent)->eeh_mode & EEH_MODE_SUPPORTED)) {
1002                                 /* Parent supports EEH. */
1003                                 pdn->eeh_mode |= EEH_MODE_SUPPORTED;
1004                                 pdn->eeh_config_addr = PCI_DN(dn->parent)->eeh_config_addr;
1005                                 return NULL;
1006                         }
1007                 }
1008         } else {
1009                 printk(KERN_WARNING "EEH: %s: unable to get reg property.\n",
1010                        dn->full_name);
1011         }
1012
1013         eeh_save_bars(pdn);
1014         return NULL;
1015 }
1016
1017 /*
1018  * Initialize EEH by trying to enable it for all of the adapters in the system.
1019  * As a side effect we can determine here if eeh is supported at all.
1020  * Note that we leave EEH on so failed config cycles won't cause a machine
1021  * check.  If a user turns off EEH for a particular adapter they are really
1022  * telling Linux to ignore errors.  Some hardware (e.g. POWER5) won't
1023  * grant access to a slot if EEH isn't enabled, and so we always enable
1024  * EEH for all slots/all devices.
1025  *
1026  * The eeh-force-off option disables EEH checking globally, for all slots.
1027  * Even if force-off is set, the EEH hardware is still enabled, so that
1028  * newer systems can boot.
1029  */
1030 void __init eeh_init(void)
1031 {
1032         struct device_node *phb, *np;
1033         struct eeh_early_enable_info info;
1034
1035         spin_lock_init(&confirm_error_lock);
1036         spin_lock_init(&slot_errbuf_lock);
1037
1038         np = of_find_node_by_path("/rtas");
1039         if (np == NULL)
1040                 return;
1041
1042         ibm_set_eeh_option = rtas_token("ibm,set-eeh-option");
1043         ibm_set_slot_reset = rtas_token("ibm,set-slot-reset");
1044         ibm_read_slot_reset_state2 = rtas_token("ibm,read-slot-reset-state2");
1045         ibm_read_slot_reset_state = rtas_token("ibm,read-slot-reset-state");
1046         ibm_slot_error_detail = rtas_token("ibm,slot-error-detail");
1047         ibm_get_config_addr_info = rtas_token("ibm,get-config-addr-info");
1048         ibm_get_config_addr_info2 = rtas_token("ibm,get-config-addr-info2");
1049         ibm_configure_bridge = rtas_token ("ibm,configure-bridge");
1050
1051         if (ibm_set_eeh_option == RTAS_UNKNOWN_SERVICE)
1052                 return;
1053
1054         eeh_error_buf_size = rtas_token("rtas-error-log-max");
1055         if (eeh_error_buf_size == RTAS_UNKNOWN_SERVICE) {
1056                 eeh_error_buf_size = 1024;
1057         }
1058         if (eeh_error_buf_size > RTAS_ERROR_LOG_MAX) {
1059                 printk(KERN_WARNING "EEH: rtas-error-log-max is bigger than allocated "
1060                       "buffer ! (%d vs %d)", eeh_error_buf_size, RTAS_ERROR_LOG_MAX);
1061                 eeh_error_buf_size = RTAS_ERROR_LOG_MAX;
1062         }
1063
1064         /* Enable EEH for all adapters.  Note that eeh requires buid's */
1065         for (phb = of_find_node_by_name(NULL, "pci"); phb;
1066              phb = of_find_node_by_name(phb, "pci")) {
1067                 unsigned long buid;
1068
1069                 buid = get_phb_buid(phb);
1070                 if (buid == 0 || PCI_DN(phb) == NULL)
1071                         continue;
1072
1073                 info.buid_lo = BUID_LO(buid);
1074                 info.buid_hi = BUID_HI(buid);
1075                 traverse_pci_devices(phb, early_enable_eeh, &info);
1076         }
1077
1078         if (eeh_subsystem_enabled)
1079                 printk(KERN_INFO "EEH: PCI Enhanced I/O Error Handling Enabled\n");
1080         else
1081                 printk(KERN_WARNING "EEH: No capable adapters found\n");
1082 }
1083
1084 /**
1085  * eeh_add_device_early - enable EEH for the indicated device_node
1086  * @dn: device node for which to set up EEH
1087  *
1088  * This routine must be used to perform EEH initialization for PCI
1089  * devices that were added after system boot (e.g. hotplug, dlpar).
1090  * This routine must be called before any i/o is performed to the
1091  * adapter (inluding any config-space i/o).
1092  * Whether this actually enables EEH or not for this device depends
1093  * on the CEC architecture, type of the device, on earlier boot
1094  * command-line arguments & etc.
1095  */
1096 static void eeh_add_device_early(struct device_node *dn)
1097 {
1098         struct pci_controller *phb;
1099         struct eeh_early_enable_info info;
1100
1101         if (!dn || !PCI_DN(dn))
1102                 return;
1103         phb = PCI_DN(dn)->phb;
1104
1105         /* USB Bus children of PCI devices will not have BUID's */
1106         if (NULL == phb || 0 == phb->buid)
1107                 return;
1108
1109         info.buid_hi = BUID_HI(phb->buid);
1110         info.buid_lo = BUID_LO(phb->buid);
1111         early_enable_eeh(dn, &info);
1112 }
1113
1114 void eeh_add_device_tree_early(struct device_node *dn)
1115 {
1116         struct device_node *sib;
1117         for (sib = dn->child; sib; sib = sib->sibling)
1118                 eeh_add_device_tree_early(sib);
1119         eeh_add_device_early(dn);
1120 }
1121 EXPORT_SYMBOL_GPL(eeh_add_device_tree_early);
1122
1123 /**
1124  * eeh_add_device_late - perform EEH initialization for the indicated pci device
1125  * @dev: pci device for which to set up EEH
1126  *
1127  * This routine must be used to complete EEH initialization for PCI
1128  * devices that were added after system boot (e.g. hotplug, dlpar).
1129  */
1130 static void eeh_add_device_late(struct pci_dev *dev)
1131 {
1132         struct device_node *dn;
1133         struct pci_dn *pdn;
1134
1135         if (!dev || !eeh_subsystem_enabled)
1136                 return;
1137
1138 #ifdef DEBUG
1139         printk(KERN_DEBUG "EEH: adding device %s\n", pci_name(dev));
1140 #endif
1141
1142         pci_dev_get (dev);
1143         dn = pci_device_to_OF_node(dev);
1144         pdn = PCI_DN(dn);
1145         pdn->pcidev = dev;
1146
1147         pci_addr_cache_insert_device(dev);
1148         eeh_sysfs_add_device(dev);
1149 }
1150
1151 void eeh_add_device_tree_late(struct pci_bus *bus)
1152 {
1153         struct pci_dev *dev;
1154
1155         list_for_each_entry(dev, &bus->devices, bus_list) {
1156                 eeh_add_device_late(dev);
1157                 if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
1158                         struct pci_bus *subbus = dev->subordinate;
1159                         if (subbus)
1160                                 eeh_add_device_tree_late(subbus);
1161                 }
1162         }
1163 }
1164 EXPORT_SYMBOL_GPL(eeh_add_device_tree_late);
1165
1166 /**
1167  * eeh_remove_device - undo EEH setup for the indicated pci device
1168  * @dev: pci device to be removed
1169  *
1170  * This routine should be called when a device is removed from
1171  * a running system (e.g. by hotplug or dlpar).  It unregisters
1172  * the PCI device from the EEH subsystem.  I/O errors affecting
1173  * this device will no longer be detected after this call; thus,
1174  * i/o errors affecting this slot may leave this device unusable.
1175  */
1176 static void eeh_remove_device(struct pci_dev *dev)
1177 {
1178         struct device_node *dn;
1179         if (!dev || !eeh_subsystem_enabled)
1180                 return;
1181
1182         /* Unregister the device with the EEH/PCI address search system */
1183 #ifdef DEBUG
1184         printk(KERN_DEBUG "EEH: remove device %s\n", pci_name(dev));
1185 #endif
1186         pci_addr_cache_remove_device(dev);
1187         eeh_sysfs_remove_device(dev);
1188
1189         dn = pci_device_to_OF_node(dev);
1190         if (PCI_DN(dn)->pcidev) {
1191                 PCI_DN(dn)->pcidev = NULL;
1192                 pci_dev_put (dev);
1193         }
1194 }
1195
1196 void eeh_remove_bus_device(struct pci_dev *dev)
1197 {
1198         struct pci_bus *bus = dev->subordinate;
1199         struct pci_dev *child, *tmp;
1200
1201         eeh_remove_device(dev);
1202
1203         if (bus && dev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
1204                 list_for_each_entry_safe(child, tmp, &bus->devices, bus_list)
1205                          eeh_remove_bus_device(child);
1206         }
1207 }
1208 EXPORT_SYMBOL_GPL(eeh_remove_bus_device);
1209
1210 static int proc_eeh_show(struct seq_file *m, void *v)
1211 {
1212         if (0 == eeh_subsystem_enabled) {
1213                 seq_printf(m, "EEH Subsystem is globally disabled\n");
1214                 seq_printf(m, "eeh_total_mmio_ffs=%ld\n", total_mmio_ffs);
1215         } else {
1216                 seq_printf(m, "EEH Subsystem is enabled\n");
1217                 seq_printf(m,
1218                                 "no device=%ld\n"
1219                                 "no device node=%ld\n"
1220                                 "no config address=%ld\n"
1221                                 "check not wanted=%ld\n"
1222                                 "eeh_total_mmio_ffs=%ld\n"
1223                                 "eeh_false_positives=%ld\n"
1224                                 "eeh_ignored_failures=%ld\n"
1225                                 "eeh_slot_resets=%ld\n",
1226                                 no_device, no_dn, no_cfg_addr, 
1227                                 ignored_check, total_mmio_ffs, 
1228                                 false_positives, ignored_failures, 
1229                                 slot_resets);
1230         }
1231
1232         return 0;
1233 }
1234
1235 static int proc_eeh_open(struct inode *inode, struct file *file)
1236 {
1237         return single_open(file, proc_eeh_show, NULL);
1238 }
1239
1240 static const struct file_operations proc_eeh_operations = {
1241         .open      = proc_eeh_open,
1242         .read      = seq_read,
1243         .llseek    = seq_lseek,
1244         .release   = single_release,
1245 };
1246
1247 static int __init eeh_init_proc(void)
1248 {
1249         struct proc_dir_entry *e;
1250
1251         if (machine_is(pseries)) {
1252                 e = create_proc_entry("ppc64/eeh", 0, NULL);
1253                 if (e)
1254                         e->proc_fops = &proc_eeh_operations;
1255         }
1256
1257         return 0;
1258 }
1259 __initcall(eeh_init_proc);