Merge git://git.infradead.org/battery-2.6
[pandora-kernel.git] / arch / powerpc / platforms / 83xx / mpc832x_mds.c
1 /*
2  * Copyright (C) Freescale Semicondutor, Inc. 2006. All rights reserved.
3  *
4  * Description:
5  * MPC832xE MDS board specific routines.
6  *
7  * This program is free software; you can redistribute  it and/or modify it
8  * under  the terms of  the GNU General  Public License as published by the
9  * Free Software Foundation;  either version 2 of the  License, or (at your
10  * option) any later version.
11  */
12
13 #include <linux/stddef.h>
14 #include <linux/kernel.h>
15 #include <linux/init.h>
16 #include <linux/errno.h>
17 #include <linux/reboot.h>
18 #include <linux/pci.h>
19 #include <linux/kdev_t.h>
20 #include <linux/major.h>
21 #include <linux/console.h>
22 #include <linux/delay.h>
23 #include <linux/seq_file.h>
24 #include <linux/root_dev.h>
25 #include <linux/initrd.h>
26
27 #include <asm/of_device.h>
28 #include <asm/of_platform.h>
29 #include <asm/system.h>
30 #include <asm/atomic.h>
31 #include <asm/time.h>
32 #include <asm/io.h>
33 #include <asm/machdep.h>
34 #include <asm/ipic.h>
35 #include <asm/irq.h>
36 #include <asm/prom.h>
37 #include <asm/udbg.h>
38 #include <sysdev/fsl_soc.h>
39 #include <asm/qe.h>
40 #include <asm/qe_ic.h>
41
42 #include "mpc83xx.h"
43
44 #undef DEBUG
45 #ifdef DEBUG
46 #define DBG(fmt...) udbg_printf(fmt)
47 #else
48 #define DBG(fmt...)
49 #endif
50
51 static u8 *bcsr_regs = NULL;
52
53 /* ************************************************************************
54  *
55  * Setup the architecture
56  *
57  */
58 static void __init mpc832x_sys_setup_arch(void)
59 {
60         struct device_node *np;
61
62         if (ppc_md.progress)
63                 ppc_md.progress("mpc832x_sys_setup_arch()", 0);
64
65         /* Map BCSR area */
66         np = of_find_node_by_name(NULL, "bcsr");
67         if (np != 0) {
68                 struct resource res;
69
70                 of_address_to_resource(np, 0, &res);
71                 bcsr_regs = ioremap(res.start, res.end - res.start +1);
72                 of_node_put(np);
73         }
74
75 #ifdef CONFIG_PCI
76         for_each_compatible_node(np, "pci", "fsl,mpc8349-pci")
77                 mpc83xx_add_bridge(np);
78 #endif
79
80 #ifdef CONFIG_QUICC_ENGINE
81         qe_reset();
82
83         if ((np = of_find_node_by_name(NULL, "par_io")) != NULL) {
84                 par_io_init(np);
85                 of_node_put(np);
86
87                 for (np = NULL; (np = of_find_node_by_name(np, "ucc")) != NULL;)
88                         par_io_of_config(np);
89         }
90
91         if ((np = of_find_compatible_node(NULL, "network", "ucc_geth"))
92                         != NULL){
93                 /* Reset the Ethernet PHY */
94                 bcsr_regs[9] &= ~0x20;
95                 udelay(1000);
96                 bcsr_regs[9] |= 0x20;
97                 iounmap(bcsr_regs);
98                 of_node_put(np);
99         }
100 #endif                          /* CONFIG_QUICC_ENGINE */
101 }
102
103 static struct of_device_id mpc832x_ids[] = {
104         { .type = "soc", },
105         { .compatible = "soc", },
106         { .type = "qe", },
107         {},
108 };
109
110 static int __init mpc832x_declare_of_platform_devices(void)
111 {
112         if (!machine_is(mpc832x_mds))
113                 return 0;
114
115         /* Publish the QE devices */
116         of_platform_bus_probe(NULL, mpc832x_ids, NULL);
117
118         return 0;
119 }
120 device_initcall(mpc832x_declare_of_platform_devices);
121
122 static void __init mpc832x_sys_init_IRQ(void)
123 {
124         struct device_node *np;
125
126         np = of_find_node_by_type(NULL, "ipic");
127         if (!np)
128                 return;
129
130         ipic_init(np, 0);
131
132         /* Initialize the default interrupt mapping priorities,
133          * in case the boot rom changed something on us.
134          */
135         ipic_set_default_priority();
136         of_node_put(np);
137
138 #ifdef CONFIG_QUICC_ENGINE
139         np = of_find_node_by_type(NULL, "qeic");
140         if (!np)
141                 return;
142
143         qe_ic_init(np, 0, qe_ic_cascade_low_ipic, qe_ic_cascade_high_ipic);
144         of_node_put(np);
145 #endif                          /* CONFIG_QUICC_ENGINE */
146 }
147
148 #if defined(CONFIG_I2C_MPC) && defined(CONFIG_SENSORS_DS1374)
149 extern ulong ds1374_get_rtc_time(void);
150 extern int ds1374_set_rtc_time(ulong);
151
152 static int __init mpc832x_rtc_hookup(void)
153 {
154         struct timespec tv;
155
156         if (!machine_is(mpc832x_mds))
157                 return 0;
158
159         ppc_md.get_rtc_time = ds1374_get_rtc_time;
160         ppc_md.set_rtc_time = ds1374_set_rtc_time;
161
162         tv.tv_nsec = 0;
163         tv.tv_sec = (ppc_md.get_rtc_time) ();
164         do_settimeofday(&tv);
165
166         return 0;
167 }
168
169 late_initcall(mpc832x_rtc_hookup);
170 #endif
171
172 /*
173  * Called very early, MMU is off, device-tree isn't unflattened
174  */
175 static int __init mpc832x_sys_probe(void)
176 {
177         unsigned long root = of_get_flat_dt_root();
178
179         return of_flat_dt_is_compatible(root, "MPC832xMDS");
180 }
181
182 define_machine(mpc832x_mds) {
183         .name           = "MPC832x MDS",
184         .probe          = mpc832x_sys_probe,
185         .setup_arch     = mpc832x_sys_setup_arch,
186         .init_IRQ       = mpc832x_sys_init_IRQ,
187         .get_irq        = ipic_get_irq,
188         .restart        = mpc83xx_restart,
189         .time_init      = mpc83xx_time_init,
190         .calibrate_decr = generic_calibrate_decr,
191         .progress       = udbg_progress,
192 };