ARM i.MX51: Full iomux support
[pandora-kernel.git] / arch / arm / plat-mxc / system.c
1 /*
2  * Copyright (C) 1999 ARM Limited
3  * Copyright (C) 2000 Deep Blue Solutions Ltd
4  * Copyright 2006-2007 Freescale Semiconductor, Inc. All Rights Reserved.
5  * Copyright 2008 Juergen Beisert, kernel@pengutronix.de
6  * Copyright 2009 Ilya Yanok, Emcraft Systems Ltd, yanok@emcraft.com
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License as published by
10  * the Free Software Foundation; either version 2 of the License, or
11  * (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  */
18
19 #include <linux/kernel.h>
20 #include <linux/clk.h>
21 #include <linux/io.h>
22 #include <linux/err.h>
23 #include <linux/delay.h>
24
25 #include <mach/hardware.h>
26 #include <mach/common.h>
27 #include <asm/proc-fns.h>
28 #include <asm/system.h>
29 #include <asm/mach-types.h>
30
31 static void __iomem *wdog_base;
32
33 /*
34  * Reset the system. It is called by machine_restart().
35  */
36 void arch_reset(char mode, const char *cmd)
37 {
38         unsigned int wcr_enable;
39
40 #ifdef CONFIG_ARCH_MXC91231
41         if (cpu_is_mxc91231()) {
42                 mxc91231_arch_reset(mode, cmd);
43                 return;
44         }
45 #endif
46 #ifdef CONFIG_MACH_MX51_EFIKAMX
47         if (machine_is_mx51_efikamx()) {
48                 mx51_efikamx_reset();
49                 return;
50         }
51 #endif
52
53         if (cpu_is_mx1()) {
54                 wcr_enable = (1 << 0);
55         } else {
56                 struct clk *clk;
57
58                 clk = clk_get_sys("imx2-wdt.0", NULL);
59                 if (!IS_ERR(clk))
60                         clk_enable(clk);
61                 wcr_enable = (1 << 2);
62         }
63
64         /* Assert SRS signal */
65         __raw_writew(wcr_enable, wdog_base);
66
67         /* wait for reset to assert... */
68         mdelay(500);
69
70         printk(KERN_ERR "Watchdog reset failed to assert reset\n");
71
72         /* delay to allow the serial port to show the message */
73         mdelay(50);
74
75         /* we'll take a jump through zero as a poor second */
76         cpu_reset(0);
77 }
78
79 void mxc_arch_reset_init(void __iomem *base)
80 {
81         wdog_base = base;
82 }