ARM: imx: change static io mapping to use a function
[pandora-kernel.git] / arch / arm / plat-mxc / include / mach / mx1.h
1 /*
2  * Copyright (C) 1997,1998 Russell King
3  * Copyright (C) 1999 ARM Limited
4  * Copyright 2004-2007 Freescale Semiconductor, Inc. All Rights Reserved.
5  * Copyright (c) 2008 Paulius Zaleckas <paulius.zaleckas@teltonika.lt>
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License version 2 as
9  * published by the Free Software Foundation.
10  */
11
12 #ifndef __MACH_MX1_H__
13 #define __MACH_MX1_H__
14
15 #include <mach/vmalloc.h>
16
17 /*
18  * Memory map
19  */
20 #define MX1_IO_BASE_ADDR        0x00200000
21 #define MX1_IO_SIZE             SZ_1M
22
23 #define MX1_CS0_PHYS            0x10000000
24 #define MX1_CS0_SIZE            0x02000000
25
26 #define MX1_CS1_PHYS            0x12000000
27 #define MX1_CS1_SIZE            0x01000000
28
29 #define MX1_CS2_PHYS            0x13000000
30 #define MX1_CS2_SIZE            0x01000000
31
32 #define MX1_CS3_PHYS            0x14000000
33 #define MX1_CS3_SIZE            0x01000000
34
35 #define MX1_CS4_PHYS            0x15000000
36 #define MX1_CS4_SIZE            0x01000000
37
38 #define MX1_CS5_PHYS            0x16000000
39 #define MX1_CS5_SIZE            0x01000000
40
41 /*
42  *  Register BASEs, based on OFFSETs
43  */
44 #define MX1_AIPI1_BASE_ADDR             (0x00000 + MX1_IO_BASE_ADDR)
45 #define MX1_WDT_BASE_ADDR               (0x01000 + MX1_IO_BASE_ADDR)
46 #define MX1_TIM1_BASE_ADDR              (0x02000 + MX1_IO_BASE_ADDR)
47 #define MX1_TIM2_BASE_ADDR              (0x03000 + MX1_IO_BASE_ADDR)
48 #define MX1_RTC_BASE_ADDR               (0x04000 + MX1_IO_BASE_ADDR)
49 #define MX1_LCDC_BASE_ADDR              (0x05000 + MX1_IO_BASE_ADDR)
50 #define MX1_UART1_BASE_ADDR             (0x06000 + MX1_IO_BASE_ADDR)
51 #define MX1_UART2_BASE_ADDR             (0x07000 + MX1_IO_BASE_ADDR)
52 #define MX1_PWM_BASE_ADDR               (0x08000 + MX1_IO_BASE_ADDR)
53 #define MX1_DMA_BASE_ADDR               (0x09000 + MX1_IO_BASE_ADDR)
54 #define MX1_AIPI2_BASE_ADDR             (0x10000 + MX1_IO_BASE_ADDR)
55 #define MX1_SIM_BASE_ADDR               (0x11000 + MX1_IO_BASE_ADDR)
56 #define MX1_USBD_BASE_ADDR              (0x12000 + MX1_IO_BASE_ADDR)
57 #define MX1_SPI1_BASE_ADDR              (0x13000 + MX1_IO_BASE_ADDR)
58 #define MX1_MMC_BASE_ADDR               (0x14000 + MX1_IO_BASE_ADDR)
59 #define MX1_ASP_BASE_ADDR               (0x15000 + MX1_IO_BASE_ADDR)
60 #define MX1_BTA_BASE_ADDR               (0x16000 + MX1_IO_BASE_ADDR)
61 #define MX1_I2C_BASE_ADDR               (0x17000 + MX1_IO_BASE_ADDR)
62 #define MX1_SSI_BASE_ADDR               (0x18000 + MX1_IO_BASE_ADDR)
63 #define MX1_SPI2_BASE_ADDR              (0x19000 + MX1_IO_BASE_ADDR)
64 #define MX1_MSHC_BASE_ADDR              (0x1A000 + MX1_IO_BASE_ADDR)
65 #define MX1_CCM_BASE_ADDR               (0x1B000 + MX1_IO_BASE_ADDR)
66 #define MX1_SCM_BASE_ADDR               (0x1B804 + MX1_IO_BASE_ADDR)
67 #define MX1_GPIO_BASE_ADDR              (0x1C000 + MX1_IO_BASE_ADDR)
68 #define MX1_EIM_BASE_ADDR               (0x20000 + MX1_IO_BASE_ADDR)
69 #define MX1_SDRAMC_BASE_ADDR            (0x21000 + MX1_IO_BASE_ADDR)
70 #define MX1_MMA_BASE_ADDR               (0x22000 + MX1_IO_BASE_ADDR)
71 #define MX1_AVIC_BASE_ADDR              (0x23000 + MX1_IO_BASE_ADDR)
72 #define MX1_CSI_BASE_ADDR               (0x24000 + MX1_IO_BASE_ADDR)
73
74 /* macro to get at IO space when running virtually */
75 #define MX1_IO_P2V(x)                   IMX_IO_P2V(x)
76 #define MX1_IO_ADDRESS(x)               IOMEM(MX1_IO_P2V(x))
77
78 /* fixed interrput numbers */
79 #define MX1_INT_SOFTINT         0
80 #define MX1_CSI_INT             6
81 #define MX1_DSPA_MAC_INT        7
82 #define MX1_DSPA_INT            8
83 #define MX1_COMP_INT            9
84 #define MX1_MSHC_XINT           10
85 #define MX1_GPIO_INT_PORTA      11
86 #define MX1_GPIO_INT_PORTB      12
87 #define MX1_GPIO_INT_PORTC      13
88 #define MX1_LCDC_INT            14
89 #define MX1_SIM_INT             15
90 #define MX1_SIM_DATA_INT        16
91 #define MX1_RTC_INT             17
92 #define MX1_RTC_SAMINT          18
93 #define MX1_INT_UART2PFERR      19
94 #define MX1_INT_UART2RTS        20
95 #define MX1_INT_UART2DTR        21
96 #define MX1_INT_UART2UARTC      22
97 #define MX1_INT_UART2TX         23
98 #define MX1_INT_UART2RX         24
99 #define MX1_INT_UART1PFERR      25
100 #define MX1_INT_UART1RTS        26
101 #define MX1_INT_UART1DTR        27
102 #define MX1_INT_UART1UARTC      28
103 #define MX1_INT_UART1TX         29
104 #define MX1_INT_UART1RX         30
105 #define MX1_VOICE_DAC_INT       31
106 #define MX1_VOICE_ADC_INT       32
107 #define MX1_PEN_DATA_INT        33
108 #define MX1_PWM_INT             34
109 #define MX1_SDHC_INT            35
110 #define MX1_INT_I2C             39
111 #define MX1_CSPI_INT            41
112 #define MX1_SSI_TX_INT          42
113 #define MX1_SSI_TX_ERR_INT      43
114 #define MX1_SSI_RX_INT          44
115 #define MX1_SSI_RX_ERR_INT      45
116 #define MX1_TOUCH_INT           46
117 #define MX1_USBD_INT0           47
118 #define MX1_USBD_INT1           48
119 #define MX1_USBD_INT2           49
120 #define MX1_USBD_INT3           50
121 #define MX1_USBD_INT4           51
122 #define MX1_USBD_INT5           52
123 #define MX1_USBD_INT6           53
124 #define MX1_BTSYS_INT           55
125 #define MX1_BTTIM_INT           56
126 #define MX1_BTWUI_INT           57
127 #define MX1_TIM2_INT            58
128 #define MX1_TIM1_INT            59
129 #define MX1_DMA_ERR             60
130 #define MX1_DMA_INT             61
131 #define MX1_GPIO_INT_PORTD      62
132 #define MX1_WDT_INT             63
133
134 /* DMA */
135 #define MX1_DMA_REQ_UART3_T             2
136 #define MX1_DMA_REQ_UART3_R             3
137 #define MX1_DMA_REQ_SSI2_T              4
138 #define MX1_DMA_REQ_SSI2_R              5
139 #define MX1_DMA_REQ_CSI_STAT            6
140 #define MX1_DMA_REQ_CSI_R               7
141 #define MX1_DMA_REQ_MSHC                8
142 #define MX1_DMA_REQ_DSPA_DCT_DOUT       9
143 #define MX1_DMA_REQ_DSPA_DCT_DIN        10
144 #define MX1_DMA_REQ_DSPA_MAC            11
145 #define MX1_DMA_REQ_EXT                 12
146 #define MX1_DMA_REQ_SDHC                13
147 #define MX1_DMA_REQ_SPI1_R              14
148 #define MX1_DMA_REQ_SPI1_T              15
149 #define MX1_DMA_REQ_SSI_T               16
150 #define MX1_DMA_REQ_SSI_R               17
151 #define MX1_DMA_REQ_ASP_DAC             18
152 #define MX1_DMA_REQ_ASP_ADC             19
153 #define MX1_DMA_REQ_USP_EP(x)           (20 + (x))
154 #define MX1_DMA_REQ_SPI2_R              26
155 #define MX1_DMA_REQ_SPI2_T              27
156 #define MX1_DMA_REQ_UART2_T             28
157 #define MX1_DMA_REQ_UART2_R             29
158 #define MX1_DMA_REQ_UART1_T             30
159 #define MX1_DMA_REQ_UART1_R             31
160
161 /*
162  * This doesn't depend on IMX_NEEDS_DEPRECATED_SYMBOLS
163  * to not break drivers/usb/gadget/imx_udc.  Should go
164  * away after this driver uses the new name.
165  */
166 #define USBD_INT0               MX1_USBD_INT0
167
168 #ifdef IMX_NEEDS_DEPRECATED_SYMBOLS
169 /* these should go away */
170 #define IMX_IO_PHYS MX1_IO_BASE_ADDR
171 #define IMX_IO_SIZE MX1_IO_SIZE
172 #define IMX_CS0_PHYS MX1_CS0_PHYS
173 #define IMX_CS0_SIZE MX1_CS0_SIZE
174 #define IMX_CS1_PHYS MX1_CS1_PHYS
175 #define IMX_CS1_SIZE MX1_CS1_SIZE
176 #define IMX_CS2_PHYS MX1_CS2_PHYS
177 #define IMX_CS2_SIZE MX1_CS2_SIZE
178 #define IMX_CS3_PHYS MX1_CS3_PHYS
179 #define IMX_CS3_SIZE MX1_CS3_SIZE
180 #define IMX_CS4_PHYS MX1_CS4_PHYS
181 #define IMX_CS4_SIZE MX1_CS4_SIZE
182 #define IMX_CS5_PHYS MX1_CS5_PHYS
183 #define IMX_CS5_SIZE MX1_CS5_SIZE
184 #define AIPI1_BASE_ADDR MX1_AIPI1_BASE_ADDR
185 #define WDT_BASE_ADDR MX1_WDT_BASE_ADDR
186 #define TIM1_BASE_ADDR MX1_TIM1_BASE_ADDR
187 #define TIM2_BASE_ADDR MX1_TIM2_BASE_ADDR
188 #define RTC_BASE_ADDR MX1_RTC_BASE_ADDR
189 #define LCDC_BASE_ADDR MX1_LCDC_BASE_ADDR
190 #define UART1_BASE_ADDR MX1_UART1_BASE_ADDR
191 #define UART2_BASE_ADDR MX1_UART2_BASE_ADDR
192 #define PWM_BASE_ADDR MX1_PWM_BASE_ADDR
193 #define DMA_BASE_ADDR MX1_DMA_BASE_ADDR
194 #define AIPI2_BASE_ADDR MX1_AIPI2_BASE_ADDR
195 #define SIM_BASE_ADDR MX1_SIM_BASE_ADDR
196 #define USBD_BASE_ADDR MX1_USBD_BASE_ADDR
197 #define SPI1_BASE_ADDR MX1_SPI1_BASE_ADDR
198 #define MMC_BASE_ADDR MX1_MMC_BASE_ADDR
199 #define ASP_BASE_ADDR MX1_ASP_BASE_ADDR
200 #define BTA_BASE_ADDR MX1_BTA_BASE_ADDR
201 #define I2C_BASE_ADDR MX1_I2C_BASE_ADDR
202 #define SSI_BASE_ADDR MX1_SSI_BASE_ADDR
203 #define SPI2_BASE_ADDR MX1_SPI2_BASE_ADDR
204 #define MSHC_BASE_ADDR MX1_MSHC_BASE_ADDR
205 #define CCM_BASE_ADDR MX1_CCM_BASE_ADDR
206 #define SCM_BASE_ADDR MX1_SCM_BASE_ADDR
207 #define GPIO_BASE_ADDR MX1_GPIO_BASE_ADDR
208 #define EIM_BASE_ADDR MX1_EIM_BASE_ADDR
209 #define SDRAMC_BASE_ADDR MX1_SDRAMC_BASE_ADDR
210 #define MMA_BASE_ADDR MX1_MMA_BASE_ADDR
211 #define AVIC_BASE_ADDR MX1_AVIC_BASE_ADDR
212 #define CSI_BASE_ADDR MX1_CSI_BASE_ADDR
213 #define IO_ADDRESS(x) MX1_IO_ADDRESS(x)
214 #define AVIC_IO_ADDRESS(x) IO_ADDRESS(x)
215 #define INT_SOFTINT MX1_INT_SOFTINT
216 #define CSI_INT MX1_CSI_INT
217 #define DSPA_MAC_INT MX1_DSPA_MAC_INT
218 #define DSPA_INT MX1_DSPA_INT
219 #define COMP_INT MX1_COMP_INT
220 #define MSHC_XINT MX1_MSHC_XINT
221 #define GPIO_INT_PORTA MX1_GPIO_INT_PORTA
222 #define GPIO_INT_PORTB MX1_GPIO_INT_PORTB
223 #define GPIO_INT_PORTC MX1_GPIO_INT_PORTC
224 #define LCDC_INT MX1_LCDC_INT
225 #define SIM_INT MX1_SIM_INT
226 #define SIM_DATA_INT MX1_SIM_DATA_INT
227 #define RTC_INT MX1_RTC_INT
228 #define RTC_SAMINT MX1_RTC_SAMINT
229 #define UART2_MINT_PFERR MX1_UART2_MINT_PFERR
230 #define UART2_MINT_RTS MX1_UART2_MINT_RTS
231 #define UART2_MINT_DTR MX1_UART2_MINT_DTR
232 #define UART2_MINT_UARTC MX1_UART2_MINT_UARTC
233 #define UART2_MINT_TX MX1_UART2_MINT_TX
234 #define UART2_MINT_RX MX1_UART2_MINT_RX
235 #define UART1_MINT_PFERR MX1_UART1_MINT_PFERR
236 #define UART1_MINT_RTS MX1_UART1_MINT_RTS
237 #define UART1_MINT_DTR MX1_UART1_MINT_DTR
238 #define UART1_MINT_UARTC MX1_UART1_MINT_UARTC
239 #define UART1_MINT_TX MX1_UART1_MINT_TX
240 #define UART1_MINT_RX MX1_UART1_MINT_RX
241 #define VOICE_DAC_INT MX1_VOICE_DAC_INT
242 #define VOICE_ADC_INT MX1_VOICE_ADC_INT
243 #define PEN_DATA_INT MX1_PEN_DATA_INT
244 #define PWM_INT MX1_PWM_INT
245 #define SDHC_INT MX1_SDHC_INT
246 #define I2C_INT MX1_INT_I2C
247 #define CSPI_INT MX1_CSPI_INT
248 #define SSI_TX_INT MX1_SSI_TX_INT
249 #define SSI_TX_ERR_INT MX1_SSI_TX_ERR_INT
250 #define SSI_RX_INT MX1_SSI_RX_INT
251 #define SSI_RX_ERR_INT MX1_SSI_RX_ERR_INT
252 #define TOUCH_INT MX1_TOUCH_INT
253 #define USBD_INT1 MX1_USBD_INT1
254 #define USBD_INT2 MX1_USBD_INT2
255 #define USBD_INT3 MX1_USBD_INT3
256 #define USBD_INT4 MX1_USBD_INT4
257 #define USBD_INT5 MX1_USBD_INT5
258 #define USBD_INT6 MX1_USBD_INT6
259 #define BTSYS_INT MX1_BTSYS_INT
260 #define BTTIM_INT MX1_BTTIM_INT
261 #define BTWUI_INT MX1_BTWUI_INT
262 #define TIM2_INT MX1_TIM2_INT
263 #define TIM1_INT MX1_TIM1_INT
264 #define DMA_ERR MX1_DMA_ERR
265 #define DMA_INT MX1_DMA_INT
266 #define GPIO_INT_PORTD MX1_GPIO_INT_PORTD
267 #define WDT_INT MX1_WDT_INT
268 #define DMA_REQ_UART3_T MX1_DMA_REQ_UART3_T
269 #define DMA_REQ_UART3_R MX1_DMA_REQ_UART3_R
270 #define DMA_REQ_SSI2_T MX1_DMA_REQ_SSI2_T
271 #define DMA_REQ_SSI2_R MX1_DMA_REQ_SSI2_R
272 #define DMA_REQ_CSI_STAT MX1_DMA_REQ_CSI_STAT
273 #define DMA_REQ_CSI_R MX1_DMA_REQ_CSI_R
274 #define DMA_REQ_MSHC MX1_DMA_REQ_MSHC
275 #define DMA_REQ_DSPA_DCT_DOUT MX1_DMA_REQ_DSPA_DCT_DOUT
276 #define DMA_REQ_DSPA_DCT_DIN MX1_DMA_REQ_DSPA_DCT_DIN
277 #define DMA_REQ_DSPA_MAC MX1_DMA_REQ_DSPA_MAC
278 #define DMA_REQ_EXT MX1_DMA_REQ_EXT
279 #define DMA_REQ_SDHC MX1_DMA_REQ_SDHC
280 #define DMA_REQ_SPI1_R MX1_DMA_REQ_SPI1_R
281 #define DMA_REQ_SPI1_T MX1_DMA_REQ_SPI1_T
282 #define DMA_REQ_SSI_T MX1_DMA_REQ_SSI_T
283 #define DMA_REQ_SSI_R MX1_DMA_REQ_SSI_R
284 #define DMA_REQ_ASP_DAC MX1_DMA_REQ_ASP_DAC
285 #define DMA_REQ_ASP_ADC MX1_DMA_REQ_ASP_ADC
286 #define DMA_REQ_USP_EP(x) MX1_DMA_REQ_USP_EP(x)
287 #define DMA_REQ_SPI2_R MX1_DMA_REQ_SPI2_R
288 #define DMA_REQ_SPI2_T MX1_DMA_REQ_SPI2_T
289 #define DMA_REQ_UART2_T MX1_DMA_REQ_UART2_T
290 #define DMA_REQ_UART2_R MX1_DMA_REQ_UART2_R
291 #define DMA_REQ_UART1_T MX1_DMA_REQ_UART1_T
292 #define DMA_REQ_UART1_R MX1_DMA_REQ_UART1_R
293 #endif /* ifdef IMX_NEEDS_DEPRECATED_SYMBOLS */
294
295 #endif /* ifndef __MACH_MX1_H__ */