Davinci: support LPSC SwRstDisable state
[pandora-kernel.git] / arch / arm / mach-davinci / psc.c
1 /*
2  * TI DaVinci Power and Sleep Controller (PSC)
3  *
4  * Copyright (C) 2006 Texas Instruments.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  *  You should have received a copy of the GNU General Public License
17  *  along with this program; if not, write to the Free Software
18  *  Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
19  *
20  */
21 #include <linux/kernel.h>
22 #include <linux/init.h>
23 #include <linux/io.h>
24
25 #include <mach/cputype.h>
26 #include <mach/psc.h>
27
28 /* Return nonzero iff the domain's clock is active */
29 int __init davinci_psc_is_clk_active(unsigned int ctlr, unsigned int id)
30 {
31         void __iomem *psc_base;
32         u32 mdstat;
33         struct davinci_soc_info *soc_info = &davinci_soc_info;
34
35         if (!soc_info->psc_bases || (ctlr >= soc_info->psc_bases_num)) {
36                 pr_warning("PSC: Bad psc data: 0x%x[%d]\n",
37                                 (int)soc_info->psc_bases, ctlr);
38                 return 0;
39         }
40
41         psc_base = soc_info->psc_bases[ctlr];
42         mdstat = __raw_readl(psc_base + MDSTAT + 4 * id);
43
44         /* if clocked, state can be "Enable" or "SyncReset" */
45         return mdstat & BIT(12);
46 }
47
48 /* Enable or disable a PSC domain */
49 void davinci_psc_config(unsigned int domain, unsigned int ctlr,
50                 unsigned int id, u32 next_state)
51 {
52         u32 epcpr, ptcmd, ptstat, pdstat, pdctl1, mdstat, mdctl;
53         void __iomem *psc_base;
54         struct davinci_soc_info *soc_info = &davinci_soc_info;
55
56         if (!soc_info->psc_bases || (ctlr >= soc_info->psc_bases_num)) {
57                 pr_warning("PSC: Bad psc data: 0x%x[%d]\n",
58                                 (int)soc_info->psc_bases, ctlr);
59                 return;
60         }
61
62         psc_base = soc_info->psc_bases[ctlr];
63
64         mdctl = __raw_readl(psc_base + MDCTL + 4 * id);
65         mdctl &= ~MDSTAT_STATE_MASK;
66         mdctl |= next_state;
67         __raw_writel(mdctl, psc_base + MDCTL + 4 * id);
68
69         pdstat = __raw_readl(psc_base + PDSTAT);
70         if ((pdstat & 0x00000001) == 0) {
71                 pdctl1 = __raw_readl(psc_base + PDCTL1);
72                 pdctl1 |= 0x1;
73                 __raw_writel(pdctl1, psc_base + PDCTL1);
74
75                 ptcmd = 1 << domain;
76                 __raw_writel(ptcmd, psc_base + PTCMD);
77
78                 do {
79                         epcpr = __raw_readl(psc_base + EPCPR);
80                 } while ((((epcpr >> domain) & 1) == 0));
81
82                 pdctl1 = __raw_readl(psc_base + PDCTL1);
83                 pdctl1 |= 0x100;
84                 __raw_writel(pdctl1, psc_base + PDCTL1);
85
86                 do {
87                         ptstat = __raw_readl(psc_base +
88                                                PTSTAT);
89                 } while (!(((ptstat >> domain) & 1) == 0));
90         } else {
91                 ptcmd = 1 << domain;
92                 __raw_writel(ptcmd, psc_base + PTCMD);
93
94                 do {
95                         ptstat = __raw_readl(psc_base + PTSTAT);
96                 } while (!(((ptstat >> domain) & 1) == 0));
97         }
98
99         do {
100                 mdstat = __raw_readl(psc_base + MDSTAT + 4 * id);
101         } while (!((mdstat & MDSTAT_STATE_MASK) == next_state));
102 }