ARM: mach-mv78xx0: remove mach/memory.h
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
39
40 config ARM_HAS_SG_CHAIN
41         bool
42
43 config HAVE_PWM
44         bool
45
46 config MIGHT_HAVE_PCI
47         bool
48
49 config SYS_SUPPORTS_APM_EMULATION
50         bool
51
52 config HAVE_SCHED_CLOCK
53         bool
54
55 config GENERIC_GPIO
56         bool
57
58 config ARCH_USES_GETTIMEOFFSET
59         bool
60         default n
61
62 config GENERIC_CLOCKEVENTS
63         bool
64
65 config GENERIC_CLOCKEVENTS_BROADCAST
66         bool
67         depends on GENERIC_CLOCKEVENTS
68         default y if SMP
69
70 config KTIME_SCALAR
71         bool
72         default y
73
74 config HAVE_TCM
75         bool
76         select GENERIC_ALLOCATOR
77
78 config HAVE_PROC_CPU
79         bool
80
81 config NO_IOPORT
82         bool
83
84 config EISA
85         bool
86         ---help---
87           The Extended Industry Standard Architecture (EISA) bus was
88           developed as an open alternative to the IBM MicroChannel bus.
89
90           The EISA bus provided some of the features of the IBM MicroChannel
91           bus while maintaining backward compatibility with cards made for
92           the older ISA bus.  The EISA bus saw limited use between 1988 and
93           1995 when it was made obsolete by the PCI bus.
94
95           Say Y here if you are building a kernel for an EISA-based machine.
96
97           Otherwise, say N.
98
99 config SBUS
100         bool
101
102 config MCA
103         bool
104         help
105           MicroChannel Architecture is found in some IBM PS/2 machines and
106           laptops.  It is a bus system similar to PCI or ISA. See
107           <file:Documentation/mca.txt> (and especially the web page given
108           there) before attempting to build an MCA bus kernel.
109
110 config STACKTRACE_SUPPORT
111         bool
112         default y
113
114 config HAVE_LATENCYTOP_SUPPORT
115         bool
116         depends on !SMP
117         default y
118
119 config LOCKDEP_SUPPORT
120         bool
121         default y
122
123 config TRACE_IRQFLAGS_SUPPORT
124         bool
125         default y
126
127 config HARDIRQS_SW_RESEND
128         bool
129         default y
130
131 config GENERIC_IRQ_PROBE
132         bool
133         default y
134
135 config GENERIC_LOCKBREAK
136         bool
137         default y
138         depends on SMP && PREEMPT
139
140 config RWSEM_GENERIC_SPINLOCK
141         bool
142         default y
143
144 config RWSEM_XCHGADD_ALGORITHM
145         bool
146
147 config ARCH_HAS_ILOG2_U32
148         bool
149
150 config ARCH_HAS_ILOG2_U64
151         bool
152
153 config ARCH_HAS_CPUFREQ
154         bool
155         help
156           Internal node to signify that the ARCH has CPUFREQ support
157           and that the relevant menu configurations are displayed for
158           it.
159
160 config ARCH_HAS_CPU_IDLE_WAIT
161        def_bool y
162
163 config GENERIC_HWEIGHT
164         bool
165         default y
166
167 config GENERIC_CALIBRATE_DELAY
168         bool
169         default y
170
171 config ARCH_MAY_HAVE_PC_FDC
172         bool
173
174 config ZONE_DMA
175         bool
176
177 config NEED_DMA_MAP_STATE
178        def_bool y
179
180 config GENERIC_ISA_DMA
181         bool
182
183 config FIQ
184         bool
185
186 config ARCH_MTD_XIP
187         bool
188
189 config VECTORS_BASE
190         hex
191         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
192         default DRAM_BASE if REMAP_VECTORS_TO_RAM
193         default 0x00000000
194         help
195           The base address of exception vectors.
196
197 config ARM_PATCH_PHYS_VIRT
198         bool "Patch physical to virtual translations at runtime" if EMBEDDED
199         default y
200         depends on !XIP_KERNEL && MMU
201         depends on !ARCH_REALVIEW || !SPARSEMEM
202         help
203           Patch phys-to-virt and virt-to-phys translation functions at
204           boot and module load time according to the position of the
205           kernel in system memory.
206
207           This can only be used with non-XIP MMU kernels where the base
208           of physical memory is at a 16MB boundary.
209
210           Only disable this option if you know that you do not require
211           this feature (eg, building a kernel for a single machine) and
212           you need to shrink the kernel to the minimal size.
213
214 config NO_MACH_MEMORY_H
215         bool
216         help
217           Select this when mach/memory.h is removed.
218
219 config PHYS_OFFSET
220         hex "Physical address of main memory"
221         depends on !ARM_PATCH_PHYS_VIRT && NO_MACH_MEMORY_H
222         help
223           Please provide the physical address corresponding to the
224           location of main memory in your system.
225
226 source "init/Kconfig"
227
228 source "kernel/Kconfig.freezer"
229
230 menu "System Type"
231
232 config MMU
233         bool "MMU-based Paged Memory Management Support"
234         default y
235         help
236           Select if you want MMU-based virtualised addressing space
237           support by paged memory management. If unsure, say 'Y'.
238
239 #
240 # The "ARM system type" choice list is ordered alphabetically by option
241 # text.  Please add new entries in the option alphabetic order.
242 #
243 choice
244         prompt "ARM system type"
245         default ARCH_VERSATILE
246
247 config ARCH_INTEGRATOR
248         bool "ARM Ltd. Integrator family"
249         select ARM_AMBA
250         select ARCH_HAS_CPUFREQ
251         select CLKDEV_LOOKUP
252         select HAVE_MACH_CLKDEV
253         select ICST
254         select GENERIC_CLOCKEVENTS
255         select PLAT_VERSATILE
256         select PLAT_VERSATILE_FPGA_IRQ
257         help
258           Support for ARM's Integrator platform.
259
260 config ARCH_REALVIEW
261         bool "ARM Ltd. RealView family"
262         select ARM_AMBA
263         select CLKDEV_LOOKUP
264         select HAVE_MACH_CLKDEV
265         select ICST
266         select GENERIC_CLOCKEVENTS
267         select ARCH_WANT_OPTIONAL_GPIOLIB
268         select PLAT_VERSATILE
269         select PLAT_VERSATILE_CLCD
270         select ARM_TIMER_SP804
271         select GPIO_PL061 if GPIOLIB
272         help
273           This enables support for ARM Ltd RealView boards.
274
275 config ARCH_VERSATILE
276         bool "ARM Ltd. Versatile family"
277         select ARM_AMBA
278         select ARM_VIC
279         select CLKDEV_LOOKUP
280         select HAVE_MACH_CLKDEV
281         select ICST
282         select GENERIC_CLOCKEVENTS
283         select ARCH_WANT_OPTIONAL_GPIOLIB
284         select PLAT_VERSATILE
285         select PLAT_VERSATILE_CLCD
286         select PLAT_VERSATILE_FPGA_IRQ
287         select ARM_TIMER_SP804
288         help
289           This enables support for ARM Ltd Versatile board.
290
291 config ARCH_VEXPRESS
292         bool "ARM Ltd. Versatile Express family"
293         select ARCH_WANT_OPTIONAL_GPIOLIB
294         select ARM_AMBA
295         select ARM_TIMER_SP804
296         select CLKDEV_LOOKUP
297         select HAVE_MACH_CLKDEV
298         select GENERIC_CLOCKEVENTS
299         select HAVE_CLK
300         select HAVE_PATA_PLATFORM
301         select ICST
302         select PLAT_VERSATILE
303         select PLAT_VERSATILE_CLCD
304         help
305           This enables support for the ARM Ltd Versatile Express boards.
306
307 config ARCH_AT91
308         bool "Atmel AT91"
309         select ARCH_REQUIRE_GPIOLIB
310         select HAVE_CLK
311         select CLKDEV_LOOKUP
312         help
313           This enables support for systems based on the Atmel AT91RM9200,
314           AT91SAM9 and AT91CAP9 processors.
315
316 config ARCH_BCMRING
317         bool "Broadcom BCMRING"
318         depends on MMU
319         select CPU_V6
320         select ARM_AMBA
321         select ARM_TIMER_SP804
322         select CLKDEV_LOOKUP
323         select GENERIC_CLOCKEVENTS
324         select ARCH_WANT_OPTIONAL_GPIOLIB
325         help
326           Support for Broadcom's BCMRing platform.
327
328 config ARCH_CLPS711X
329         bool "Cirrus Logic CLPS711x/EP721x-based"
330         select CPU_ARM720T
331         select ARCH_USES_GETTIMEOFFSET
332         help
333           Support for Cirrus Logic 711x/721x based boards.
334
335 config ARCH_CNS3XXX
336         bool "Cavium Networks CNS3XXX family"
337         select CPU_V6K
338         select GENERIC_CLOCKEVENTS
339         select ARM_GIC
340         select MIGHT_HAVE_PCI
341         select PCI_DOMAINS if PCI
342         help
343           Support for Cavium Networks CNS3XXX platform.
344
345 config ARCH_GEMINI
346         bool "Cortina Systems Gemini"
347         select CPU_FA526
348         select ARCH_REQUIRE_GPIOLIB
349         select ARCH_USES_GETTIMEOFFSET
350         help
351           Support for the Cortina Systems Gemini family SoCs
352
353 config ARCH_PRIMA2
354         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
355         select CPU_V7
356         select GENERIC_TIME
357         select NO_IOPORT
358         select GENERIC_CLOCKEVENTS
359         select CLKDEV_LOOKUP
360         select GENERIC_IRQ_CHIP
361         select USE_OF
362         select ZONE_DMA
363         help
364           Support for CSR SiRFSoC ARM Cortex A9 Platform
365
366 config ARCH_EBSA110
367         bool "EBSA-110"
368         select CPU_SA110
369         select ISA
370         select NO_IOPORT
371         select ARCH_USES_GETTIMEOFFSET
372         help
373           This is an evaluation board for the StrongARM processor available
374           from Digital. It has limited hardware on-board, including an
375           Ethernet interface, two PCMCIA sockets, two serial ports and a
376           parallel port.
377
378 config ARCH_EP93XX
379         bool "EP93xx-based"
380         select CPU_ARM920T
381         select ARM_AMBA
382         select ARM_VIC
383         select CLKDEV_LOOKUP
384         select ARCH_REQUIRE_GPIOLIB
385         select ARCH_HAS_HOLES_MEMORYMODEL
386         select ARCH_USES_GETTIMEOFFSET
387         help
388           This enables support for the Cirrus EP93xx series of CPUs.
389
390 config ARCH_FOOTBRIDGE
391         bool "FootBridge"
392         select CPU_SA110
393         select FOOTBRIDGE
394         select GENERIC_CLOCKEVENTS
395         help
396           Support for systems based on the DC21285 companion chip
397           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
398
399 config ARCH_MXC
400         bool "Freescale MXC/iMX-based"
401         select GENERIC_CLOCKEVENTS
402         select ARCH_REQUIRE_GPIOLIB
403         select CLKDEV_LOOKUP
404         select CLKSRC_MMIO
405         select GENERIC_IRQ_CHIP
406         select HAVE_SCHED_CLOCK
407         help
408           Support for Freescale MXC/iMX-based family of processors
409
410 config ARCH_MXS
411         bool "Freescale MXS-based"
412         select GENERIC_CLOCKEVENTS
413         select ARCH_REQUIRE_GPIOLIB
414         select CLKDEV_LOOKUP
415         select CLKSRC_MMIO
416         help
417           Support for Freescale MXS-based family of processors
418
419 config ARCH_NETX
420         bool "Hilscher NetX based"
421         select CLKSRC_MMIO
422         select CPU_ARM926T
423         select ARM_VIC
424         select GENERIC_CLOCKEVENTS
425         help
426           This enables support for systems based on the Hilscher NetX Soc
427
428 config ARCH_H720X
429         bool "Hynix HMS720x-based"
430         select CPU_ARM720T
431         select ISA_DMA_API
432         select ARCH_USES_GETTIMEOFFSET
433         help
434           This enables support for systems based on the Hynix HMS720x
435
436 config ARCH_IOP13XX
437         bool "IOP13xx-based"
438         depends on MMU
439         select CPU_XSC3
440         select PLAT_IOP
441         select PCI
442         select ARCH_SUPPORTS_MSI
443         select VMSPLIT_1G
444         help
445           Support for Intel's IOP13XX (XScale) family of processors.
446
447 config ARCH_IOP32X
448         bool "IOP32x-based"
449         depends on MMU
450         select CPU_XSCALE
451         select PLAT_IOP
452         select PCI
453         select ARCH_REQUIRE_GPIOLIB
454         help
455           Support for Intel's 80219 and IOP32X (XScale) family of
456           processors.
457
458 config ARCH_IOP33X
459         bool "IOP33x-based"
460         depends on MMU
461         select CPU_XSCALE
462         select PLAT_IOP
463         select PCI
464         select ARCH_REQUIRE_GPIOLIB
465         select NO_MACH_MEMORY_H
466         help
467           Support for Intel's IOP33X (XScale) family of processors.
468
469 config ARCH_IXP23XX
470         bool "IXP23XX-based"
471         depends on MMU
472         select CPU_XSC3
473         select PCI
474         select ARCH_USES_GETTIMEOFFSET
475         help
476           Support for Intel's IXP23xx (XScale) family of processors.
477
478 config ARCH_IXP2000
479         bool "IXP2400/2800-based"
480         depends on MMU
481         select CPU_XSCALE
482         select PCI
483         select ARCH_USES_GETTIMEOFFSET
484         help
485           Support for Intel's IXP2400/2800 (XScale) family of processors.
486
487 config ARCH_IXP4XX
488         bool "IXP4xx-based"
489         depends on MMU
490         select CLKSRC_MMIO
491         select CPU_XSCALE
492         select GENERIC_GPIO
493         select GENERIC_CLOCKEVENTS
494         select HAVE_SCHED_CLOCK
495         select MIGHT_HAVE_PCI
496         select DMABOUNCE if PCI
497         help
498           Support for Intel's IXP4XX (XScale) family of processors.
499
500 config ARCH_DOVE
501         bool "Marvell Dove"
502         select CPU_V7
503         select PCI
504         select ARCH_REQUIRE_GPIOLIB
505         select GENERIC_CLOCKEVENTS
506         select PLAT_ORION
507         select NO_MACH_MEMORY_H
508         help
509           Support for the Marvell Dove SoC 88AP510
510
511 config ARCH_KIRKWOOD
512         bool "Marvell Kirkwood"
513         select CPU_FEROCEON
514         select PCI
515         select ARCH_REQUIRE_GPIOLIB
516         select GENERIC_CLOCKEVENTS
517         select PLAT_ORION
518         select NO_MACH_MEMORY_H
519         help
520           Support for the following Marvell Kirkwood series SoCs:
521           88F6180, 88F6192 and 88F6281.
522
523 config ARCH_LPC32XX
524         bool "NXP LPC32XX"
525         select CLKSRC_MMIO
526         select CPU_ARM926T
527         select ARCH_REQUIRE_GPIOLIB
528         select HAVE_IDE
529         select ARM_AMBA
530         select USB_ARCH_HAS_OHCI
531         select CLKDEV_LOOKUP
532         select GENERIC_TIME
533         select GENERIC_CLOCKEVENTS
534         help
535           Support for the NXP LPC32XX family of processors
536
537 config ARCH_MV78XX0
538         bool "Marvell MV78xx0"
539         select CPU_FEROCEON
540         select PCI
541         select ARCH_REQUIRE_GPIOLIB
542         select GENERIC_CLOCKEVENTS
543         select PLAT_ORION
544         select NO_MACH_MEMORY_H
545         help
546           Support for the following Marvell MV78xx0 series SoCs:
547           MV781x0, MV782x0.
548
549 config ARCH_ORION5X
550         bool "Marvell Orion"
551         depends on MMU
552         select CPU_FEROCEON
553         select PCI
554         select ARCH_REQUIRE_GPIOLIB
555         select GENERIC_CLOCKEVENTS
556         select PLAT_ORION
557         select NO_MACH_MEMORY_H
558         help
559           Support for the following Marvell Orion 5x series SoCs:
560           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
561           Orion-2 (5281), Orion-1-90 (6183).
562
563 config ARCH_MMP
564         bool "Marvell PXA168/910/MMP2"
565         depends on MMU
566         select ARCH_REQUIRE_GPIOLIB
567         select CLKDEV_LOOKUP
568         select GENERIC_CLOCKEVENTS
569         select HAVE_SCHED_CLOCK
570         select TICK_ONESHOT
571         select PLAT_PXA
572         select SPARSE_IRQ
573         help
574           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
575
576 config ARCH_KS8695
577         bool "Micrel/Kendin KS8695"
578         select CPU_ARM922T
579         select ARCH_REQUIRE_GPIOLIB
580         select ARCH_USES_GETTIMEOFFSET
581         help
582           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
583           System-on-Chip devices.
584
585 config ARCH_W90X900
586         bool "Nuvoton W90X900 CPU"
587         select CPU_ARM926T
588         select ARCH_REQUIRE_GPIOLIB
589         select CLKDEV_LOOKUP
590         select CLKSRC_MMIO
591         select GENERIC_CLOCKEVENTS
592         help
593           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
594           At present, the w90x900 has been renamed nuc900, regarding
595           the ARM series product line, you can login the following
596           link address to know more.
597
598           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
599                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
600
601 config ARCH_NUC93X
602         bool "Nuvoton NUC93X CPU"
603         select CPU_ARM926T
604         select CLKDEV_LOOKUP
605         help
606           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
607           low-power and high performance MPEG-4/JPEG multimedia controller chip.
608
609 config ARCH_TEGRA
610         bool "NVIDIA Tegra"
611         select CLKDEV_LOOKUP
612         select CLKSRC_MMIO
613         select GENERIC_TIME
614         select GENERIC_CLOCKEVENTS
615         select GENERIC_GPIO
616         select HAVE_CLK
617         select HAVE_SCHED_CLOCK
618         select ARCH_HAS_CPUFREQ
619         help
620           This enables support for NVIDIA Tegra based systems (Tegra APX,
621           Tegra 6xx and Tegra 2 series).
622
623 config ARCH_PNX4008
624         bool "Philips Nexperia PNX4008 Mobile"
625         select CPU_ARM926T
626         select CLKDEV_LOOKUP
627         select ARCH_USES_GETTIMEOFFSET
628         help
629           This enables support for Philips PNX4008 mobile platform.
630
631 config ARCH_PXA
632         bool "PXA2xx/PXA3xx-based"
633         depends on MMU
634         select ARCH_MTD_XIP
635         select ARCH_HAS_CPUFREQ
636         select CLKDEV_LOOKUP
637         select CLKSRC_MMIO
638         select ARCH_REQUIRE_GPIOLIB
639         select GENERIC_CLOCKEVENTS
640         select HAVE_SCHED_CLOCK
641         select TICK_ONESHOT
642         select PLAT_PXA
643         select SPARSE_IRQ
644         select AUTO_ZRELADDR
645         select MULTI_IRQ_HANDLER
646         help
647           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
648
649 config ARCH_MSM
650         bool "Qualcomm MSM"
651         select HAVE_CLK
652         select GENERIC_CLOCKEVENTS
653         select ARCH_REQUIRE_GPIOLIB
654         select CLKDEV_LOOKUP
655         help
656           Support for Qualcomm MSM/QSD based systems.  This runs on the
657           apps processor of the MSM/QSD and depends on a shared memory
658           interface to the modem processor which runs the baseband
659           stack and controls some vital subsystems
660           (clock and power control, etc).
661
662 config ARCH_SHMOBILE
663         bool "Renesas SH-Mobile / R-Mobile"
664         select HAVE_CLK
665         select CLKDEV_LOOKUP
666         select HAVE_MACH_CLKDEV
667         select GENERIC_CLOCKEVENTS
668         select NO_IOPORT
669         select SPARSE_IRQ
670         select MULTI_IRQ_HANDLER
671         select PM_GENERIC_DOMAINS if PM
672         help
673           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
674
675 config ARCH_RPC
676         bool "RiscPC"
677         select ARCH_ACORN
678         select FIQ
679         select TIMER_ACORN
680         select ARCH_MAY_HAVE_PC_FDC
681         select HAVE_PATA_PLATFORM
682         select ISA_DMA_API
683         select NO_IOPORT
684         select ARCH_SPARSEMEM_ENABLE
685         select ARCH_USES_GETTIMEOFFSET
686         help
687           On the Acorn Risc-PC, Linux can support the internal IDE disk and
688           CD-ROM interface, serial and parallel port, and the floppy drive.
689
690 config ARCH_SA1100
691         bool "SA1100-based"
692         select CLKSRC_MMIO
693         select CPU_SA1100
694         select ISA
695         select ARCH_SPARSEMEM_ENABLE
696         select ARCH_MTD_XIP
697         select ARCH_HAS_CPUFREQ
698         select CPU_FREQ
699         select GENERIC_CLOCKEVENTS
700         select HAVE_CLK
701         select HAVE_SCHED_CLOCK
702         select TICK_ONESHOT
703         select ARCH_REQUIRE_GPIOLIB
704         help
705           Support for StrongARM 11x0 based boards.
706
707 config ARCH_S3C2410
708         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
709         select GENERIC_GPIO
710         select ARCH_HAS_CPUFREQ
711         select HAVE_CLK
712         select CLKDEV_LOOKUP
713         select ARCH_USES_GETTIMEOFFSET
714         select HAVE_S3C2410_I2C if I2C
715         select NO_MACH_MEMORY_H
716         help
717           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
718           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
719           the Samsung SMDK2410 development board (and derivatives).
720
721           Note, the S3C2416 and the S3C2450 are so close that they even share
722           the same SoC ID code. This means that there is no separate machine
723           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
724
725 config ARCH_S3C64XX
726         bool "Samsung S3C64XX"
727         select PLAT_SAMSUNG
728         select CPU_V6
729         select ARM_VIC
730         select HAVE_CLK
731         select CLKDEV_LOOKUP
732         select NO_IOPORT
733         select ARCH_USES_GETTIMEOFFSET
734         select ARCH_HAS_CPUFREQ
735         select ARCH_REQUIRE_GPIOLIB
736         select SAMSUNG_CLKSRC
737         select SAMSUNG_IRQ_VIC_TIMER
738         select SAMSUNG_IRQ_UART
739         select S3C_GPIO_TRACK
740         select S3C_GPIO_PULL_UPDOWN
741         select S3C_GPIO_CFG_S3C24XX
742         select S3C_GPIO_CFG_S3C64XX
743         select S3C_DEV_NAND
744         select USB_ARCH_HAS_OHCI
745         select SAMSUNG_GPIOLIB_4BIT
746         select HAVE_S3C2410_I2C if I2C
747         select HAVE_S3C2410_WATCHDOG if WATCHDOG
748         help
749           Samsung S3C64XX series based systems
750
751 config ARCH_S5P64X0
752         bool "Samsung S5P6440 S5P6450"
753         select CPU_V6
754         select GENERIC_GPIO
755         select HAVE_CLK
756         select CLKDEV_LOOKUP
757         select CLKSRC_MMIO
758         select HAVE_S3C2410_WATCHDOG if WATCHDOG
759         select GENERIC_CLOCKEVENTS
760         select HAVE_SCHED_CLOCK
761         select HAVE_S3C2410_I2C if I2C
762         select HAVE_S3C_RTC if RTC_CLASS
763         help
764           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
765           SMDK6450.
766
767 config ARCH_S5PC100
768         bool "Samsung S5PC100"
769         select GENERIC_GPIO
770         select HAVE_CLK
771         select CLKDEV_LOOKUP
772         select CPU_V7
773         select ARM_L1_CACHE_SHIFT_6
774         select ARCH_USES_GETTIMEOFFSET
775         select HAVE_S3C2410_I2C if I2C
776         select HAVE_S3C_RTC if RTC_CLASS
777         select HAVE_S3C2410_WATCHDOG if WATCHDOG
778         help
779           Samsung S5PC100 series based systems
780
781 config ARCH_S5PV210
782         bool "Samsung S5PV210/S5PC110"
783         select CPU_V7
784         select ARCH_SPARSEMEM_ENABLE
785         select ARCH_HAS_HOLES_MEMORYMODEL
786         select GENERIC_GPIO
787         select HAVE_CLK
788         select CLKDEV_LOOKUP
789         select CLKSRC_MMIO
790         select ARM_L1_CACHE_SHIFT_6
791         select ARCH_HAS_CPUFREQ
792         select GENERIC_CLOCKEVENTS
793         select HAVE_SCHED_CLOCK
794         select HAVE_S3C2410_I2C if I2C
795         select HAVE_S3C_RTC if RTC_CLASS
796         select HAVE_S3C2410_WATCHDOG if WATCHDOG
797         help
798           Samsung S5PV210/S5PC110 series based systems
799
800 config ARCH_EXYNOS4
801         bool "Samsung EXYNOS4"
802         select CPU_V7
803         select ARCH_SPARSEMEM_ENABLE
804         select ARCH_HAS_HOLES_MEMORYMODEL
805         select GENERIC_GPIO
806         select HAVE_CLK
807         select CLKDEV_LOOKUP
808         select ARCH_HAS_CPUFREQ
809         select GENERIC_CLOCKEVENTS
810         select HAVE_S3C_RTC if RTC_CLASS
811         select HAVE_S3C2410_I2C if I2C
812         select HAVE_S3C2410_WATCHDOG if WATCHDOG
813         help
814           Samsung EXYNOS4 series based systems
815
816 config ARCH_SHARK
817         bool "Shark"
818         select CPU_SA110
819         select ISA
820         select ISA_DMA
821         select ZONE_DMA
822         select PCI
823         select ARCH_USES_GETTIMEOFFSET
824         help
825           Support for the StrongARM based Digital DNARD machine, also known
826           as "Shark" (<http://www.shark-linux.de/shark.html>).
827
828 config ARCH_TCC_926
829         bool "Telechips TCC ARM926-based systems"
830         select CLKSRC_MMIO
831         select CPU_ARM926T
832         select HAVE_CLK
833         select CLKDEV_LOOKUP
834         select GENERIC_CLOCKEVENTS
835         help
836           Support for Telechips TCC ARM926-based systems.
837
838 config ARCH_U300
839         bool "ST-Ericsson U300 Series"
840         depends on MMU
841         select CLKSRC_MMIO
842         select CPU_ARM926T
843         select HAVE_SCHED_CLOCK
844         select HAVE_TCM
845         select ARM_AMBA
846         select ARM_VIC
847         select GENERIC_CLOCKEVENTS
848         select CLKDEV_LOOKUP
849         select HAVE_MACH_CLKDEV
850         select GENERIC_GPIO
851         help
852           Support for ST-Ericsson U300 series mobile platforms.
853
854 config ARCH_U8500
855         bool "ST-Ericsson U8500 Series"
856         select CPU_V7
857         select ARM_AMBA
858         select GENERIC_CLOCKEVENTS
859         select CLKDEV_LOOKUP
860         select ARCH_REQUIRE_GPIOLIB
861         select ARCH_HAS_CPUFREQ
862         help
863           Support for ST-Ericsson's Ux500 architecture
864
865 config ARCH_NOMADIK
866         bool "STMicroelectronics Nomadik"
867         select ARM_AMBA
868         select ARM_VIC
869         select CPU_ARM926T
870         select CLKDEV_LOOKUP
871         select GENERIC_CLOCKEVENTS
872         select ARCH_REQUIRE_GPIOLIB
873         help
874           Support for the Nomadik platform by ST-Ericsson
875
876 config ARCH_DAVINCI
877         bool "TI DaVinci"
878         select GENERIC_CLOCKEVENTS
879         select ARCH_REQUIRE_GPIOLIB
880         select ZONE_DMA
881         select HAVE_IDE
882         select CLKDEV_LOOKUP
883         select GENERIC_ALLOCATOR
884         select GENERIC_IRQ_CHIP
885         select ARCH_HAS_HOLES_MEMORYMODEL
886         help
887           Support for TI's DaVinci platform.
888
889 config ARCH_OMAP
890         bool "TI OMAP"
891         select HAVE_CLK
892         select ARCH_REQUIRE_GPIOLIB
893         select ARCH_HAS_CPUFREQ
894         select CLKSRC_MMIO
895         select GENERIC_CLOCKEVENTS
896         select HAVE_SCHED_CLOCK
897         select ARCH_HAS_HOLES_MEMORYMODEL
898         help
899           Support for TI's OMAP platform (OMAP1/2/3/4).
900
901 config PLAT_SPEAR
902         bool "ST SPEAr"
903         select ARM_AMBA
904         select ARCH_REQUIRE_GPIOLIB
905         select CLKDEV_LOOKUP
906         select CLKSRC_MMIO
907         select GENERIC_CLOCKEVENTS
908         select HAVE_CLK
909         help
910           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
911
912 config ARCH_VT8500
913         bool "VIA/WonderMedia 85xx"
914         select CPU_ARM926T
915         select GENERIC_GPIO
916         select ARCH_HAS_CPUFREQ
917         select GENERIC_CLOCKEVENTS
918         select ARCH_REQUIRE_GPIOLIB
919         select HAVE_PWM
920         help
921           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
922
923 config ARCH_ZYNQ
924         bool "Xilinx Zynq ARM Cortex A9 Platform"
925         select CPU_V7
926         select GENERIC_TIME
927         select GENERIC_CLOCKEVENTS
928         select CLKDEV_LOOKUP
929         select ARM_GIC
930         select ARM_AMBA
931         select ICST
932         select USE_OF
933         help
934           Support for Xilinx Zynq ARM Cortex A9 Platform
935 endchoice
936
937 #
938 # This is sorted alphabetically by mach-* pathname.  However, plat-*
939 # Kconfigs may be included either alphabetically (according to the
940 # plat- suffix) or along side the corresponding mach-* source.
941 #
942 source "arch/arm/mach-at91/Kconfig"
943
944 source "arch/arm/mach-bcmring/Kconfig"
945
946 source "arch/arm/mach-clps711x/Kconfig"
947
948 source "arch/arm/mach-cns3xxx/Kconfig"
949
950 source "arch/arm/mach-davinci/Kconfig"
951
952 source "arch/arm/mach-dove/Kconfig"
953
954 source "arch/arm/mach-ep93xx/Kconfig"
955
956 source "arch/arm/mach-footbridge/Kconfig"
957
958 source "arch/arm/mach-gemini/Kconfig"
959
960 source "arch/arm/mach-h720x/Kconfig"
961
962 source "arch/arm/mach-integrator/Kconfig"
963
964 source "arch/arm/mach-iop32x/Kconfig"
965
966 source "arch/arm/mach-iop33x/Kconfig"
967
968 source "arch/arm/mach-iop13xx/Kconfig"
969
970 source "arch/arm/mach-ixp4xx/Kconfig"
971
972 source "arch/arm/mach-ixp2000/Kconfig"
973
974 source "arch/arm/mach-ixp23xx/Kconfig"
975
976 source "arch/arm/mach-kirkwood/Kconfig"
977
978 source "arch/arm/mach-ks8695/Kconfig"
979
980 source "arch/arm/mach-lpc32xx/Kconfig"
981
982 source "arch/arm/mach-msm/Kconfig"
983
984 source "arch/arm/mach-mv78xx0/Kconfig"
985
986 source "arch/arm/plat-mxc/Kconfig"
987
988 source "arch/arm/mach-mxs/Kconfig"
989
990 source "arch/arm/mach-netx/Kconfig"
991
992 source "arch/arm/mach-nomadik/Kconfig"
993 source "arch/arm/plat-nomadik/Kconfig"
994
995 source "arch/arm/mach-nuc93x/Kconfig"
996
997 source "arch/arm/plat-omap/Kconfig"
998
999 source "arch/arm/mach-omap1/Kconfig"
1000
1001 source "arch/arm/mach-omap2/Kconfig"
1002
1003 source "arch/arm/mach-orion5x/Kconfig"
1004
1005 source "arch/arm/mach-pxa/Kconfig"
1006 source "arch/arm/plat-pxa/Kconfig"
1007
1008 source "arch/arm/mach-mmp/Kconfig"
1009
1010 source "arch/arm/mach-realview/Kconfig"
1011
1012 source "arch/arm/mach-sa1100/Kconfig"
1013
1014 source "arch/arm/plat-samsung/Kconfig"
1015 source "arch/arm/plat-s3c24xx/Kconfig"
1016 source "arch/arm/plat-s5p/Kconfig"
1017
1018 source "arch/arm/plat-spear/Kconfig"
1019
1020 source "arch/arm/plat-tcc/Kconfig"
1021
1022 if ARCH_S3C2410
1023 source "arch/arm/mach-s3c2410/Kconfig"
1024 source "arch/arm/mach-s3c2412/Kconfig"
1025 source "arch/arm/mach-s3c2416/Kconfig"
1026 source "arch/arm/mach-s3c2440/Kconfig"
1027 source "arch/arm/mach-s3c2443/Kconfig"
1028 endif
1029
1030 if ARCH_S3C64XX
1031 source "arch/arm/mach-s3c64xx/Kconfig"
1032 endif
1033
1034 source "arch/arm/mach-s5p64x0/Kconfig"
1035
1036 source "arch/arm/mach-s5pc100/Kconfig"
1037
1038 source "arch/arm/mach-s5pv210/Kconfig"
1039
1040 source "arch/arm/mach-exynos4/Kconfig"
1041
1042 source "arch/arm/mach-shmobile/Kconfig"
1043
1044 source "arch/arm/mach-tegra/Kconfig"
1045
1046 source "arch/arm/mach-u300/Kconfig"
1047
1048 source "arch/arm/mach-ux500/Kconfig"
1049
1050 source "arch/arm/mach-versatile/Kconfig"
1051
1052 source "arch/arm/mach-vexpress/Kconfig"
1053 source "arch/arm/plat-versatile/Kconfig"
1054
1055 source "arch/arm/mach-vt8500/Kconfig"
1056
1057 source "arch/arm/mach-w90x900/Kconfig"
1058
1059 # Definitions to make life easier
1060 config ARCH_ACORN
1061         bool
1062
1063 config PLAT_IOP
1064         bool
1065         select GENERIC_CLOCKEVENTS
1066         select HAVE_SCHED_CLOCK
1067
1068 config PLAT_ORION
1069         bool
1070         select CLKSRC_MMIO
1071         select GENERIC_IRQ_CHIP
1072         select HAVE_SCHED_CLOCK
1073
1074 config PLAT_PXA
1075         bool
1076
1077 config PLAT_VERSATILE
1078         bool
1079
1080 config ARM_TIMER_SP804
1081         bool
1082         select CLKSRC_MMIO
1083
1084 source arch/arm/mm/Kconfig
1085
1086 config IWMMXT
1087         bool "Enable iWMMXt support"
1088         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1089         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1090         help
1091           Enable support for iWMMXt context switching at run time if
1092           running on a CPU that supports it.
1093
1094 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1095 config XSCALE_PMU
1096         bool
1097         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1098         default y
1099
1100 config CPU_HAS_PMU
1101         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1102                    (!ARCH_OMAP3 || OMAP3_EMU)
1103         default y
1104         bool
1105
1106 config MULTI_IRQ_HANDLER
1107         bool
1108         help
1109           Allow each machine to specify it's own IRQ handler at run time.
1110
1111 if !MMU
1112 source "arch/arm/Kconfig-nommu"
1113 endif
1114
1115 config ARM_ERRATA_411920
1116         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1117         depends on CPU_V6 || CPU_V6K
1118         help
1119           Invalidation of the Instruction Cache operation can
1120           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1121           It does not affect the MPCore. This option enables the ARM Ltd.
1122           recommended workaround.
1123
1124 config ARM_ERRATA_430973
1125         bool "ARM errata: Stale prediction on replaced interworking branch"
1126         depends on CPU_V7
1127         help
1128           This option enables the workaround for the 430973 Cortex-A8
1129           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1130           interworking branch is replaced with another code sequence at the
1131           same virtual address, whether due to self-modifying code or virtual
1132           to physical address re-mapping, Cortex-A8 does not recover from the
1133           stale interworking branch prediction. This results in Cortex-A8
1134           executing the new code sequence in the incorrect ARM or Thumb state.
1135           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1136           and also flushes the branch target cache at every context switch.
1137           Note that setting specific bits in the ACTLR register may not be
1138           available in non-secure mode.
1139
1140 config ARM_ERRATA_458693
1141         bool "ARM errata: Processor deadlock when a false hazard is created"
1142         depends on CPU_V7
1143         help
1144           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1145           erratum. For very specific sequences of memory operations, it is
1146           possible for a hazard condition intended for a cache line to instead
1147           be incorrectly associated with a different cache line. This false
1148           hazard might then cause a processor deadlock. The workaround enables
1149           the L1 caching of the NEON accesses and disables the PLD instruction
1150           in the ACTLR register. Note that setting specific bits in the ACTLR
1151           register may not be available in non-secure mode.
1152
1153 config ARM_ERRATA_460075
1154         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1155         depends on CPU_V7
1156         help
1157           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1158           erratum. Any asynchronous access to the L2 cache may encounter a
1159           situation in which recent store transactions to the L2 cache are lost
1160           and overwritten with stale memory contents from external memory. The
1161           workaround disables the write-allocate mode for the L2 cache via the
1162           ACTLR register. Note that setting specific bits in the ACTLR register
1163           may not be available in non-secure mode.
1164
1165 config ARM_ERRATA_742230
1166         bool "ARM errata: DMB operation may be faulty"
1167         depends on CPU_V7 && SMP
1168         help
1169           This option enables the workaround for the 742230 Cortex-A9
1170           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1171           between two write operations may not ensure the correct visibility
1172           ordering of the two writes. This workaround sets a specific bit in
1173           the diagnostic register of the Cortex-A9 which causes the DMB
1174           instruction to behave as a DSB, ensuring the correct behaviour of
1175           the two writes.
1176
1177 config ARM_ERRATA_742231
1178         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1179         depends on CPU_V7 && SMP
1180         help
1181           This option enables the workaround for the 742231 Cortex-A9
1182           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1183           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1184           accessing some data located in the same cache line, may get corrupted
1185           data due to bad handling of the address hazard when the line gets
1186           replaced from one of the CPUs at the same time as another CPU is
1187           accessing it. This workaround sets specific bits in the diagnostic
1188           register of the Cortex-A9 which reduces the linefill issuing
1189           capabilities of the processor.
1190
1191 config PL310_ERRATA_588369
1192         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1193         depends on CACHE_L2X0
1194         help
1195            The PL310 L2 cache controller implements three types of Clean &
1196            Invalidate maintenance operations: by Physical Address
1197            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1198            They are architecturally defined to behave as the execution of a
1199            clean operation followed immediately by an invalidate operation,
1200            both performing to the same memory location. This functionality
1201            is not correctly implemented in PL310 as clean lines are not
1202            invalidated as a result of these operations.
1203
1204 config ARM_ERRATA_720789
1205         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1206         depends on CPU_V7 && SMP
1207         help
1208           This option enables the workaround for the 720789 Cortex-A9 (prior to
1209           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1210           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1211           As a consequence of this erratum, some TLB entries which should be
1212           invalidated are not, resulting in an incoherency in the system page
1213           tables. The workaround changes the TLB flushing routines to invalidate
1214           entries regardless of the ASID.
1215
1216 config PL310_ERRATA_727915
1217         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1218         depends on CACHE_L2X0
1219         help
1220           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1221           operation (offset 0x7FC). This operation runs in background so that
1222           PL310 can handle normal accesses while it is in progress. Under very
1223           rare circumstances, due to this erratum, write data can be lost when
1224           PL310 treats a cacheable write transaction during a Clean &
1225           Invalidate by Way operation.
1226
1227 config ARM_ERRATA_743622
1228         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1229         depends on CPU_V7
1230         help
1231           This option enables the workaround for the 743622 Cortex-A9
1232           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1233           optimisation in the Cortex-A9 Store Buffer may lead to data
1234           corruption. This workaround sets a specific bit in the diagnostic
1235           register of the Cortex-A9 which disables the Store Buffer
1236           optimisation, preventing the defect from occurring. This has no
1237           visible impact on the overall performance or power consumption of the
1238           processor.
1239
1240 config ARM_ERRATA_751472
1241         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1242         depends on CPU_V7 && SMP
1243         help
1244           This option enables the workaround for the 751472 Cortex-A9 (prior
1245           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1246           completion of a following broadcasted operation if the second
1247           operation is received by a CPU before the ICIALLUIS has completed,
1248           potentially leading to corrupted entries in the cache or TLB.
1249
1250 config ARM_ERRATA_753970
1251         bool "ARM errata: cache sync operation may be faulty"
1252         depends on CACHE_PL310
1253         help
1254           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1255
1256           Under some condition the effect of cache sync operation on
1257           the store buffer still remains when the operation completes.
1258           This means that the store buffer is always asked to drain and
1259           this prevents it from merging any further writes. The workaround
1260           is to replace the normal offset of cache sync operation (0x730)
1261           by another offset targeting an unmapped PL310 register 0x740.
1262           This has the same effect as the cache sync operation: store buffer
1263           drain and waiting for all buffers empty.
1264
1265 config ARM_ERRATA_754322
1266         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1267         depends on CPU_V7
1268         help
1269           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1270           r3p*) erratum. A speculative memory access may cause a page table walk
1271           which starts prior to an ASID switch but completes afterwards. This
1272           can populate the micro-TLB with a stale entry which may be hit with
1273           the new ASID. This workaround places two dsb instructions in the mm
1274           switching code so that no page table walks can cross the ASID switch.
1275
1276 config ARM_ERRATA_754327
1277         bool "ARM errata: no automatic Store Buffer drain"
1278         depends on CPU_V7 && SMP
1279         help
1280           This option enables the workaround for the 754327 Cortex-A9 (prior to
1281           r2p0) erratum. The Store Buffer does not have any automatic draining
1282           mechanism and therefore a livelock may occur if an external agent
1283           continuously polls a memory location waiting to observe an update.
1284           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1285           written polling loops from denying visibility of updates to memory.
1286
1287 endmenu
1288
1289 source "arch/arm/common/Kconfig"
1290
1291 menu "Bus support"
1292
1293 config ARM_AMBA
1294         bool
1295
1296 config ISA
1297         bool
1298         help
1299           Find out whether you have ISA slots on your motherboard.  ISA is the
1300           name of a bus system, i.e. the way the CPU talks to the other stuff
1301           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1302           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1303           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1304
1305 # Select ISA DMA controller support
1306 config ISA_DMA
1307         bool
1308         select ISA_DMA_API
1309
1310 # Select ISA DMA interface
1311 config ISA_DMA_API
1312         bool
1313
1314 config PCI
1315         bool "PCI support" if MIGHT_HAVE_PCI
1316         help
1317           Find out whether you have a PCI motherboard. PCI is the name of a
1318           bus system, i.e. the way the CPU talks to the other stuff inside
1319           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1320           VESA. If you have PCI, say Y, otherwise N.
1321
1322 config PCI_DOMAINS
1323         bool
1324         depends on PCI
1325
1326 config PCI_NANOENGINE
1327         bool "BSE nanoEngine PCI support"
1328         depends on SA1100_NANOENGINE
1329         help
1330           Enable PCI on the BSE nanoEngine board.
1331
1332 config PCI_SYSCALL
1333         def_bool PCI
1334
1335 # Select the host bridge type
1336 config PCI_HOST_VIA82C505
1337         bool
1338         depends on PCI && ARCH_SHARK
1339         default y
1340
1341 config PCI_HOST_ITE8152
1342         bool
1343         depends on PCI && MACH_ARMCORE
1344         default y
1345         select DMABOUNCE
1346
1347 source "drivers/pci/Kconfig"
1348
1349 source "drivers/pcmcia/Kconfig"
1350
1351 endmenu
1352
1353 menu "Kernel Features"
1354
1355 source "kernel/time/Kconfig"
1356
1357 config SMP
1358         bool "Symmetric Multi-Processing"
1359         depends on CPU_V6K || CPU_V7
1360         depends on GENERIC_CLOCKEVENTS
1361         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1362                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1363                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1364                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1365         select USE_GENERIC_SMP_HELPERS
1366         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1367         help
1368           This enables support for systems with more than one CPU. If you have
1369           a system with only one CPU, like most personal computers, say N. If
1370           you have a system with more than one CPU, say Y.
1371
1372           If you say N here, the kernel will run on single and multiprocessor
1373           machines, but will use only one CPU of a multiprocessor machine. If
1374           you say Y here, the kernel will run on many, but not all, single
1375           processor machines. On a single processor machine, the kernel will
1376           run faster if you say N here.
1377
1378           See also <file:Documentation/i386/IO-APIC.txt>,
1379           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1380           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1381
1382           If you don't know what to do here, say N.
1383
1384 config SMP_ON_UP
1385         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1386         depends on EXPERIMENTAL
1387         depends on SMP && !XIP_KERNEL
1388         default y
1389         help
1390           SMP kernels contain instructions which fail on non-SMP processors.
1391           Enabling this option allows the kernel to modify itself to make
1392           these instructions safe.  Disabling it allows about 1K of space
1393           savings.
1394
1395           If you don't know what to do here, say Y.
1396
1397 config HAVE_ARM_SCU
1398         bool
1399         help
1400           This option enables support for the ARM system coherency unit
1401
1402 config HAVE_ARM_TWD
1403         bool
1404         depends on SMP
1405         select TICK_ONESHOT
1406         help
1407           This options enables support for the ARM timer and watchdog unit
1408
1409 choice
1410         prompt "Memory split"
1411         default VMSPLIT_3G
1412         help
1413           Select the desired split between kernel and user memory.
1414
1415           If you are not absolutely sure what you are doing, leave this
1416           option alone!
1417
1418         config VMSPLIT_3G
1419                 bool "3G/1G user/kernel split"
1420         config VMSPLIT_2G
1421                 bool "2G/2G user/kernel split"
1422         config VMSPLIT_1G
1423                 bool "1G/3G user/kernel split"
1424 endchoice
1425
1426 config PAGE_OFFSET
1427         hex
1428         default 0x40000000 if VMSPLIT_1G
1429         default 0x80000000 if VMSPLIT_2G
1430         default 0xC0000000
1431
1432 config NR_CPUS
1433         int "Maximum number of CPUs (2-32)"
1434         range 2 32
1435         depends on SMP
1436         default "4"
1437
1438 config HOTPLUG_CPU
1439         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1440         depends on SMP && HOTPLUG && EXPERIMENTAL
1441         help
1442           Say Y here to experiment with turning CPUs off and on.  CPUs
1443           can be controlled through /sys/devices/system/cpu.
1444
1445 config LOCAL_TIMERS
1446         bool "Use local timer interrupts"
1447         depends on SMP
1448         default y
1449         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1450         help
1451           Enable support for local timers on SMP platforms, rather then the
1452           legacy IPI broadcast method.  Local timers allows the system
1453           accounting to be spread across the timer interval, preventing a
1454           "thundering herd" at every timer tick.
1455
1456 source kernel/Kconfig.preempt
1457
1458 config HZ
1459         int
1460         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1461                 ARCH_S5PV210 || ARCH_EXYNOS4
1462         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1463         default AT91_TIMER_HZ if ARCH_AT91
1464         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1465         default 100
1466
1467 config THUMB2_KERNEL
1468         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1469         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1470         select AEABI
1471         select ARM_ASM_UNIFIED
1472         help
1473           By enabling this option, the kernel will be compiled in
1474           Thumb-2 mode. A compiler/assembler that understand the unified
1475           ARM-Thumb syntax is needed.
1476
1477           If unsure, say N.
1478
1479 config THUMB2_AVOID_R_ARM_THM_JUMP11
1480         bool "Work around buggy Thumb-2 short branch relocations in gas"
1481         depends on THUMB2_KERNEL && MODULES
1482         default y
1483         help
1484           Various binutils versions can resolve Thumb-2 branches to
1485           locally-defined, preemptible global symbols as short-range "b.n"
1486           branch instructions.
1487
1488           This is a problem, because there's no guarantee the final
1489           destination of the symbol, or any candidate locations for a
1490           trampoline, are within range of the branch.  For this reason, the
1491           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1492           relocation in modules at all, and it makes little sense to add
1493           support.
1494
1495           The symptom is that the kernel fails with an "unsupported
1496           relocation" error when loading some modules.
1497
1498           Until fixed tools are available, passing
1499           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1500           code which hits this problem, at the cost of a bit of extra runtime
1501           stack usage in some cases.
1502
1503           The problem is described in more detail at:
1504               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1505
1506           Only Thumb-2 kernels are affected.
1507
1508           Unless you are sure your tools don't have this problem, say Y.
1509
1510 config ARM_ASM_UNIFIED
1511         bool
1512
1513 config AEABI
1514         bool "Use the ARM EABI to compile the kernel"
1515         help
1516           This option allows for the kernel to be compiled using the latest
1517           ARM ABI (aka EABI).  This is only useful if you are using a user
1518           space environment that is also compiled with EABI.
1519
1520           Since there are major incompatibilities between the legacy ABI and
1521           EABI, especially with regard to structure member alignment, this
1522           option also changes the kernel syscall calling convention to
1523           disambiguate both ABIs and allow for backward compatibility support
1524           (selected with CONFIG_OABI_COMPAT).
1525
1526           To use this you need GCC version 4.0.0 or later.
1527
1528 config OABI_COMPAT
1529         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1530         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1531         default y
1532         help
1533           This option preserves the old syscall interface along with the
1534           new (ARM EABI) one. It also provides a compatibility layer to
1535           intercept syscalls that have structure arguments which layout
1536           in memory differs between the legacy ABI and the new ARM EABI
1537           (only for non "thumb" binaries). This option adds a tiny
1538           overhead to all syscalls and produces a slightly larger kernel.
1539           If you know you'll be using only pure EABI user space then you
1540           can say N here. If this option is not selected and you attempt
1541           to execute a legacy ABI binary then the result will be
1542           UNPREDICTABLE (in fact it can be predicted that it won't work
1543           at all). If in doubt say Y.
1544
1545 config ARCH_HAS_HOLES_MEMORYMODEL
1546         bool
1547
1548 config ARCH_SPARSEMEM_ENABLE
1549         bool
1550
1551 config ARCH_SPARSEMEM_DEFAULT
1552         def_bool ARCH_SPARSEMEM_ENABLE
1553
1554 config ARCH_SELECT_MEMORY_MODEL
1555         def_bool ARCH_SPARSEMEM_ENABLE
1556
1557 config HAVE_ARCH_PFN_VALID
1558         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1559
1560 config HIGHMEM
1561         bool "High Memory Support"
1562         depends on MMU
1563         help
1564           The address space of ARM processors is only 4 Gigabytes large
1565           and it has to accommodate user address space, kernel address
1566           space as well as some memory mapped IO. That means that, if you
1567           have a large amount of physical memory and/or IO, not all of the
1568           memory can be "permanently mapped" by the kernel. The physical
1569           memory that is not permanently mapped is called "high memory".
1570
1571           Depending on the selected kernel/user memory split, minimum
1572           vmalloc space and actual amount of RAM, you may not need this
1573           option which should result in a slightly faster kernel.
1574
1575           If unsure, say n.
1576
1577 config HIGHPTE
1578         bool "Allocate 2nd-level pagetables from highmem"
1579         depends on HIGHMEM
1580
1581 config HW_PERF_EVENTS
1582         bool "Enable hardware performance counter support for perf events"
1583         depends on PERF_EVENTS && CPU_HAS_PMU
1584         default y
1585         help
1586           Enable hardware performance counter support for perf events. If
1587           disabled, perf events will use software events only.
1588
1589 source "mm/Kconfig"
1590
1591 config FORCE_MAX_ZONEORDER
1592         int "Maximum zone order" if ARCH_SHMOBILE
1593         range 11 64 if ARCH_SHMOBILE
1594         default "9" if SA1111
1595         default "11"
1596         help
1597           The kernel memory allocator divides physically contiguous memory
1598           blocks into "zones", where each zone is a power of two number of
1599           pages.  This option selects the largest power of two that the kernel
1600           keeps in the memory allocator.  If you need to allocate very large
1601           blocks of physically contiguous memory, then you may need to
1602           increase this value.
1603
1604           This config option is actually maximum order plus one. For example,
1605           a value of 11 means that the largest free memory block is 2^10 pages.
1606
1607 config LEDS
1608         bool "Timer and CPU usage LEDs"
1609         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1610                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1611                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1612                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1613                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1614                    ARCH_AT91 || ARCH_DAVINCI || \
1615                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1616         help
1617           If you say Y here, the LEDs on your machine will be used
1618           to provide useful information about your current system status.
1619
1620           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1621           be able to select which LEDs are active using the options below. If
1622           you are compiling a kernel for the EBSA-110 or the LART however, the
1623           red LED will simply flash regularly to indicate that the system is
1624           still functional. It is safe to say Y here if you have a CATS
1625           system, but the driver will do nothing.
1626
1627 config LEDS_TIMER
1628         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1629                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1630                             || MACH_OMAP_PERSEUS2
1631         depends on LEDS
1632         depends on !GENERIC_CLOCKEVENTS
1633         default y if ARCH_EBSA110
1634         help
1635           If you say Y here, one of the system LEDs (the green one on the
1636           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1637           will flash regularly to indicate that the system is still
1638           operational. This is mainly useful to kernel hackers who are
1639           debugging unstable kernels.
1640
1641           The LART uses the same LED for both Timer LED and CPU usage LED
1642           functions. You may choose to use both, but the Timer LED function
1643           will overrule the CPU usage LED.
1644
1645 config LEDS_CPU
1646         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1647                         !ARCH_OMAP) \
1648                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1649                         || MACH_OMAP_PERSEUS2
1650         depends on LEDS
1651         help
1652           If you say Y here, the red LED will be used to give a good real
1653           time indication of CPU usage, by lighting whenever the idle task
1654           is not currently executing.
1655
1656           The LART uses the same LED for both Timer LED and CPU usage LED
1657           functions. You may choose to use both, but the Timer LED function
1658           will overrule the CPU usage LED.
1659
1660 config ALIGNMENT_TRAP
1661         bool
1662         depends on CPU_CP15_MMU
1663         default y if !ARCH_EBSA110
1664         select HAVE_PROC_CPU if PROC_FS
1665         help
1666           ARM processors cannot fetch/store information which is not
1667           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1668           address divisible by 4. On 32-bit ARM processors, these non-aligned
1669           fetch/store instructions will be emulated in software if you say
1670           here, which has a severe performance impact. This is necessary for
1671           correct operation of some network protocols. With an IP-only
1672           configuration it is safe to say N, otherwise say Y.
1673
1674 config UACCESS_WITH_MEMCPY
1675         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1676         depends on MMU && EXPERIMENTAL
1677         default y if CPU_FEROCEON
1678         help
1679           Implement faster copy_to_user and clear_user methods for CPU
1680           cores where a 8-word STM instruction give significantly higher
1681           memory write throughput than a sequence of individual 32bit stores.
1682
1683           A possible side effect is a slight increase in scheduling latency
1684           between threads sharing the same address space if they invoke
1685           such copy operations with large buffers.
1686
1687           However, if the CPU data cache is using a write-allocate mode,
1688           this option is unlikely to provide any performance gain.
1689
1690 config SECCOMP
1691         bool
1692         prompt "Enable seccomp to safely compute untrusted bytecode"
1693         ---help---
1694           This kernel feature is useful for number crunching applications
1695           that may need to compute untrusted bytecode during their
1696           execution. By using pipes or other transports made available to
1697           the process as file descriptors supporting the read/write
1698           syscalls, it's possible to isolate those applications in
1699           their own address space using seccomp. Once seccomp is
1700           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1701           and the task is only allowed to execute a few safe syscalls
1702           defined by each seccomp mode.
1703
1704 config CC_STACKPROTECTOR
1705         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1706         depends on EXPERIMENTAL
1707         help
1708           This option turns on the -fstack-protector GCC feature. This
1709           feature puts, at the beginning of functions, a canary value on
1710           the stack just before the return address, and validates
1711           the value just before actually returning.  Stack based buffer
1712           overflows (that need to overwrite this return address) now also
1713           overwrite the canary, which gets detected and the attack is then
1714           neutralized via a kernel panic.
1715           This feature requires gcc version 4.2 or above.
1716
1717 config DEPRECATED_PARAM_STRUCT
1718         bool "Provide old way to pass kernel parameters"
1719         help
1720           This was deprecated in 2001 and announced to live on for 5 years.
1721           Some old boot loaders still use this way.
1722
1723 endmenu
1724
1725 menu "Boot options"
1726
1727 config USE_OF
1728         bool "Flattened Device Tree support"
1729         select OF
1730         select OF_EARLY_FLATTREE
1731         select IRQ_DOMAIN
1732         help
1733           Include support for flattened device tree machine descriptions.
1734
1735 # Compressed boot loader in ROM.  Yes, we really want to ask about
1736 # TEXT and BSS so we preserve their values in the config files.
1737 config ZBOOT_ROM_TEXT
1738         hex "Compressed ROM boot loader base address"
1739         default "0"
1740         help
1741           The physical address at which the ROM-able zImage is to be
1742           placed in the target.  Platforms which normally make use of
1743           ROM-able zImage formats normally set this to a suitable
1744           value in their defconfig file.
1745
1746           If ZBOOT_ROM is not enabled, this has no effect.
1747
1748 config ZBOOT_ROM_BSS
1749         hex "Compressed ROM boot loader BSS address"
1750         default "0"
1751         help
1752           The base address of an area of read/write memory in the target
1753           for the ROM-able zImage which must be available while the
1754           decompressor is running. It must be large enough to hold the
1755           entire decompressed kernel plus an additional 128 KiB.
1756           Platforms which normally make use of ROM-able zImage formats
1757           normally set this to a suitable value in their defconfig file.
1758
1759           If ZBOOT_ROM is not enabled, this has no effect.
1760
1761 config ZBOOT_ROM
1762         bool "Compressed boot loader in ROM/flash"
1763         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1764         help
1765           Say Y here if you intend to execute your compressed kernel image
1766           (zImage) directly from ROM or flash.  If unsure, say N.
1767
1768 choice
1769         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1770         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1771         default ZBOOT_ROM_NONE
1772         help
1773           Include experimental SD/MMC loading code in the ROM-able zImage.
1774           With this enabled it is possible to write the the ROM-able zImage
1775           kernel image to an MMC or SD card and boot the kernel straight
1776           from the reset vector. At reset the processor Mask ROM will load
1777           the first part of the the ROM-able zImage which in turn loads the
1778           rest the kernel image to RAM.
1779
1780 config ZBOOT_ROM_NONE
1781         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1782         help
1783           Do not load image from SD or MMC
1784
1785 config ZBOOT_ROM_MMCIF
1786         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1787         help
1788           Load image from MMCIF hardware block.
1789
1790 config ZBOOT_ROM_SH_MOBILE_SDHI
1791         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1792         help
1793           Load image from SDHI hardware block
1794
1795 endchoice
1796
1797 config CMDLINE
1798         string "Default kernel command string"
1799         default ""
1800         help
1801           On some architectures (EBSA110 and CATS), there is currently no way
1802           for the boot loader to pass arguments to the kernel. For these
1803           architectures, you should supply some command-line options at build
1804           time by entering them here. As a minimum, you should specify the
1805           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1806
1807 choice
1808         prompt "Kernel command line type" if CMDLINE != ""
1809         default CMDLINE_FROM_BOOTLOADER
1810
1811 config CMDLINE_FROM_BOOTLOADER
1812         bool "Use bootloader kernel arguments if available"
1813         help
1814           Uses the command-line options passed by the boot loader. If
1815           the boot loader doesn't provide any, the default kernel command
1816           string provided in CMDLINE will be used.
1817
1818 config CMDLINE_EXTEND
1819         bool "Extend bootloader kernel arguments"
1820         help
1821           The command-line arguments provided by the boot loader will be
1822           appended to the default kernel command string.
1823
1824 config CMDLINE_FORCE
1825         bool "Always use the default kernel command string"
1826         help
1827           Always use the default kernel command string, even if the boot
1828           loader passes other arguments to the kernel.
1829           This is useful if you cannot or don't want to change the
1830           command-line options your boot loader passes to the kernel.
1831 endchoice
1832
1833 config XIP_KERNEL
1834         bool "Kernel Execute-In-Place from ROM"
1835         depends on !ZBOOT_ROM
1836         help
1837           Execute-In-Place allows the kernel to run from non-volatile storage
1838           directly addressable by the CPU, such as NOR flash. This saves RAM
1839           space since the text section of the kernel is not loaded from flash
1840           to RAM.  Read-write sections, such as the data section and stack,
1841           are still copied to RAM.  The XIP kernel is not compressed since
1842           it has to run directly from flash, so it will take more space to
1843           store it.  The flash address used to link the kernel object files,
1844           and for storing it, is configuration dependent. Therefore, if you
1845           say Y here, you must know the proper physical address where to
1846           store the kernel image depending on your own flash memory usage.
1847
1848           Also note that the make target becomes "make xipImage" rather than
1849           "make zImage" or "make Image".  The final kernel binary to put in
1850           ROM memory will be arch/arm/boot/xipImage.
1851
1852           If unsure, say N.
1853
1854 config XIP_PHYS_ADDR
1855         hex "XIP Kernel Physical Location"
1856         depends on XIP_KERNEL
1857         default "0x00080000"
1858         help
1859           This is the physical address in your flash memory the kernel will
1860           be linked for and stored to.  This address is dependent on your
1861           own flash usage.
1862
1863 config KEXEC
1864         bool "Kexec system call (EXPERIMENTAL)"
1865         depends on EXPERIMENTAL
1866         help
1867           kexec is a system call that implements the ability to shutdown your
1868           current kernel, and to start another kernel.  It is like a reboot
1869           but it is independent of the system firmware.   And like a reboot
1870           you can start any kernel with it, not just Linux.
1871
1872           It is an ongoing process to be certain the hardware in a machine
1873           is properly shutdown, so do not be surprised if this code does not
1874           initially work for you.  It may help to enable device hotplugging
1875           support.
1876
1877 config ATAGS_PROC
1878         bool "Export atags in procfs"
1879         depends on KEXEC
1880         default y
1881         help
1882           Should the atags used to boot the kernel be exported in an "atags"
1883           file in procfs. Useful with kexec.
1884
1885 config CRASH_DUMP
1886         bool "Build kdump crash kernel (EXPERIMENTAL)"
1887         depends on EXPERIMENTAL
1888         help
1889           Generate crash dump after being started by kexec. This should
1890           be normally only set in special crash dump kernels which are
1891           loaded in the main kernel with kexec-tools into a specially
1892           reserved region and then later executed after a crash by
1893           kdump/kexec. The crash dump kernel must be compiled to a
1894           memory address not used by the main kernel
1895
1896           For more details see Documentation/kdump/kdump.txt
1897
1898 config AUTO_ZRELADDR
1899         bool "Auto calculation of the decompressed kernel image address"
1900         depends on !ZBOOT_ROM && !ARCH_U300
1901         help
1902           ZRELADDR is the physical address where the decompressed kernel
1903           image will be placed. If AUTO_ZRELADDR is selected, the address
1904           will be determined at run-time by masking the current IP with
1905           0xf8000000. This assumes the zImage being placed in the first 128MB
1906           from start of memory.
1907
1908 endmenu
1909
1910 menu "CPU Power Management"
1911
1912 if ARCH_HAS_CPUFREQ
1913
1914 source "drivers/cpufreq/Kconfig"
1915
1916 config CPU_FREQ_IMX
1917         tristate "CPUfreq driver for i.MX CPUs"
1918         depends on ARCH_MXC && CPU_FREQ
1919         help
1920           This enables the CPUfreq driver for i.MX CPUs.
1921
1922 config CPU_FREQ_SA1100
1923         bool
1924
1925 config CPU_FREQ_SA1110
1926         bool
1927
1928 config CPU_FREQ_INTEGRATOR
1929         tristate "CPUfreq driver for ARM Integrator CPUs"
1930         depends on ARCH_INTEGRATOR && CPU_FREQ
1931         default y
1932         help
1933           This enables the CPUfreq driver for ARM Integrator CPUs.
1934
1935           For details, take a look at <file:Documentation/cpu-freq>.
1936
1937           If in doubt, say Y.
1938
1939 config CPU_FREQ_PXA
1940         bool
1941         depends on CPU_FREQ && ARCH_PXA && PXA25x
1942         default y
1943         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1944
1945 config CPU_FREQ_S3C
1946         bool
1947         help
1948           Internal configuration node for common cpufreq on Samsung SoC
1949
1950 config CPU_FREQ_S3C24XX
1951         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1952         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1953         select CPU_FREQ_S3C
1954         help
1955           This enables the CPUfreq driver for the Samsung S3C24XX family
1956           of CPUs.
1957
1958           For details, take a look at <file:Documentation/cpu-freq>.
1959
1960           If in doubt, say N.
1961
1962 config CPU_FREQ_S3C24XX_PLL
1963         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1964         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1965         help
1966           Compile in support for changing the PLL frequency from the
1967           S3C24XX series CPUfreq driver. The PLL takes time to settle
1968           after a frequency change, so by default it is not enabled.
1969
1970           This also means that the PLL tables for the selected CPU(s) will
1971           be built which may increase the size of the kernel image.
1972
1973 config CPU_FREQ_S3C24XX_DEBUG
1974         bool "Debug CPUfreq Samsung driver core"
1975         depends on CPU_FREQ_S3C24XX
1976         help
1977           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
1978
1979 config CPU_FREQ_S3C24XX_IODEBUG
1980         bool "Debug CPUfreq Samsung driver IO timing"
1981         depends on CPU_FREQ_S3C24XX
1982         help
1983           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
1984
1985 config CPU_FREQ_S3C24XX_DEBUGFS
1986         bool "Export debugfs for CPUFreq"
1987         depends on CPU_FREQ_S3C24XX && DEBUG_FS
1988         help
1989           Export status information via debugfs.
1990
1991 endif
1992
1993 source "drivers/cpuidle/Kconfig"
1994
1995 endmenu
1996
1997 menu "Floating point emulation"
1998
1999 comment "At least one emulation must be selected"
2000
2001 config FPE_NWFPE
2002         bool "NWFPE math emulation"
2003         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2004         ---help---
2005           Say Y to include the NWFPE floating point emulator in the kernel.
2006           This is necessary to run most binaries. Linux does not currently
2007           support floating point hardware so you need to say Y here even if
2008           your machine has an FPA or floating point co-processor podule.
2009
2010           You may say N here if you are going to load the Acorn FPEmulator
2011           early in the bootup.
2012
2013 config FPE_NWFPE_XP
2014         bool "Support extended precision"
2015         depends on FPE_NWFPE
2016         help
2017           Say Y to include 80-bit support in the kernel floating-point
2018           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2019           Note that gcc does not generate 80-bit operations by default,
2020           so in most cases this option only enlarges the size of the
2021           floating point emulator without any good reason.
2022
2023           You almost surely want to say N here.
2024
2025 config FPE_FASTFPE
2026         bool "FastFPE math emulation (EXPERIMENTAL)"
2027         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2028         ---help---
2029           Say Y here to include the FAST floating point emulator in the kernel.
2030           This is an experimental much faster emulator which now also has full
2031           precision for the mantissa.  It does not support any exceptions.
2032           It is very simple, and approximately 3-6 times faster than NWFPE.
2033
2034           It should be sufficient for most programs.  It may be not suitable
2035           for scientific calculations, but you have to check this for yourself.
2036           If you do not feel you need a faster FP emulation you should better
2037           choose NWFPE.
2038
2039 config VFP
2040         bool "VFP-format floating point maths"
2041         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2042         help
2043           Say Y to include VFP support code in the kernel. This is needed
2044           if your hardware includes a VFP unit.
2045
2046           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2047           release notes and additional status information.
2048
2049           Say N if your target does not have VFP hardware.
2050
2051 config VFPv3
2052         bool
2053         depends on VFP
2054         default y if CPU_V7
2055
2056 config NEON
2057         bool "Advanced SIMD (NEON) Extension support"
2058         depends on VFPv3 && CPU_V7
2059         help
2060           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2061           Extension.
2062
2063 endmenu
2064
2065 menu "Userspace binary formats"
2066
2067 source "fs/Kconfig.binfmt"
2068
2069 config ARTHUR
2070         tristate "RISC OS personality"
2071         depends on !AEABI
2072         help
2073           Say Y here to include the kernel code necessary if you want to run
2074           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2075           experimental; if this sounds frightening, say N and sleep in peace.
2076           You can also say M here to compile this support as a module (which
2077           will be called arthur).
2078
2079 endmenu
2080
2081 menu "Power management options"
2082
2083 source "kernel/power/Kconfig"
2084
2085 config ARCH_SUSPEND_POSSIBLE
2086         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2087         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2088                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2089         def_bool y
2090
2091 endmenu
2092
2093 source "net/Kconfig"
2094
2095 source "drivers/Kconfig"
2096
2097 source "fs/Kconfig"
2098
2099 source "arch/arm/Kconfig.debug"
2100
2101 source "security/Kconfig"
2102
2103 source "crypto/Kconfig"
2104
2105 source "lib/Kconfig"