ARM: mach-pnx4008: remove mach/memory.h
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
39
40 config ARM_HAS_SG_CHAIN
41         bool
42
43 config HAVE_PWM
44         bool
45
46 config MIGHT_HAVE_PCI
47         bool
48
49 config SYS_SUPPORTS_APM_EMULATION
50         bool
51
52 config HAVE_SCHED_CLOCK
53         bool
54
55 config GENERIC_GPIO
56         bool
57
58 config ARCH_USES_GETTIMEOFFSET
59         bool
60         default n
61
62 config GENERIC_CLOCKEVENTS
63         bool
64
65 config GENERIC_CLOCKEVENTS_BROADCAST
66         bool
67         depends on GENERIC_CLOCKEVENTS
68         default y if SMP
69
70 config KTIME_SCALAR
71         bool
72         default y
73
74 config HAVE_TCM
75         bool
76         select GENERIC_ALLOCATOR
77
78 config HAVE_PROC_CPU
79         bool
80
81 config NO_IOPORT
82         bool
83
84 config EISA
85         bool
86         ---help---
87           The Extended Industry Standard Architecture (EISA) bus was
88           developed as an open alternative to the IBM MicroChannel bus.
89
90           The EISA bus provided some of the features of the IBM MicroChannel
91           bus while maintaining backward compatibility with cards made for
92           the older ISA bus.  The EISA bus saw limited use between 1988 and
93           1995 when it was made obsolete by the PCI bus.
94
95           Say Y here if you are building a kernel for an EISA-based machine.
96
97           Otherwise, say N.
98
99 config SBUS
100         bool
101
102 config MCA
103         bool
104         help
105           MicroChannel Architecture is found in some IBM PS/2 machines and
106           laptops.  It is a bus system similar to PCI or ISA. See
107           <file:Documentation/mca.txt> (and especially the web page given
108           there) before attempting to build an MCA bus kernel.
109
110 config STACKTRACE_SUPPORT
111         bool
112         default y
113
114 config HAVE_LATENCYTOP_SUPPORT
115         bool
116         depends on !SMP
117         default y
118
119 config LOCKDEP_SUPPORT
120         bool
121         default y
122
123 config TRACE_IRQFLAGS_SUPPORT
124         bool
125         default y
126
127 config HARDIRQS_SW_RESEND
128         bool
129         default y
130
131 config GENERIC_IRQ_PROBE
132         bool
133         default y
134
135 config GENERIC_LOCKBREAK
136         bool
137         default y
138         depends on SMP && PREEMPT
139
140 config RWSEM_GENERIC_SPINLOCK
141         bool
142         default y
143
144 config RWSEM_XCHGADD_ALGORITHM
145         bool
146
147 config ARCH_HAS_ILOG2_U32
148         bool
149
150 config ARCH_HAS_ILOG2_U64
151         bool
152
153 config ARCH_HAS_CPUFREQ
154         bool
155         help
156           Internal node to signify that the ARCH has CPUFREQ support
157           and that the relevant menu configurations are displayed for
158           it.
159
160 config ARCH_HAS_CPU_IDLE_WAIT
161        def_bool y
162
163 config GENERIC_HWEIGHT
164         bool
165         default y
166
167 config GENERIC_CALIBRATE_DELAY
168         bool
169         default y
170
171 config ARCH_MAY_HAVE_PC_FDC
172         bool
173
174 config ZONE_DMA
175         bool
176
177 config NEED_DMA_MAP_STATE
178        def_bool y
179
180 config GENERIC_ISA_DMA
181         bool
182
183 config FIQ
184         bool
185
186 config ARCH_MTD_XIP
187         bool
188
189 config VECTORS_BASE
190         hex
191         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
192         default DRAM_BASE if REMAP_VECTORS_TO_RAM
193         default 0x00000000
194         help
195           The base address of exception vectors.
196
197 config ARM_PATCH_PHYS_VIRT
198         bool "Patch physical to virtual translations at runtime" if EMBEDDED
199         default y
200         depends on !XIP_KERNEL && MMU
201         depends on !ARCH_REALVIEW || !SPARSEMEM
202         help
203           Patch phys-to-virt and virt-to-phys translation functions at
204           boot and module load time according to the position of the
205           kernel in system memory.
206
207           This can only be used with non-XIP MMU kernels where the base
208           of physical memory is at a 16MB boundary.
209
210           Only disable this option if you know that you do not require
211           this feature (eg, building a kernel for a single machine) and
212           you need to shrink the kernel to the minimal size.
213
214 config NO_MACH_MEMORY_H
215         bool
216         help
217           Select this when mach/memory.h is removed.
218
219 config PHYS_OFFSET
220         hex "Physical address of main memory"
221         depends on !ARM_PATCH_PHYS_VIRT && NO_MACH_MEMORY_H
222         help
223           Please provide the physical address corresponding to the
224           location of main memory in your system.
225
226 source "init/Kconfig"
227
228 source "kernel/Kconfig.freezer"
229
230 menu "System Type"
231
232 config MMU
233         bool "MMU-based Paged Memory Management Support"
234         default y
235         help
236           Select if you want MMU-based virtualised addressing space
237           support by paged memory management. If unsure, say 'Y'.
238
239 #
240 # The "ARM system type" choice list is ordered alphabetically by option
241 # text.  Please add new entries in the option alphabetic order.
242 #
243 choice
244         prompt "ARM system type"
245         default ARCH_VERSATILE
246
247 config ARCH_INTEGRATOR
248         bool "ARM Ltd. Integrator family"
249         select ARM_AMBA
250         select ARCH_HAS_CPUFREQ
251         select CLKDEV_LOOKUP
252         select HAVE_MACH_CLKDEV
253         select ICST
254         select GENERIC_CLOCKEVENTS
255         select PLAT_VERSATILE
256         select PLAT_VERSATILE_FPGA_IRQ
257         help
258           Support for ARM's Integrator platform.
259
260 config ARCH_REALVIEW
261         bool "ARM Ltd. RealView family"
262         select ARM_AMBA
263         select CLKDEV_LOOKUP
264         select HAVE_MACH_CLKDEV
265         select ICST
266         select GENERIC_CLOCKEVENTS
267         select ARCH_WANT_OPTIONAL_GPIOLIB
268         select PLAT_VERSATILE
269         select PLAT_VERSATILE_CLCD
270         select ARM_TIMER_SP804
271         select GPIO_PL061 if GPIOLIB
272         help
273           This enables support for ARM Ltd RealView boards.
274
275 config ARCH_VERSATILE
276         bool "ARM Ltd. Versatile family"
277         select ARM_AMBA
278         select ARM_VIC
279         select CLKDEV_LOOKUP
280         select HAVE_MACH_CLKDEV
281         select ICST
282         select GENERIC_CLOCKEVENTS
283         select ARCH_WANT_OPTIONAL_GPIOLIB
284         select PLAT_VERSATILE
285         select PLAT_VERSATILE_CLCD
286         select PLAT_VERSATILE_FPGA_IRQ
287         select ARM_TIMER_SP804
288         help
289           This enables support for ARM Ltd Versatile board.
290
291 config ARCH_VEXPRESS
292         bool "ARM Ltd. Versatile Express family"
293         select ARCH_WANT_OPTIONAL_GPIOLIB
294         select ARM_AMBA
295         select ARM_TIMER_SP804
296         select CLKDEV_LOOKUP
297         select HAVE_MACH_CLKDEV
298         select GENERIC_CLOCKEVENTS
299         select HAVE_CLK
300         select HAVE_PATA_PLATFORM
301         select ICST
302         select PLAT_VERSATILE
303         select PLAT_VERSATILE_CLCD
304         select NO_MACH_MEMORY_H
305         help
306           This enables support for the ARM Ltd Versatile Express boards.
307
308 config ARCH_AT91
309         bool "Atmel AT91"
310         select ARCH_REQUIRE_GPIOLIB
311         select HAVE_CLK
312         select CLKDEV_LOOKUP
313         help
314           This enables support for systems based on the Atmel AT91RM9200,
315           AT91SAM9 and AT91CAP9 processors.
316
317 config ARCH_BCMRING
318         bool "Broadcom BCMRING"
319         depends on MMU
320         select CPU_V6
321         select ARM_AMBA
322         select ARM_TIMER_SP804
323         select CLKDEV_LOOKUP
324         select GENERIC_CLOCKEVENTS
325         select ARCH_WANT_OPTIONAL_GPIOLIB
326         help
327           Support for Broadcom's BCMRing platform.
328
329 config ARCH_CLPS711X
330         bool "Cirrus Logic CLPS711x/EP721x-based"
331         select CPU_ARM720T
332         select ARCH_USES_GETTIMEOFFSET
333         help
334           Support for Cirrus Logic 711x/721x based boards.
335
336 config ARCH_CNS3XXX
337         bool "Cavium Networks CNS3XXX family"
338         select CPU_V6K
339         select GENERIC_CLOCKEVENTS
340         select ARM_GIC
341         select MIGHT_HAVE_PCI
342         select PCI_DOMAINS if PCI
343         help
344           Support for Cavium Networks CNS3XXX platform.
345
346 config ARCH_GEMINI
347         bool "Cortina Systems Gemini"
348         select CPU_FA526
349         select ARCH_REQUIRE_GPIOLIB
350         select ARCH_USES_GETTIMEOFFSET
351         help
352           Support for the Cortina Systems Gemini family SoCs
353
354 config ARCH_PRIMA2
355         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
356         select CPU_V7
357         select GENERIC_TIME
358         select NO_IOPORT
359         select GENERIC_CLOCKEVENTS
360         select CLKDEV_LOOKUP
361         select GENERIC_IRQ_CHIP
362         select USE_OF
363         select ZONE_DMA
364         help
365           Support for CSR SiRFSoC ARM Cortex A9 Platform
366
367 config ARCH_EBSA110
368         bool "EBSA-110"
369         select CPU_SA110
370         select ISA
371         select NO_IOPORT
372         select ARCH_USES_GETTIMEOFFSET
373         help
374           This is an evaluation board for the StrongARM processor available
375           from Digital. It has limited hardware on-board, including an
376           Ethernet interface, two PCMCIA sockets, two serial ports and a
377           parallel port.
378
379 config ARCH_EP93XX
380         bool "EP93xx-based"
381         select CPU_ARM920T
382         select ARM_AMBA
383         select ARM_VIC
384         select CLKDEV_LOOKUP
385         select ARCH_REQUIRE_GPIOLIB
386         select ARCH_HAS_HOLES_MEMORYMODEL
387         select ARCH_USES_GETTIMEOFFSET
388         help
389           This enables support for the Cirrus EP93xx series of CPUs.
390
391 config ARCH_FOOTBRIDGE
392         bool "FootBridge"
393         select CPU_SA110
394         select FOOTBRIDGE
395         select GENERIC_CLOCKEVENTS
396         help
397           Support for systems based on the DC21285 companion chip
398           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
399
400 config ARCH_MXC
401         bool "Freescale MXC/iMX-based"
402         select GENERIC_CLOCKEVENTS
403         select ARCH_REQUIRE_GPIOLIB
404         select CLKDEV_LOOKUP
405         select CLKSRC_MMIO
406         select GENERIC_IRQ_CHIP
407         select HAVE_SCHED_CLOCK
408         help
409           Support for Freescale MXC/iMX-based family of processors
410
411 config ARCH_MXS
412         bool "Freescale MXS-based"
413         select GENERIC_CLOCKEVENTS
414         select ARCH_REQUIRE_GPIOLIB
415         select CLKDEV_LOOKUP
416         select CLKSRC_MMIO
417         help
418           Support for Freescale MXS-based family of processors
419
420 config ARCH_NETX
421         bool "Hilscher NetX based"
422         select CLKSRC_MMIO
423         select CPU_ARM926T
424         select ARM_VIC
425         select GENERIC_CLOCKEVENTS
426         help
427           This enables support for systems based on the Hilscher NetX Soc
428
429 config ARCH_H720X
430         bool "Hynix HMS720x-based"
431         select CPU_ARM720T
432         select ISA_DMA_API
433         select ARCH_USES_GETTIMEOFFSET
434         help
435           This enables support for systems based on the Hynix HMS720x
436
437 config ARCH_IOP13XX
438         bool "IOP13xx-based"
439         depends on MMU
440         select CPU_XSC3
441         select PLAT_IOP
442         select PCI
443         select ARCH_SUPPORTS_MSI
444         select VMSPLIT_1G
445         help
446           Support for Intel's IOP13XX (XScale) family of processors.
447
448 config ARCH_IOP32X
449         bool "IOP32x-based"
450         depends on MMU
451         select CPU_XSCALE
452         select PLAT_IOP
453         select PCI
454         select ARCH_REQUIRE_GPIOLIB
455         help
456           Support for Intel's 80219 and IOP32X (XScale) family of
457           processors.
458
459 config ARCH_IOP33X
460         bool "IOP33x-based"
461         depends on MMU
462         select CPU_XSCALE
463         select PLAT_IOP
464         select PCI
465         select ARCH_REQUIRE_GPIOLIB
466         select NO_MACH_MEMORY_H
467         help
468           Support for Intel's IOP33X (XScale) family of processors.
469
470 config ARCH_IXP23XX
471         bool "IXP23XX-based"
472         depends on MMU
473         select CPU_XSC3
474         select PCI
475         select ARCH_USES_GETTIMEOFFSET
476         help
477           Support for Intel's IXP23xx (XScale) family of processors.
478
479 config ARCH_IXP2000
480         bool "IXP2400/2800-based"
481         depends on MMU
482         select CPU_XSCALE
483         select PCI
484         select ARCH_USES_GETTIMEOFFSET
485         help
486           Support for Intel's IXP2400/2800 (XScale) family of processors.
487
488 config ARCH_IXP4XX
489         bool "IXP4xx-based"
490         depends on MMU
491         select CLKSRC_MMIO
492         select CPU_XSCALE
493         select GENERIC_GPIO
494         select GENERIC_CLOCKEVENTS
495         select HAVE_SCHED_CLOCK
496         select MIGHT_HAVE_PCI
497         select DMABOUNCE if PCI
498         help
499           Support for Intel's IXP4XX (XScale) family of processors.
500
501 config ARCH_DOVE
502         bool "Marvell Dove"
503         select CPU_V7
504         select PCI
505         select ARCH_REQUIRE_GPIOLIB
506         select GENERIC_CLOCKEVENTS
507         select PLAT_ORION
508         select NO_MACH_MEMORY_H
509         help
510           Support for the Marvell Dove SoC 88AP510
511
512 config ARCH_KIRKWOOD
513         bool "Marvell Kirkwood"
514         select CPU_FEROCEON
515         select PCI
516         select ARCH_REQUIRE_GPIOLIB
517         select GENERIC_CLOCKEVENTS
518         select PLAT_ORION
519         select NO_MACH_MEMORY_H
520         help
521           Support for the following Marvell Kirkwood series SoCs:
522           88F6180, 88F6192 and 88F6281.
523
524 config ARCH_LPC32XX
525         bool "NXP LPC32XX"
526         select CLKSRC_MMIO
527         select CPU_ARM926T
528         select ARCH_REQUIRE_GPIOLIB
529         select HAVE_IDE
530         select ARM_AMBA
531         select USB_ARCH_HAS_OHCI
532         select CLKDEV_LOOKUP
533         select GENERIC_TIME
534         select GENERIC_CLOCKEVENTS
535         help
536           Support for the NXP LPC32XX family of processors
537
538 config ARCH_MV78XX0
539         bool "Marvell MV78xx0"
540         select CPU_FEROCEON
541         select PCI
542         select ARCH_REQUIRE_GPIOLIB
543         select GENERIC_CLOCKEVENTS
544         select PLAT_ORION
545         select NO_MACH_MEMORY_H
546         help
547           Support for the following Marvell MV78xx0 series SoCs:
548           MV781x0, MV782x0.
549
550 config ARCH_ORION5X
551         bool "Marvell Orion"
552         depends on MMU
553         select CPU_FEROCEON
554         select PCI
555         select ARCH_REQUIRE_GPIOLIB
556         select GENERIC_CLOCKEVENTS
557         select PLAT_ORION
558         select NO_MACH_MEMORY_H
559         help
560           Support for the following Marvell Orion 5x series SoCs:
561           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
562           Orion-2 (5281), Orion-1-90 (6183).
563
564 config ARCH_MMP
565         bool "Marvell PXA168/910/MMP2"
566         depends on MMU
567         select ARCH_REQUIRE_GPIOLIB
568         select CLKDEV_LOOKUP
569         select GENERIC_CLOCKEVENTS
570         select HAVE_SCHED_CLOCK
571         select TICK_ONESHOT
572         select PLAT_PXA
573         select SPARSE_IRQ
574         help
575           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
576
577 config ARCH_KS8695
578         bool "Micrel/Kendin KS8695"
579         select CPU_ARM922T
580         select ARCH_REQUIRE_GPIOLIB
581         select ARCH_USES_GETTIMEOFFSET
582         help
583           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
584           System-on-Chip devices.
585
586 config ARCH_W90X900
587         bool "Nuvoton W90X900 CPU"
588         select CPU_ARM926T
589         select ARCH_REQUIRE_GPIOLIB
590         select CLKDEV_LOOKUP
591         select CLKSRC_MMIO
592         select GENERIC_CLOCKEVENTS
593         select NO_MACH_MEMORY_H
594         help
595           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
596           At present, the w90x900 has been renamed nuc900, regarding
597           the ARM series product line, you can login the following
598           link address to know more.
599
600           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
601                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
602
603 config ARCH_NUC93X
604         bool "Nuvoton NUC93X CPU"
605         select CPU_ARM926T
606         select CLKDEV_LOOKUP
607         help
608           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
609           low-power and high performance MPEG-4/JPEG multimedia controller chip.
610
611 config ARCH_TEGRA
612         bool "NVIDIA Tegra"
613         select CLKDEV_LOOKUP
614         select CLKSRC_MMIO
615         select GENERIC_TIME
616         select GENERIC_CLOCKEVENTS
617         select GENERIC_GPIO
618         select HAVE_CLK
619         select HAVE_SCHED_CLOCK
620         select ARCH_HAS_CPUFREQ
621         help
622           This enables support for NVIDIA Tegra based systems (Tegra APX,
623           Tegra 6xx and Tegra 2 series).
624
625 config ARCH_PNX4008
626         bool "Philips Nexperia PNX4008 Mobile"
627         select CPU_ARM926T
628         select CLKDEV_LOOKUP
629         select ARCH_USES_GETTIMEOFFSET
630         select NO_MACH_MEMORY_H
631         help
632           This enables support for Philips PNX4008 mobile platform.
633
634 config ARCH_PXA
635         bool "PXA2xx/PXA3xx-based"
636         depends on MMU
637         select ARCH_MTD_XIP
638         select ARCH_HAS_CPUFREQ
639         select CLKDEV_LOOKUP
640         select CLKSRC_MMIO
641         select ARCH_REQUIRE_GPIOLIB
642         select GENERIC_CLOCKEVENTS
643         select HAVE_SCHED_CLOCK
644         select TICK_ONESHOT
645         select PLAT_PXA
646         select SPARSE_IRQ
647         select AUTO_ZRELADDR
648         select MULTI_IRQ_HANDLER
649         help
650           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
651
652 config ARCH_MSM
653         bool "Qualcomm MSM"
654         select HAVE_CLK
655         select GENERIC_CLOCKEVENTS
656         select ARCH_REQUIRE_GPIOLIB
657         select CLKDEV_LOOKUP
658         help
659           Support for Qualcomm MSM/QSD based systems.  This runs on the
660           apps processor of the MSM/QSD and depends on a shared memory
661           interface to the modem processor which runs the baseband
662           stack and controls some vital subsystems
663           (clock and power control, etc).
664
665 config ARCH_SHMOBILE
666         bool "Renesas SH-Mobile / R-Mobile"
667         select HAVE_CLK
668         select CLKDEV_LOOKUP
669         select HAVE_MACH_CLKDEV
670         select GENERIC_CLOCKEVENTS
671         select NO_IOPORT
672         select SPARSE_IRQ
673         select MULTI_IRQ_HANDLER
674         select PM_GENERIC_DOMAINS if PM
675         help
676           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
677
678 config ARCH_RPC
679         bool "RiscPC"
680         select ARCH_ACORN
681         select FIQ
682         select TIMER_ACORN
683         select ARCH_MAY_HAVE_PC_FDC
684         select HAVE_PATA_PLATFORM
685         select ISA_DMA_API
686         select NO_IOPORT
687         select ARCH_SPARSEMEM_ENABLE
688         select ARCH_USES_GETTIMEOFFSET
689         help
690           On the Acorn Risc-PC, Linux can support the internal IDE disk and
691           CD-ROM interface, serial and parallel port, and the floppy drive.
692
693 config ARCH_SA1100
694         bool "SA1100-based"
695         select CLKSRC_MMIO
696         select CPU_SA1100
697         select ISA
698         select ARCH_SPARSEMEM_ENABLE
699         select ARCH_MTD_XIP
700         select ARCH_HAS_CPUFREQ
701         select CPU_FREQ
702         select GENERIC_CLOCKEVENTS
703         select HAVE_CLK
704         select HAVE_SCHED_CLOCK
705         select TICK_ONESHOT
706         select ARCH_REQUIRE_GPIOLIB
707         help
708           Support for StrongARM 11x0 based boards.
709
710 config ARCH_S3C2410
711         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
712         select GENERIC_GPIO
713         select ARCH_HAS_CPUFREQ
714         select HAVE_CLK
715         select CLKDEV_LOOKUP
716         select ARCH_USES_GETTIMEOFFSET
717         select HAVE_S3C2410_I2C if I2C
718         select NO_MACH_MEMORY_H
719         help
720           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
721           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
722           the Samsung SMDK2410 development board (and derivatives).
723
724           Note, the S3C2416 and the S3C2450 are so close that they even share
725           the same SoC ID code. This means that there is no separate machine
726           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
727
728 config ARCH_S3C64XX
729         bool "Samsung S3C64XX"
730         select PLAT_SAMSUNG
731         select CPU_V6
732         select ARM_VIC
733         select HAVE_CLK
734         select CLKDEV_LOOKUP
735         select NO_IOPORT
736         select ARCH_USES_GETTIMEOFFSET
737         select ARCH_HAS_CPUFREQ
738         select ARCH_REQUIRE_GPIOLIB
739         select SAMSUNG_CLKSRC
740         select SAMSUNG_IRQ_VIC_TIMER
741         select SAMSUNG_IRQ_UART
742         select S3C_GPIO_TRACK
743         select S3C_GPIO_PULL_UPDOWN
744         select S3C_GPIO_CFG_S3C24XX
745         select S3C_GPIO_CFG_S3C64XX
746         select S3C_DEV_NAND
747         select USB_ARCH_HAS_OHCI
748         select SAMSUNG_GPIOLIB_4BIT
749         select HAVE_S3C2410_I2C if I2C
750         select HAVE_S3C2410_WATCHDOG if WATCHDOG
751         help
752           Samsung S3C64XX series based systems
753
754 config ARCH_S5P64X0
755         bool "Samsung S5P6440 S5P6450"
756         select CPU_V6
757         select GENERIC_GPIO
758         select HAVE_CLK
759         select CLKDEV_LOOKUP
760         select CLKSRC_MMIO
761         select HAVE_S3C2410_WATCHDOG if WATCHDOG
762         select GENERIC_CLOCKEVENTS
763         select HAVE_SCHED_CLOCK
764         select HAVE_S3C2410_I2C if I2C
765         select HAVE_S3C_RTC if RTC_CLASS
766         help
767           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
768           SMDK6450.
769
770 config ARCH_S5PC100
771         bool "Samsung S5PC100"
772         select GENERIC_GPIO
773         select HAVE_CLK
774         select CLKDEV_LOOKUP
775         select CPU_V7
776         select ARM_L1_CACHE_SHIFT_6
777         select ARCH_USES_GETTIMEOFFSET
778         select HAVE_S3C2410_I2C if I2C
779         select HAVE_S3C_RTC if RTC_CLASS
780         select HAVE_S3C2410_WATCHDOG if WATCHDOG
781         help
782           Samsung S5PC100 series based systems
783
784 config ARCH_S5PV210
785         bool "Samsung S5PV210/S5PC110"
786         select CPU_V7
787         select ARCH_SPARSEMEM_ENABLE
788         select ARCH_HAS_HOLES_MEMORYMODEL
789         select GENERIC_GPIO
790         select HAVE_CLK
791         select CLKDEV_LOOKUP
792         select CLKSRC_MMIO
793         select ARM_L1_CACHE_SHIFT_6
794         select ARCH_HAS_CPUFREQ
795         select GENERIC_CLOCKEVENTS
796         select HAVE_SCHED_CLOCK
797         select HAVE_S3C2410_I2C if I2C
798         select HAVE_S3C_RTC if RTC_CLASS
799         select HAVE_S3C2410_WATCHDOG if WATCHDOG
800         help
801           Samsung S5PV210/S5PC110 series based systems
802
803 config ARCH_EXYNOS4
804         bool "Samsung EXYNOS4"
805         select CPU_V7
806         select ARCH_SPARSEMEM_ENABLE
807         select ARCH_HAS_HOLES_MEMORYMODEL
808         select GENERIC_GPIO
809         select HAVE_CLK
810         select CLKDEV_LOOKUP
811         select ARCH_HAS_CPUFREQ
812         select GENERIC_CLOCKEVENTS
813         select HAVE_S3C_RTC if RTC_CLASS
814         select HAVE_S3C2410_I2C if I2C
815         select HAVE_S3C2410_WATCHDOG if WATCHDOG
816         help
817           Samsung EXYNOS4 series based systems
818
819 config ARCH_SHARK
820         bool "Shark"
821         select CPU_SA110
822         select ISA
823         select ISA_DMA
824         select ZONE_DMA
825         select PCI
826         select ARCH_USES_GETTIMEOFFSET
827         help
828           Support for the StrongARM based Digital DNARD machine, also known
829           as "Shark" (<http://www.shark-linux.de/shark.html>).
830
831 config ARCH_TCC_926
832         bool "Telechips TCC ARM926-based systems"
833         select CLKSRC_MMIO
834         select CPU_ARM926T
835         select HAVE_CLK
836         select CLKDEV_LOOKUP
837         select GENERIC_CLOCKEVENTS
838         help
839           Support for Telechips TCC ARM926-based systems.
840
841 config ARCH_U300
842         bool "ST-Ericsson U300 Series"
843         depends on MMU
844         select CLKSRC_MMIO
845         select CPU_ARM926T
846         select HAVE_SCHED_CLOCK
847         select HAVE_TCM
848         select ARM_AMBA
849         select ARM_VIC
850         select GENERIC_CLOCKEVENTS
851         select CLKDEV_LOOKUP
852         select HAVE_MACH_CLKDEV
853         select GENERIC_GPIO
854         help
855           Support for ST-Ericsson U300 series mobile platforms.
856
857 config ARCH_U8500
858         bool "ST-Ericsson U8500 Series"
859         select CPU_V7
860         select ARM_AMBA
861         select GENERIC_CLOCKEVENTS
862         select CLKDEV_LOOKUP
863         select ARCH_REQUIRE_GPIOLIB
864         select ARCH_HAS_CPUFREQ
865         help
866           Support for ST-Ericsson's Ux500 architecture
867
868 config ARCH_NOMADIK
869         bool "STMicroelectronics Nomadik"
870         select ARM_AMBA
871         select ARM_VIC
872         select CPU_ARM926T
873         select CLKDEV_LOOKUP
874         select GENERIC_CLOCKEVENTS
875         select ARCH_REQUIRE_GPIOLIB
876         help
877           Support for the Nomadik platform by ST-Ericsson
878
879 config ARCH_DAVINCI
880         bool "TI DaVinci"
881         select GENERIC_CLOCKEVENTS
882         select ARCH_REQUIRE_GPIOLIB
883         select ZONE_DMA
884         select HAVE_IDE
885         select CLKDEV_LOOKUP
886         select GENERIC_ALLOCATOR
887         select GENERIC_IRQ_CHIP
888         select ARCH_HAS_HOLES_MEMORYMODEL
889         help
890           Support for TI's DaVinci platform.
891
892 config ARCH_OMAP
893         bool "TI OMAP"
894         select HAVE_CLK
895         select ARCH_REQUIRE_GPIOLIB
896         select ARCH_HAS_CPUFREQ
897         select CLKSRC_MMIO
898         select GENERIC_CLOCKEVENTS
899         select HAVE_SCHED_CLOCK
900         select ARCH_HAS_HOLES_MEMORYMODEL
901         help
902           Support for TI's OMAP platform (OMAP1/2/3/4).
903
904 config PLAT_SPEAR
905         bool "ST SPEAr"
906         select ARM_AMBA
907         select ARCH_REQUIRE_GPIOLIB
908         select CLKDEV_LOOKUP
909         select CLKSRC_MMIO
910         select GENERIC_CLOCKEVENTS
911         select HAVE_CLK
912         help
913           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
914
915 config ARCH_VT8500
916         bool "VIA/WonderMedia 85xx"
917         select CPU_ARM926T
918         select GENERIC_GPIO
919         select ARCH_HAS_CPUFREQ
920         select GENERIC_CLOCKEVENTS
921         select ARCH_REQUIRE_GPIOLIB
922         select HAVE_PWM
923         help
924           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
925
926 config ARCH_ZYNQ
927         bool "Xilinx Zynq ARM Cortex A9 Platform"
928         select CPU_V7
929         select GENERIC_TIME
930         select GENERIC_CLOCKEVENTS
931         select CLKDEV_LOOKUP
932         select ARM_GIC
933         select ARM_AMBA
934         select ICST
935         select USE_OF
936         help
937           Support for Xilinx Zynq ARM Cortex A9 Platform
938 endchoice
939
940 #
941 # This is sorted alphabetically by mach-* pathname.  However, plat-*
942 # Kconfigs may be included either alphabetically (according to the
943 # plat- suffix) or along side the corresponding mach-* source.
944 #
945 source "arch/arm/mach-at91/Kconfig"
946
947 source "arch/arm/mach-bcmring/Kconfig"
948
949 source "arch/arm/mach-clps711x/Kconfig"
950
951 source "arch/arm/mach-cns3xxx/Kconfig"
952
953 source "arch/arm/mach-davinci/Kconfig"
954
955 source "arch/arm/mach-dove/Kconfig"
956
957 source "arch/arm/mach-ep93xx/Kconfig"
958
959 source "arch/arm/mach-footbridge/Kconfig"
960
961 source "arch/arm/mach-gemini/Kconfig"
962
963 source "arch/arm/mach-h720x/Kconfig"
964
965 source "arch/arm/mach-integrator/Kconfig"
966
967 source "arch/arm/mach-iop32x/Kconfig"
968
969 source "arch/arm/mach-iop33x/Kconfig"
970
971 source "arch/arm/mach-iop13xx/Kconfig"
972
973 source "arch/arm/mach-ixp4xx/Kconfig"
974
975 source "arch/arm/mach-ixp2000/Kconfig"
976
977 source "arch/arm/mach-ixp23xx/Kconfig"
978
979 source "arch/arm/mach-kirkwood/Kconfig"
980
981 source "arch/arm/mach-ks8695/Kconfig"
982
983 source "arch/arm/mach-lpc32xx/Kconfig"
984
985 source "arch/arm/mach-msm/Kconfig"
986
987 source "arch/arm/mach-mv78xx0/Kconfig"
988
989 source "arch/arm/plat-mxc/Kconfig"
990
991 source "arch/arm/mach-mxs/Kconfig"
992
993 source "arch/arm/mach-netx/Kconfig"
994
995 source "arch/arm/mach-nomadik/Kconfig"
996 source "arch/arm/plat-nomadik/Kconfig"
997
998 source "arch/arm/mach-nuc93x/Kconfig"
999
1000 source "arch/arm/plat-omap/Kconfig"
1001
1002 source "arch/arm/mach-omap1/Kconfig"
1003
1004 source "arch/arm/mach-omap2/Kconfig"
1005
1006 source "arch/arm/mach-orion5x/Kconfig"
1007
1008 source "arch/arm/mach-pxa/Kconfig"
1009 source "arch/arm/plat-pxa/Kconfig"
1010
1011 source "arch/arm/mach-mmp/Kconfig"
1012
1013 source "arch/arm/mach-realview/Kconfig"
1014
1015 source "arch/arm/mach-sa1100/Kconfig"
1016
1017 source "arch/arm/plat-samsung/Kconfig"
1018 source "arch/arm/plat-s3c24xx/Kconfig"
1019 source "arch/arm/plat-s5p/Kconfig"
1020
1021 source "arch/arm/plat-spear/Kconfig"
1022
1023 source "arch/arm/plat-tcc/Kconfig"
1024
1025 if ARCH_S3C2410
1026 source "arch/arm/mach-s3c2410/Kconfig"
1027 source "arch/arm/mach-s3c2412/Kconfig"
1028 source "arch/arm/mach-s3c2416/Kconfig"
1029 source "arch/arm/mach-s3c2440/Kconfig"
1030 source "arch/arm/mach-s3c2443/Kconfig"
1031 endif
1032
1033 if ARCH_S3C64XX
1034 source "arch/arm/mach-s3c64xx/Kconfig"
1035 endif
1036
1037 source "arch/arm/mach-s5p64x0/Kconfig"
1038
1039 source "arch/arm/mach-s5pc100/Kconfig"
1040
1041 source "arch/arm/mach-s5pv210/Kconfig"
1042
1043 source "arch/arm/mach-exynos4/Kconfig"
1044
1045 source "arch/arm/mach-shmobile/Kconfig"
1046
1047 source "arch/arm/mach-tegra/Kconfig"
1048
1049 source "arch/arm/mach-u300/Kconfig"
1050
1051 source "arch/arm/mach-ux500/Kconfig"
1052
1053 source "arch/arm/mach-versatile/Kconfig"
1054
1055 source "arch/arm/mach-vexpress/Kconfig"
1056 source "arch/arm/plat-versatile/Kconfig"
1057
1058 source "arch/arm/mach-vt8500/Kconfig"
1059
1060 source "arch/arm/mach-w90x900/Kconfig"
1061
1062 # Definitions to make life easier
1063 config ARCH_ACORN
1064         bool
1065
1066 config PLAT_IOP
1067         bool
1068         select GENERIC_CLOCKEVENTS
1069         select HAVE_SCHED_CLOCK
1070
1071 config PLAT_ORION
1072         bool
1073         select CLKSRC_MMIO
1074         select GENERIC_IRQ_CHIP
1075         select HAVE_SCHED_CLOCK
1076
1077 config PLAT_PXA
1078         bool
1079
1080 config PLAT_VERSATILE
1081         bool
1082
1083 config ARM_TIMER_SP804
1084         bool
1085         select CLKSRC_MMIO
1086
1087 source arch/arm/mm/Kconfig
1088
1089 config IWMMXT
1090         bool "Enable iWMMXt support"
1091         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1092         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1093         help
1094           Enable support for iWMMXt context switching at run time if
1095           running on a CPU that supports it.
1096
1097 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1098 config XSCALE_PMU
1099         bool
1100         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1101         default y
1102
1103 config CPU_HAS_PMU
1104         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1105                    (!ARCH_OMAP3 || OMAP3_EMU)
1106         default y
1107         bool
1108
1109 config MULTI_IRQ_HANDLER
1110         bool
1111         help
1112           Allow each machine to specify it's own IRQ handler at run time.
1113
1114 if !MMU
1115 source "arch/arm/Kconfig-nommu"
1116 endif
1117
1118 config ARM_ERRATA_411920
1119         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1120         depends on CPU_V6 || CPU_V6K
1121         help
1122           Invalidation of the Instruction Cache operation can
1123           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1124           It does not affect the MPCore. This option enables the ARM Ltd.
1125           recommended workaround.
1126
1127 config ARM_ERRATA_430973
1128         bool "ARM errata: Stale prediction on replaced interworking branch"
1129         depends on CPU_V7
1130         help
1131           This option enables the workaround for the 430973 Cortex-A8
1132           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1133           interworking branch is replaced with another code sequence at the
1134           same virtual address, whether due to self-modifying code or virtual
1135           to physical address re-mapping, Cortex-A8 does not recover from the
1136           stale interworking branch prediction. This results in Cortex-A8
1137           executing the new code sequence in the incorrect ARM or Thumb state.
1138           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1139           and also flushes the branch target cache at every context switch.
1140           Note that setting specific bits in the ACTLR register may not be
1141           available in non-secure mode.
1142
1143 config ARM_ERRATA_458693
1144         bool "ARM errata: Processor deadlock when a false hazard is created"
1145         depends on CPU_V7
1146         help
1147           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1148           erratum. For very specific sequences of memory operations, it is
1149           possible for a hazard condition intended for a cache line to instead
1150           be incorrectly associated with a different cache line. This false
1151           hazard might then cause a processor deadlock. The workaround enables
1152           the L1 caching of the NEON accesses and disables the PLD instruction
1153           in the ACTLR register. Note that setting specific bits in the ACTLR
1154           register may not be available in non-secure mode.
1155
1156 config ARM_ERRATA_460075
1157         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1158         depends on CPU_V7
1159         help
1160           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1161           erratum. Any asynchronous access to the L2 cache may encounter a
1162           situation in which recent store transactions to the L2 cache are lost
1163           and overwritten with stale memory contents from external memory. The
1164           workaround disables the write-allocate mode for the L2 cache via the
1165           ACTLR register. Note that setting specific bits in the ACTLR register
1166           may not be available in non-secure mode.
1167
1168 config ARM_ERRATA_742230
1169         bool "ARM errata: DMB operation may be faulty"
1170         depends on CPU_V7 && SMP
1171         help
1172           This option enables the workaround for the 742230 Cortex-A9
1173           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1174           between two write operations may not ensure the correct visibility
1175           ordering of the two writes. This workaround sets a specific bit in
1176           the diagnostic register of the Cortex-A9 which causes the DMB
1177           instruction to behave as a DSB, ensuring the correct behaviour of
1178           the two writes.
1179
1180 config ARM_ERRATA_742231
1181         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1182         depends on CPU_V7 && SMP
1183         help
1184           This option enables the workaround for the 742231 Cortex-A9
1185           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1186           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1187           accessing some data located in the same cache line, may get corrupted
1188           data due to bad handling of the address hazard when the line gets
1189           replaced from one of the CPUs at the same time as another CPU is
1190           accessing it. This workaround sets specific bits in the diagnostic
1191           register of the Cortex-A9 which reduces the linefill issuing
1192           capabilities of the processor.
1193
1194 config PL310_ERRATA_588369
1195         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1196         depends on CACHE_L2X0
1197         help
1198            The PL310 L2 cache controller implements three types of Clean &
1199            Invalidate maintenance operations: by Physical Address
1200            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1201            They are architecturally defined to behave as the execution of a
1202            clean operation followed immediately by an invalidate operation,
1203            both performing to the same memory location. This functionality
1204            is not correctly implemented in PL310 as clean lines are not
1205            invalidated as a result of these operations.
1206
1207 config ARM_ERRATA_720789
1208         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1209         depends on CPU_V7 && SMP
1210         help
1211           This option enables the workaround for the 720789 Cortex-A9 (prior to
1212           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1213           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1214           As a consequence of this erratum, some TLB entries which should be
1215           invalidated are not, resulting in an incoherency in the system page
1216           tables. The workaround changes the TLB flushing routines to invalidate
1217           entries regardless of the ASID.
1218
1219 config PL310_ERRATA_727915
1220         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1221         depends on CACHE_L2X0
1222         help
1223           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1224           operation (offset 0x7FC). This operation runs in background so that
1225           PL310 can handle normal accesses while it is in progress. Under very
1226           rare circumstances, due to this erratum, write data can be lost when
1227           PL310 treats a cacheable write transaction during a Clean &
1228           Invalidate by Way operation.
1229
1230 config ARM_ERRATA_743622
1231         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1232         depends on CPU_V7
1233         help
1234           This option enables the workaround for the 743622 Cortex-A9
1235           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1236           optimisation in the Cortex-A9 Store Buffer may lead to data
1237           corruption. This workaround sets a specific bit in the diagnostic
1238           register of the Cortex-A9 which disables the Store Buffer
1239           optimisation, preventing the defect from occurring. This has no
1240           visible impact on the overall performance or power consumption of the
1241           processor.
1242
1243 config ARM_ERRATA_751472
1244         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1245         depends on CPU_V7 && SMP
1246         help
1247           This option enables the workaround for the 751472 Cortex-A9 (prior
1248           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1249           completion of a following broadcasted operation if the second
1250           operation is received by a CPU before the ICIALLUIS has completed,
1251           potentially leading to corrupted entries in the cache or TLB.
1252
1253 config ARM_ERRATA_753970
1254         bool "ARM errata: cache sync operation may be faulty"
1255         depends on CACHE_PL310
1256         help
1257           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1258
1259           Under some condition the effect of cache sync operation on
1260           the store buffer still remains when the operation completes.
1261           This means that the store buffer is always asked to drain and
1262           this prevents it from merging any further writes. The workaround
1263           is to replace the normal offset of cache sync operation (0x730)
1264           by another offset targeting an unmapped PL310 register 0x740.
1265           This has the same effect as the cache sync operation: store buffer
1266           drain and waiting for all buffers empty.
1267
1268 config ARM_ERRATA_754322
1269         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1270         depends on CPU_V7
1271         help
1272           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1273           r3p*) erratum. A speculative memory access may cause a page table walk
1274           which starts prior to an ASID switch but completes afterwards. This
1275           can populate the micro-TLB with a stale entry which may be hit with
1276           the new ASID. This workaround places two dsb instructions in the mm
1277           switching code so that no page table walks can cross the ASID switch.
1278
1279 config ARM_ERRATA_754327
1280         bool "ARM errata: no automatic Store Buffer drain"
1281         depends on CPU_V7 && SMP
1282         help
1283           This option enables the workaround for the 754327 Cortex-A9 (prior to
1284           r2p0) erratum. The Store Buffer does not have any automatic draining
1285           mechanism and therefore a livelock may occur if an external agent
1286           continuously polls a memory location waiting to observe an update.
1287           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1288           written polling loops from denying visibility of updates to memory.
1289
1290 endmenu
1291
1292 source "arch/arm/common/Kconfig"
1293
1294 menu "Bus support"
1295
1296 config ARM_AMBA
1297         bool
1298
1299 config ISA
1300         bool
1301         help
1302           Find out whether you have ISA slots on your motherboard.  ISA is the
1303           name of a bus system, i.e. the way the CPU talks to the other stuff
1304           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1305           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1306           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1307
1308 # Select ISA DMA controller support
1309 config ISA_DMA
1310         bool
1311         select ISA_DMA_API
1312
1313 # Select ISA DMA interface
1314 config ISA_DMA_API
1315         bool
1316
1317 config PCI
1318         bool "PCI support" if MIGHT_HAVE_PCI
1319         help
1320           Find out whether you have a PCI motherboard. PCI is the name of a
1321           bus system, i.e. the way the CPU talks to the other stuff inside
1322           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1323           VESA. If you have PCI, say Y, otherwise N.
1324
1325 config PCI_DOMAINS
1326         bool
1327         depends on PCI
1328
1329 config PCI_NANOENGINE
1330         bool "BSE nanoEngine PCI support"
1331         depends on SA1100_NANOENGINE
1332         help
1333           Enable PCI on the BSE nanoEngine board.
1334
1335 config PCI_SYSCALL
1336         def_bool PCI
1337
1338 # Select the host bridge type
1339 config PCI_HOST_VIA82C505
1340         bool
1341         depends on PCI && ARCH_SHARK
1342         default y
1343
1344 config PCI_HOST_ITE8152
1345         bool
1346         depends on PCI && MACH_ARMCORE
1347         default y
1348         select DMABOUNCE
1349
1350 source "drivers/pci/Kconfig"
1351
1352 source "drivers/pcmcia/Kconfig"
1353
1354 endmenu
1355
1356 menu "Kernel Features"
1357
1358 source "kernel/time/Kconfig"
1359
1360 config SMP
1361         bool "Symmetric Multi-Processing"
1362         depends on CPU_V6K || CPU_V7
1363         depends on GENERIC_CLOCKEVENTS
1364         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1365                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1366                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1367                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1368         select USE_GENERIC_SMP_HELPERS
1369         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1370         help
1371           This enables support for systems with more than one CPU. If you have
1372           a system with only one CPU, like most personal computers, say N. If
1373           you have a system with more than one CPU, say Y.
1374
1375           If you say N here, the kernel will run on single and multiprocessor
1376           machines, but will use only one CPU of a multiprocessor machine. If
1377           you say Y here, the kernel will run on many, but not all, single
1378           processor machines. On a single processor machine, the kernel will
1379           run faster if you say N here.
1380
1381           See also <file:Documentation/i386/IO-APIC.txt>,
1382           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1383           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1384
1385           If you don't know what to do here, say N.
1386
1387 config SMP_ON_UP
1388         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1389         depends on EXPERIMENTAL
1390         depends on SMP && !XIP_KERNEL
1391         default y
1392         help
1393           SMP kernels contain instructions which fail on non-SMP processors.
1394           Enabling this option allows the kernel to modify itself to make
1395           these instructions safe.  Disabling it allows about 1K of space
1396           savings.
1397
1398           If you don't know what to do here, say Y.
1399
1400 config HAVE_ARM_SCU
1401         bool
1402         help
1403           This option enables support for the ARM system coherency unit
1404
1405 config HAVE_ARM_TWD
1406         bool
1407         depends on SMP
1408         select TICK_ONESHOT
1409         help
1410           This options enables support for the ARM timer and watchdog unit
1411
1412 choice
1413         prompt "Memory split"
1414         default VMSPLIT_3G
1415         help
1416           Select the desired split between kernel and user memory.
1417
1418           If you are not absolutely sure what you are doing, leave this
1419           option alone!
1420
1421         config VMSPLIT_3G
1422                 bool "3G/1G user/kernel split"
1423         config VMSPLIT_2G
1424                 bool "2G/2G user/kernel split"
1425         config VMSPLIT_1G
1426                 bool "1G/3G user/kernel split"
1427 endchoice
1428
1429 config PAGE_OFFSET
1430         hex
1431         default 0x40000000 if VMSPLIT_1G
1432         default 0x80000000 if VMSPLIT_2G
1433         default 0xC0000000
1434
1435 config NR_CPUS
1436         int "Maximum number of CPUs (2-32)"
1437         range 2 32
1438         depends on SMP
1439         default "4"
1440
1441 config HOTPLUG_CPU
1442         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1443         depends on SMP && HOTPLUG && EXPERIMENTAL
1444         help
1445           Say Y here to experiment with turning CPUs off and on.  CPUs
1446           can be controlled through /sys/devices/system/cpu.
1447
1448 config LOCAL_TIMERS
1449         bool "Use local timer interrupts"
1450         depends on SMP
1451         default y
1452         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1453         help
1454           Enable support for local timers on SMP platforms, rather then the
1455           legacy IPI broadcast method.  Local timers allows the system
1456           accounting to be spread across the timer interval, preventing a
1457           "thundering herd" at every timer tick.
1458
1459 source kernel/Kconfig.preempt
1460
1461 config HZ
1462         int
1463         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1464                 ARCH_S5PV210 || ARCH_EXYNOS4
1465         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1466         default AT91_TIMER_HZ if ARCH_AT91
1467         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1468         default 100
1469
1470 config THUMB2_KERNEL
1471         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1472         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1473         select AEABI
1474         select ARM_ASM_UNIFIED
1475         help
1476           By enabling this option, the kernel will be compiled in
1477           Thumb-2 mode. A compiler/assembler that understand the unified
1478           ARM-Thumb syntax is needed.
1479
1480           If unsure, say N.
1481
1482 config THUMB2_AVOID_R_ARM_THM_JUMP11
1483         bool "Work around buggy Thumb-2 short branch relocations in gas"
1484         depends on THUMB2_KERNEL && MODULES
1485         default y
1486         help
1487           Various binutils versions can resolve Thumb-2 branches to
1488           locally-defined, preemptible global symbols as short-range "b.n"
1489           branch instructions.
1490
1491           This is a problem, because there's no guarantee the final
1492           destination of the symbol, or any candidate locations for a
1493           trampoline, are within range of the branch.  For this reason, the
1494           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1495           relocation in modules at all, and it makes little sense to add
1496           support.
1497
1498           The symptom is that the kernel fails with an "unsupported
1499           relocation" error when loading some modules.
1500
1501           Until fixed tools are available, passing
1502           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1503           code which hits this problem, at the cost of a bit of extra runtime
1504           stack usage in some cases.
1505
1506           The problem is described in more detail at:
1507               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1508
1509           Only Thumb-2 kernels are affected.
1510
1511           Unless you are sure your tools don't have this problem, say Y.
1512
1513 config ARM_ASM_UNIFIED
1514         bool
1515
1516 config AEABI
1517         bool "Use the ARM EABI to compile the kernel"
1518         help
1519           This option allows for the kernel to be compiled using the latest
1520           ARM ABI (aka EABI).  This is only useful if you are using a user
1521           space environment that is also compiled with EABI.
1522
1523           Since there are major incompatibilities between the legacy ABI and
1524           EABI, especially with regard to structure member alignment, this
1525           option also changes the kernel syscall calling convention to
1526           disambiguate both ABIs and allow for backward compatibility support
1527           (selected with CONFIG_OABI_COMPAT).
1528
1529           To use this you need GCC version 4.0.0 or later.
1530
1531 config OABI_COMPAT
1532         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1533         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1534         default y
1535         help
1536           This option preserves the old syscall interface along with the
1537           new (ARM EABI) one. It also provides a compatibility layer to
1538           intercept syscalls that have structure arguments which layout
1539           in memory differs between the legacy ABI and the new ARM EABI
1540           (only for non "thumb" binaries). This option adds a tiny
1541           overhead to all syscalls and produces a slightly larger kernel.
1542           If you know you'll be using only pure EABI user space then you
1543           can say N here. If this option is not selected and you attempt
1544           to execute a legacy ABI binary then the result will be
1545           UNPREDICTABLE (in fact it can be predicted that it won't work
1546           at all). If in doubt say Y.
1547
1548 config ARCH_HAS_HOLES_MEMORYMODEL
1549         bool
1550
1551 config ARCH_SPARSEMEM_ENABLE
1552         bool
1553
1554 config ARCH_SPARSEMEM_DEFAULT
1555         def_bool ARCH_SPARSEMEM_ENABLE
1556
1557 config ARCH_SELECT_MEMORY_MODEL
1558         def_bool ARCH_SPARSEMEM_ENABLE
1559
1560 config HAVE_ARCH_PFN_VALID
1561         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1562
1563 config HIGHMEM
1564         bool "High Memory Support"
1565         depends on MMU
1566         help
1567           The address space of ARM processors is only 4 Gigabytes large
1568           and it has to accommodate user address space, kernel address
1569           space as well as some memory mapped IO. That means that, if you
1570           have a large amount of physical memory and/or IO, not all of the
1571           memory can be "permanently mapped" by the kernel. The physical
1572           memory that is not permanently mapped is called "high memory".
1573
1574           Depending on the selected kernel/user memory split, minimum
1575           vmalloc space and actual amount of RAM, you may not need this
1576           option which should result in a slightly faster kernel.
1577
1578           If unsure, say n.
1579
1580 config HIGHPTE
1581         bool "Allocate 2nd-level pagetables from highmem"
1582         depends on HIGHMEM
1583
1584 config HW_PERF_EVENTS
1585         bool "Enable hardware performance counter support for perf events"
1586         depends on PERF_EVENTS && CPU_HAS_PMU
1587         default y
1588         help
1589           Enable hardware performance counter support for perf events. If
1590           disabled, perf events will use software events only.
1591
1592 source "mm/Kconfig"
1593
1594 config FORCE_MAX_ZONEORDER
1595         int "Maximum zone order" if ARCH_SHMOBILE
1596         range 11 64 if ARCH_SHMOBILE
1597         default "9" if SA1111
1598         default "11"
1599         help
1600           The kernel memory allocator divides physically contiguous memory
1601           blocks into "zones", where each zone is a power of two number of
1602           pages.  This option selects the largest power of two that the kernel
1603           keeps in the memory allocator.  If you need to allocate very large
1604           blocks of physically contiguous memory, then you may need to
1605           increase this value.
1606
1607           This config option is actually maximum order plus one. For example,
1608           a value of 11 means that the largest free memory block is 2^10 pages.
1609
1610 config LEDS
1611         bool "Timer and CPU usage LEDs"
1612         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1613                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1614                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1615                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1616                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1617                    ARCH_AT91 || ARCH_DAVINCI || \
1618                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1619         help
1620           If you say Y here, the LEDs on your machine will be used
1621           to provide useful information about your current system status.
1622
1623           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1624           be able to select which LEDs are active using the options below. If
1625           you are compiling a kernel for the EBSA-110 or the LART however, the
1626           red LED will simply flash regularly to indicate that the system is
1627           still functional. It is safe to say Y here if you have a CATS
1628           system, but the driver will do nothing.
1629
1630 config LEDS_TIMER
1631         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1632                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1633                             || MACH_OMAP_PERSEUS2
1634         depends on LEDS
1635         depends on !GENERIC_CLOCKEVENTS
1636         default y if ARCH_EBSA110
1637         help
1638           If you say Y here, one of the system LEDs (the green one on the
1639           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1640           will flash regularly to indicate that the system is still
1641           operational. This is mainly useful to kernel hackers who are
1642           debugging unstable kernels.
1643
1644           The LART uses the same LED for both Timer LED and CPU usage LED
1645           functions. You may choose to use both, but the Timer LED function
1646           will overrule the CPU usage LED.
1647
1648 config LEDS_CPU
1649         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1650                         !ARCH_OMAP) \
1651                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1652                         || MACH_OMAP_PERSEUS2
1653         depends on LEDS
1654         help
1655           If you say Y here, the red LED will be used to give a good real
1656           time indication of CPU usage, by lighting whenever the idle task
1657           is not currently executing.
1658
1659           The LART uses the same LED for both Timer LED and CPU usage LED
1660           functions. You may choose to use both, but the Timer LED function
1661           will overrule the CPU usage LED.
1662
1663 config ALIGNMENT_TRAP
1664         bool
1665         depends on CPU_CP15_MMU
1666         default y if !ARCH_EBSA110
1667         select HAVE_PROC_CPU if PROC_FS
1668         help
1669           ARM processors cannot fetch/store information which is not
1670           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1671           address divisible by 4. On 32-bit ARM processors, these non-aligned
1672           fetch/store instructions will be emulated in software if you say
1673           here, which has a severe performance impact. This is necessary for
1674           correct operation of some network protocols. With an IP-only
1675           configuration it is safe to say N, otherwise say Y.
1676
1677 config UACCESS_WITH_MEMCPY
1678         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1679         depends on MMU && EXPERIMENTAL
1680         default y if CPU_FEROCEON
1681         help
1682           Implement faster copy_to_user and clear_user methods for CPU
1683           cores where a 8-word STM instruction give significantly higher
1684           memory write throughput than a sequence of individual 32bit stores.
1685
1686           A possible side effect is a slight increase in scheduling latency
1687           between threads sharing the same address space if they invoke
1688           such copy operations with large buffers.
1689
1690           However, if the CPU data cache is using a write-allocate mode,
1691           this option is unlikely to provide any performance gain.
1692
1693 config SECCOMP
1694         bool
1695         prompt "Enable seccomp to safely compute untrusted bytecode"
1696         ---help---
1697           This kernel feature is useful for number crunching applications
1698           that may need to compute untrusted bytecode during their
1699           execution. By using pipes or other transports made available to
1700           the process as file descriptors supporting the read/write
1701           syscalls, it's possible to isolate those applications in
1702           their own address space using seccomp. Once seccomp is
1703           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1704           and the task is only allowed to execute a few safe syscalls
1705           defined by each seccomp mode.
1706
1707 config CC_STACKPROTECTOR
1708         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1709         depends on EXPERIMENTAL
1710         help
1711           This option turns on the -fstack-protector GCC feature. This
1712           feature puts, at the beginning of functions, a canary value on
1713           the stack just before the return address, and validates
1714           the value just before actually returning.  Stack based buffer
1715           overflows (that need to overwrite this return address) now also
1716           overwrite the canary, which gets detected and the attack is then
1717           neutralized via a kernel panic.
1718           This feature requires gcc version 4.2 or above.
1719
1720 config DEPRECATED_PARAM_STRUCT
1721         bool "Provide old way to pass kernel parameters"
1722         help
1723           This was deprecated in 2001 and announced to live on for 5 years.
1724           Some old boot loaders still use this way.
1725
1726 endmenu
1727
1728 menu "Boot options"
1729
1730 config USE_OF
1731         bool "Flattened Device Tree support"
1732         select OF
1733         select OF_EARLY_FLATTREE
1734         select IRQ_DOMAIN
1735         help
1736           Include support for flattened device tree machine descriptions.
1737
1738 # Compressed boot loader in ROM.  Yes, we really want to ask about
1739 # TEXT and BSS so we preserve their values in the config files.
1740 config ZBOOT_ROM_TEXT
1741         hex "Compressed ROM boot loader base address"
1742         default "0"
1743         help
1744           The physical address at which the ROM-able zImage is to be
1745           placed in the target.  Platforms which normally make use of
1746           ROM-able zImage formats normally set this to a suitable
1747           value in their defconfig file.
1748
1749           If ZBOOT_ROM is not enabled, this has no effect.
1750
1751 config ZBOOT_ROM_BSS
1752         hex "Compressed ROM boot loader BSS address"
1753         default "0"
1754         help
1755           The base address of an area of read/write memory in the target
1756           for the ROM-able zImage which must be available while the
1757           decompressor is running. It must be large enough to hold the
1758           entire decompressed kernel plus an additional 128 KiB.
1759           Platforms which normally make use of ROM-able zImage formats
1760           normally set this to a suitable value in their defconfig file.
1761
1762           If ZBOOT_ROM is not enabled, this has no effect.
1763
1764 config ZBOOT_ROM
1765         bool "Compressed boot loader in ROM/flash"
1766         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1767         help
1768           Say Y here if you intend to execute your compressed kernel image
1769           (zImage) directly from ROM or flash.  If unsure, say N.
1770
1771 choice
1772         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1773         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1774         default ZBOOT_ROM_NONE
1775         help
1776           Include experimental SD/MMC loading code in the ROM-able zImage.
1777           With this enabled it is possible to write the the ROM-able zImage
1778           kernel image to an MMC or SD card and boot the kernel straight
1779           from the reset vector. At reset the processor Mask ROM will load
1780           the first part of the the ROM-able zImage which in turn loads the
1781           rest the kernel image to RAM.
1782
1783 config ZBOOT_ROM_NONE
1784         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1785         help
1786           Do not load image from SD or MMC
1787
1788 config ZBOOT_ROM_MMCIF
1789         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1790         help
1791           Load image from MMCIF hardware block.
1792
1793 config ZBOOT_ROM_SH_MOBILE_SDHI
1794         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1795         help
1796           Load image from SDHI hardware block
1797
1798 endchoice
1799
1800 config CMDLINE
1801         string "Default kernel command string"
1802         default ""
1803         help
1804           On some architectures (EBSA110 and CATS), there is currently no way
1805           for the boot loader to pass arguments to the kernel. For these
1806           architectures, you should supply some command-line options at build
1807           time by entering them here. As a minimum, you should specify the
1808           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1809
1810 choice
1811         prompt "Kernel command line type" if CMDLINE != ""
1812         default CMDLINE_FROM_BOOTLOADER
1813
1814 config CMDLINE_FROM_BOOTLOADER
1815         bool "Use bootloader kernel arguments if available"
1816         help
1817           Uses the command-line options passed by the boot loader. If
1818           the boot loader doesn't provide any, the default kernel command
1819           string provided in CMDLINE will be used.
1820
1821 config CMDLINE_EXTEND
1822         bool "Extend bootloader kernel arguments"
1823         help
1824           The command-line arguments provided by the boot loader will be
1825           appended to the default kernel command string.
1826
1827 config CMDLINE_FORCE
1828         bool "Always use the default kernel command string"
1829         help
1830           Always use the default kernel command string, even if the boot
1831           loader passes other arguments to the kernel.
1832           This is useful if you cannot or don't want to change the
1833           command-line options your boot loader passes to the kernel.
1834 endchoice
1835
1836 config XIP_KERNEL
1837         bool "Kernel Execute-In-Place from ROM"
1838         depends on !ZBOOT_ROM
1839         help
1840           Execute-In-Place allows the kernel to run from non-volatile storage
1841           directly addressable by the CPU, such as NOR flash. This saves RAM
1842           space since the text section of the kernel is not loaded from flash
1843           to RAM.  Read-write sections, such as the data section and stack,
1844           are still copied to RAM.  The XIP kernel is not compressed since
1845           it has to run directly from flash, so it will take more space to
1846           store it.  The flash address used to link the kernel object files,
1847           and for storing it, is configuration dependent. Therefore, if you
1848           say Y here, you must know the proper physical address where to
1849           store the kernel image depending on your own flash memory usage.
1850
1851           Also note that the make target becomes "make xipImage" rather than
1852           "make zImage" or "make Image".  The final kernel binary to put in
1853           ROM memory will be arch/arm/boot/xipImage.
1854
1855           If unsure, say N.
1856
1857 config XIP_PHYS_ADDR
1858         hex "XIP Kernel Physical Location"
1859         depends on XIP_KERNEL
1860         default "0x00080000"
1861         help
1862           This is the physical address in your flash memory the kernel will
1863           be linked for and stored to.  This address is dependent on your
1864           own flash usage.
1865
1866 config KEXEC
1867         bool "Kexec system call (EXPERIMENTAL)"
1868         depends on EXPERIMENTAL
1869         help
1870           kexec is a system call that implements the ability to shutdown your
1871           current kernel, and to start another kernel.  It is like a reboot
1872           but it is independent of the system firmware.   And like a reboot
1873           you can start any kernel with it, not just Linux.
1874
1875           It is an ongoing process to be certain the hardware in a machine
1876           is properly shutdown, so do not be surprised if this code does not
1877           initially work for you.  It may help to enable device hotplugging
1878           support.
1879
1880 config ATAGS_PROC
1881         bool "Export atags in procfs"
1882         depends on KEXEC
1883         default y
1884         help
1885           Should the atags used to boot the kernel be exported in an "atags"
1886           file in procfs. Useful with kexec.
1887
1888 config CRASH_DUMP
1889         bool "Build kdump crash kernel (EXPERIMENTAL)"
1890         depends on EXPERIMENTAL
1891         help
1892           Generate crash dump after being started by kexec. This should
1893           be normally only set in special crash dump kernels which are
1894           loaded in the main kernel with kexec-tools into a specially
1895           reserved region and then later executed after a crash by
1896           kdump/kexec. The crash dump kernel must be compiled to a
1897           memory address not used by the main kernel
1898
1899           For more details see Documentation/kdump/kdump.txt
1900
1901 config AUTO_ZRELADDR
1902         bool "Auto calculation of the decompressed kernel image address"
1903         depends on !ZBOOT_ROM && !ARCH_U300
1904         help
1905           ZRELADDR is the physical address where the decompressed kernel
1906           image will be placed. If AUTO_ZRELADDR is selected, the address
1907           will be determined at run-time by masking the current IP with
1908           0xf8000000. This assumes the zImage being placed in the first 128MB
1909           from start of memory.
1910
1911 endmenu
1912
1913 menu "CPU Power Management"
1914
1915 if ARCH_HAS_CPUFREQ
1916
1917 source "drivers/cpufreq/Kconfig"
1918
1919 config CPU_FREQ_IMX
1920         tristate "CPUfreq driver for i.MX CPUs"
1921         depends on ARCH_MXC && CPU_FREQ
1922         help
1923           This enables the CPUfreq driver for i.MX CPUs.
1924
1925 config CPU_FREQ_SA1100
1926         bool
1927
1928 config CPU_FREQ_SA1110
1929         bool
1930
1931 config CPU_FREQ_INTEGRATOR
1932         tristate "CPUfreq driver for ARM Integrator CPUs"
1933         depends on ARCH_INTEGRATOR && CPU_FREQ
1934         default y
1935         help
1936           This enables the CPUfreq driver for ARM Integrator CPUs.
1937
1938           For details, take a look at <file:Documentation/cpu-freq>.
1939
1940           If in doubt, say Y.
1941
1942 config CPU_FREQ_PXA
1943         bool
1944         depends on CPU_FREQ && ARCH_PXA && PXA25x
1945         default y
1946         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1947
1948 config CPU_FREQ_S3C
1949         bool
1950         help
1951           Internal configuration node for common cpufreq on Samsung SoC
1952
1953 config CPU_FREQ_S3C24XX
1954         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1955         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1956         select CPU_FREQ_S3C
1957         help
1958           This enables the CPUfreq driver for the Samsung S3C24XX family
1959           of CPUs.
1960
1961           For details, take a look at <file:Documentation/cpu-freq>.
1962
1963           If in doubt, say N.
1964
1965 config CPU_FREQ_S3C24XX_PLL
1966         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1967         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1968         help
1969           Compile in support for changing the PLL frequency from the
1970           S3C24XX series CPUfreq driver. The PLL takes time to settle
1971           after a frequency change, so by default it is not enabled.
1972
1973           This also means that the PLL tables for the selected CPU(s) will
1974           be built which may increase the size of the kernel image.
1975
1976 config CPU_FREQ_S3C24XX_DEBUG
1977         bool "Debug CPUfreq Samsung driver core"
1978         depends on CPU_FREQ_S3C24XX
1979         help
1980           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
1981
1982 config CPU_FREQ_S3C24XX_IODEBUG
1983         bool "Debug CPUfreq Samsung driver IO timing"
1984         depends on CPU_FREQ_S3C24XX
1985         help
1986           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
1987
1988 config CPU_FREQ_S3C24XX_DEBUGFS
1989         bool "Export debugfs for CPUFreq"
1990         depends on CPU_FREQ_S3C24XX && DEBUG_FS
1991         help
1992           Export status information via debugfs.
1993
1994 endif
1995
1996 source "drivers/cpuidle/Kconfig"
1997
1998 endmenu
1999
2000 menu "Floating point emulation"
2001
2002 comment "At least one emulation must be selected"
2003
2004 config FPE_NWFPE
2005         bool "NWFPE math emulation"
2006         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2007         ---help---
2008           Say Y to include the NWFPE floating point emulator in the kernel.
2009           This is necessary to run most binaries. Linux does not currently
2010           support floating point hardware so you need to say Y here even if
2011           your machine has an FPA or floating point co-processor podule.
2012
2013           You may say N here if you are going to load the Acorn FPEmulator
2014           early in the bootup.
2015
2016 config FPE_NWFPE_XP
2017         bool "Support extended precision"
2018         depends on FPE_NWFPE
2019         help
2020           Say Y to include 80-bit support in the kernel floating-point
2021           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2022           Note that gcc does not generate 80-bit operations by default,
2023           so in most cases this option only enlarges the size of the
2024           floating point emulator without any good reason.
2025
2026           You almost surely want to say N here.
2027
2028 config FPE_FASTFPE
2029         bool "FastFPE math emulation (EXPERIMENTAL)"
2030         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2031         ---help---
2032           Say Y here to include the FAST floating point emulator in the kernel.
2033           This is an experimental much faster emulator which now also has full
2034           precision for the mantissa.  It does not support any exceptions.
2035           It is very simple, and approximately 3-6 times faster than NWFPE.
2036
2037           It should be sufficient for most programs.  It may be not suitable
2038           for scientific calculations, but you have to check this for yourself.
2039           If you do not feel you need a faster FP emulation you should better
2040           choose NWFPE.
2041
2042 config VFP
2043         bool "VFP-format floating point maths"
2044         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2045         help
2046           Say Y to include VFP support code in the kernel. This is needed
2047           if your hardware includes a VFP unit.
2048
2049           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2050           release notes and additional status information.
2051
2052           Say N if your target does not have VFP hardware.
2053
2054 config VFPv3
2055         bool
2056         depends on VFP
2057         default y if CPU_V7
2058
2059 config NEON
2060         bool "Advanced SIMD (NEON) Extension support"
2061         depends on VFPv3 && CPU_V7
2062         help
2063           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2064           Extension.
2065
2066 endmenu
2067
2068 menu "Userspace binary formats"
2069
2070 source "fs/Kconfig.binfmt"
2071
2072 config ARTHUR
2073         tristate "RISC OS personality"
2074         depends on !AEABI
2075         help
2076           Say Y here to include the kernel code necessary if you want to run
2077           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2078           experimental; if this sounds frightening, say N and sleep in peace.
2079           You can also say M here to compile this support as a module (which
2080           will be called arthur).
2081
2082 endmenu
2083
2084 menu "Power management options"
2085
2086 source "kernel/power/Kconfig"
2087
2088 config ARCH_SUSPEND_POSSIBLE
2089         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2090         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2091                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2092         def_bool y
2093
2094 endmenu
2095
2096 source "net/Kconfig"
2097
2098 source "drivers/Kconfig"
2099
2100 source "fs/Kconfig"
2101
2102 source "arch/arm/Kconfig.debug"
2103
2104 source "security/Kconfig"
2105
2106 source "crypto/Kconfig"
2107
2108 source "lib/Kconfig"