ARM: 7450/1: dcache: select DCACHE_WORD_ACCESS for little-endian ARMv6+ CPUs
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_HAVE_CUSTOM_GPIO_H
5         select HAVE_AOUT
6         select HAVE_DMA_API_DEBUG
7         select HAVE_IDE if PCI || ISA || PCMCIA
8         select HAVE_DMA_ATTRS
9         select HAVE_DMA_CONTIGUOUS if (CPU_V6 || CPU_V6K || CPU_V7)
10         select CMA if (CPU_V6 || CPU_V6K || CPU_V7)
11         select HAVE_MEMBLOCK
12         select RTC_LIB
13         select SYS_SUPPORTS_APM_EMULATION
14         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
15         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
16         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
17         select HAVE_ARCH_KGDB
18         select HAVE_ARCH_TRACEHOOK
19         select HAVE_KPROBES if !XIP_KERNEL
20         select HAVE_KRETPROBES if (HAVE_KPROBES)
21         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
22         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
23         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
24         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
25         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
26         select HAVE_GENERIC_DMA_COHERENT
27         select HAVE_KERNEL_GZIP
28         select HAVE_KERNEL_LZO
29         select HAVE_KERNEL_LZMA
30         select HAVE_KERNEL_XZ
31         select HAVE_IRQ_WORK
32         select HAVE_PERF_EVENTS
33         select PERF_USE_VMALLOC
34         select HAVE_REGS_AND_STACK_ACCESS_API
35         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
36         select HAVE_C_RECORDMCOUNT
37         select HAVE_GENERIC_HARDIRQS
38         select HARDIRQS_SW_RESEND
39         select GENERIC_IRQ_PROBE
40         select GENERIC_IRQ_SHOW
41         select GENERIC_IRQ_PROBE
42         select HARDIRQS_SW_RESEND
43         select CPU_PM if (SUSPEND || CPU_IDLE)
44         select GENERIC_PCI_IOMAP
45         select HAVE_BPF_JIT
46         select GENERIC_SMP_IDLE_THREAD
47         select KTIME_SCALAR
48         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
49         select GENERIC_STRNCPY_FROM_USER
50         select GENERIC_STRNLEN_USER
51         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN
52         help
53           The ARM series is a line of low-power-consumption RISC chip designs
54           licensed by ARM Ltd and targeted at embedded applications and
55           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
56           manufactured, but legacy ARM-based PC hardware remains popular in
57           Europe.  There is an ARM Linux project with a web page at
58           <http://www.arm.linux.org.uk/>.
59
60 config ARM_HAS_SG_CHAIN
61         bool
62
63 config NEED_SG_DMA_LENGTH
64         bool
65
66 config ARM_DMA_USE_IOMMU
67         select NEED_SG_DMA_LENGTH
68         select ARM_HAS_SG_CHAIN
69         bool
70
71 config HAVE_PWM
72         bool
73
74 config MIGHT_HAVE_PCI
75         bool
76
77 config SYS_SUPPORTS_APM_EMULATION
78         bool
79
80 config GENERIC_GPIO
81         bool
82
83 config HAVE_TCM
84         bool
85         select GENERIC_ALLOCATOR
86
87 config HAVE_PROC_CPU
88         bool
89
90 config NO_IOPORT
91         bool
92
93 config EISA
94         bool
95         ---help---
96           The Extended Industry Standard Architecture (EISA) bus was
97           developed as an open alternative to the IBM MicroChannel bus.
98
99           The EISA bus provided some of the features of the IBM MicroChannel
100           bus while maintaining backward compatibility with cards made for
101           the older ISA bus.  The EISA bus saw limited use between 1988 and
102           1995 when it was made obsolete by the PCI bus.
103
104           Say Y here if you are building a kernel for an EISA-based machine.
105
106           Otherwise, say N.
107
108 config SBUS
109         bool
110
111 config STACKTRACE_SUPPORT
112         bool
113         default y
114
115 config HAVE_LATENCYTOP_SUPPORT
116         bool
117         depends on !SMP
118         default y
119
120 config LOCKDEP_SUPPORT
121         bool
122         default y
123
124 config TRACE_IRQFLAGS_SUPPORT
125         bool
126         default y
127
128 config GENERIC_LOCKBREAK
129         bool
130         default y
131         depends on SMP && PREEMPT
132
133 config RWSEM_GENERIC_SPINLOCK
134         bool
135         default y
136
137 config RWSEM_XCHGADD_ALGORITHM
138         bool
139
140 config ARCH_HAS_ILOG2_U32
141         bool
142
143 config ARCH_HAS_ILOG2_U64
144         bool
145
146 config ARCH_HAS_CPUFREQ
147         bool
148         help
149           Internal node to signify that the ARCH has CPUFREQ support
150           and that the relevant menu configurations are displayed for
151           it.
152
153 config GENERIC_HWEIGHT
154         bool
155         default y
156
157 config GENERIC_CALIBRATE_DELAY
158         bool
159         default y
160
161 config ARCH_MAY_HAVE_PC_FDC
162         bool
163
164 config ZONE_DMA
165         bool
166
167 config NEED_DMA_MAP_STATE
168        def_bool y
169
170 config ARCH_HAS_DMA_SET_COHERENT_MASK
171         bool
172
173 config GENERIC_ISA_DMA
174         bool
175
176 config FIQ
177         bool
178
179 config NEED_RET_TO_USER
180         bool
181
182 config ARCH_MTD_XIP
183         bool
184
185 config VECTORS_BASE
186         hex
187         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
188         default DRAM_BASE if REMAP_VECTORS_TO_RAM
189         default 0x00000000
190         help
191           The base address of exception vectors.
192
193 config ARM_PATCH_PHYS_VIRT
194         bool "Patch physical to virtual translations at runtime" if EMBEDDED
195         default y
196         depends on !XIP_KERNEL && MMU
197         depends on !ARCH_REALVIEW || !SPARSEMEM
198         help
199           Patch phys-to-virt and virt-to-phys translation functions at
200           boot and module load time according to the position of the
201           kernel in system memory.
202
203           This can only be used with non-XIP MMU kernels where the base
204           of physical memory is at a 16MB boundary.
205
206           Only disable this option if you know that you do not require
207           this feature (eg, building a kernel for a single machine) and
208           you need to shrink the kernel to the minimal size.
209
210 config NEED_MACH_IO_H
211         bool
212         help
213           Select this when mach/io.h is required to provide special
214           definitions for this platform.  The need for mach/io.h should
215           be avoided when possible.
216
217 config NEED_MACH_MEMORY_H
218         bool
219         help
220           Select this when mach/memory.h is required to provide special
221           definitions for this platform.  The need for mach/memory.h should
222           be avoided when possible.
223
224 config PHYS_OFFSET
225         hex "Physical address of main memory" if MMU
226         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
227         default DRAM_BASE if !MMU
228         help
229           Please provide the physical address corresponding to the
230           location of main memory in your system.
231
232 config GENERIC_BUG
233         def_bool y
234         depends on BUG
235
236 source "init/Kconfig"
237
238 source "kernel/Kconfig.freezer"
239
240 menu "System Type"
241
242 config MMU
243         bool "MMU-based Paged Memory Management Support"
244         default y
245         help
246           Select if you want MMU-based virtualised addressing space
247           support by paged memory management. If unsure, say 'Y'.
248
249 #
250 # The "ARM system type" choice list is ordered alphabetically by option
251 # text.  Please add new entries in the option alphabetic order.
252 #
253 choice
254         prompt "ARM system type"
255         default ARCH_VERSATILE
256
257 config ARCH_INTEGRATOR
258         bool "ARM Ltd. Integrator family"
259         select ARM_AMBA
260         select ARCH_HAS_CPUFREQ
261         select CLKDEV_LOOKUP
262         select HAVE_MACH_CLKDEV
263         select HAVE_TCM
264         select ICST
265         select GENERIC_CLOCKEVENTS
266         select PLAT_VERSATILE
267         select PLAT_VERSATILE_FPGA_IRQ
268         select NEED_MACH_IO_H
269         select NEED_MACH_MEMORY_H
270         select SPARSE_IRQ
271         select MULTI_IRQ_HANDLER
272         help
273           Support for ARM's Integrator platform.
274
275 config ARCH_REALVIEW
276         bool "ARM Ltd. RealView family"
277         select ARM_AMBA
278         select CLKDEV_LOOKUP
279         select HAVE_MACH_CLKDEV
280         select ICST
281         select GENERIC_CLOCKEVENTS
282         select ARCH_WANT_OPTIONAL_GPIOLIB
283         select PLAT_VERSATILE
284         select PLAT_VERSATILE_CLCD
285         select ARM_TIMER_SP804
286         select GPIO_PL061 if GPIOLIB
287         select NEED_MACH_MEMORY_H
288         help
289           This enables support for ARM Ltd RealView boards.
290
291 config ARCH_VERSATILE
292         bool "ARM Ltd. Versatile family"
293         select ARM_AMBA
294         select ARM_VIC
295         select CLKDEV_LOOKUP
296         select HAVE_MACH_CLKDEV
297         select ICST
298         select GENERIC_CLOCKEVENTS
299         select ARCH_WANT_OPTIONAL_GPIOLIB
300         select PLAT_VERSATILE
301         select PLAT_VERSATILE_CLCD
302         select PLAT_VERSATILE_FPGA_IRQ
303         select ARM_TIMER_SP804
304         help
305           This enables support for ARM Ltd Versatile board.
306
307 config ARCH_VEXPRESS
308         bool "ARM Ltd. Versatile Express family"
309         select ARCH_WANT_OPTIONAL_GPIOLIB
310         select ARM_AMBA
311         select ARM_TIMER_SP804
312         select CLKDEV_LOOKUP
313         select HAVE_MACH_CLKDEV
314         select GENERIC_CLOCKEVENTS
315         select HAVE_CLK
316         select HAVE_PATA_PLATFORM
317         select ICST
318         select NO_IOPORT
319         select PLAT_VERSATILE
320         select PLAT_VERSATILE_CLCD
321         help
322           This enables support for the ARM Ltd Versatile Express boards.
323
324 config ARCH_AT91
325         bool "Atmel AT91"
326         select ARCH_REQUIRE_GPIOLIB
327         select HAVE_CLK
328         select CLKDEV_LOOKUP
329         select IRQ_DOMAIN
330         select NEED_MACH_IO_H if PCCARD
331         help
332           This enables support for systems based on Atmel
333           AT91RM9200 and AT91SAM9* processors.
334
335 config ARCH_BCMRING
336         bool "Broadcom BCMRING"
337         depends on MMU
338         select CPU_V6
339         select ARM_AMBA
340         select ARM_TIMER_SP804
341         select CLKDEV_LOOKUP
342         select GENERIC_CLOCKEVENTS
343         select ARCH_WANT_OPTIONAL_GPIOLIB
344         help
345           Support for Broadcom's BCMRing platform.
346
347 config ARCH_HIGHBANK
348         bool "Calxeda Highbank-based"
349         select ARCH_WANT_OPTIONAL_GPIOLIB
350         select ARM_AMBA
351         select ARM_GIC
352         select ARM_TIMER_SP804
353         select CACHE_L2X0
354         select CLKDEV_LOOKUP
355         select CPU_V7
356         select GENERIC_CLOCKEVENTS
357         select HAVE_ARM_SCU
358         select HAVE_SMP
359         select SPARSE_IRQ
360         select USE_OF
361         help
362           Support for the Calxeda Highbank SoC based boards.
363
364 config ARCH_CLPS711X
365         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
366         select CPU_ARM720T
367         select ARCH_USES_GETTIMEOFFSET
368         select NEED_MACH_MEMORY_H
369         help
370           Support for Cirrus Logic 711x/721x/731x based boards.
371
372 config ARCH_CNS3XXX
373         bool "Cavium Networks CNS3XXX family"
374         select CPU_V6K
375         select GENERIC_CLOCKEVENTS
376         select ARM_GIC
377         select MIGHT_HAVE_CACHE_L2X0
378         select MIGHT_HAVE_PCI
379         select PCI_DOMAINS if PCI
380         help
381           Support for Cavium Networks CNS3XXX platform.
382
383 config ARCH_GEMINI
384         bool "Cortina Systems Gemini"
385         select CPU_FA526
386         select ARCH_REQUIRE_GPIOLIB
387         select ARCH_USES_GETTIMEOFFSET
388         help
389           Support for the Cortina Systems Gemini family SoCs
390
391 config ARCH_PRIMA2
392         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
393         select CPU_V7
394         select NO_IOPORT
395         select GENERIC_CLOCKEVENTS
396         select CLKDEV_LOOKUP
397         select GENERIC_IRQ_CHIP
398         select MIGHT_HAVE_CACHE_L2X0
399         select PINCTRL
400         select PINCTRL_SIRF
401         select USE_OF
402         select ZONE_DMA
403         help
404           Support for CSR SiRFSoC ARM Cortex A9 Platform
405
406 config ARCH_EBSA110
407         bool "EBSA-110"
408         select CPU_SA110
409         select ISA
410         select NO_IOPORT
411         select ARCH_USES_GETTIMEOFFSET
412         select NEED_MACH_IO_H
413         select NEED_MACH_MEMORY_H
414         help
415           This is an evaluation board for the StrongARM processor available
416           from Digital. It has limited hardware on-board, including an
417           Ethernet interface, two PCMCIA sockets, two serial ports and a
418           parallel port.
419
420 config ARCH_EP93XX
421         bool "EP93xx-based"
422         select CPU_ARM920T
423         select ARM_AMBA
424         select ARM_VIC
425         select CLKDEV_LOOKUP
426         select ARCH_REQUIRE_GPIOLIB
427         select ARCH_HAS_HOLES_MEMORYMODEL
428         select ARCH_USES_GETTIMEOFFSET
429         select NEED_MACH_MEMORY_H
430         help
431           This enables support for the Cirrus EP93xx series of CPUs.
432
433 config ARCH_FOOTBRIDGE
434         bool "FootBridge"
435         select CPU_SA110
436         select FOOTBRIDGE
437         select GENERIC_CLOCKEVENTS
438         select HAVE_IDE
439         select NEED_MACH_IO_H
440         select NEED_MACH_MEMORY_H
441         help
442           Support for systems based on the DC21285 companion chip
443           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
444
445 config ARCH_MXC
446         bool "Freescale MXC/iMX-based"
447         select GENERIC_CLOCKEVENTS
448         select ARCH_REQUIRE_GPIOLIB
449         select CLKDEV_LOOKUP
450         select CLKSRC_MMIO
451         select GENERIC_IRQ_CHIP
452         select MULTI_IRQ_HANDLER
453         help
454           Support for Freescale MXC/iMX-based family of processors
455
456 config ARCH_MXS
457         bool "Freescale MXS-based"
458         select GENERIC_CLOCKEVENTS
459         select ARCH_REQUIRE_GPIOLIB
460         select CLKDEV_LOOKUP
461         select CLKSRC_MMIO
462         select COMMON_CLK
463         select HAVE_CLK_PREPARE
464         select PINCTRL
465         select USE_OF
466         help
467           Support for Freescale MXS-based family of processors
468
469 config ARCH_NETX
470         bool "Hilscher NetX based"
471         select CLKSRC_MMIO
472         select CPU_ARM926T
473         select ARM_VIC
474         select GENERIC_CLOCKEVENTS
475         help
476           This enables support for systems based on the Hilscher NetX Soc
477
478 config ARCH_H720X
479         bool "Hynix HMS720x-based"
480         select CPU_ARM720T
481         select ISA_DMA_API
482         select ARCH_USES_GETTIMEOFFSET
483         help
484           This enables support for systems based on the Hynix HMS720x
485
486 config ARCH_IOP13XX
487         bool "IOP13xx-based"
488         depends on MMU
489         select CPU_XSC3
490         select PLAT_IOP
491         select PCI
492         select ARCH_SUPPORTS_MSI
493         select VMSPLIT_1G
494         select NEED_MACH_IO_H
495         select NEED_MACH_MEMORY_H
496         select NEED_RET_TO_USER
497         help
498           Support for Intel's IOP13XX (XScale) family of processors.
499
500 config ARCH_IOP32X
501         bool "IOP32x-based"
502         depends on MMU
503         select CPU_XSCALE
504         select NEED_MACH_IO_H
505         select NEED_RET_TO_USER
506         select PLAT_IOP
507         select PCI
508         select ARCH_REQUIRE_GPIOLIB
509         help
510           Support for Intel's 80219 and IOP32X (XScale) family of
511           processors.
512
513 config ARCH_IOP33X
514         bool "IOP33x-based"
515         depends on MMU
516         select CPU_XSCALE
517         select NEED_MACH_IO_H
518         select NEED_RET_TO_USER
519         select PLAT_IOP
520         select PCI
521         select ARCH_REQUIRE_GPIOLIB
522         help
523           Support for Intel's IOP33X (XScale) family of processors.
524
525 config ARCH_IXP4XX
526         bool "IXP4xx-based"
527         depends on MMU
528         select ARCH_HAS_DMA_SET_COHERENT_MASK
529         select CLKSRC_MMIO
530         select CPU_XSCALE
531         select ARCH_REQUIRE_GPIOLIB
532         select GENERIC_CLOCKEVENTS
533         select MIGHT_HAVE_PCI
534         select NEED_MACH_IO_H
535         select DMABOUNCE if PCI
536         help
537           Support for Intel's IXP4XX (XScale) family of processors.
538
539 config ARCH_DOVE
540         bool "Marvell Dove"
541         select CPU_V7
542         select PCI
543         select ARCH_REQUIRE_GPIOLIB
544         select GENERIC_CLOCKEVENTS
545         select NEED_MACH_IO_H
546         select PLAT_ORION
547         help
548           Support for the Marvell Dove SoC 88AP510
549
550 config ARCH_KIRKWOOD
551         bool "Marvell Kirkwood"
552         select CPU_FEROCEON
553         select PCI
554         select ARCH_REQUIRE_GPIOLIB
555         select GENERIC_CLOCKEVENTS
556         select NEED_MACH_IO_H
557         select PLAT_ORION
558         help
559           Support for the following Marvell Kirkwood series SoCs:
560           88F6180, 88F6192 and 88F6281.
561
562 config ARCH_LPC32XX
563         bool "NXP LPC32XX"
564         select CLKSRC_MMIO
565         select CPU_ARM926T
566         select ARCH_REQUIRE_GPIOLIB
567         select HAVE_IDE
568         select ARM_AMBA
569         select USB_ARCH_HAS_OHCI
570         select CLKDEV_LOOKUP
571         select GENERIC_CLOCKEVENTS
572         select USE_OF
573         help
574           Support for the NXP LPC32XX family of processors
575
576 config ARCH_MV78XX0
577         bool "Marvell MV78xx0"
578         select CPU_FEROCEON
579         select PCI
580         select ARCH_REQUIRE_GPIOLIB
581         select GENERIC_CLOCKEVENTS
582         select NEED_MACH_IO_H
583         select PLAT_ORION
584         help
585           Support for the following Marvell MV78xx0 series SoCs:
586           MV781x0, MV782x0.
587
588 config ARCH_ORION5X
589         bool "Marvell Orion"
590         depends on MMU
591         select CPU_FEROCEON
592         select PCI
593         select ARCH_REQUIRE_GPIOLIB
594         select GENERIC_CLOCKEVENTS
595         select PLAT_ORION
596         help
597           Support for the following Marvell Orion 5x series SoCs:
598           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
599           Orion-2 (5281), Orion-1-90 (6183).
600
601 config ARCH_MMP
602         bool "Marvell PXA168/910/MMP2"
603         depends on MMU
604         select ARCH_REQUIRE_GPIOLIB
605         select CLKDEV_LOOKUP
606         select GENERIC_CLOCKEVENTS
607         select GPIO_PXA
608         select IRQ_DOMAIN
609         select PLAT_PXA
610         select SPARSE_IRQ
611         select GENERIC_ALLOCATOR
612         help
613           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
614
615 config ARCH_KS8695
616         bool "Micrel/Kendin KS8695"
617         select CPU_ARM922T
618         select ARCH_REQUIRE_GPIOLIB
619         select ARCH_USES_GETTIMEOFFSET
620         select NEED_MACH_MEMORY_H
621         help
622           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
623           System-on-Chip devices.
624
625 config ARCH_W90X900
626         bool "Nuvoton W90X900 CPU"
627         select CPU_ARM926T
628         select ARCH_REQUIRE_GPIOLIB
629         select CLKDEV_LOOKUP
630         select CLKSRC_MMIO
631         select GENERIC_CLOCKEVENTS
632         help
633           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
634           At present, the w90x900 has been renamed nuc900, regarding
635           the ARM series product line, you can login the following
636           link address to know more.
637
638           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
639                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
640
641 config ARCH_TEGRA
642         bool "NVIDIA Tegra"
643         select CLKDEV_LOOKUP
644         select CLKSRC_MMIO
645         select GENERIC_CLOCKEVENTS
646         select GENERIC_GPIO
647         select HAVE_CLK
648         select HAVE_SMP
649         select MIGHT_HAVE_CACHE_L2X0
650         select NEED_MACH_IO_H if PCI
651         select ARCH_HAS_CPUFREQ
652         help
653           This enables support for NVIDIA Tegra based systems (Tegra APX,
654           Tegra 6xx and Tegra 2 series).
655
656 config ARCH_PICOXCELL
657         bool "Picochip picoXcell"
658         select ARCH_REQUIRE_GPIOLIB
659         select ARM_PATCH_PHYS_VIRT
660         select ARM_VIC
661         select CPU_V6K
662         select DW_APB_TIMER
663         select GENERIC_CLOCKEVENTS
664         select GENERIC_GPIO
665         select HAVE_TCM
666         select NO_IOPORT
667         select SPARSE_IRQ
668         select USE_OF
669         help
670           This enables support for systems based on the Picochip picoXcell
671           family of Femtocell devices.  The picoxcell support requires device tree
672           for all boards.
673
674 config ARCH_PNX4008
675         bool "Philips Nexperia PNX4008 Mobile"
676         select CPU_ARM926T
677         select CLKDEV_LOOKUP
678         select ARCH_USES_GETTIMEOFFSET
679         help
680           This enables support for Philips PNX4008 mobile platform.
681
682 config ARCH_PXA
683         bool "PXA2xx/PXA3xx-based"
684         depends on MMU
685         select ARCH_MTD_XIP
686         select ARCH_HAS_CPUFREQ
687         select CLKDEV_LOOKUP
688         select CLKSRC_MMIO
689         select ARCH_REQUIRE_GPIOLIB
690         select GENERIC_CLOCKEVENTS
691         select GPIO_PXA
692         select PLAT_PXA
693         select SPARSE_IRQ
694         select AUTO_ZRELADDR
695         select MULTI_IRQ_HANDLER
696         select ARM_CPU_SUSPEND if PM
697         select HAVE_IDE
698         help
699           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
700
701 config ARCH_MSM
702         bool "Qualcomm MSM"
703         select HAVE_CLK
704         select GENERIC_CLOCKEVENTS
705         select ARCH_REQUIRE_GPIOLIB
706         select CLKDEV_LOOKUP
707         help
708           Support for Qualcomm MSM/QSD based systems.  This runs on the
709           apps processor of the MSM/QSD and depends on a shared memory
710           interface to the modem processor which runs the baseband
711           stack and controls some vital subsystems
712           (clock and power control, etc).
713
714 config ARCH_SHMOBILE
715         bool "Renesas SH-Mobile / R-Mobile"
716         select HAVE_CLK
717         select CLKDEV_LOOKUP
718         select HAVE_MACH_CLKDEV
719         select HAVE_SMP
720         select GENERIC_CLOCKEVENTS
721         select MIGHT_HAVE_CACHE_L2X0
722         select NO_IOPORT
723         select SPARSE_IRQ
724         select MULTI_IRQ_HANDLER
725         select PM_GENERIC_DOMAINS if PM
726         select NEED_MACH_MEMORY_H
727         help
728           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
729
730 config ARCH_RPC
731         bool "RiscPC"
732         select ARCH_ACORN
733         select FIQ
734         select ARCH_MAY_HAVE_PC_FDC
735         select HAVE_PATA_PLATFORM
736         select ISA_DMA_API
737         select NO_IOPORT
738         select ARCH_SPARSEMEM_ENABLE
739         select ARCH_USES_GETTIMEOFFSET
740         select HAVE_IDE
741         select NEED_MACH_IO_H
742         select NEED_MACH_MEMORY_H
743         help
744           On the Acorn Risc-PC, Linux can support the internal IDE disk and
745           CD-ROM interface, serial and parallel port, and the floppy drive.
746
747 config ARCH_SA1100
748         bool "SA1100-based"
749         select CLKSRC_MMIO
750         select CPU_SA1100
751         select ISA
752         select ARCH_SPARSEMEM_ENABLE
753         select ARCH_MTD_XIP
754         select ARCH_HAS_CPUFREQ
755         select CPU_FREQ
756         select GENERIC_CLOCKEVENTS
757         select CLKDEV_LOOKUP
758         select ARCH_REQUIRE_GPIOLIB
759         select HAVE_IDE
760         select NEED_MACH_MEMORY_H
761         select SPARSE_IRQ
762         help
763           Support for StrongARM 11x0 based boards.
764
765 config ARCH_S3C24XX
766         bool "Samsung S3C24XX SoCs"
767         select GENERIC_GPIO
768         select ARCH_HAS_CPUFREQ
769         select HAVE_CLK
770         select CLKDEV_LOOKUP
771         select ARCH_USES_GETTIMEOFFSET
772         select HAVE_S3C2410_I2C if I2C
773         select HAVE_S3C_RTC if RTC_CLASS
774         select HAVE_S3C2410_WATCHDOG if WATCHDOG
775         select NEED_MACH_IO_H
776         help
777           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
778           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
779           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
780           Samsung SMDK2410 development board (and derivatives).
781
782 config ARCH_S3C64XX
783         bool "Samsung S3C64XX"
784         select PLAT_SAMSUNG
785         select CPU_V6
786         select ARM_VIC
787         select HAVE_CLK
788         select HAVE_TCM
789         select CLKDEV_LOOKUP
790         select NO_IOPORT
791         select ARCH_USES_GETTIMEOFFSET
792         select ARCH_HAS_CPUFREQ
793         select ARCH_REQUIRE_GPIOLIB
794         select SAMSUNG_CLKSRC
795         select SAMSUNG_IRQ_VIC_TIMER
796         select S3C_GPIO_TRACK
797         select S3C_DEV_NAND
798         select USB_ARCH_HAS_OHCI
799         select SAMSUNG_GPIOLIB_4BIT
800         select HAVE_S3C2410_I2C if I2C
801         select HAVE_S3C2410_WATCHDOG if WATCHDOG
802         help
803           Samsung S3C64XX series based systems
804
805 config ARCH_S5P64X0
806         bool "Samsung S5P6440 S5P6450"
807         select CPU_V6
808         select GENERIC_GPIO
809         select HAVE_CLK
810         select CLKDEV_LOOKUP
811         select CLKSRC_MMIO
812         select HAVE_S3C2410_WATCHDOG if WATCHDOG
813         select GENERIC_CLOCKEVENTS
814         select HAVE_S3C2410_I2C if I2C
815         select HAVE_S3C_RTC if RTC_CLASS
816         help
817           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
818           SMDK6450.
819
820 config ARCH_S5PC100
821         bool "Samsung S5PC100"
822         select GENERIC_GPIO
823         select HAVE_CLK
824         select CLKDEV_LOOKUP
825         select CPU_V7
826         select ARCH_USES_GETTIMEOFFSET
827         select HAVE_S3C2410_I2C if I2C
828         select HAVE_S3C_RTC if RTC_CLASS
829         select HAVE_S3C2410_WATCHDOG if WATCHDOG
830         help
831           Samsung S5PC100 series based systems
832
833 config ARCH_S5PV210
834         bool "Samsung S5PV210/S5PC110"
835         select CPU_V7
836         select ARCH_SPARSEMEM_ENABLE
837         select ARCH_HAS_HOLES_MEMORYMODEL
838         select GENERIC_GPIO
839         select HAVE_CLK
840         select CLKDEV_LOOKUP
841         select CLKSRC_MMIO
842         select ARCH_HAS_CPUFREQ
843         select GENERIC_CLOCKEVENTS
844         select HAVE_S3C2410_I2C if I2C
845         select HAVE_S3C_RTC if RTC_CLASS
846         select HAVE_S3C2410_WATCHDOG if WATCHDOG
847         select NEED_MACH_MEMORY_H
848         help
849           Samsung S5PV210/S5PC110 series based systems
850
851 config ARCH_EXYNOS
852         bool "SAMSUNG EXYNOS"
853         select CPU_V7
854         select ARCH_SPARSEMEM_ENABLE
855         select ARCH_HAS_HOLES_MEMORYMODEL
856         select GENERIC_GPIO
857         select HAVE_CLK
858         select CLKDEV_LOOKUP
859         select ARCH_HAS_CPUFREQ
860         select GENERIC_CLOCKEVENTS
861         select HAVE_S3C_RTC if RTC_CLASS
862         select HAVE_S3C2410_I2C if I2C
863         select HAVE_S3C2410_WATCHDOG if WATCHDOG
864         select NEED_MACH_MEMORY_H
865         help
866           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
867
868 config ARCH_SHARK
869         bool "Shark"
870         select CPU_SA110
871         select ISA
872         select ISA_DMA
873         select ZONE_DMA
874         select PCI
875         select ARCH_USES_GETTIMEOFFSET
876         select NEED_MACH_MEMORY_H
877         select NEED_MACH_IO_H
878         help
879           Support for the StrongARM based Digital DNARD machine, also known
880           as "Shark" (<http://www.shark-linux.de/shark.html>).
881
882 config ARCH_U300
883         bool "ST-Ericsson U300 Series"
884         depends on MMU
885         select CLKSRC_MMIO
886         select CPU_ARM926T
887         select HAVE_TCM
888         select ARM_AMBA
889         select ARM_PATCH_PHYS_VIRT
890         select ARM_VIC
891         select GENERIC_CLOCKEVENTS
892         select CLKDEV_LOOKUP
893         select HAVE_MACH_CLKDEV
894         select GENERIC_GPIO
895         select ARCH_REQUIRE_GPIOLIB
896         help
897           Support for ST-Ericsson U300 series mobile platforms.
898
899 config ARCH_U8500
900         bool "ST-Ericsson U8500 Series"
901         depends on MMU
902         select CPU_V7
903         select ARM_AMBA
904         select GENERIC_CLOCKEVENTS
905         select CLKDEV_LOOKUP
906         select ARCH_REQUIRE_GPIOLIB
907         select ARCH_HAS_CPUFREQ
908         select HAVE_SMP
909         select MIGHT_HAVE_CACHE_L2X0
910         help
911           Support for ST-Ericsson's Ux500 architecture
912
913 config ARCH_NOMADIK
914         bool "STMicroelectronics Nomadik"
915         select ARM_AMBA
916         select ARM_VIC
917         select CPU_ARM926T
918         select CLKDEV_LOOKUP
919         select GENERIC_CLOCKEVENTS
920         select PINCTRL
921         select MIGHT_HAVE_CACHE_L2X0
922         select ARCH_REQUIRE_GPIOLIB
923         help
924           Support for the Nomadik platform by ST-Ericsson
925
926 config ARCH_DAVINCI
927         bool "TI DaVinci"
928         select GENERIC_CLOCKEVENTS
929         select ARCH_REQUIRE_GPIOLIB
930         select ZONE_DMA
931         select HAVE_IDE
932         select CLKDEV_LOOKUP
933         select GENERIC_ALLOCATOR
934         select GENERIC_IRQ_CHIP
935         select ARCH_HAS_HOLES_MEMORYMODEL
936         help
937           Support for TI's DaVinci platform.
938
939 config ARCH_OMAP
940         bool "TI OMAP"
941         select HAVE_CLK
942         select ARCH_REQUIRE_GPIOLIB
943         select ARCH_HAS_CPUFREQ
944         select CLKSRC_MMIO
945         select GENERIC_CLOCKEVENTS
946         select ARCH_HAS_HOLES_MEMORYMODEL
947         help
948           Support for TI's OMAP platform (OMAP1/2/3/4).
949
950 config PLAT_SPEAR
951         bool "ST SPEAr"
952         select ARM_AMBA
953         select ARCH_REQUIRE_GPIOLIB
954         select CLKDEV_LOOKUP
955         select COMMON_CLK
956         select CLKSRC_MMIO
957         select GENERIC_CLOCKEVENTS
958         select HAVE_CLK
959         help
960           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
961
962 config ARCH_VT8500
963         bool "VIA/WonderMedia 85xx"
964         select CPU_ARM926T
965         select GENERIC_GPIO
966         select ARCH_HAS_CPUFREQ
967         select GENERIC_CLOCKEVENTS
968         select ARCH_REQUIRE_GPIOLIB
969         select HAVE_PWM
970         help
971           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
972
973 config ARCH_ZYNQ
974         bool "Xilinx Zynq ARM Cortex A9 Platform"
975         select CPU_V7
976         select GENERIC_CLOCKEVENTS
977         select CLKDEV_LOOKUP
978         select ARM_GIC
979         select ARM_AMBA
980         select ICST
981         select MIGHT_HAVE_CACHE_L2X0
982         select USE_OF
983         help
984           Support for Xilinx Zynq ARM Cortex A9 Platform
985 endchoice
986
987 #
988 # This is sorted alphabetically by mach-* pathname.  However, plat-*
989 # Kconfigs may be included either alphabetically (according to the
990 # plat- suffix) or along side the corresponding mach-* source.
991 #
992 source "arch/arm/mach-at91/Kconfig"
993
994 source "arch/arm/mach-bcmring/Kconfig"
995
996 source "arch/arm/mach-clps711x/Kconfig"
997
998 source "arch/arm/mach-cns3xxx/Kconfig"
999
1000 source "arch/arm/mach-davinci/Kconfig"
1001
1002 source "arch/arm/mach-dove/Kconfig"
1003
1004 source "arch/arm/mach-ep93xx/Kconfig"
1005
1006 source "arch/arm/mach-footbridge/Kconfig"
1007
1008 source "arch/arm/mach-gemini/Kconfig"
1009
1010 source "arch/arm/mach-h720x/Kconfig"
1011
1012 source "arch/arm/mach-integrator/Kconfig"
1013
1014 source "arch/arm/mach-iop32x/Kconfig"
1015
1016 source "arch/arm/mach-iop33x/Kconfig"
1017
1018 source "arch/arm/mach-iop13xx/Kconfig"
1019
1020 source "arch/arm/mach-ixp4xx/Kconfig"
1021
1022 source "arch/arm/mach-kirkwood/Kconfig"
1023
1024 source "arch/arm/mach-ks8695/Kconfig"
1025
1026 source "arch/arm/mach-lpc32xx/Kconfig"
1027
1028 source "arch/arm/mach-msm/Kconfig"
1029
1030 source "arch/arm/mach-mv78xx0/Kconfig"
1031
1032 source "arch/arm/plat-mxc/Kconfig"
1033
1034 source "arch/arm/mach-mxs/Kconfig"
1035
1036 source "arch/arm/mach-netx/Kconfig"
1037
1038 source "arch/arm/mach-nomadik/Kconfig"
1039 source "arch/arm/plat-nomadik/Kconfig"
1040
1041 source "arch/arm/plat-omap/Kconfig"
1042
1043 source "arch/arm/mach-omap1/Kconfig"
1044
1045 source "arch/arm/mach-omap2/Kconfig"
1046
1047 source "arch/arm/mach-orion5x/Kconfig"
1048
1049 source "arch/arm/mach-pxa/Kconfig"
1050 source "arch/arm/plat-pxa/Kconfig"
1051
1052 source "arch/arm/mach-mmp/Kconfig"
1053
1054 source "arch/arm/mach-realview/Kconfig"
1055
1056 source "arch/arm/mach-sa1100/Kconfig"
1057
1058 source "arch/arm/plat-samsung/Kconfig"
1059 source "arch/arm/plat-s3c24xx/Kconfig"
1060
1061 source "arch/arm/plat-spear/Kconfig"
1062
1063 source "arch/arm/mach-s3c24xx/Kconfig"
1064 if ARCH_S3C24XX
1065 source "arch/arm/mach-s3c2412/Kconfig"
1066 source "arch/arm/mach-s3c2440/Kconfig"
1067 endif
1068
1069 if ARCH_S3C64XX
1070 source "arch/arm/mach-s3c64xx/Kconfig"
1071 endif
1072
1073 source "arch/arm/mach-s5p64x0/Kconfig"
1074
1075 source "arch/arm/mach-s5pc100/Kconfig"
1076
1077 source "arch/arm/mach-s5pv210/Kconfig"
1078
1079 source "arch/arm/mach-exynos/Kconfig"
1080
1081 source "arch/arm/mach-shmobile/Kconfig"
1082
1083 source "arch/arm/mach-tegra/Kconfig"
1084
1085 source "arch/arm/mach-u300/Kconfig"
1086
1087 source "arch/arm/mach-ux500/Kconfig"
1088
1089 source "arch/arm/mach-versatile/Kconfig"
1090
1091 source "arch/arm/mach-vexpress/Kconfig"
1092 source "arch/arm/plat-versatile/Kconfig"
1093
1094 source "arch/arm/mach-vt8500/Kconfig"
1095
1096 source "arch/arm/mach-w90x900/Kconfig"
1097
1098 # Definitions to make life easier
1099 config ARCH_ACORN
1100         bool
1101
1102 config PLAT_IOP
1103         bool
1104         select GENERIC_CLOCKEVENTS
1105
1106 config PLAT_ORION
1107         bool
1108         select CLKSRC_MMIO
1109         select GENERIC_IRQ_CHIP
1110         select COMMON_CLK
1111
1112 config PLAT_PXA
1113         bool
1114
1115 config PLAT_VERSATILE
1116         bool
1117
1118 config ARM_TIMER_SP804
1119         bool
1120         select CLKSRC_MMIO
1121         select HAVE_SCHED_CLOCK
1122
1123 source arch/arm/mm/Kconfig
1124
1125 config ARM_NR_BANKS
1126         int
1127         default 16 if ARCH_EP93XX
1128         default 8
1129
1130 config IWMMXT
1131         bool "Enable iWMMXt support"
1132         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1133         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1134         help
1135           Enable support for iWMMXt context switching at run time if
1136           running on a CPU that supports it.
1137
1138 config XSCALE_PMU
1139         bool
1140         depends on CPU_XSCALE
1141         default y
1142
1143 config CPU_HAS_PMU
1144         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1145                    (!ARCH_OMAP3 || OMAP3_EMU)
1146         default y
1147         bool
1148
1149 config MULTI_IRQ_HANDLER
1150         bool
1151         help
1152           Allow each machine to specify it's own IRQ handler at run time.
1153
1154 if !MMU
1155 source "arch/arm/Kconfig-nommu"
1156 endif
1157
1158 config ARM_ERRATA_326103
1159         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1160         depends on CPU_V6
1161         help
1162           Executing a SWP instruction to read-only memory does not set bit 11
1163           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1164           treat the access as a read, preventing a COW from occurring and
1165           causing the faulting task to livelock.
1166
1167 config ARM_ERRATA_411920
1168         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1169         depends on CPU_V6 || CPU_V6K
1170         help
1171           Invalidation of the Instruction Cache operation can
1172           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1173           It does not affect the MPCore. This option enables the ARM Ltd.
1174           recommended workaround.
1175
1176 config ARM_ERRATA_430973
1177         bool "ARM errata: Stale prediction on replaced interworking branch"
1178         depends on CPU_V7
1179         help
1180           This option enables the workaround for the 430973 Cortex-A8
1181           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1182           interworking branch is replaced with another code sequence at the
1183           same virtual address, whether due to self-modifying code or virtual
1184           to physical address re-mapping, Cortex-A8 does not recover from the
1185           stale interworking branch prediction. This results in Cortex-A8
1186           executing the new code sequence in the incorrect ARM or Thumb state.
1187           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1188           and also flushes the branch target cache at every context switch.
1189           Note that setting specific bits in the ACTLR register may not be
1190           available in non-secure mode.
1191
1192 config ARM_ERRATA_458693
1193         bool "ARM errata: Processor deadlock when a false hazard is created"
1194         depends on CPU_V7
1195         help
1196           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1197           erratum. For very specific sequences of memory operations, it is
1198           possible for a hazard condition intended for a cache line to instead
1199           be incorrectly associated with a different cache line. This false
1200           hazard might then cause a processor deadlock. The workaround enables
1201           the L1 caching of the NEON accesses and disables the PLD instruction
1202           in the ACTLR register. Note that setting specific bits in the ACTLR
1203           register may not be available in non-secure mode.
1204
1205 config ARM_ERRATA_460075
1206         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1207         depends on CPU_V7
1208         help
1209           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1210           erratum. Any asynchronous access to the L2 cache may encounter a
1211           situation in which recent store transactions to the L2 cache are lost
1212           and overwritten with stale memory contents from external memory. The
1213           workaround disables the write-allocate mode for the L2 cache via the
1214           ACTLR register. Note that setting specific bits in the ACTLR register
1215           may not be available in non-secure mode.
1216
1217 config ARM_ERRATA_742230
1218         bool "ARM errata: DMB operation may be faulty"
1219         depends on CPU_V7 && SMP
1220         help
1221           This option enables the workaround for the 742230 Cortex-A9
1222           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1223           between two write operations may not ensure the correct visibility
1224           ordering of the two writes. This workaround sets a specific bit in
1225           the diagnostic register of the Cortex-A9 which causes the DMB
1226           instruction to behave as a DSB, ensuring the correct behaviour of
1227           the two writes.
1228
1229 config ARM_ERRATA_742231
1230         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1231         depends on CPU_V7 && SMP
1232         help
1233           This option enables the workaround for the 742231 Cortex-A9
1234           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1235           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1236           accessing some data located in the same cache line, may get corrupted
1237           data due to bad handling of the address hazard when the line gets
1238           replaced from one of the CPUs at the same time as another CPU is
1239           accessing it. This workaround sets specific bits in the diagnostic
1240           register of the Cortex-A9 which reduces the linefill issuing
1241           capabilities of the processor.
1242
1243 config PL310_ERRATA_588369
1244         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1245         depends on CACHE_L2X0
1246         help
1247            The PL310 L2 cache controller implements three types of Clean &
1248            Invalidate maintenance operations: by Physical Address
1249            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1250            They are architecturally defined to behave as the execution of a
1251            clean operation followed immediately by an invalidate operation,
1252            both performing to the same memory location. This functionality
1253            is not correctly implemented in PL310 as clean lines are not
1254            invalidated as a result of these operations.
1255
1256 config ARM_ERRATA_720789
1257         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1258         depends on CPU_V7
1259         help
1260           This option enables the workaround for the 720789 Cortex-A9 (prior to
1261           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1262           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1263           As a consequence of this erratum, some TLB entries which should be
1264           invalidated are not, resulting in an incoherency in the system page
1265           tables. The workaround changes the TLB flushing routines to invalidate
1266           entries regardless of the ASID.
1267
1268 config PL310_ERRATA_727915
1269         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1270         depends on CACHE_L2X0
1271         help
1272           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1273           operation (offset 0x7FC). This operation runs in background so that
1274           PL310 can handle normal accesses while it is in progress. Under very
1275           rare circumstances, due to this erratum, write data can be lost when
1276           PL310 treats a cacheable write transaction during a Clean &
1277           Invalidate by Way operation.
1278
1279 config ARM_ERRATA_743622
1280         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1281         depends on CPU_V7
1282         help
1283           This option enables the workaround for the 743622 Cortex-A9
1284           (r2p*) erratum. Under very rare conditions, a faulty
1285           optimisation in the Cortex-A9 Store Buffer may lead to data
1286           corruption. This workaround sets a specific bit in the diagnostic
1287           register of the Cortex-A9 which disables the Store Buffer
1288           optimisation, preventing the defect from occurring. This has no
1289           visible impact on the overall performance or power consumption of the
1290           processor.
1291
1292 config ARM_ERRATA_751472
1293         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1294         depends on CPU_V7
1295         help
1296           This option enables the workaround for the 751472 Cortex-A9 (prior
1297           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1298           completion of a following broadcasted operation if the second
1299           operation is received by a CPU before the ICIALLUIS has completed,
1300           potentially leading to corrupted entries in the cache or TLB.
1301
1302 config PL310_ERRATA_753970
1303         bool "PL310 errata: cache sync operation may be faulty"
1304         depends on CACHE_PL310
1305         help
1306           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1307
1308           Under some condition the effect of cache sync operation on
1309           the store buffer still remains when the operation completes.
1310           This means that the store buffer is always asked to drain and
1311           this prevents it from merging any further writes. The workaround
1312           is to replace the normal offset of cache sync operation (0x730)
1313           by another offset targeting an unmapped PL310 register 0x740.
1314           This has the same effect as the cache sync operation: store buffer
1315           drain and waiting for all buffers empty.
1316
1317 config ARM_ERRATA_754322
1318         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1319         depends on CPU_V7
1320         help
1321           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1322           r3p*) erratum. A speculative memory access may cause a page table walk
1323           which starts prior to an ASID switch but completes afterwards. This
1324           can populate the micro-TLB with a stale entry which may be hit with
1325           the new ASID. This workaround places two dsb instructions in the mm
1326           switching code so that no page table walks can cross the ASID switch.
1327
1328 config ARM_ERRATA_754327
1329         bool "ARM errata: no automatic Store Buffer drain"
1330         depends on CPU_V7 && SMP
1331         help
1332           This option enables the workaround for the 754327 Cortex-A9 (prior to
1333           r2p0) erratum. The Store Buffer does not have any automatic draining
1334           mechanism and therefore a livelock may occur if an external agent
1335           continuously polls a memory location waiting to observe an update.
1336           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1337           written polling loops from denying visibility of updates to memory.
1338
1339 config ARM_ERRATA_364296
1340         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1341         depends on CPU_V6 && !SMP
1342         help
1343           This options enables the workaround for the 364296 ARM1136
1344           r0p2 erratum (possible cache data corruption with
1345           hit-under-miss enabled). It sets the undocumented bit 31 in
1346           the auxiliary control register and the FI bit in the control
1347           register, thus disabling hit-under-miss without putting the
1348           processor into full low interrupt latency mode. ARM11MPCore
1349           is not affected.
1350
1351 config ARM_ERRATA_764369
1352         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1353         depends on CPU_V7 && SMP
1354         help
1355           This option enables the workaround for erratum 764369
1356           affecting Cortex-A9 MPCore with two or more processors (all
1357           current revisions). Under certain timing circumstances, a data
1358           cache line maintenance operation by MVA targeting an Inner
1359           Shareable memory region may fail to proceed up to either the
1360           Point of Coherency or to the Point of Unification of the
1361           system. This workaround adds a DSB instruction before the
1362           relevant cache maintenance functions and sets a specific bit
1363           in the diagnostic control register of the SCU.
1364
1365 config PL310_ERRATA_769419
1366         bool "PL310 errata: no automatic Store Buffer drain"
1367         depends on CACHE_L2X0
1368         help
1369           On revisions of the PL310 prior to r3p2, the Store Buffer does
1370           not automatically drain. This can cause normal, non-cacheable
1371           writes to be retained when the memory system is idle, leading
1372           to suboptimal I/O performance for drivers using coherent DMA.
1373           This option adds a write barrier to the cpu_idle loop so that,
1374           on systems with an outer cache, the store buffer is drained
1375           explicitly.
1376
1377 endmenu
1378
1379 source "arch/arm/common/Kconfig"
1380
1381 menu "Bus support"
1382
1383 config ARM_AMBA
1384         bool
1385
1386 config ISA
1387         bool
1388         help
1389           Find out whether you have ISA slots on your motherboard.  ISA is the
1390           name of a bus system, i.e. the way the CPU talks to the other stuff
1391           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1392           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1393           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1394
1395 # Select ISA DMA controller support
1396 config ISA_DMA
1397         bool
1398         select ISA_DMA_API
1399
1400 # Select ISA DMA interface
1401 config ISA_DMA_API
1402         bool
1403
1404 config PCI
1405         bool "PCI support" if MIGHT_HAVE_PCI
1406         help
1407           Find out whether you have a PCI motherboard. PCI is the name of a
1408           bus system, i.e. the way the CPU talks to the other stuff inside
1409           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1410           VESA. If you have PCI, say Y, otherwise N.
1411
1412 config PCI_DOMAINS
1413         bool
1414         depends on PCI
1415
1416 config PCI_NANOENGINE
1417         bool "BSE nanoEngine PCI support"
1418         depends on SA1100_NANOENGINE
1419         help
1420           Enable PCI on the BSE nanoEngine board.
1421
1422 config PCI_SYSCALL
1423         def_bool PCI
1424
1425 # Select the host bridge type
1426 config PCI_HOST_VIA82C505
1427         bool
1428         depends on PCI && ARCH_SHARK
1429         default y
1430
1431 config PCI_HOST_ITE8152
1432         bool
1433         depends on PCI && MACH_ARMCORE
1434         default y
1435         select DMABOUNCE
1436
1437 source "drivers/pci/Kconfig"
1438
1439 source "drivers/pcmcia/Kconfig"
1440
1441 endmenu
1442
1443 menu "Kernel Features"
1444
1445 config HAVE_SMP
1446         bool
1447         help
1448           This option should be selected by machines which have an SMP-
1449           capable CPU.
1450
1451           The only effect of this option is to make the SMP-related
1452           options available to the user for configuration.
1453
1454 config SMP
1455         bool "Symmetric Multi-Processing"
1456         depends on CPU_V6K || CPU_V7
1457         depends on GENERIC_CLOCKEVENTS
1458         depends on HAVE_SMP
1459         depends on MMU
1460         select USE_GENERIC_SMP_HELPERS
1461         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1462         help
1463           This enables support for systems with more than one CPU. If you have
1464           a system with only one CPU, like most personal computers, say N. If
1465           you have a system with more than one CPU, say Y.
1466
1467           If you say N here, the kernel will run on single and multiprocessor
1468           machines, but will use only one CPU of a multiprocessor machine. If
1469           you say Y here, the kernel will run on many, but not all, single
1470           processor machines. On a single processor machine, the kernel will
1471           run faster if you say N here.
1472
1473           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1474           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1475           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1476
1477           If you don't know what to do here, say N.
1478
1479 config SMP_ON_UP
1480         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1481         depends on EXPERIMENTAL
1482         depends on SMP && !XIP_KERNEL
1483         default y
1484         help
1485           SMP kernels contain instructions which fail on non-SMP processors.
1486           Enabling this option allows the kernel to modify itself to make
1487           these instructions safe.  Disabling it allows about 1K of space
1488           savings.
1489
1490           If you don't know what to do here, say Y.
1491
1492 config ARM_CPU_TOPOLOGY
1493         bool "Support cpu topology definition"
1494         depends on SMP && CPU_V7
1495         default y
1496         help
1497           Support ARM cpu topology definition. The MPIDR register defines
1498           affinity between processors which is then used to describe the cpu
1499           topology of an ARM System.
1500
1501 config SCHED_MC
1502         bool "Multi-core scheduler support"
1503         depends on ARM_CPU_TOPOLOGY
1504         help
1505           Multi-core scheduler support improves the CPU scheduler's decision
1506           making when dealing with multi-core CPU chips at a cost of slightly
1507           increased overhead in some places. If unsure say N here.
1508
1509 config SCHED_SMT
1510         bool "SMT scheduler support"
1511         depends on ARM_CPU_TOPOLOGY
1512         help
1513           Improves the CPU scheduler's decision making when dealing with
1514           MultiThreading at a cost of slightly increased overhead in some
1515           places. If unsure say N here.
1516
1517 config HAVE_ARM_SCU
1518         bool
1519         help
1520           This option enables support for the ARM system coherency unit
1521
1522 config ARM_ARCH_TIMER
1523         bool "Architected timer support"
1524         depends on CPU_V7
1525         help
1526           This option enables support for the ARM architected timer
1527
1528 config HAVE_ARM_TWD
1529         bool
1530         depends on SMP
1531         help
1532           This options enables support for the ARM timer and watchdog unit
1533
1534 choice
1535         prompt "Memory split"
1536         default VMSPLIT_3G
1537         help
1538           Select the desired split between kernel and user memory.
1539
1540           If you are not absolutely sure what you are doing, leave this
1541           option alone!
1542
1543         config VMSPLIT_3G
1544                 bool "3G/1G user/kernel split"
1545         config VMSPLIT_2G
1546                 bool "2G/2G user/kernel split"
1547         config VMSPLIT_1G
1548                 bool "1G/3G user/kernel split"
1549 endchoice
1550
1551 config PAGE_OFFSET
1552         hex
1553         default 0x40000000 if VMSPLIT_1G
1554         default 0x80000000 if VMSPLIT_2G
1555         default 0xC0000000
1556
1557 config NR_CPUS
1558         int "Maximum number of CPUs (2-32)"
1559         range 2 32
1560         depends on SMP
1561         default "4"
1562
1563 config HOTPLUG_CPU
1564         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1565         depends on SMP && HOTPLUG && EXPERIMENTAL
1566         help
1567           Say Y here to experiment with turning CPUs off and on.  CPUs
1568           can be controlled through /sys/devices/system/cpu.
1569
1570 config LOCAL_TIMERS
1571         bool "Use local timer interrupts"
1572         depends on SMP
1573         default y
1574         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1575         help
1576           Enable support for local timers on SMP platforms, rather then the
1577           legacy IPI broadcast method.  Local timers allows the system
1578           accounting to be spread across the timer interval, preventing a
1579           "thundering herd" at every timer tick.
1580
1581 config ARCH_NR_GPIO
1582         int
1583         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1584         default 355 if ARCH_U8500
1585         default 264 if MACH_H4700
1586         default 0
1587         help
1588           Maximum number of GPIOs in the system.
1589
1590           If unsure, leave the default value.
1591
1592 source kernel/Kconfig.preempt
1593
1594 config HZ
1595         int
1596         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1597                 ARCH_S5PV210 || ARCH_EXYNOS4
1598         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1599         default AT91_TIMER_HZ if ARCH_AT91
1600         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1601         default 100
1602
1603 config THUMB2_KERNEL
1604         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1605         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1606         select AEABI
1607         select ARM_ASM_UNIFIED
1608         select ARM_UNWIND
1609         help
1610           By enabling this option, the kernel will be compiled in
1611           Thumb-2 mode. A compiler/assembler that understand the unified
1612           ARM-Thumb syntax is needed.
1613
1614           If unsure, say N.
1615
1616 config THUMB2_AVOID_R_ARM_THM_JUMP11
1617         bool "Work around buggy Thumb-2 short branch relocations in gas"
1618         depends on THUMB2_KERNEL && MODULES
1619         default y
1620         help
1621           Various binutils versions can resolve Thumb-2 branches to
1622           locally-defined, preemptible global symbols as short-range "b.n"
1623           branch instructions.
1624
1625           This is a problem, because there's no guarantee the final
1626           destination of the symbol, or any candidate locations for a
1627           trampoline, are within range of the branch.  For this reason, the
1628           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1629           relocation in modules at all, and it makes little sense to add
1630           support.
1631
1632           The symptom is that the kernel fails with an "unsupported
1633           relocation" error when loading some modules.
1634
1635           Until fixed tools are available, passing
1636           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1637           code which hits this problem, at the cost of a bit of extra runtime
1638           stack usage in some cases.
1639
1640           The problem is described in more detail at:
1641               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1642
1643           Only Thumb-2 kernels are affected.
1644
1645           Unless you are sure your tools don't have this problem, say Y.
1646
1647 config ARM_ASM_UNIFIED
1648         bool
1649
1650 config AEABI
1651         bool "Use the ARM EABI to compile the kernel"
1652         help
1653           This option allows for the kernel to be compiled using the latest
1654           ARM ABI (aka EABI).  This is only useful if you are using a user
1655           space environment that is also compiled with EABI.
1656
1657           Since there are major incompatibilities between the legacy ABI and
1658           EABI, especially with regard to structure member alignment, this
1659           option also changes the kernel syscall calling convention to
1660           disambiguate both ABIs and allow for backward compatibility support
1661           (selected with CONFIG_OABI_COMPAT).
1662
1663           To use this you need GCC version 4.0.0 or later.
1664
1665 config OABI_COMPAT
1666         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1667         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1668         default y
1669         help
1670           This option preserves the old syscall interface along with the
1671           new (ARM EABI) one. It also provides a compatibility layer to
1672           intercept syscalls that have structure arguments which layout
1673           in memory differs between the legacy ABI and the new ARM EABI
1674           (only for non "thumb" binaries). This option adds a tiny
1675           overhead to all syscalls and produces a slightly larger kernel.
1676           If you know you'll be using only pure EABI user space then you
1677           can say N here. If this option is not selected and you attempt
1678           to execute a legacy ABI binary then the result will be
1679           UNPREDICTABLE (in fact it can be predicted that it won't work
1680           at all). If in doubt say Y.
1681
1682 config ARCH_HAS_HOLES_MEMORYMODEL
1683         bool
1684
1685 config ARCH_SPARSEMEM_ENABLE
1686         bool
1687
1688 config ARCH_SPARSEMEM_DEFAULT
1689         def_bool ARCH_SPARSEMEM_ENABLE
1690
1691 config ARCH_SELECT_MEMORY_MODEL
1692         def_bool ARCH_SPARSEMEM_ENABLE
1693
1694 config HAVE_ARCH_PFN_VALID
1695         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1696
1697 config HIGHMEM
1698         bool "High Memory Support"
1699         depends on MMU
1700         help
1701           The address space of ARM processors is only 4 Gigabytes large
1702           and it has to accommodate user address space, kernel address
1703           space as well as some memory mapped IO. That means that, if you
1704           have a large amount of physical memory and/or IO, not all of the
1705           memory can be "permanently mapped" by the kernel. The physical
1706           memory that is not permanently mapped is called "high memory".
1707
1708           Depending on the selected kernel/user memory split, minimum
1709           vmalloc space and actual amount of RAM, you may not need this
1710           option which should result in a slightly faster kernel.
1711
1712           If unsure, say n.
1713
1714 config HIGHPTE
1715         bool "Allocate 2nd-level pagetables from highmem"
1716         depends on HIGHMEM
1717
1718 config HW_PERF_EVENTS
1719         bool "Enable hardware performance counter support for perf events"
1720         depends on PERF_EVENTS && CPU_HAS_PMU
1721         default y
1722         help
1723           Enable hardware performance counter support for perf events. If
1724           disabled, perf events will use software events only.
1725
1726 source "mm/Kconfig"
1727
1728 config FORCE_MAX_ZONEORDER
1729         int "Maximum zone order" if ARCH_SHMOBILE
1730         range 11 64 if ARCH_SHMOBILE
1731         default "9" if SA1111
1732         default "11"
1733         help
1734           The kernel memory allocator divides physically contiguous memory
1735           blocks into "zones", where each zone is a power of two number of
1736           pages.  This option selects the largest power of two that the kernel
1737           keeps in the memory allocator.  If you need to allocate very large
1738           blocks of physically contiguous memory, then you may need to
1739           increase this value.
1740
1741           This config option is actually maximum order plus one. For example,
1742           a value of 11 means that the largest free memory block is 2^10 pages.
1743
1744 config LEDS
1745         bool "Timer and CPU usage LEDs"
1746         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1747                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1748                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1749                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1750                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1751                    ARCH_AT91 || ARCH_DAVINCI || \
1752                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1753         help
1754           If you say Y here, the LEDs on your machine will be used
1755           to provide useful information about your current system status.
1756
1757           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1758           be able to select which LEDs are active using the options below. If
1759           you are compiling a kernel for the EBSA-110 or the LART however, the
1760           red LED will simply flash regularly to indicate that the system is
1761           still functional. It is safe to say Y here if you have a CATS
1762           system, but the driver will do nothing.
1763
1764 config LEDS_TIMER
1765         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1766                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1767                             || MACH_OMAP_PERSEUS2
1768         depends on LEDS
1769         depends on !GENERIC_CLOCKEVENTS
1770         default y if ARCH_EBSA110
1771         help
1772           If you say Y here, one of the system LEDs (the green one on the
1773           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1774           will flash regularly to indicate that the system is still
1775           operational. This is mainly useful to kernel hackers who are
1776           debugging unstable kernels.
1777
1778           The LART uses the same LED for both Timer LED and CPU usage LED
1779           functions. You may choose to use both, but the Timer LED function
1780           will overrule the CPU usage LED.
1781
1782 config LEDS_CPU
1783         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1784                         !ARCH_OMAP) \
1785                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1786                         || MACH_OMAP_PERSEUS2
1787         depends on LEDS
1788         help
1789           If you say Y here, the red LED will be used to give a good real
1790           time indication of CPU usage, by lighting whenever the idle task
1791           is not currently executing.
1792
1793           The LART uses the same LED for both Timer LED and CPU usage LED
1794           functions. You may choose to use both, but the Timer LED function
1795           will overrule the CPU usage LED.
1796
1797 config ALIGNMENT_TRAP
1798         bool
1799         depends on CPU_CP15_MMU
1800         default y if !ARCH_EBSA110
1801         select HAVE_PROC_CPU if PROC_FS
1802         help
1803           ARM processors cannot fetch/store information which is not
1804           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1805           address divisible by 4. On 32-bit ARM processors, these non-aligned
1806           fetch/store instructions will be emulated in software if you say
1807           here, which has a severe performance impact. This is necessary for
1808           correct operation of some network protocols. With an IP-only
1809           configuration it is safe to say N, otherwise say Y.
1810
1811 config UACCESS_WITH_MEMCPY
1812         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1813         depends on MMU && EXPERIMENTAL
1814         default y if CPU_FEROCEON
1815         help
1816           Implement faster copy_to_user and clear_user methods for CPU
1817           cores where a 8-word STM instruction give significantly higher
1818           memory write throughput than a sequence of individual 32bit stores.
1819
1820           A possible side effect is a slight increase in scheduling latency
1821           between threads sharing the same address space if they invoke
1822           such copy operations with large buffers.
1823
1824           However, if the CPU data cache is using a write-allocate mode,
1825           this option is unlikely to provide any performance gain.
1826
1827 config SECCOMP
1828         bool
1829         prompt "Enable seccomp to safely compute untrusted bytecode"
1830         ---help---
1831           This kernel feature is useful for number crunching applications
1832           that may need to compute untrusted bytecode during their
1833           execution. By using pipes or other transports made available to
1834           the process as file descriptors supporting the read/write
1835           syscalls, it's possible to isolate those applications in
1836           their own address space using seccomp. Once seccomp is
1837           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1838           and the task is only allowed to execute a few safe syscalls
1839           defined by each seccomp mode.
1840
1841 config CC_STACKPROTECTOR
1842         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1843         depends on EXPERIMENTAL
1844         help
1845           This option turns on the -fstack-protector GCC feature. This
1846           feature puts, at the beginning of functions, a canary value on
1847           the stack just before the return address, and validates
1848           the value just before actually returning.  Stack based buffer
1849           overflows (that need to overwrite this return address) now also
1850           overwrite the canary, which gets detected and the attack is then
1851           neutralized via a kernel panic.
1852           This feature requires gcc version 4.2 or above.
1853
1854 config DEPRECATED_PARAM_STRUCT
1855         bool "Provide old way to pass kernel parameters"
1856         help
1857           This was deprecated in 2001 and announced to live on for 5 years.
1858           Some old boot loaders still use this way.
1859
1860 endmenu
1861
1862 menu "Boot options"
1863
1864 config USE_OF
1865         bool "Flattened Device Tree support"
1866         select OF
1867         select OF_EARLY_FLATTREE
1868         select IRQ_DOMAIN
1869         help
1870           Include support for flattened device tree machine descriptions.
1871
1872 # Compressed boot loader in ROM.  Yes, we really want to ask about
1873 # TEXT and BSS so we preserve their values in the config files.
1874 config ZBOOT_ROM_TEXT
1875         hex "Compressed ROM boot loader base address"
1876         default "0"
1877         help
1878           The physical address at which the ROM-able zImage is to be
1879           placed in the target.  Platforms which normally make use of
1880           ROM-able zImage formats normally set this to a suitable
1881           value in their defconfig file.
1882
1883           If ZBOOT_ROM is not enabled, this has no effect.
1884
1885 config ZBOOT_ROM_BSS
1886         hex "Compressed ROM boot loader BSS address"
1887         default "0"
1888         help
1889           The base address of an area of read/write memory in the target
1890           for the ROM-able zImage which must be available while the
1891           decompressor is running. It must be large enough to hold the
1892           entire decompressed kernel plus an additional 128 KiB.
1893           Platforms which normally make use of ROM-able zImage formats
1894           normally set this to a suitable value in their defconfig file.
1895
1896           If ZBOOT_ROM is not enabled, this has no effect.
1897
1898 config ZBOOT_ROM
1899         bool "Compressed boot loader in ROM/flash"
1900         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1901         help
1902           Say Y here if you intend to execute your compressed kernel image
1903           (zImage) directly from ROM or flash.  If unsure, say N.
1904
1905 choice
1906         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1907         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1908         default ZBOOT_ROM_NONE
1909         help
1910           Include experimental SD/MMC loading code in the ROM-able zImage.
1911           With this enabled it is possible to write the ROM-able zImage
1912           kernel image to an MMC or SD card and boot the kernel straight
1913           from the reset vector. At reset the processor Mask ROM will load
1914           the first part of the ROM-able zImage which in turn loads the
1915           rest the kernel image to RAM.
1916
1917 config ZBOOT_ROM_NONE
1918         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1919         help
1920           Do not load image from SD or MMC
1921
1922 config ZBOOT_ROM_MMCIF
1923         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1924         help
1925           Load image from MMCIF hardware block.
1926
1927 config ZBOOT_ROM_SH_MOBILE_SDHI
1928         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1929         help
1930           Load image from SDHI hardware block
1931
1932 endchoice
1933
1934 config ARM_APPENDED_DTB
1935         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1936         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1937         help
1938           With this option, the boot code will look for a device tree binary
1939           (DTB) appended to zImage
1940           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1941
1942           This is meant as a backward compatibility convenience for those
1943           systems with a bootloader that can't be upgraded to accommodate
1944           the documented boot protocol using a device tree.
1945
1946           Beware that there is very little in terms of protection against
1947           this option being confused by leftover garbage in memory that might
1948           look like a DTB header after a reboot if no actual DTB is appended
1949           to zImage.  Do not leave this option active in a production kernel
1950           if you don't intend to always append a DTB.  Proper passing of the
1951           location into r2 of a bootloader provided DTB is always preferable
1952           to this option.
1953
1954 config ARM_ATAG_DTB_COMPAT
1955         bool "Supplement the appended DTB with traditional ATAG information"
1956         depends on ARM_APPENDED_DTB
1957         help
1958           Some old bootloaders can't be updated to a DTB capable one, yet
1959           they provide ATAGs with memory configuration, the ramdisk address,
1960           the kernel cmdline string, etc.  Such information is dynamically
1961           provided by the bootloader and can't always be stored in a static
1962           DTB.  To allow a device tree enabled kernel to be used with such
1963           bootloaders, this option allows zImage to extract the information
1964           from the ATAG list and store it at run time into the appended DTB.
1965
1966 choice
1967         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
1968         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1969
1970 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1971         bool "Use bootloader kernel arguments if available"
1972         help
1973           Uses the command-line options passed by the boot loader instead of
1974           the device tree bootargs property. If the boot loader doesn't provide
1975           any, the device tree bootargs property will be used.
1976
1977 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
1978         bool "Extend with bootloader kernel arguments"
1979         help
1980           The command-line arguments provided by the boot loader will be
1981           appended to the the device tree bootargs property.
1982
1983 endchoice
1984
1985 config CMDLINE
1986         string "Default kernel command string"
1987         default ""
1988         help
1989           On some architectures (EBSA110 and CATS), there is currently no way
1990           for the boot loader to pass arguments to the kernel. For these
1991           architectures, you should supply some command-line options at build
1992           time by entering them here. As a minimum, you should specify the
1993           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1994
1995 choice
1996         prompt "Kernel command line type" if CMDLINE != ""
1997         default CMDLINE_FROM_BOOTLOADER
1998
1999 config CMDLINE_FROM_BOOTLOADER
2000         bool "Use bootloader kernel arguments if available"
2001         help
2002           Uses the command-line options passed by the boot loader. If
2003           the boot loader doesn't provide any, the default kernel command
2004           string provided in CMDLINE will be used.
2005
2006 config CMDLINE_EXTEND
2007         bool "Extend bootloader kernel arguments"
2008         help
2009           The command-line arguments provided by the boot loader will be
2010           appended to the default kernel command string.
2011
2012 config CMDLINE_FORCE
2013         bool "Always use the default kernel command string"
2014         help
2015           Always use the default kernel command string, even if the boot
2016           loader passes other arguments to the kernel.
2017           This is useful if you cannot or don't want to change the
2018           command-line options your boot loader passes to the kernel.
2019 endchoice
2020
2021 config XIP_KERNEL
2022         bool "Kernel Execute-In-Place from ROM"
2023         depends on !ZBOOT_ROM && !ARM_LPAE
2024         help
2025           Execute-In-Place allows the kernel to run from non-volatile storage
2026           directly addressable by the CPU, such as NOR flash. This saves RAM
2027           space since the text section of the kernel is not loaded from flash
2028           to RAM.  Read-write sections, such as the data section and stack,
2029           are still copied to RAM.  The XIP kernel is not compressed since
2030           it has to run directly from flash, so it will take more space to
2031           store it.  The flash address used to link the kernel object files,
2032           and for storing it, is configuration dependent. Therefore, if you
2033           say Y here, you must know the proper physical address where to
2034           store the kernel image depending on your own flash memory usage.
2035
2036           Also note that the make target becomes "make xipImage" rather than
2037           "make zImage" or "make Image".  The final kernel binary to put in
2038           ROM memory will be arch/arm/boot/xipImage.
2039
2040           If unsure, say N.
2041
2042 config XIP_PHYS_ADDR
2043         hex "XIP Kernel Physical Location"
2044         depends on XIP_KERNEL
2045         default "0x00080000"
2046         help
2047           This is the physical address in your flash memory the kernel will
2048           be linked for and stored to.  This address is dependent on your
2049           own flash usage.
2050
2051 config KEXEC
2052         bool "Kexec system call (EXPERIMENTAL)"
2053         depends on EXPERIMENTAL && (!SMP || HOTPLUG_CPU)
2054         help
2055           kexec is a system call that implements the ability to shutdown your
2056           current kernel, and to start another kernel.  It is like a reboot
2057           but it is independent of the system firmware.   And like a reboot
2058           you can start any kernel with it, not just Linux.
2059
2060           It is an ongoing process to be certain the hardware in a machine
2061           is properly shutdown, so do not be surprised if this code does not
2062           initially work for you.  It may help to enable device hotplugging
2063           support.
2064
2065 config ATAGS_PROC
2066         bool "Export atags in procfs"
2067         depends on KEXEC
2068         default y
2069         help
2070           Should the atags used to boot the kernel be exported in an "atags"
2071           file in procfs. Useful with kexec.
2072
2073 config CRASH_DUMP
2074         bool "Build kdump crash kernel (EXPERIMENTAL)"
2075         depends on EXPERIMENTAL
2076         help
2077           Generate crash dump after being started by kexec. This should
2078           be normally only set in special crash dump kernels which are
2079           loaded in the main kernel with kexec-tools into a specially
2080           reserved region and then later executed after a crash by
2081           kdump/kexec. The crash dump kernel must be compiled to a
2082           memory address not used by the main kernel
2083
2084           For more details see Documentation/kdump/kdump.txt
2085
2086 config AUTO_ZRELADDR
2087         bool "Auto calculation of the decompressed kernel image address"
2088         depends on !ZBOOT_ROM && !ARCH_U300
2089         help
2090           ZRELADDR is the physical address where the decompressed kernel
2091           image will be placed. If AUTO_ZRELADDR is selected, the address
2092           will be determined at run-time by masking the current IP with
2093           0xf8000000. This assumes the zImage being placed in the first 128MB
2094           from start of memory.
2095
2096 endmenu
2097
2098 menu "CPU Power Management"
2099
2100 if ARCH_HAS_CPUFREQ
2101
2102 source "drivers/cpufreq/Kconfig"
2103
2104 config CPU_FREQ_IMX
2105         tristate "CPUfreq driver for i.MX CPUs"
2106         depends on ARCH_MXC && CPU_FREQ
2107         help
2108           This enables the CPUfreq driver for i.MX CPUs.
2109
2110 config CPU_FREQ_SA1100
2111         bool
2112
2113 config CPU_FREQ_SA1110
2114         bool
2115
2116 config CPU_FREQ_INTEGRATOR
2117         tristate "CPUfreq driver for ARM Integrator CPUs"
2118         depends on ARCH_INTEGRATOR && CPU_FREQ
2119         default y
2120         help
2121           This enables the CPUfreq driver for ARM Integrator CPUs.
2122
2123           For details, take a look at <file:Documentation/cpu-freq>.
2124
2125           If in doubt, say Y.
2126
2127 config CPU_FREQ_PXA
2128         bool
2129         depends on CPU_FREQ && ARCH_PXA && PXA25x
2130         default y
2131         select CPU_FREQ_TABLE
2132         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2133
2134 config CPU_FREQ_S3C
2135         bool
2136         help
2137           Internal configuration node for common cpufreq on Samsung SoC
2138
2139 config CPU_FREQ_S3C24XX
2140         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2141         depends on ARCH_S3C24XX && CPU_FREQ && EXPERIMENTAL
2142         select CPU_FREQ_S3C
2143         help
2144           This enables the CPUfreq driver for the Samsung S3C24XX family
2145           of CPUs.
2146
2147           For details, take a look at <file:Documentation/cpu-freq>.
2148
2149           If in doubt, say N.
2150
2151 config CPU_FREQ_S3C24XX_PLL
2152         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2153         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2154         help
2155           Compile in support for changing the PLL frequency from the
2156           S3C24XX series CPUfreq driver. The PLL takes time to settle
2157           after a frequency change, so by default it is not enabled.
2158
2159           This also means that the PLL tables for the selected CPU(s) will
2160           be built which may increase the size of the kernel image.
2161
2162 config CPU_FREQ_S3C24XX_DEBUG
2163         bool "Debug CPUfreq Samsung driver core"
2164         depends on CPU_FREQ_S3C24XX
2165         help
2166           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2167
2168 config CPU_FREQ_S3C24XX_IODEBUG
2169         bool "Debug CPUfreq Samsung driver IO timing"
2170         depends on CPU_FREQ_S3C24XX
2171         help
2172           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2173
2174 config CPU_FREQ_S3C24XX_DEBUGFS
2175         bool "Export debugfs for CPUFreq"
2176         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2177         help
2178           Export status information via debugfs.
2179
2180 endif
2181
2182 source "drivers/cpuidle/Kconfig"
2183
2184 endmenu
2185
2186 menu "Floating point emulation"
2187
2188 comment "At least one emulation must be selected"
2189
2190 config FPE_NWFPE
2191         bool "NWFPE math emulation"
2192         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2193         ---help---
2194           Say Y to include the NWFPE floating point emulator in the kernel.
2195           This is necessary to run most binaries. Linux does not currently
2196           support floating point hardware so you need to say Y here even if
2197           your machine has an FPA or floating point co-processor podule.
2198
2199           You may say N here if you are going to load the Acorn FPEmulator
2200           early in the bootup.
2201
2202 config FPE_NWFPE_XP
2203         bool "Support extended precision"
2204         depends on FPE_NWFPE
2205         help
2206           Say Y to include 80-bit support in the kernel floating-point
2207           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2208           Note that gcc does not generate 80-bit operations by default,
2209           so in most cases this option only enlarges the size of the
2210           floating point emulator without any good reason.
2211
2212           You almost surely want to say N here.
2213
2214 config FPE_FASTFPE
2215         bool "FastFPE math emulation (EXPERIMENTAL)"
2216         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2217         ---help---
2218           Say Y here to include the FAST floating point emulator in the kernel.
2219           This is an experimental much faster emulator which now also has full
2220           precision for the mantissa.  It does not support any exceptions.
2221           It is very simple, and approximately 3-6 times faster than NWFPE.
2222
2223           It should be sufficient for most programs.  It may be not suitable
2224           for scientific calculations, but you have to check this for yourself.
2225           If you do not feel you need a faster FP emulation you should better
2226           choose NWFPE.
2227
2228 config VFP
2229         bool "VFP-format floating point maths"
2230         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2231         help
2232           Say Y to include VFP support code in the kernel. This is needed
2233           if your hardware includes a VFP unit.
2234
2235           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2236           release notes and additional status information.
2237
2238           Say N if your target does not have VFP hardware.
2239
2240 config VFPv3
2241         bool
2242         depends on VFP
2243         default y if CPU_V7
2244
2245 config NEON
2246         bool "Advanced SIMD (NEON) Extension support"
2247         depends on VFPv3 && CPU_V7
2248         help
2249           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2250           Extension.
2251
2252 endmenu
2253
2254 menu "Userspace binary formats"
2255
2256 source "fs/Kconfig.binfmt"
2257
2258 config ARTHUR
2259         tristate "RISC OS personality"
2260         depends on !AEABI
2261         help
2262           Say Y here to include the kernel code necessary if you want to run
2263           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2264           experimental; if this sounds frightening, say N and sleep in peace.
2265           You can also say M here to compile this support as a module (which
2266           will be called arthur).
2267
2268 endmenu
2269
2270 menu "Power management options"
2271
2272 source "kernel/power/Kconfig"
2273
2274 config ARCH_SUSPEND_POSSIBLE
2275         depends on !ARCH_S5PC100 && !ARCH_TEGRA
2276         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2277                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2278         def_bool y
2279
2280 config ARM_CPU_SUSPEND
2281         def_bool PM_SLEEP
2282
2283 endmenu
2284
2285 source "net/Kconfig"
2286
2287 source "drivers/Kconfig"
2288
2289 source "fs/Kconfig"
2290
2291 source "arch/arm/Kconfig.debug"
2292
2293 source "security/Kconfig"
2294
2295 source "crypto/Kconfig"
2296
2297 source "lib/Kconfig"