Merge tag 'cleanup-3.15' of git://git.kernel.org/pub/scm/linux/kernel/git/arm/arm-soc
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
7         select ARCH_HAVE_CUSTOM_GPIO_H
8         select ARCH_MIGHT_HAVE_PC_PARPORT
9         select ARCH_USE_BUILTIN_BSWAP
10         select ARCH_USE_CMPXCHG_LOCKREF
11         select ARCH_WANT_IPC_PARSE_VERSION
12         select BUILDTIME_EXTABLE_SORT if MMU
13         select CLONE_BACKWARDS
14         select CPU_PM if (SUSPEND || CPU_IDLE)
15         select DCACHE_WORD_ACCESS if HAVE_EFFICIENT_UNALIGNED_ACCESS
16         select GENERIC_ATOMIC64 if (CPU_V7M || CPU_V6 || !CPU_32v6K || !AEABI)
17         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
18         select GENERIC_IDLE_POLL_SETUP
19         select GENERIC_IRQ_PROBE
20         select GENERIC_IRQ_SHOW
21         select GENERIC_PCI_IOMAP
22         select GENERIC_SCHED_CLOCK
23         select GENERIC_SMP_IDLE_THREAD
24         select GENERIC_STRNCPY_FROM_USER
25         select GENERIC_STRNLEN_USER
26         select HARDIRQS_SW_RESEND
27         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
28         select HAVE_ARCH_KGDB
29         select HAVE_ARCH_SECCOMP_FILTER if (AEABI && !OABI_COMPAT)
30         select HAVE_ARCH_TRACEHOOK
31         select HAVE_BPF_JIT
32         select HAVE_CONTEXT_TRACKING
33         select HAVE_C_RECORDMCOUNT
34         select HAVE_CC_STACKPROTECTOR
35         select HAVE_DEBUG_KMEMLEAK
36         select HAVE_DMA_API_DEBUG
37         select HAVE_DMA_ATTRS
38         select HAVE_DMA_CONTIGUOUS if MMU
39         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
40         select HAVE_EFFICIENT_UNALIGNED_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && MMU
41         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
42         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
43         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
44         select HAVE_GENERIC_DMA_COHERENT
45         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
46         select HAVE_IDE if PCI || ISA || PCMCIA
47         select HAVE_IRQ_TIME_ACCOUNTING
48         select HAVE_KERNEL_GZIP
49         select HAVE_KERNEL_LZ4
50         select HAVE_KERNEL_LZMA
51         select HAVE_KERNEL_LZO
52         select HAVE_KERNEL_XZ
53         select HAVE_KPROBES if !XIP_KERNEL
54         select HAVE_KRETPROBES if (HAVE_KPROBES)
55         select HAVE_MEMBLOCK
56         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
57         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
58         select HAVE_PERF_EVENTS
59         select HAVE_PERF_REGS
60         select HAVE_PERF_USER_STACK_DUMP
61         select HAVE_REGS_AND_STACK_ACCESS_API
62         select HAVE_SYSCALL_TRACEPOINTS
63         select HAVE_UID16
64         select HAVE_VIRT_CPU_ACCOUNTING_GEN
65         select IRQ_FORCED_THREADING
66         select KTIME_SCALAR
67         select MODULES_USE_ELF_REL
68         select NO_BOOTMEM
69         select OLD_SIGACTION
70         select OLD_SIGSUSPEND3
71         select PERF_USE_VMALLOC
72         select RTC_LIB
73         select SYS_SUPPORTS_APM_EMULATION
74         # Above selects are sorted alphabetically; please add new ones
75         # according to that.  Thanks.
76         help
77           The ARM series is a line of low-power-consumption RISC chip designs
78           licensed by ARM Ltd and targeted at embedded applications and
79           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
80           manufactured, but legacy ARM-based PC hardware remains popular in
81           Europe.  There is an ARM Linux project with a web page at
82           <http://www.arm.linux.org.uk/>.
83
84 config ARM_HAS_SG_CHAIN
85         bool
86
87 config NEED_SG_DMA_LENGTH
88         bool
89
90 config ARM_DMA_USE_IOMMU
91         bool
92         select ARM_HAS_SG_CHAIN
93         select NEED_SG_DMA_LENGTH
94
95 if ARM_DMA_USE_IOMMU
96
97 config ARM_DMA_IOMMU_ALIGNMENT
98         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
99         range 4 9
100         default 8
101         help
102           DMA mapping framework by default aligns all buffers to the smallest
103           PAGE_SIZE order which is greater than or equal to the requested buffer
104           size. This works well for buffers up to a few hundreds kilobytes, but
105           for larger buffers it just a waste of address space. Drivers which has
106           relatively small addressing window (like 64Mib) might run out of
107           virtual space with just a few allocations.
108
109           With this parameter you can specify the maximum PAGE_SIZE order for
110           DMA IOMMU buffers. Larger buffers will be aligned only to this
111           specified order. The order is expressed as a power of two multiplied
112           by the PAGE_SIZE.
113
114 endif
115
116 config HAVE_PWM
117         bool
118
119 config MIGHT_HAVE_PCI
120         bool
121
122 config SYS_SUPPORTS_APM_EMULATION
123         bool
124
125 config HAVE_TCM
126         bool
127         select GENERIC_ALLOCATOR
128
129 config HAVE_PROC_CPU
130         bool
131
132 config NO_IOPORT
133         bool
134
135 config EISA
136         bool
137         ---help---
138           The Extended Industry Standard Architecture (EISA) bus was
139           developed as an open alternative to the IBM MicroChannel bus.
140
141           The EISA bus provided some of the features of the IBM MicroChannel
142           bus while maintaining backward compatibility with cards made for
143           the older ISA bus.  The EISA bus saw limited use between 1988 and
144           1995 when it was made obsolete by the PCI bus.
145
146           Say Y here if you are building a kernel for an EISA-based machine.
147
148           Otherwise, say N.
149
150 config SBUS
151         bool
152
153 config STACKTRACE_SUPPORT
154         bool
155         default y
156
157 config HAVE_LATENCYTOP_SUPPORT
158         bool
159         depends on !SMP
160         default y
161
162 config LOCKDEP_SUPPORT
163         bool
164         default y
165
166 config TRACE_IRQFLAGS_SUPPORT
167         bool
168         default y
169
170 config RWSEM_GENERIC_SPINLOCK
171         bool
172         default y
173
174 config RWSEM_XCHGADD_ALGORITHM
175         bool
176
177 config ARCH_HAS_ILOG2_U32
178         bool
179
180 config ARCH_HAS_ILOG2_U64
181         bool
182
183 config ARCH_HAS_CPUFREQ
184         bool
185         help
186           Internal node to signify that the ARCH has CPUFREQ support
187           and that the relevant menu configurations are displayed for
188           it.
189
190 config ARCH_HAS_BANDGAP
191         bool
192
193 config GENERIC_HWEIGHT
194         bool
195         default y
196
197 config GENERIC_CALIBRATE_DELAY
198         bool
199         default y
200
201 config ARCH_MAY_HAVE_PC_FDC
202         bool
203
204 config ZONE_DMA
205         bool
206
207 config NEED_DMA_MAP_STATE
208        def_bool y
209
210 config ARCH_SUPPORTS_UPROBES
211         def_bool y
212
213 config ARCH_HAS_DMA_SET_COHERENT_MASK
214         bool
215
216 config GENERIC_ISA_DMA
217         bool
218
219 config FIQ
220         bool
221
222 config NEED_RET_TO_USER
223         bool
224
225 config ARCH_MTD_XIP
226         bool
227
228 config VECTORS_BASE
229         hex
230         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
231         default DRAM_BASE if REMAP_VECTORS_TO_RAM
232         default 0x00000000
233         help
234           The base address of exception vectors.  This must be two pages
235           in size.
236
237 config ARM_PATCH_PHYS_VIRT
238         bool "Patch physical to virtual translations at runtime" if EMBEDDED
239         default y
240         depends on !XIP_KERNEL && MMU
241         depends on !ARCH_REALVIEW || !SPARSEMEM
242         help
243           Patch phys-to-virt and virt-to-phys translation functions at
244           boot and module load time according to the position of the
245           kernel in system memory.
246
247           This can only be used with non-XIP MMU kernels where the base
248           of physical memory is at a 16MB boundary.
249
250           Only disable this option if you know that you do not require
251           this feature (eg, building a kernel for a single machine) and
252           you need to shrink the kernel to the minimal size.
253
254 config NEED_MACH_GPIO_H
255         bool
256         help
257           Select this when mach/gpio.h is required to provide special
258           definitions for this platform. The need for mach/gpio.h should
259           be avoided when possible.
260
261 config NEED_MACH_IO_H
262         bool
263         help
264           Select this when mach/io.h is required to provide special
265           definitions for this platform.  The need for mach/io.h should
266           be avoided when possible.
267
268 config NEED_MACH_MEMORY_H
269         bool
270         help
271           Select this when mach/memory.h is required to provide special
272           definitions for this platform.  The need for mach/memory.h should
273           be avoided when possible.
274
275 config PHYS_OFFSET
276         hex "Physical address of main memory" if MMU
277         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
278         default DRAM_BASE if !MMU
279         help
280           Please provide the physical address corresponding to the
281           location of main memory in your system.
282
283 config GENERIC_BUG
284         def_bool y
285         depends on BUG
286
287 source "init/Kconfig"
288
289 source "kernel/Kconfig.freezer"
290
291 menu "System Type"
292
293 config MMU
294         bool "MMU-based Paged Memory Management Support"
295         default y
296         help
297           Select if you want MMU-based virtualised addressing space
298           support by paged memory management. If unsure, say 'Y'.
299
300 #
301 # The "ARM system type" choice list is ordered alphabetically by option
302 # text.  Please add new entries in the option alphabetic order.
303 #
304 choice
305         prompt "ARM system type"
306         default ARCH_VERSATILE if !MMU
307         default ARCH_MULTIPLATFORM if MMU
308
309 config ARCH_MULTIPLATFORM
310         bool "Allow multiple platforms to be selected"
311         depends on MMU
312         select ARCH_WANT_OPTIONAL_GPIOLIB
313         select ARM_PATCH_PHYS_VIRT
314         select AUTO_ZRELADDR
315         select COMMON_CLK
316         select GENERIC_CLOCKEVENTS
317         select MULTI_IRQ_HANDLER
318         select SPARSE_IRQ
319         select USE_OF
320
321 config ARCH_INTEGRATOR
322         bool "ARM Ltd. Integrator family"
323         select ARCH_HAS_CPUFREQ
324         select ARM_AMBA
325         select ARM_PATCH_PHYS_VIRT
326         select AUTO_ZRELADDR
327         select COMMON_CLK
328         select COMMON_CLK_VERSATILE
329         select GENERIC_CLOCKEVENTS
330         select HAVE_TCM
331         select ICST
332         select MULTI_IRQ_HANDLER
333         select NEED_MACH_MEMORY_H
334         select PLAT_VERSATILE
335         select SPARSE_IRQ
336         select USE_OF
337         select VERSATILE_FPGA_IRQ
338         help
339           Support for ARM's Integrator platform.
340
341 config ARCH_REALVIEW
342         bool "ARM Ltd. RealView family"
343         select ARCH_WANT_OPTIONAL_GPIOLIB
344         select ARM_AMBA
345         select ARM_TIMER_SP804
346         select COMMON_CLK
347         select COMMON_CLK_VERSATILE
348         select GENERIC_CLOCKEVENTS
349         select GPIO_PL061 if GPIOLIB
350         select ICST
351         select NEED_MACH_MEMORY_H
352         select PLAT_VERSATILE
353         select PLAT_VERSATILE_CLCD
354         help
355           This enables support for ARM Ltd RealView boards.
356
357 config ARCH_VERSATILE
358         bool "ARM Ltd. Versatile family"
359         select ARCH_WANT_OPTIONAL_GPIOLIB
360         select ARM_AMBA
361         select ARM_TIMER_SP804
362         select ARM_VIC
363         select CLKDEV_LOOKUP
364         select GENERIC_CLOCKEVENTS
365         select HAVE_MACH_CLKDEV
366         select ICST
367         select PLAT_VERSATILE
368         select PLAT_VERSATILE_CLCD
369         select PLAT_VERSATILE_CLOCK
370         select VERSATILE_FPGA_IRQ
371         help
372           This enables support for ARM Ltd Versatile board.
373
374 config ARCH_AT91
375         bool "Atmel AT91"
376         select ARCH_REQUIRE_GPIOLIB
377         select CLKDEV_LOOKUP
378         select IRQ_DOMAIN
379         select NEED_MACH_GPIO_H
380         select NEED_MACH_IO_H if PCCARD
381         select PINCTRL
382         select PINCTRL_AT91 if USE_OF
383         help
384           This enables support for systems based on Atmel
385           AT91RM9200 and AT91SAM9* processors.
386
387 config ARCH_CLPS711X
388         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
389         select ARCH_REQUIRE_GPIOLIB
390         select AUTO_ZRELADDR
391         select CLKSRC_MMIO
392         select COMMON_CLK
393         select CPU_ARM720T
394         select GENERIC_CLOCKEVENTS
395         select MFD_SYSCON
396         select MULTI_IRQ_HANDLER
397         select SPARSE_IRQ
398         help
399           Support for Cirrus Logic 711x/721x/731x based boards.
400
401 config ARCH_GEMINI
402         bool "Cortina Systems Gemini"
403         select ARCH_REQUIRE_GPIOLIB
404         select CLKSRC_MMIO
405         select CPU_FA526
406         select GENERIC_CLOCKEVENTS
407         help
408           Support for the Cortina Systems Gemini family SoCs
409
410 config ARCH_EBSA110
411         bool "EBSA-110"
412         select ARCH_USES_GETTIMEOFFSET
413         select CPU_SA110
414         select ISA
415         select NEED_MACH_IO_H
416         select NEED_MACH_MEMORY_H
417         select NO_IOPORT
418         help
419           This is an evaluation board for the StrongARM processor available
420           from Digital. It has limited hardware on-board, including an
421           Ethernet interface, two PCMCIA sockets, two serial ports and a
422           parallel port.
423
424 config ARCH_EFM32
425         bool "Energy Micro efm32"
426         depends on !MMU
427         select ARCH_REQUIRE_GPIOLIB
428         select AUTO_ZRELADDR
429         select ARM_NVIC
430         select CLKSRC_OF
431         select COMMON_CLK
432         select CPU_V7M
433         select GENERIC_CLOCKEVENTS
434         select NO_DMA
435         select NO_IOPORT
436         select SPARSE_IRQ
437         select USE_OF
438         help
439           Support for Energy Micro's (now Silicon Labs) efm32 Giant Gecko
440           processors.
441
442 config ARCH_EP93XX
443         bool "EP93xx-based"
444         select ARCH_HAS_HOLES_MEMORYMODEL
445         select ARCH_REQUIRE_GPIOLIB
446         select ARCH_USES_GETTIMEOFFSET
447         select ARM_AMBA
448         select ARM_VIC
449         select CLKDEV_LOOKUP
450         select CPU_ARM920T
451         select NEED_MACH_MEMORY_H
452         help
453           This enables support for the Cirrus EP93xx series of CPUs.
454
455 config ARCH_FOOTBRIDGE
456         bool "FootBridge"
457         select CPU_SA110
458         select FOOTBRIDGE
459         select GENERIC_CLOCKEVENTS
460         select HAVE_IDE
461         select NEED_MACH_IO_H if !MMU
462         select NEED_MACH_MEMORY_H
463         help
464           Support for systems based on the DC21285 companion chip
465           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
466
467 config ARCH_NETX
468         bool "Hilscher NetX based"
469         select ARM_VIC
470         select CLKSRC_MMIO
471         select CPU_ARM926T
472         select GENERIC_CLOCKEVENTS
473         help
474           This enables support for systems based on the Hilscher NetX Soc
475
476 config ARCH_IOP13XX
477         bool "IOP13xx-based"
478         depends on MMU
479         select CPU_XSC3
480         select NEED_MACH_MEMORY_H
481         select NEED_RET_TO_USER
482         select PCI
483         select PLAT_IOP
484         select VMSPLIT_1G
485         help
486           Support for Intel's IOP13XX (XScale) family of processors.
487
488 config ARCH_IOP32X
489         bool "IOP32x-based"
490         depends on MMU
491         select ARCH_REQUIRE_GPIOLIB
492         select CPU_XSCALE
493         select GPIO_IOP
494         select NEED_RET_TO_USER
495         select PCI
496         select PLAT_IOP
497         help
498           Support for Intel's 80219 and IOP32X (XScale) family of
499           processors.
500
501 config ARCH_IOP33X
502         bool "IOP33x-based"
503         depends on MMU
504         select ARCH_REQUIRE_GPIOLIB
505         select CPU_XSCALE
506         select GPIO_IOP
507         select NEED_RET_TO_USER
508         select PCI
509         select PLAT_IOP
510         help
511           Support for Intel's IOP33X (XScale) family of processors.
512
513 config ARCH_IXP4XX
514         bool "IXP4xx-based"
515         depends on MMU
516         select ARCH_HAS_DMA_SET_COHERENT_MASK
517         select ARCH_SUPPORTS_BIG_ENDIAN
518         select ARCH_REQUIRE_GPIOLIB
519         select CLKSRC_MMIO
520         select CPU_XSCALE
521         select DMABOUNCE if PCI
522         select GENERIC_CLOCKEVENTS
523         select MIGHT_HAVE_PCI
524         select NEED_MACH_IO_H
525         select USB_EHCI_BIG_ENDIAN_DESC
526         select USB_EHCI_BIG_ENDIAN_MMIO
527         help
528           Support for Intel's IXP4XX (XScale) family of processors.
529
530 config ARCH_DOVE
531         bool "Marvell Dove"
532         select ARCH_REQUIRE_GPIOLIB
533         select CPU_PJ4
534         select GENERIC_CLOCKEVENTS
535         select MIGHT_HAVE_PCI
536         select MVEBU_MBUS
537         select PINCTRL
538         select PINCTRL_DOVE
539         select PLAT_ORION_LEGACY
540         help
541           Support for the Marvell Dove SoC 88AP510
542
543 config ARCH_KIRKWOOD
544         bool "Marvell Kirkwood"
545         select ARCH_HAS_CPUFREQ
546         select ARCH_REQUIRE_GPIOLIB
547         select CPU_FEROCEON
548         select GENERIC_CLOCKEVENTS
549         select MVEBU_MBUS
550         select PCI
551         select PCI_QUIRKS
552         select PINCTRL
553         select PINCTRL_KIRKWOOD
554         select PLAT_ORION_LEGACY
555         help
556           Support for the following Marvell Kirkwood series SoCs:
557           88F6180, 88F6192 and 88F6281.
558
559 config ARCH_MV78XX0
560         bool "Marvell MV78xx0"
561         select ARCH_REQUIRE_GPIOLIB
562         select CPU_FEROCEON
563         select GENERIC_CLOCKEVENTS
564         select MVEBU_MBUS
565         select PCI
566         select PLAT_ORION_LEGACY
567         help
568           Support for the following Marvell MV78xx0 series SoCs:
569           MV781x0, MV782x0.
570
571 config ARCH_ORION5X
572         bool "Marvell Orion"
573         depends on MMU
574         select ARCH_REQUIRE_GPIOLIB
575         select CPU_FEROCEON
576         select GENERIC_CLOCKEVENTS
577         select MVEBU_MBUS
578         select PCI
579         select PLAT_ORION_LEGACY
580         help
581           Support for the following Marvell Orion 5x series SoCs:
582           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
583           Orion-2 (5281), Orion-1-90 (6183).
584
585 config ARCH_MMP
586         bool "Marvell PXA168/910/MMP2"
587         depends on MMU
588         select ARCH_REQUIRE_GPIOLIB
589         select CLKDEV_LOOKUP
590         select GENERIC_ALLOCATOR
591         select GENERIC_CLOCKEVENTS
592         select GPIO_PXA
593         select IRQ_DOMAIN
594         select MULTI_IRQ_HANDLER
595         select PINCTRL
596         select PLAT_PXA
597         select SPARSE_IRQ
598         help
599           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
600
601 config ARCH_KS8695
602         bool "Micrel/Kendin KS8695"
603         select ARCH_REQUIRE_GPIOLIB
604         select CLKSRC_MMIO
605         select CPU_ARM922T
606         select GENERIC_CLOCKEVENTS
607         select NEED_MACH_MEMORY_H
608         help
609           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
610           System-on-Chip devices.
611
612 config ARCH_W90X900
613         bool "Nuvoton W90X900 CPU"
614         select ARCH_REQUIRE_GPIOLIB
615         select CLKDEV_LOOKUP
616         select CLKSRC_MMIO
617         select CPU_ARM926T
618         select GENERIC_CLOCKEVENTS
619         help
620           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
621           At present, the w90x900 has been renamed nuc900, regarding
622           the ARM series product line, you can login the following
623           link address to know more.
624
625           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
626                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
627
628 config ARCH_LPC32XX
629         bool "NXP LPC32XX"
630         select ARCH_REQUIRE_GPIOLIB
631         select ARM_AMBA
632         select CLKDEV_LOOKUP
633         select CLKSRC_MMIO
634         select CPU_ARM926T
635         select GENERIC_CLOCKEVENTS
636         select HAVE_IDE
637         select HAVE_PWM
638         select USE_OF
639         help
640           Support for the NXP LPC32XX family of processors
641
642 config ARCH_PXA
643         bool "PXA2xx/PXA3xx-based"
644         depends on MMU
645         select ARCH_HAS_CPUFREQ
646         select ARCH_MTD_XIP
647         select ARCH_REQUIRE_GPIOLIB
648         select ARM_CPU_SUSPEND if PM
649         select AUTO_ZRELADDR
650         select CLKDEV_LOOKUP
651         select CLKSRC_MMIO
652         select GENERIC_CLOCKEVENTS
653         select GPIO_PXA
654         select HAVE_IDE
655         select MULTI_IRQ_HANDLER
656         select PLAT_PXA
657         select SPARSE_IRQ
658         help
659           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
660
661 config ARCH_MSM
662         bool "Qualcomm MSM (non-multiplatform)"
663         select ARCH_REQUIRE_GPIOLIB
664         select COMMON_CLK
665         select GENERIC_CLOCKEVENTS
666         help
667           Support for Qualcomm MSM/QSD based systems.  This runs on the
668           apps processor of the MSM/QSD and depends on a shared memory
669           interface to the modem processor which runs the baseband
670           stack and controls some vital subsystems
671           (clock and power control, etc).
672
673 config ARCH_SHMOBILE_LEGACY
674         bool "Renesas ARM SoCs (non-multiplatform)"
675         select ARCH_SHMOBILE
676         select ARM_PATCH_PHYS_VIRT
677         select CLKDEV_LOOKUP
678         select GENERIC_CLOCKEVENTS
679         select HAVE_ARM_SCU if SMP
680         select HAVE_ARM_TWD if SMP
681         select HAVE_MACH_CLKDEV
682         select HAVE_SMP
683         select MIGHT_HAVE_CACHE_L2X0
684         select MULTI_IRQ_HANDLER
685         select NO_IOPORT
686         select PINCTRL
687         select PM_GENERIC_DOMAINS if PM
688         select SPARSE_IRQ
689         help
690           Support for Renesas ARM SoC platforms using a non-multiplatform
691           kernel. This includes the SH-Mobile, R-Mobile, EMMA-Mobile, R-Car
692           and RZ families.
693
694 config ARCH_RPC
695         bool "RiscPC"
696         select ARCH_ACORN
697         select ARCH_MAY_HAVE_PC_FDC
698         select ARCH_SPARSEMEM_ENABLE
699         select ARCH_USES_GETTIMEOFFSET
700         select CPU_SA110
701         select FIQ
702         select HAVE_IDE
703         select HAVE_PATA_PLATFORM
704         select ISA_DMA_API
705         select NEED_MACH_IO_H
706         select NEED_MACH_MEMORY_H
707         select NO_IOPORT
708         select VIRT_TO_BUS
709         help
710           On the Acorn Risc-PC, Linux can support the internal IDE disk and
711           CD-ROM interface, serial and parallel port, and the floppy drive.
712
713 config ARCH_SA1100
714         bool "SA1100-based"
715         select ARCH_HAS_CPUFREQ
716         select ARCH_MTD_XIP
717         select ARCH_REQUIRE_GPIOLIB
718         select ARCH_SPARSEMEM_ENABLE
719         select CLKDEV_LOOKUP
720         select CLKSRC_MMIO
721         select CPU_FREQ
722         select CPU_SA1100
723         select GENERIC_CLOCKEVENTS
724         select HAVE_IDE
725         select ISA
726         select NEED_MACH_MEMORY_H
727         select SPARSE_IRQ
728         help
729           Support for StrongARM 11x0 based boards.
730
731 config ARCH_S3C24XX
732         bool "Samsung S3C24XX SoCs"
733         select ARCH_HAS_CPUFREQ
734         select ARCH_REQUIRE_GPIOLIB
735         select ATAGS
736         select CLKDEV_LOOKUP
737         select CLKSRC_SAMSUNG_PWM
738         select GENERIC_CLOCKEVENTS
739         select GPIO_SAMSUNG
740         select HAVE_S3C2410_I2C if I2C
741         select HAVE_S3C2410_WATCHDOG if WATCHDOG
742         select HAVE_S3C_RTC if RTC_CLASS
743         select MULTI_IRQ_HANDLER
744         select NEED_MACH_IO_H
745         select SAMSUNG_ATAGS
746         help
747           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
748           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
749           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
750           Samsung SMDK2410 development board (and derivatives).
751
752 config ARCH_S3C64XX
753         bool "Samsung S3C64XX"
754         select ARCH_HAS_CPUFREQ
755         select ARCH_REQUIRE_GPIOLIB
756         select ARM_AMBA
757         select ARM_VIC
758         select ATAGS
759         select CLKDEV_LOOKUP
760         select CLKSRC_SAMSUNG_PWM
761         select COMMON_CLK
762         select CPU_V6K
763         select GENERIC_CLOCKEVENTS
764         select GPIO_SAMSUNG
765         select HAVE_S3C2410_I2C if I2C
766         select HAVE_S3C2410_WATCHDOG if WATCHDOG
767         select HAVE_TCM
768         select NO_IOPORT
769         select PLAT_SAMSUNG
770         select PM_GENERIC_DOMAINS if PM
771         select S3C_DEV_NAND
772         select S3C_GPIO_TRACK
773         select SAMSUNG_ATAGS
774         select SAMSUNG_WAKEMASK
775         select SAMSUNG_WDT_RESET
776         help
777           Samsung S3C64XX series based systems
778
779 config ARCH_S5P64X0
780         bool "Samsung S5P6440 S5P6450"
781         select ATAGS
782         select CLKDEV_LOOKUP
783         select CLKSRC_SAMSUNG_PWM
784         select CPU_V6
785         select GENERIC_CLOCKEVENTS
786         select GPIO_SAMSUNG
787         select HAVE_S3C2410_I2C if I2C
788         select HAVE_S3C2410_WATCHDOG if WATCHDOG
789         select HAVE_S3C_RTC if RTC_CLASS
790         select NEED_MACH_GPIO_H
791         select SAMSUNG_ATAGS
792         select SAMSUNG_WDT_RESET
793         help
794           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
795           SMDK6450.
796
797 config ARCH_S5PC100
798         bool "Samsung S5PC100"
799         select ARCH_REQUIRE_GPIOLIB
800         select ATAGS
801         select CLKDEV_LOOKUP
802         select CLKSRC_SAMSUNG_PWM
803         select CPU_V7
804         select GENERIC_CLOCKEVENTS
805         select GPIO_SAMSUNG
806         select HAVE_S3C2410_I2C if I2C
807         select HAVE_S3C2410_WATCHDOG if WATCHDOG
808         select HAVE_S3C_RTC if RTC_CLASS
809         select NEED_MACH_GPIO_H
810         select SAMSUNG_ATAGS
811         select SAMSUNG_WDT_RESET
812         help
813           Samsung S5PC100 series based systems
814
815 config ARCH_S5PV210
816         bool "Samsung S5PV210/S5PC110"
817         select ARCH_HAS_CPUFREQ
818         select ARCH_HAS_HOLES_MEMORYMODEL
819         select ARCH_SPARSEMEM_ENABLE
820         select ATAGS
821         select CLKDEV_LOOKUP
822         select CLKSRC_SAMSUNG_PWM
823         select CPU_V7
824         select GENERIC_CLOCKEVENTS
825         select GPIO_SAMSUNG
826         select HAVE_S3C2410_I2C if I2C
827         select HAVE_S3C2410_WATCHDOG if WATCHDOG
828         select HAVE_S3C_RTC if RTC_CLASS
829         select NEED_MACH_GPIO_H
830         select NEED_MACH_MEMORY_H
831         select SAMSUNG_ATAGS
832         help
833           Samsung S5PV210/S5PC110 series based systems
834
835 config ARCH_EXYNOS
836         bool "Samsung EXYNOS"
837         select ARCH_HAS_CPUFREQ
838         select ARCH_HAS_HOLES_MEMORYMODEL
839         select ARCH_REQUIRE_GPIOLIB
840         select ARCH_SPARSEMEM_ENABLE
841         select ARM_GIC
842         select COMMON_CLK
843         select CPU_V7
844         select GENERIC_CLOCKEVENTS
845         select HAVE_S3C2410_I2C if I2C
846         select HAVE_S3C2410_WATCHDOG if WATCHDOG
847         select HAVE_S3C_RTC if RTC_CLASS
848         select NEED_MACH_MEMORY_H
849         select SPARSE_IRQ
850         select USE_OF
851         help
852           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
853
854 config ARCH_DAVINCI
855         bool "TI DaVinci"
856         select ARCH_HAS_HOLES_MEMORYMODEL
857         select ARCH_REQUIRE_GPIOLIB
858         select CLKDEV_LOOKUP
859         select GENERIC_ALLOCATOR
860         select GENERIC_CLOCKEVENTS
861         select GENERIC_IRQ_CHIP
862         select HAVE_IDE
863         select TI_PRIV_EDMA
864         select USE_OF
865         select ZONE_DMA
866         help
867           Support for TI's DaVinci platform.
868
869 config ARCH_OMAP1
870         bool "TI OMAP1"
871         depends on MMU
872         select ARCH_HAS_CPUFREQ
873         select ARCH_HAS_HOLES_MEMORYMODEL
874         select ARCH_OMAP
875         select ARCH_REQUIRE_GPIOLIB
876         select CLKDEV_LOOKUP
877         select CLKSRC_MMIO
878         select GENERIC_CLOCKEVENTS
879         select GENERIC_IRQ_CHIP
880         select HAVE_IDE
881         select IRQ_DOMAIN
882         select NEED_MACH_IO_H if PCCARD
883         select NEED_MACH_MEMORY_H
884         help
885           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
886
887 endchoice
888
889 menu "Multiple platform selection"
890         depends on ARCH_MULTIPLATFORM
891
892 comment "CPU Core family selection"
893
894 config ARCH_MULTI_V4
895         bool "ARMv4 based platforms (FA526)"
896         depends on !ARCH_MULTI_V6_V7
897         select ARCH_MULTI_V4_V5
898         select CPU_FA526
899
900 config ARCH_MULTI_V4T
901         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
902         depends on !ARCH_MULTI_V6_V7
903         select ARCH_MULTI_V4_V5
904         select CPU_ARM920T if !(CPU_ARM7TDMI || CPU_ARM720T || \
905                 CPU_ARM740T || CPU_ARM9TDMI || CPU_ARM922T || \
906                 CPU_ARM925T || CPU_ARM940T)
907
908 config ARCH_MULTI_V5
909         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
910         depends on !ARCH_MULTI_V6_V7
911         select ARCH_MULTI_V4_V5
912         select CPU_ARM926T if (!CPU_ARM946E || CPU_ARM1020 || \
913                 CPU_ARM1020E || CPU_ARM1022 || CPU_ARM1026 || \
914                 CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_FEROCEON)
915
916 config ARCH_MULTI_V4_V5
917         bool
918
919 config ARCH_MULTI_V6
920         bool "ARMv6 based platforms (ARM11)"
921         select ARCH_MULTI_V6_V7
922         select CPU_V6K
923
924 config ARCH_MULTI_V7
925         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
926         default y
927         select ARCH_MULTI_V6_V7
928         select CPU_V7
929         select HAVE_SMP
930
931 config ARCH_MULTI_V6_V7
932         bool
933         select MIGHT_HAVE_CACHE_L2X0
934
935 config ARCH_MULTI_CPU_AUTO
936         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
937         select ARCH_MULTI_V5
938
939 endmenu
940
941 config ARCH_VIRT
942         bool "Dummy Virtual Machine" if ARCH_MULTI_V7
943         select ARM_AMBA
944         select ARM_GIC
945         select ARM_PSCI
946         select HAVE_ARM_ARCH_TIMER
947
948 #
949 # This is sorted alphabetically by mach-* pathname.  However, plat-*
950 # Kconfigs may be included either alphabetically (according to the
951 # plat- suffix) or along side the corresponding mach-* source.
952 #
953 source "arch/arm/mach-mvebu/Kconfig"
954
955 source "arch/arm/mach-at91/Kconfig"
956
957 source "arch/arm/mach-bcm/Kconfig"
958
959 source "arch/arm/mach-berlin/Kconfig"
960
961 source "arch/arm/mach-clps711x/Kconfig"
962
963 source "arch/arm/mach-cns3xxx/Kconfig"
964
965 source "arch/arm/mach-davinci/Kconfig"
966
967 source "arch/arm/mach-dove/Kconfig"
968
969 source "arch/arm/mach-ep93xx/Kconfig"
970
971 source "arch/arm/mach-footbridge/Kconfig"
972
973 source "arch/arm/mach-gemini/Kconfig"
974
975 source "arch/arm/mach-highbank/Kconfig"
976
977 source "arch/arm/mach-hisi/Kconfig"
978
979 source "arch/arm/mach-integrator/Kconfig"
980
981 source "arch/arm/mach-iop32x/Kconfig"
982
983 source "arch/arm/mach-iop33x/Kconfig"
984
985 source "arch/arm/mach-iop13xx/Kconfig"
986
987 source "arch/arm/mach-ixp4xx/Kconfig"
988
989 source "arch/arm/mach-keystone/Kconfig"
990
991 source "arch/arm/mach-kirkwood/Kconfig"
992
993 source "arch/arm/mach-ks8695/Kconfig"
994
995 source "arch/arm/mach-msm/Kconfig"
996
997 source "arch/arm/mach-moxart/Kconfig"
998
999 source "arch/arm/mach-mv78xx0/Kconfig"
1000
1001 source "arch/arm/mach-imx/Kconfig"
1002
1003 source "arch/arm/mach-mxs/Kconfig"
1004
1005 source "arch/arm/mach-netx/Kconfig"
1006
1007 source "arch/arm/mach-nomadik/Kconfig"
1008
1009 source "arch/arm/mach-nspire/Kconfig"
1010
1011 source "arch/arm/plat-omap/Kconfig"
1012
1013 source "arch/arm/mach-omap1/Kconfig"
1014
1015 source "arch/arm/mach-omap2/Kconfig"
1016
1017 source "arch/arm/mach-orion5x/Kconfig"
1018
1019 source "arch/arm/mach-picoxcell/Kconfig"
1020
1021 source "arch/arm/mach-pxa/Kconfig"
1022 source "arch/arm/plat-pxa/Kconfig"
1023
1024 source "arch/arm/mach-mmp/Kconfig"
1025
1026 source "arch/arm/mach-qcom/Kconfig"
1027
1028 source "arch/arm/mach-realview/Kconfig"
1029
1030 source "arch/arm/mach-rockchip/Kconfig"
1031
1032 source "arch/arm/mach-sa1100/Kconfig"
1033
1034 source "arch/arm/plat-samsung/Kconfig"
1035
1036 source "arch/arm/mach-socfpga/Kconfig"
1037
1038 source "arch/arm/mach-spear/Kconfig"
1039
1040 source "arch/arm/mach-sti/Kconfig"
1041
1042 source "arch/arm/mach-s3c24xx/Kconfig"
1043
1044 source "arch/arm/mach-s3c64xx/Kconfig"
1045
1046 source "arch/arm/mach-s5p64x0/Kconfig"
1047
1048 source "arch/arm/mach-s5pc100/Kconfig"
1049
1050 source "arch/arm/mach-s5pv210/Kconfig"
1051
1052 source "arch/arm/mach-exynos/Kconfig"
1053
1054 source "arch/arm/mach-shmobile/Kconfig"
1055
1056 source "arch/arm/mach-sunxi/Kconfig"
1057
1058 source "arch/arm/mach-prima2/Kconfig"
1059
1060 source "arch/arm/mach-tegra/Kconfig"
1061
1062 source "arch/arm/mach-u300/Kconfig"
1063
1064 source "arch/arm/mach-ux500/Kconfig"
1065
1066 source "arch/arm/mach-versatile/Kconfig"
1067
1068 source "arch/arm/mach-vexpress/Kconfig"
1069 source "arch/arm/plat-versatile/Kconfig"
1070
1071 source "arch/arm/mach-vt8500/Kconfig"
1072
1073 source "arch/arm/mach-w90x900/Kconfig"
1074
1075 source "arch/arm/mach-zynq/Kconfig"
1076
1077 # Definitions to make life easier
1078 config ARCH_ACORN
1079         bool
1080
1081 config PLAT_IOP
1082         bool
1083         select GENERIC_CLOCKEVENTS
1084
1085 config PLAT_ORION
1086         bool
1087         select CLKSRC_MMIO
1088         select COMMON_CLK
1089         select GENERIC_IRQ_CHIP
1090         select IRQ_DOMAIN
1091
1092 config PLAT_ORION_LEGACY
1093         bool
1094         select PLAT_ORION
1095
1096 config PLAT_PXA
1097         bool
1098
1099 config PLAT_VERSATILE
1100         bool
1101
1102 config ARM_TIMER_SP804
1103         bool
1104         select CLKSRC_MMIO
1105         select CLKSRC_OF if OF
1106
1107 source "arch/arm/firmware/Kconfig"
1108
1109 source arch/arm/mm/Kconfig
1110
1111 config ARM_NR_BANKS
1112         int
1113         default 16 if ARCH_EP93XX
1114         default 8
1115
1116 config IWMMXT
1117         bool "Enable iWMMXt support" if !CPU_PJ4
1118         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1119         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4
1120         help
1121           Enable support for iWMMXt context switching at run time if
1122           running on a CPU that supports it.
1123
1124 config MULTI_IRQ_HANDLER
1125         bool
1126         help
1127           Allow each machine to specify it's own IRQ handler at run time.
1128
1129 if !MMU
1130 source "arch/arm/Kconfig-nommu"
1131 endif
1132
1133 config PJ4B_ERRATA_4742
1134         bool "PJ4B Errata 4742: IDLE Wake Up Commands can Cause the CPU Core to Cease Operation"
1135         depends on CPU_PJ4B && MACH_ARMADA_370
1136         default y
1137         help
1138           When coming out of either a Wait for Interrupt (WFI) or a Wait for
1139           Event (WFE) IDLE states, a specific timing sensitivity exists between
1140           the retiring WFI/WFE instructions and the newly issued subsequent
1141           instructions.  This sensitivity can result in a CPU hang scenario.
1142           Workaround:
1143           The software must insert either a Data Synchronization Barrier (DSB)
1144           or Data Memory Barrier (DMB) command immediately after the WFI/WFE
1145           instruction
1146
1147 config ARM_ERRATA_326103
1148         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1149         depends on CPU_V6
1150         help
1151           Executing a SWP instruction to read-only memory does not set bit 11
1152           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1153           treat the access as a read, preventing a COW from occurring and
1154           causing the faulting task to livelock.
1155
1156 config ARM_ERRATA_411920
1157         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1158         depends on CPU_V6 || CPU_V6K
1159         help
1160           Invalidation of the Instruction Cache operation can
1161           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1162           It does not affect the MPCore. This option enables the ARM Ltd.
1163           recommended workaround.
1164
1165 config ARM_ERRATA_430973
1166         bool "ARM errata: Stale prediction on replaced interworking branch"
1167         depends on CPU_V7
1168         help
1169           This option enables the workaround for the 430973 Cortex-A8
1170           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1171           interworking branch is replaced with another code sequence at the
1172           same virtual address, whether due to self-modifying code or virtual
1173           to physical address re-mapping, Cortex-A8 does not recover from the
1174           stale interworking branch prediction. This results in Cortex-A8
1175           executing the new code sequence in the incorrect ARM or Thumb state.
1176           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1177           and also flushes the branch target cache at every context switch.
1178           Note that setting specific bits in the ACTLR register may not be
1179           available in non-secure mode.
1180
1181 config ARM_ERRATA_458693
1182         bool "ARM errata: Processor deadlock when a false hazard is created"
1183         depends on CPU_V7
1184         depends on !ARCH_MULTIPLATFORM
1185         help
1186           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1187           erratum. For very specific sequences of memory operations, it is
1188           possible for a hazard condition intended for a cache line to instead
1189           be incorrectly associated with a different cache line. This false
1190           hazard might then cause a processor deadlock. The workaround enables
1191           the L1 caching of the NEON accesses and disables the PLD instruction
1192           in the ACTLR register. Note that setting specific bits in the ACTLR
1193           register may not be available in non-secure mode.
1194
1195 config ARM_ERRATA_460075
1196         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1197         depends on CPU_V7
1198         depends on !ARCH_MULTIPLATFORM
1199         help
1200           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1201           erratum. Any asynchronous access to the L2 cache may encounter a
1202           situation in which recent store transactions to the L2 cache are lost
1203           and overwritten with stale memory contents from external memory. The
1204           workaround disables the write-allocate mode for the L2 cache via the
1205           ACTLR register. Note that setting specific bits in the ACTLR register
1206           may not be available in non-secure mode.
1207
1208 config ARM_ERRATA_742230
1209         bool "ARM errata: DMB operation may be faulty"
1210         depends on CPU_V7 && SMP
1211         depends on !ARCH_MULTIPLATFORM
1212         help
1213           This option enables the workaround for the 742230 Cortex-A9
1214           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1215           between two write operations may not ensure the correct visibility
1216           ordering of the two writes. This workaround sets a specific bit in
1217           the diagnostic register of the Cortex-A9 which causes the DMB
1218           instruction to behave as a DSB, ensuring the correct behaviour of
1219           the two writes.
1220
1221 config ARM_ERRATA_742231
1222         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1223         depends on CPU_V7 && SMP
1224         depends on !ARCH_MULTIPLATFORM
1225         help
1226           This option enables the workaround for the 742231 Cortex-A9
1227           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1228           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1229           accessing some data located in the same cache line, may get corrupted
1230           data due to bad handling of the address hazard when the line gets
1231           replaced from one of the CPUs at the same time as another CPU is
1232           accessing it. This workaround sets specific bits in the diagnostic
1233           register of the Cortex-A9 which reduces the linefill issuing
1234           capabilities of the processor.
1235
1236 config PL310_ERRATA_588369
1237         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1238         depends on CACHE_L2X0
1239         help
1240            The PL310 L2 cache controller implements three types of Clean &
1241            Invalidate maintenance operations: by Physical Address
1242            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1243            They are architecturally defined to behave as the execution of a
1244            clean operation followed immediately by an invalidate operation,
1245            both performing to the same memory location. This functionality
1246            is not correctly implemented in PL310 as clean lines are not
1247            invalidated as a result of these operations.
1248
1249 config ARM_ERRATA_643719
1250         bool "ARM errata: LoUIS bit field in CLIDR register is incorrect"
1251         depends on CPU_V7 && SMP
1252         help
1253           This option enables the workaround for the 643719 Cortex-A9 (prior to
1254           r1p0) erratum. On affected cores the LoUIS bit field of the CLIDR
1255           register returns zero when it should return one. The workaround
1256           corrects this value, ensuring cache maintenance operations which use
1257           it behave as intended and avoiding data corruption.
1258
1259 config ARM_ERRATA_720789
1260         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1261         depends on CPU_V7
1262         help
1263           This option enables the workaround for the 720789 Cortex-A9 (prior to
1264           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1265           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1266           As a consequence of this erratum, some TLB entries which should be
1267           invalidated are not, resulting in an incoherency in the system page
1268           tables. The workaround changes the TLB flushing routines to invalidate
1269           entries regardless of the ASID.
1270
1271 config PL310_ERRATA_727915
1272         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1273         depends on CACHE_L2X0
1274         help
1275           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1276           operation (offset 0x7FC). This operation runs in background so that
1277           PL310 can handle normal accesses while it is in progress. Under very
1278           rare circumstances, due to this erratum, write data can be lost when
1279           PL310 treats a cacheable write transaction during a Clean &
1280           Invalidate by Way operation.
1281
1282 config ARM_ERRATA_743622
1283         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1284         depends on CPU_V7
1285         depends on !ARCH_MULTIPLATFORM
1286         help
1287           This option enables the workaround for the 743622 Cortex-A9
1288           (r2p*) erratum. Under very rare conditions, a faulty
1289           optimisation in the Cortex-A9 Store Buffer may lead to data
1290           corruption. This workaround sets a specific bit in the diagnostic
1291           register of the Cortex-A9 which disables the Store Buffer
1292           optimisation, preventing the defect from occurring. This has no
1293           visible impact on the overall performance or power consumption of the
1294           processor.
1295
1296 config ARM_ERRATA_751472
1297         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1298         depends on CPU_V7
1299         depends on !ARCH_MULTIPLATFORM
1300         help
1301           This option enables the workaround for the 751472 Cortex-A9 (prior
1302           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1303           completion of a following broadcasted operation if the second
1304           operation is received by a CPU before the ICIALLUIS has completed,
1305           potentially leading to corrupted entries in the cache or TLB.
1306
1307 config PL310_ERRATA_753970
1308         bool "PL310 errata: cache sync operation may be faulty"
1309         depends on CACHE_PL310
1310         help
1311           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1312
1313           Under some condition the effect of cache sync operation on
1314           the store buffer still remains when the operation completes.
1315           This means that the store buffer is always asked to drain and
1316           this prevents it from merging any further writes. The workaround
1317           is to replace the normal offset of cache sync operation (0x730)
1318           by another offset targeting an unmapped PL310 register 0x740.
1319           This has the same effect as the cache sync operation: store buffer
1320           drain and waiting for all buffers empty.
1321
1322 config ARM_ERRATA_754322
1323         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1324         depends on CPU_V7
1325         help
1326           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1327           r3p*) erratum. A speculative memory access may cause a page table walk
1328           which starts prior to an ASID switch but completes afterwards. This
1329           can populate the micro-TLB with a stale entry which may be hit with
1330           the new ASID. This workaround places two dsb instructions in the mm
1331           switching code so that no page table walks can cross the ASID switch.
1332
1333 config ARM_ERRATA_754327
1334         bool "ARM errata: no automatic Store Buffer drain"
1335         depends on CPU_V7 && SMP
1336         help
1337           This option enables the workaround for the 754327 Cortex-A9 (prior to
1338           r2p0) erratum. The Store Buffer does not have any automatic draining
1339           mechanism and therefore a livelock may occur if an external agent
1340           continuously polls a memory location waiting to observe an update.
1341           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1342           written polling loops from denying visibility of updates to memory.
1343
1344 config ARM_ERRATA_364296
1345         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1346         depends on CPU_V6
1347         help
1348           This options enables the workaround for the 364296 ARM1136
1349           r0p2 erratum (possible cache data corruption with
1350           hit-under-miss enabled). It sets the undocumented bit 31 in
1351           the auxiliary control register and the FI bit in the control
1352           register, thus disabling hit-under-miss without putting the
1353           processor into full low interrupt latency mode. ARM11MPCore
1354           is not affected.
1355
1356 config ARM_ERRATA_764369
1357         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1358         depends on CPU_V7 && SMP
1359         help
1360           This option enables the workaround for erratum 764369
1361           affecting Cortex-A9 MPCore with two or more processors (all
1362           current revisions). Under certain timing circumstances, a data
1363           cache line maintenance operation by MVA targeting an Inner
1364           Shareable memory region may fail to proceed up to either the
1365           Point of Coherency or to the Point of Unification of the
1366           system. This workaround adds a DSB instruction before the
1367           relevant cache maintenance functions and sets a specific bit
1368           in the diagnostic control register of the SCU.
1369
1370 config PL310_ERRATA_769419
1371         bool "PL310 errata: no automatic Store Buffer drain"
1372         depends on CACHE_L2X0
1373         help
1374           On revisions of the PL310 prior to r3p2, the Store Buffer does
1375           not automatically drain. This can cause normal, non-cacheable
1376           writes to be retained when the memory system is idle, leading
1377           to suboptimal I/O performance for drivers using coherent DMA.
1378           This option adds a write barrier to the cpu_idle loop so that,
1379           on systems with an outer cache, the store buffer is drained
1380           explicitly.
1381
1382 config ARM_ERRATA_775420
1383        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1384        depends on CPU_V7
1385        help
1386          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1387          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1388          operation aborts with MMU exception, it might cause the processor
1389          to deadlock. This workaround puts DSB before executing ISB if
1390          an abort may occur on cache maintenance.
1391
1392 config ARM_ERRATA_798181
1393         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1394         depends on CPU_V7 && SMP
1395         help
1396           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1397           adequately shooting down all use of the old entries. This
1398           option enables the Linux kernel workaround for this erratum
1399           which sends an IPI to the CPUs that are running the same ASID
1400           as the one being invalidated.
1401
1402 config ARM_ERRATA_773022
1403         bool "ARM errata: incorrect instructions may be executed from loop buffer"
1404         depends on CPU_V7
1405         help
1406           This option enables the workaround for the 773022 Cortex-A15
1407           (up to r0p4) erratum. In certain rare sequences of code, the
1408           loop buffer may deliver incorrect instructions. This
1409           workaround disables the loop buffer to avoid the erratum.
1410
1411 endmenu
1412
1413 source "arch/arm/common/Kconfig"
1414
1415 menu "Bus support"
1416
1417 config ARM_AMBA
1418         bool
1419
1420 config ISA
1421         bool
1422         help
1423           Find out whether you have ISA slots on your motherboard.  ISA is the
1424           name of a bus system, i.e. the way the CPU talks to the other stuff
1425           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1426           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1427           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1428
1429 # Select ISA DMA controller support
1430 config ISA_DMA
1431         bool
1432         select ISA_DMA_API
1433
1434 # Select ISA DMA interface
1435 config ISA_DMA_API
1436         bool
1437
1438 config PCI
1439         bool "PCI support" if MIGHT_HAVE_PCI
1440         help
1441           Find out whether you have a PCI motherboard. PCI is the name of a
1442           bus system, i.e. the way the CPU talks to the other stuff inside
1443           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1444           VESA. If you have PCI, say Y, otherwise N.
1445
1446 config PCI_DOMAINS
1447         bool
1448         depends on PCI
1449
1450 config PCI_NANOENGINE
1451         bool "BSE nanoEngine PCI support"
1452         depends on SA1100_NANOENGINE
1453         help
1454           Enable PCI on the BSE nanoEngine board.
1455
1456 config PCI_SYSCALL
1457         def_bool PCI
1458
1459 config PCI_HOST_ITE8152
1460         bool
1461         depends on PCI && MACH_ARMCORE
1462         default y
1463         select DMABOUNCE
1464
1465 source "drivers/pci/Kconfig"
1466 source "drivers/pci/pcie/Kconfig"
1467
1468 source "drivers/pcmcia/Kconfig"
1469
1470 endmenu
1471
1472 menu "Kernel Features"
1473
1474 config HAVE_SMP
1475         bool
1476         help
1477           This option should be selected by machines which have an SMP-
1478           capable CPU.
1479
1480           The only effect of this option is to make the SMP-related
1481           options available to the user for configuration.
1482
1483 config SMP
1484         bool "Symmetric Multi-Processing"
1485         depends on CPU_V6K || CPU_V7
1486         depends on GENERIC_CLOCKEVENTS
1487         depends on HAVE_SMP
1488         depends on MMU || ARM_MPU
1489         help
1490           This enables support for systems with more than one CPU. If you have
1491           a system with only one CPU, say N. If you have a system with more
1492           than one CPU, say Y.
1493
1494           If you say N here, the kernel will run on uni- and multiprocessor
1495           machines, but will use only one CPU of a multiprocessor machine. If
1496           you say Y here, the kernel will run on many, but not all,
1497           uniprocessor machines. On a uniprocessor machine, the kernel
1498           will run faster if you say N here.
1499
1500           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1501           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1502           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1503
1504           If you don't know what to do here, say N.
1505
1506 config SMP_ON_UP
1507         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1508         depends on SMP && !XIP_KERNEL && MMU
1509         default y
1510         help
1511           SMP kernels contain instructions which fail on non-SMP processors.
1512           Enabling this option allows the kernel to modify itself to make
1513           these instructions safe.  Disabling it allows about 1K of space
1514           savings.
1515
1516           If you don't know what to do here, say Y.
1517
1518 config ARM_CPU_TOPOLOGY
1519         bool "Support cpu topology definition"
1520         depends on SMP && CPU_V7
1521         default y
1522         help
1523           Support ARM cpu topology definition. The MPIDR register defines
1524           affinity between processors which is then used to describe the cpu
1525           topology of an ARM System.
1526
1527 config SCHED_MC
1528         bool "Multi-core scheduler support"
1529         depends on ARM_CPU_TOPOLOGY
1530         help
1531           Multi-core scheduler support improves the CPU scheduler's decision
1532           making when dealing with multi-core CPU chips at a cost of slightly
1533           increased overhead in some places. If unsure say N here.
1534
1535 config SCHED_SMT
1536         bool "SMT scheduler support"
1537         depends on ARM_CPU_TOPOLOGY
1538         help
1539           Improves the CPU scheduler's decision making when dealing with
1540           MultiThreading at a cost of slightly increased overhead in some
1541           places. If unsure say N here.
1542
1543 config HAVE_ARM_SCU
1544         bool
1545         help
1546           This option enables support for the ARM system coherency unit
1547
1548 config HAVE_ARM_ARCH_TIMER
1549         bool "Architected timer support"
1550         depends on CPU_V7
1551         select ARM_ARCH_TIMER
1552         select GENERIC_CLOCKEVENTS
1553         help
1554           This option enables support for the ARM architected timer
1555
1556 config HAVE_ARM_TWD
1557         bool
1558         depends on SMP
1559         select CLKSRC_OF if OF
1560         help
1561           This options enables support for the ARM timer and watchdog unit
1562
1563 config MCPM
1564         bool "Multi-Cluster Power Management"
1565         depends on CPU_V7 && SMP
1566         help
1567           This option provides the common power management infrastructure
1568           for (multi-)cluster based systems, such as big.LITTLE based
1569           systems.
1570
1571 config BIG_LITTLE
1572         bool "big.LITTLE support (Experimental)"
1573         depends on CPU_V7 && SMP
1574         select MCPM
1575         help
1576           This option enables support selections for the big.LITTLE
1577           system architecture.
1578
1579 config BL_SWITCHER
1580         bool "big.LITTLE switcher support"
1581         depends on BIG_LITTLE && MCPM && HOTPLUG_CPU
1582         select CPU_PM
1583         select ARM_CPU_SUSPEND
1584         help
1585           The big.LITTLE "switcher" provides the core functionality to
1586           transparently handle transition between a cluster of A15's
1587           and a cluster of A7's in a big.LITTLE system.
1588
1589 config BL_SWITCHER_DUMMY_IF
1590         tristate "Simple big.LITTLE switcher user interface"
1591         depends on BL_SWITCHER && DEBUG_KERNEL
1592         help
1593           This is a simple and dummy char dev interface to control
1594           the big.LITTLE switcher core code.  It is meant for
1595           debugging purposes only.
1596
1597 choice
1598         prompt "Memory split"
1599         depends on MMU
1600         default VMSPLIT_3G
1601         help
1602           Select the desired split between kernel and user memory.
1603
1604           If you are not absolutely sure what you are doing, leave this
1605           option alone!
1606
1607         config VMSPLIT_3G
1608                 bool "3G/1G user/kernel split"
1609         config VMSPLIT_2G
1610                 bool "2G/2G user/kernel split"
1611         config VMSPLIT_1G
1612                 bool "1G/3G user/kernel split"
1613 endchoice
1614
1615 config PAGE_OFFSET
1616         hex
1617         default PHYS_OFFSET if !MMU
1618         default 0x40000000 if VMSPLIT_1G
1619         default 0x80000000 if VMSPLIT_2G
1620         default 0xC0000000
1621
1622 config NR_CPUS
1623         int "Maximum number of CPUs (2-32)"
1624         range 2 32
1625         depends on SMP
1626         default "4"
1627
1628 config HOTPLUG_CPU
1629         bool "Support for hot-pluggable CPUs"
1630         depends on SMP
1631         help
1632           Say Y here to experiment with turning CPUs off and on.  CPUs
1633           can be controlled through /sys/devices/system/cpu.
1634
1635 config ARM_PSCI
1636         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1637         depends on CPU_V7
1638         help
1639           Say Y here if you want Linux to communicate with system firmware
1640           implementing the PSCI specification for CPU-centric power
1641           management operations described in ARM document number ARM DEN
1642           0022A ("Power State Coordination Interface System Software on
1643           ARM processors").
1644
1645 # The GPIO number here must be sorted by descending number. In case of
1646 # a multiplatform kernel, we just want the highest value required by the
1647 # selected platforms.
1648 config ARCH_NR_GPIO
1649         int
1650         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1651         default 512 if ARCH_EXYNOS || ARCH_KEYSTONE || SOC_OMAP5 || SOC_DRA7XX || ARCH_S3C24XX || ARCH_S3C64XX
1652         default 392 if ARCH_U8500
1653         default 352 if ARCH_VT8500
1654         default 288 if ARCH_SUNXI
1655         default 264 if MACH_H4700
1656         default 0
1657         help
1658           Maximum number of GPIOs in the system.
1659
1660           If unsure, leave the default value.
1661
1662 source kernel/Kconfig.preempt
1663
1664 config HZ_FIXED
1665         int
1666         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1667                 ARCH_S5PV210 || ARCH_EXYNOS4
1668         default AT91_TIMER_HZ if ARCH_AT91
1669         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE_LEGACY
1670         default 0
1671
1672 choice
1673         depends on HZ_FIXED = 0
1674         prompt "Timer frequency"
1675
1676 config HZ_100
1677         bool "100 Hz"
1678
1679 config HZ_200
1680         bool "200 Hz"
1681
1682 config HZ_250
1683         bool "250 Hz"
1684
1685 config HZ_300
1686         bool "300 Hz"
1687
1688 config HZ_500
1689         bool "500 Hz"
1690
1691 config HZ_1000
1692         bool "1000 Hz"
1693
1694 endchoice
1695
1696 config HZ
1697         int
1698         default HZ_FIXED if HZ_FIXED != 0
1699         default 100 if HZ_100
1700         default 200 if HZ_200
1701         default 250 if HZ_250
1702         default 300 if HZ_300
1703         default 500 if HZ_500
1704         default 1000
1705
1706 config SCHED_HRTICK
1707         def_bool HIGH_RES_TIMERS
1708
1709 config THUMB2_KERNEL
1710         bool "Compile the kernel in Thumb-2 mode" if !CPU_THUMBONLY
1711         depends on (CPU_V7 || CPU_V7M) && !CPU_V6 && !CPU_V6K
1712         default y if CPU_THUMBONLY
1713         select AEABI
1714         select ARM_ASM_UNIFIED
1715         select ARM_UNWIND
1716         help
1717           By enabling this option, the kernel will be compiled in
1718           Thumb-2 mode. A compiler/assembler that understand the unified
1719           ARM-Thumb syntax is needed.
1720
1721           If unsure, say N.
1722
1723 config THUMB2_AVOID_R_ARM_THM_JUMP11
1724         bool "Work around buggy Thumb-2 short branch relocations in gas"
1725         depends on THUMB2_KERNEL && MODULES
1726         default y
1727         help
1728           Various binutils versions can resolve Thumb-2 branches to
1729           locally-defined, preemptible global symbols as short-range "b.n"
1730           branch instructions.
1731
1732           This is a problem, because there's no guarantee the final
1733           destination of the symbol, or any candidate locations for a
1734           trampoline, are within range of the branch.  For this reason, the
1735           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1736           relocation in modules at all, and it makes little sense to add
1737           support.
1738
1739           The symptom is that the kernel fails with an "unsupported
1740           relocation" error when loading some modules.
1741
1742           Until fixed tools are available, passing
1743           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1744           code which hits this problem, at the cost of a bit of extra runtime
1745           stack usage in some cases.
1746
1747           The problem is described in more detail at:
1748               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1749
1750           Only Thumb-2 kernels are affected.
1751
1752           Unless you are sure your tools don't have this problem, say Y.
1753
1754 config ARM_ASM_UNIFIED
1755         bool
1756
1757 config AEABI
1758         bool "Use the ARM EABI to compile the kernel"
1759         help
1760           This option allows for the kernel to be compiled using the latest
1761           ARM ABI (aka EABI).  This is only useful if you are using a user
1762           space environment that is also compiled with EABI.
1763
1764           Since there are major incompatibilities between the legacy ABI and
1765           EABI, especially with regard to structure member alignment, this
1766           option also changes the kernel syscall calling convention to
1767           disambiguate both ABIs and allow for backward compatibility support
1768           (selected with CONFIG_OABI_COMPAT).
1769
1770           To use this you need GCC version 4.0.0 or later.
1771
1772 config OABI_COMPAT
1773         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1774         depends on AEABI && !THUMB2_KERNEL
1775         help
1776           This option preserves the old syscall interface along with the
1777           new (ARM EABI) one. It also provides a compatibility layer to
1778           intercept syscalls that have structure arguments which layout
1779           in memory differs between the legacy ABI and the new ARM EABI
1780           (only for non "thumb" binaries). This option adds a tiny
1781           overhead to all syscalls and produces a slightly larger kernel.
1782
1783           The seccomp filter system will not be available when this is
1784           selected, since there is no way yet to sensibly distinguish
1785           between calling conventions during filtering.
1786
1787           If you know you'll be using only pure EABI user space then you
1788           can say N here. If this option is not selected and you attempt
1789           to execute a legacy ABI binary then the result will be
1790           UNPREDICTABLE (in fact it can be predicted that it won't work
1791           at all). If in doubt say N.
1792
1793 config ARCH_HAS_HOLES_MEMORYMODEL
1794         bool
1795
1796 config ARCH_SPARSEMEM_ENABLE
1797         bool
1798
1799 config ARCH_SPARSEMEM_DEFAULT
1800         def_bool ARCH_SPARSEMEM_ENABLE
1801
1802 config ARCH_SELECT_MEMORY_MODEL
1803         def_bool ARCH_SPARSEMEM_ENABLE
1804
1805 config HAVE_ARCH_PFN_VALID
1806         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1807
1808 config HIGHMEM
1809         bool "High Memory Support"
1810         depends on MMU
1811         help
1812           The address space of ARM processors is only 4 Gigabytes large
1813           and it has to accommodate user address space, kernel address
1814           space as well as some memory mapped IO. That means that, if you
1815           have a large amount of physical memory and/or IO, not all of the
1816           memory can be "permanently mapped" by the kernel. The physical
1817           memory that is not permanently mapped is called "high memory".
1818
1819           Depending on the selected kernel/user memory split, minimum
1820           vmalloc space and actual amount of RAM, you may not need this
1821           option which should result in a slightly faster kernel.
1822
1823           If unsure, say n.
1824
1825 config HIGHPTE
1826         bool "Allocate 2nd-level pagetables from highmem"
1827         depends on HIGHMEM
1828
1829 config HW_PERF_EVENTS
1830         bool "Enable hardware performance counter support for perf events"
1831         depends on PERF_EVENTS
1832         default y
1833         help
1834           Enable hardware performance counter support for perf events. If
1835           disabled, perf events will use software events only.
1836
1837 config SYS_SUPPORTS_HUGETLBFS
1838        def_bool y
1839        depends on ARM_LPAE
1840
1841 config HAVE_ARCH_TRANSPARENT_HUGEPAGE
1842        def_bool y
1843        depends on ARM_LPAE
1844
1845 config ARCH_WANT_GENERAL_HUGETLB
1846         def_bool y
1847
1848 source "mm/Kconfig"
1849
1850 config FORCE_MAX_ZONEORDER
1851         int "Maximum zone order" if ARCH_SHMOBILE_LEGACY
1852         range 11 64 if ARCH_SHMOBILE_LEGACY
1853         default "12" if SOC_AM33XX
1854         default "9" if SA1111 || ARCH_EFM32
1855         default "11"
1856         help
1857           The kernel memory allocator divides physically contiguous memory
1858           blocks into "zones", where each zone is a power of two number of
1859           pages.  This option selects the largest power of two that the kernel
1860           keeps in the memory allocator.  If you need to allocate very large
1861           blocks of physically contiguous memory, then you may need to
1862           increase this value.
1863
1864           This config option is actually maximum order plus one. For example,
1865           a value of 11 means that the largest free memory block is 2^10 pages.
1866
1867 config ALIGNMENT_TRAP
1868         bool
1869         depends on CPU_CP15_MMU
1870         default y if !ARCH_EBSA110
1871         select HAVE_PROC_CPU if PROC_FS
1872         help
1873           ARM processors cannot fetch/store information which is not
1874           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1875           address divisible by 4. On 32-bit ARM processors, these non-aligned
1876           fetch/store instructions will be emulated in software if you say
1877           here, which has a severe performance impact. This is necessary for
1878           correct operation of some network protocols. With an IP-only
1879           configuration it is safe to say N, otherwise say Y.
1880
1881 config UACCESS_WITH_MEMCPY
1882         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1883         depends on MMU
1884         default y if CPU_FEROCEON
1885         help
1886           Implement faster copy_to_user and clear_user methods for CPU
1887           cores where a 8-word STM instruction give significantly higher
1888           memory write throughput than a sequence of individual 32bit stores.
1889
1890           A possible side effect is a slight increase in scheduling latency
1891           between threads sharing the same address space if they invoke
1892           such copy operations with large buffers.
1893
1894           However, if the CPU data cache is using a write-allocate mode,
1895           this option is unlikely to provide any performance gain.
1896
1897 config SECCOMP
1898         bool
1899         prompt "Enable seccomp to safely compute untrusted bytecode"
1900         ---help---
1901           This kernel feature is useful for number crunching applications
1902           that may need to compute untrusted bytecode during their
1903           execution. By using pipes or other transports made available to
1904           the process as file descriptors supporting the read/write
1905           syscalls, it's possible to isolate those applications in
1906           their own address space using seccomp. Once seccomp is
1907           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1908           and the task is only allowed to execute a few safe syscalls
1909           defined by each seccomp mode.
1910
1911 config SWIOTLB
1912         def_bool y
1913
1914 config IOMMU_HELPER
1915         def_bool SWIOTLB
1916
1917 config XEN_DOM0
1918         def_bool y
1919         depends on XEN
1920
1921 config XEN
1922         bool "Xen guest support on ARM (EXPERIMENTAL)"
1923         depends on ARM && AEABI && OF
1924         depends on CPU_V7 && !CPU_V6
1925         depends on !GENERIC_ATOMIC64
1926         depends on MMU
1927         select ARM_PSCI
1928         select SWIOTLB_XEN
1929         select ARCH_DMA_ADDR_T_64BIT
1930         help
1931           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1932
1933 endmenu
1934
1935 menu "Boot options"
1936
1937 config USE_OF
1938         bool "Flattened Device Tree support"
1939         select IRQ_DOMAIN
1940         select OF
1941         select OF_EARLY_FLATTREE
1942         select OF_RESERVED_MEM
1943         help
1944           Include support for flattened device tree machine descriptions.
1945
1946 config ATAGS
1947         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1948         default y
1949         help
1950           This is the traditional way of passing data to the kernel at boot
1951           time. If you are solely relying on the flattened device tree (or
1952           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1953           to remove ATAGS support from your kernel binary.  If unsure,
1954           leave this to y.
1955
1956 config DEPRECATED_PARAM_STRUCT
1957         bool "Provide old way to pass kernel parameters"
1958         depends on ATAGS
1959         help
1960           This was deprecated in 2001 and announced to live on for 5 years.
1961           Some old boot loaders still use this way.
1962
1963 # Compressed boot loader in ROM.  Yes, we really want to ask about
1964 # TEXT and BSS so we preserve their values in the config files.
1965 config ZBOOT_ROM_TEXT
1966         hex "Compressed ROM boot loader base address"
1967         default "0"
1968         help
1969           The physical address at which the ROM-able zImage is to be
1970           placed in the target.  Platforms which normally make use of
1971           ROM-able zImage formats normally set this to a suitable
1972           value in their defconfig file.
1973
1974           If ZBOOT_ROM is not enabled, this has no effect.
1975
1976 config ZBOOT_ROM_BSS
1977         hex "Compressed ROM boot loader BSS address"
1978         default "0"
1979         help
1980           The base address of an area of read/write memory in the target
1981           for the ROM-able zImage which must be available while the
1982           decompressor is running. It must be large enough to hold the
1983           entire decompressed kernel plus an additional 128 KiB.
1984           Platforms which normally make use of ROM-able zImage formats
1985           normally set this to a suitable value in their defconfig file.
1986
1987           If ZBOOT_ROM is not enabled, this has no effect.
1988
1989 config ZBOOT_ROM
1990         bool "Compressed boot loader in ROM/flash"
1991         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1992         depends on !ARM_APPENDED_DTB && !XIP_KERNEL && !AUTO_ZRELADDR
1993         help
1994           Say Y here if you intend to execute your compressed kernel image
1995           (zImage) directly from ROM or flash.  If unsure, say N.
1996
1997 choice
1998         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1999         depends on ZBOOT_ROM && ARCH_SH7372
2000         default ZBOOT_ROM_NONE
2001         help
2002           Include experimental SD/MMC loading code in the ROM-able zImage.
2003           With this enabled it is possible to write the ROM-able zImage
2004           kernel image to an MMC or SD card and boot the kernel straight
2005           from the reset vector. At reset the processor Mask ROM will load
2006           the first part of the ROM-able zImage which in turn loads the
2007           rest the kernel image to RAM.
2008
2009 config ZBOOT_ROM_NONE
2010         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
2011         help
2012           Do not load image from SD or MMC
2013
2014 config ZBOOT_ROM_MMCIF
2015         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
2016         help
2017           Load image from MMCIF hardware block.
2018
2019 config ZBOOT_ROM_SH_MOBILE_SDHI
2020         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
2021         help
2022           Load image from SDHI hardware block
2023
2024 endchoice
2025
2026 config ARM_APPENDED_DTB
2027         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
2028         depends on OF
2029         help
2030           With this option, the boot code will look for a device tree binary
2031           (DTB) appended to zImage
2032           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
2033
2034           This is meant as a backward compatibility convenience for those
2035           systems with a bootloader that can't be upgraded to accommodate
2036           the documented boot protocol using a device tree.
2037
2038           Beware that there is very little in terms of protection against
2039           this option being confused by leftover garbage in memory that might
2040           look like a DTB header after a reboot if no actual DTB is appended
2041           to zImage.  Do not leave this option active in a production kernel
2042           if you don't intend to always append a DTB.  Proper passing of the
2043           location into r2 of a bootloader provided DTB is always preferable
2044           to this option.
2045
2046 config ARM_ATAG_DTB_COMPAT
2047         bool "Supplement the appended DTB with traditional ATAG information"
2048         depends on ARM_APPENDED_DTB
2049         help
2050           Some old bootloaders can't be updated to a DTB capable one, yet
2051           they provide ATAGs with memory configuration, the ramdisk address,
2052           the kernel cmdline string, etc.  Such information is dynamically
2053           provided by the bootloader and can't always be stored in a static
2054           DTB.  To allow a device tree enabled kernel to be used with such
2055           bootloaders, this option allows zImage to extract the information
2056           from the ATAG list and store it at run time into the appended DTB.
2057
2058 choice
2059         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
2060         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2061
2062 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2063         bool "Use bootloader kernel arguments if available"
2064         help
2065           Uses the command-line options passed by the boot loader instead of
2066           the device tree bootargs property. If the boot loader doesn't provide
2067           any, the device tree bootargs property will be used.
2068
2069 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2070         bool "Extend with bootloader kernel arguments"
2071         help
2072           The command-line arguments provided by the boot loader will be
2073           appended to the the device tree bootargs property.
2074
2075 endchoice
2076
2077 config CMDLINE
2078         string "Default kernel command string"
2079         default ""
2080         help
2081           On some architectures (EBSA110 and CATS), there is currently no way
2082           for the boot loader to pass arguments to the kernel. For these
2083           architectures, you should supply some command-line options at build
2084           time by entering them here. As a minimum, you should specify the
2085           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2086
2087 choice
2088         prompt "Kernel command line type" if CMDLINE != ""
2089         default CMDLINE_FROM_BOOTLOADER
2090         depends on ATAGS
2091
2092 config CMDLINE_FROM_BOOTLOADER
2093         bool "Use bootloader kernel arguments if available"
2094         help
2095           Uses the command-line options passed by the boot loader. If
2096           the boot loader doesn't provide any, the default kernel command
2097           string provided in CMDLINE will be used.
2098
2099 config CMDLINE_EXTEND
2100         bool "Extend bootloader kernel arguments"
2101         help
2102           The command-line arguments provided by the boot loader will be
2103           appended to the default kernel command string.
2104
2105 config CMDLINE_FORCE
2106         bool "Always use the default kernel command string"
2107         help
2108           Always use the default kernel command string, even if the boot
2109           loader passes other arguments to the kernel.
2110           This is useful if you cannot or don't want to change the
2111           command-line options your boot loader passes to the kernel.
2112 endchoice
2113
2114 config XIP_KERNEL
2115         bool "Kernel Execute-In-Place from ROM"
2116         depends on !ARM_LPAE && !ARCH_MULTIPLATFORM
2117         help
2118           Execute-In-Place allows the kernel to run from non-volatile storage
2119           directly addressable by the CPU, such as NOR flash. This saves RAM
2120           space since the text section of the kernel is not loaded from flash
2121           to RAM.  Read-write sections, such as the data section and stack,
2122           are still copied to RAM.  The XIP kernel is not compressed since
2123           it has to run directly from flash, so it will take more space to
2124           store it.  The flash address used to link the kernel object files,
2125           and for storing it, is configuration dependent. Therefore, if you
2126           say Y here, you must know the proper physical address where to
2127           store the kernel image depending on your own flash memory usage.
2128
2129           Also note that the make target becomes "make xipImage" rather than
2130           "make zImage" or "make Image".  The final kernel binary to put in
2131           ROM memory will be arch/arm/boot/xipImage.
2132
2133           If unsure, say N.
2134
2135 config XIP_PHYS_ADDR
2136         hex "XIP Kernel Physical Location"
2137         depends on XIP_KERNEL
2138         default "0x00080000"
2139         help
2140           This is the physical address in your flash memory the kernel will
2141           be linked for and stored to.  This address is dependent on your
2142           own flash usage.
2143
2144 config KEXEC
2145         bool "Kexec system call (EXPERIMENTAL)"
2146         depends on (!SMP || PM_SLEEP_SMP)
2147         help
2148           kexec is a system call that implements the ability to shutdown your
2149           current kernel, and to start another kernel.  It is like a reboot
2150           but it is independent of the system firmware.   And like a reboot
2151           you can start any kernel with it, not just Linux.
2152
2153           It is an ongoing process to be certain the hardware in a machine
2154           is properly shutdown, so do not be surprised if this code does not
2155           initially work for you.
2156
2157 config ATAGS_PROC
2158         bool "Export atags in procfs"
2159         depends on ATAGS && KEXEC
2160         default y
2161         help
2162           Should the atags used to boot the kernel be exported in an "atags"
2163           file in procfs. Useful with kexec.
2164
2165 config CRASH_DUMP
2166         bool "Build kdump crash kernel (EXPERIMENTAL)"
2167         help
2168           Generate crash dump after being started by kexec. This should
2169           be normally only set in special crash dump kernels which are
2170           loaded in the main kernel with kexec-tools into a specially
2171           reserved region and then later executed after a crash by
2172           kdump/kexec. The crash dump kernel must be compiled to a
2173           memory address not used by the main kernel
2174
2175           For more details see Documentation/kdump/kdump.txt
2176
2177 config AUTO_ZRELADDR
2178         bool "Auto calculation of the decompressed kernel image address"
2179         help
2180           ZRELADDR is the physical address where the decompressed kernel
2181           image will be placed. If AUTO_ZRELADDR is selected, the address
2182           will be determined at run-time by masking the current IP with
2183           0xf8000000. This assumes the zImage being placed in the first 128MB
2184           from start of memory.
2185
2186 endmenu
2187
2188 menu "CPU Power Management"
2189
2190 if ARCH_HAS_CPUFREQ
2191 source "drivers/cpufreq/Kconfig"
2192 endif
2193
2194 source "drivers/cpuidle/Kconfig"
2195
2196 endmenu
2197
2198 menu "Floating point emulation"
2199
2200 comment "At least one emulation must be selected"
2201
2202 config FPE_NWFPE
2203         bool "NWFPE math emulation"
2204         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2205         ---help---
2206           Say Y to include the NWFPE floating point emulator in the kernel.
2207           This is necessary to run most binaries. Linux does not currently
2208           support floating point hardware so you need to say Y here even if
2209           your machine has an FPA or floating point co-processor podule.
2210
2211           You may say N here if you are going to load the Acorn FPEmulator
2212           early in the bootup.
2213
2214 config FPE_NWFPE_XP
2215         bool "Support extended precision"
2216         depends on FPE_NWFPE
2217         help
2218           Say Y to include 80-bit support in the kernel floating-point
2219           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2220           Note that gcc does not generate 80-bit operations by default,
2221           so in most cases this option only enlarges the size of the
2222           floating point emulator without any good reason.
2223
2224           You almost surely want to say N here.
2225
2226 config FPE_FASTFPE
2227         bool "FastFPE math emulation (EXPERIMENTAL)"
2228         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2229         ---help---
2230           Say Y here to include the FAST floating point emulator in the kernel.
2231           This is an experimental much faster emulator which now also has full
2232           precision for the mantissa.  It does not support any exceptions.
2233           It is very simple, and approximately 3-6 times faster than NWFPE.
2234
2235           It should be sufficient for most programs.  It may be not suitable
2236           for scientific calculations, but you have to check this for yourself.
2237           If you do not feel you need a faster FP emulation you should better
2238           choose NWFPE.
2239
2240 config VFP
2241         bool "VFP-format floating point maths"
2242         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2243         help
2244           Say Y to include VFP support code in the kernel. This is needed
2245           if your hardware includes a VFP unit.
2246
2247           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2248           release notes and additional status information.
2249
2250           Say N if your target does not have VFP hardware.
2251
2252 config VFPv3
2253         bool
2254         depends on VFP
2255         default y if CPU_V7
2256
2257 config NEON
2258         bool "Advanced SIMD (NEON) Extension support"
2259         depends on VFPv3 && CPU_V7
2260         help
2261           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2262           Extension.
2263
2264 config KERNEL_MODE_NEON
2265         bool "Support for NEON in kernel mode"
2266         depends on NEON && AEABI
2267         help
2268           Say Y to include support for NEON in kernel mode.
2269
2270 endmenu
2271
2272 menu "Userspace binary formats"
2273
2274 source "fs/Kconfig.binfmt"
2275
2276 config ARTHUR
2277         tristate "RISC OS personality"
2278         depends on !AEABI
2279         help
2280           Say Y here to include the kernel code necessary if you want to run
2281           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2282           experimental; if this sounds frightening, say N and sleep in peace.
2283           You can also say M here to compile this support as a module (which
2284           will be called arthur).
2285
2286 endmenu
2287
2288 menu "Power management options"
2289
2290 source "kernel/power/Kconfig"
2291
2292 config ARCH_SUSPEND_POSSIBLE
2293         depends on !ARCH_S5PC100
2294         depends on CPU_ARM920T || CPU_ARM926T || CPU_FEROCEON || CPU_SA1100 || \
2295                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_V7M || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2296         def_bool y
2297
2298 config ARM_CPU_SUSPEND
2299         def_bool PM_SLEEP
2300
2301 endmenu
2302
2303 source "net/Kconfig"
2304
2305 source "drivers/Kconfig"
2306
2307 source "fs/Kconfig"
2308
2309 source "arch/arm/Kconfig.debug"
2310
2311 source "security/Kconfig"
2312
2313 source "crypto/Kconfig"
2314
2315 source "lib/Kconfig"
2316
2317 source "arch/arm/kvm/Kconfig"