arm: mvebu: use GPIO support now that a driver is available
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_HAVE_CUSTOM_GPIO_H
5         select HAVE_AOUT
6         select HAVE_DMA_API_DEBUG
7         select HAVE_IDE if PCI || ISA || PCMCIA
8         select HAVE_DMA_ATTRS
9         select HAVE_DMA_CONTIGUOUS if MMU
10         select HAVE_MEMBLOCK
11         select RTC_LIB
12         select SYS_SUPPORTS_APM_EMULATION
13         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
14         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
15         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
16         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
17         select HAVE_ARCH_KGDB
18         select HAVE_ARCH_TRACEHOOK
19         select HAVE_KPROBES if !XIP_KERNEL
20         select HAVE_KRETPROBES if (HAVE_KPROBES)
21         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
22         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
23         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
24         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
25         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
26         select HAVE_GENERIC_DMA_COHERENT
27         select HAVE_KERNEL_GZIP
28         select HAVE_KERNEL_LZO
29         select HAVE_KERNEL_LZMA
30         select HAVE_KERNEL_XZ
31         select HAVE_IRQ_WORK
32         select HAVE_PERF_EVENTS
33         select PERF_USE_VMALLOC
34         select HAVE_REGS_AND_STACK_ACCESS_API
35         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
36         select HAVE_C_RECORDMCOUNT
37         select HAVE_GENERIC_HARDIRQS
38         select HARDIRQS_SW_RESEND
39         select GENERIC_IRQ_PROBE
40         select GENERIC_IRQ_SHOW
41         select ARCH_WANT_IPC_PARSE_VERSION
42         select HARDIRQS_SW_RESEND
43         select CPU_PM if (SUSPEND || CPU_IDLE)
44         select GENERIC_PCI_IOMAP
45         select HAVE_BPF_JIT
46         select GENERIC_SMP_IDLE_THREAD
47         select KTIME_SCALAR
48         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
49         select GENERIC_STRNCPY_FROM_USER
50         select GENERIC_STRNLEN_USER
51         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN
52         help
53           The ARM series is a line of low-power-consumption RISC chip designs
54           licensed by ARM Ltd and targeted at embedded applications and
55           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
56           manufactured, but legacy ARM-based PC hardware remains popular in
57           Europe.  There is an ARM Linux project with a web page at
58           <http://www.arm.linux.org.uk/>.
59
60 config ARM_HAS_SG_CHAIN
61         bool
62
63 config NEED_SG_DMA_LENGTH
64         bool
65
66 config ARM_DMA_USE_IOMMU
67         select NEED_SG_DMA_LENGTH
68         select ARM_HAS_SG_CHAIN
69         bool
70
71 config HAVE_PWM
72         bool
73
74 config MIGHT_HAVE_PCI
75         bool
76
77 config SYS_SUPPORTS_APM_EMULATION
78         bool
79
80 config GENERIC_GPIO
81         bool
82
83 config HAVE_TCM
84         bool
85         select GENERIC_ALLOCATOR
86
87 config HAVE_PROC_CPU
88         bool
89
90 config NO_IOPORT
91         bool
92
93 config EISA
94         bool
95         ---help---
96           The Extended Industry Standard Architecture (EISA) bus was
97           developed as an open alternative to the IBM MicroChannel bus.
98
99           The EISA bus provided some of the features of the IBM MicroChannel
100           bus while maintaining backward compatibility with cards made for
101           the older ISA bus.  The EISA bus saw limited use between 1988 and
102           1995 when it was made obsolete by the PCI bus.
103
104           Say Y here if you are building a kernel for an EISA-based machine.
105
106           Otherwise, say N.
107
108 config SBUS
109         bool
110
111 config STACKTRACE_SUPPORT
112         bool
113         default y
114
115 config HAVE_LATENCYTOP_SUPPORT
116         bool
117         depends on !SMP
118         default y
119
120 config LOCKDEP_SUPPORT
121         bool
122         default y
123
124 config TRACE_IRQFLAGS_SUPPORT
125         bool
126         default y
127
128 config RWSEM_GENERIC_SPINLOCK
129         bool
130         default y
131
132 config RWSEM_XCHGADD_ALGORITHM
133         bool
134
135 config ARCH_HAS_ILOG2_U32
136         bool
137
138 config ARCH_HAS_ILOG2_U64
139         bool
140
141 config ARCH_HAS_CPUFREQ
142         bool
143         help
144           Internal node to signify that the ARCH has CPUFREQ support
145           and that the relevant menu configurations are displayed for
146           it.
147
148 config GENERIC_HWEIGHT
149         bool
150         default y
151
152 config GENERIC_CALIBRATE_DELAY
153         bool
154         default y
155
156 config ARCH_MAY_HAVE_PC_FDC
157         bool
158
159 config ZONE_DMA
160         bool
161
162 config NEED_DMA_MAP_STATE
163        def_bool y
164
165 config ARCH_HAS_DMA_SET_COHERENT_MASK
166         bool
167
168 config GENERIC_ISA_DMA
169         bool
170
171 config FIQ
172         bool
173
174 config NEED_RET_TO_USER
175         bool
176
177 config ARCH_MTD_XIP
178         bool
179
180 config VECTORS_BASE
181         hex
182         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
183         default DRAM_BASE if REMAP_VECTORS_TO_RAM
184         default 0x00000000
185         help
186           The base address of exception vectors.
187
188 config ARM_PATCH_PHYS_VIRT
189         bool "Patch physical to virtual translations at runtime" if EMBEDDED
190         default y
191         depends on !XIP_KERNEL && MMU
192         depends on !ARCH_REALVIEW || !SPARSEMEM
193         help
194           Patch phys-to-virt and virt-to-phys translation functions at
195           boot and module load time according to the position of the
196           kernel in system memory.
197
198           This can only be used with non-XIP MMU kernels where the base
199           of physical memory is at a 16MB boundary.
200
201           Only disable this option if you know that you do not require
202           this feature (eg, building a kernel for a single machine) and
203           you need to shrink the kernel to the minimal size.
204
205 config NEED_MACH_IO_H
206         bool
207         help
208           Select this when mach/io.h is required to provide special
209           definitions for this platform.  The need for mach/io.h should
210           be avoided when possible.
211
212 config NEED_MACH_MEMORY_H
213         bool
214         help
215           Select this when mach/memory.h is required to provide special
216           definitions for this platform.  The need for mach/memory.h should
217           be avoided when possible.
218
219 config PHYS_OFFSET
220         hex "Physical address of main memory" if MMU
221         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
222         default DRAM_BASE if !MMU
223         help
224           Please provide the physical address corresponding to the
225           location of main memory in your system.
226
227 config GENERIC_BUG
228         def_bool y
229         depends on BUG
230
231 source "init/Kconfig"
232
233 source "kernel/Kconfig.freezer"
234
235 menu "System Type"
236
237 config MMU
238         bool "MMU-based Paged Memory Management Support"
239         default y
240         help
241           Select if you want MMU-based virtualised addressing space
242           support by paged memory management. If unsure, say 'Y'.
243
244 #
245 # The "ARM system type" choice list is ordered alphabetically by option
246 # text.  Please add new entries in the option alphabetic order.
247 #
248 choice
249         prompt "ARM system type"
250         default ARCH_VERSATILE
251
252 config ARCH_SOCFPGA
253         bool "Altera SOCFPGA family"
254         select ARCH_WANT_OPTIONAL_GPIOLIB
255         select ARM_AMBA
256         select ARM_GIC
257         select CACHE_L2X0
258         select CLKDEV_LOOKUP
259         select COMMON_CLK
260         select CPU_V7
261         select DW_APB_TIMER
262         select DW_APB_TIMER_OF
263         select GENERIC_CLOCKEVENTS
264         select GPIO_PL061 if GPIOLIB
265         select HAVE_ARM_SCU
266         select SPARSE_IRQ
267         select USE_OF
268         help
269           This enables support for Altera SOCFPGA Cyclone V platform
270
271 config ARCH_INTEGRATOR
272         bool "ARM Ltd. Integrator family"
273         select ARM_AMBA
274         select ARCH_HAS_CPUFREQ
275         select COMMON_CLK
276         select CLK_VERSATILE
277         select HAVE_TCM
278         select ICST
279         select GENERIC_CLOCKEVENTS
280         select PLAT_VERSATILE
281         select PLAT_VERSATILE_FPGA_IRQ
282         select NEED_MACH_IO_H
283         select NEED_MACH_MEMORY_H
284         select SPARSE_IRQ
285         select MULTI_IRQ_HANDLER
286         help
287           Support for ARM's Integrator platform.
288
289 config ARCH_REALVIEW
290         bool "ARM Ltd. RealView family"
291         select ARM_AMBA
292         select CLKDEV_LOOKUP
293         select HAVE_MACH_CLKDEV
294         select ICST
295         select GENERIC_CLOCKEVENTS
296         select ARCH_WANT_OPTIONAL_GPIOLIB
297         select PLAT_VERSATILE
298         select PLAT_VERSATILE_CLOCK
299         select PLAT_VERSATILE_CLCD
300         select ARM_TIMER_SP804
301         select GPIO_PL061 if GPIOLIB
302         select NEED_MACH_MEMORY_H
303         help
304           This enables support for ARM Ltd RealView boards.
305
306 config ARCH_VERSATILE
307         bool "ARM Ltd. Versatile family"
308         select ARM_AMBA
309         select ARM_VIC
310         select CLKDEV_LOOKUP
311         select HAVE_MACH_CLKDEV
312         select ICST
313         select GENERIC_CLOCKEVENTS
314         select ARCH_WANT_OPTIONAL_GPIOLIB
315         select NEED_MACH_IO_H if PCI
316         select PLAT_VERSATILE
317         select PLAT_VERSATILE_CLOCK
318         select PLAT_VERSATILE_CLCD
319         select PLAT_VERSATILE_FPGA_IRQ
320         select ARM_TIMER_SP804
321         help
322           This enables support for ARM Ltd Versatile board.
323
324 config ARCH_VEXPRESS
325         bool "ARM Ltd. Versatile Express family"
326         select ARCH_WANT_OPTIONAL_GPIOLIB
327         select ARM_AMBA
328         select ARM_TIMER_SP804
329         select CLKDEV_LOOKUP
330         select COMMON_CLK
331         select GENERIC_CLOCKEVENTS
332         select HAVE_CLK
333         select HAVE_PATA_PLATFORM
334         select ICST
335         select NO_IOPORT
336         select PLAT_VERSATILE
337         select PLAT_VERSATILE_CLCD
338         select REGULATOR_FIXED_VOLTAGE if REGULATOR
339         help
340           This enables support for the ARM Ltd Versatile Express boards.
341
342 config ARCH_AT91
343         bool "Atmel AT91"
344         select ARCH_REQUIRE_GPIOLIB
345         select HAVE_CLK
346         select CLKDEV_LOOKUP
347         select IRQ_DOMAIN
348         select NEED_MACH_IO_H if PCCARD
349         help
350           This enables support for systems based on Atmel
351           AT91RM9200 and AT91SAM9* processors.
352
353 config ARCH_BCMRING
354         bool "Broadcom BCMRING"
355         depends on MMU
356         select CPU_V6
357         select ARM_AMBA
358         select ARM_TIMER_SP804
359         select CLKDEV_LOOKUP
360         select GENERIC_CLOCKEVENTS
361         select ARCH_WANT_OPTIONAL_GPIOLIB
362         help
363           Support for Broadcom's BCMRing platform.
364
365 config ARCH_HIGHBANK
366         bool "Calxeda Highbank-based"
367         select ARCH_WANT_OPTIONAL_GPIOLIB
368         select ARM_AMBA
369         select ARM_GIC
370         select ARM_TIMER_SP804
371         select CACHE_L2X0
372         select CLKDEV_LOOKUP
373         select COMMON_CLK
374         select CPU_V7
375         select GENERIC_CLOCKEVENTS
376         select HAVE_ARM_SCU
377         select HAVE_SMP
378         select SPARSE_IRQ
379         select USE_OF
380         help
381           Support for the Calxeda Highbank SoC based boards.
382
383 config ARCH_CLPS711X
384         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
385         select CPU_ARM720T
386         select ARCH_USES_GETTIMEOFFSET
387         select NEED_MACH_MEMORY_H
388         help
389           Support for Cirrus Logic 711x/721x/731x based boards.
390
391 config ARCH_CNS3XXX
392         bool "Cavium Networks CNS3XXX family"
393         select CPU_V6K
394         select GENERIC_CLOCKEVENTS
395         select ARM_GIC
396         select MIGHT_HAVE_CACHE_L2X0
397         select MIGHT_HAVE_PCI
398         select PCI_DOMAINS if PCI
399         help
400           Support for Cavium Networks CNS3XXX platform.
401
402 config ARCH_GEMINI
403         bool "Cortina Systems Gemini"
404         select CPU_FA526
405         select ARCH_REQUIRE_GPIOLIB
406         select ARCH_USES_GETTIMEOFFSET
407         help
408           Support for the Cortina Systems Gemini family SoCs
409
410 config ARCH_PRIMA2
411         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
412         select CPU_V7
413         select NO_IOPORT
414         select ARCH_REQUIRE_GPIOLIB
415         select GENERIC_CLOCKEVENTS
416         select CLKDEV_LOOKUP
417         select GENERIC_IRQ_CHIP
418         select MIGHT_HAVE_CACHE_L2X0
419         select PINCTRL
420         select PINCTRL_SIRF
421         select USE_OF
422         select ZONE_DMA
423         help
424           Support for CSR SiRFSoC ARM Cortex A9 Platform
425
426 config ARCH_EBSA110
427         bool "EBSA-110"
428         select CPU_SA110
429         select ISA
430         select NO_IOPORT
431         select ARCH_USES_GETTIMEOFFSET
432         select NEED_MACH_IO_H
433         select NEED_MACH_MEMORY_H
434         help
435           This is an evaluation board for the StrongARM processor available
436           from Digital. It has limited hardware on-board, including an
437           Ethernet interface, two PCMCIA sockets, two serial ports and a
438           parallel port.
439
440 config ARCH_EP93XX
441         bool "EP93xx-based"
442         select CPU_ARM920T
443         select ARM_AMBA
444         select ARM_VIC
445         select CLKDEV_LOOKUP
446         select ARCH_REQUIRE_GPIOLIB
447         select ARCH_HAS_HOLES_MEMORYMODEL
448         select ARCH_USES_GETTIMEOFFSET
449         select NEED_MACH_MEMORY_H
450         help
451           This enables support for the Cirrus EP93xx series of CPUs.
452
453 config ARCH_FOOTBRIDGE
454         bool "FootBridge"
455         select CPU_SA110
456         select FOOTBRIDGE
457         select GENERIC_CLOCKEVENTS
458         select HAVE_IDE
459         select NEED_MACH_IO_H
460         select NEED_MACH_MEMORY_H
461         help
462           Support for systems based on the DC21285 companion chip
463           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
464
465 config ARCH_MXC
466         bool "Freescale MXC/iMX-based"
467         select GENERIC_CLOCKEVENTS
468         select ARCH_REQUIRE_GPIOLIB
469         select CLKDEV_LOOKUP
470         select CLKSRC_MMIO
471         select GENERIC_IRQ_CHIP
472         select MULTI_IRQ_HANDLER
473         select SPARSE_IRQ
474         select USE_OF
475         help
476           Support for Freescale MXC/iMX-based family of processors
477
478 config ARCH_MXS
479         bool "Freescale MXS-based"
480         select GENERIC_CLOCKEVENTS
481         select ARCH_REQUIRE_GPIOLIB
482         select CLKDEV_LOOKUP
483         select CLKSRC_MMIO
484         select COMMON_CLK
485         select HAVE_CLK_PREPARE
486         select PINCTRL
487         select USE_OF
488         help
489           Support for Freescale MXS-based family of processors
490
491 config ARCH_NETX
492         bool "Hilscher NetX based"
493         select CLKSRC_MMIO
494         select CPU_ARM926T
495         select ARM_VIC
496         select GENERIC_CLOCKEVENTS
497         help
498           This enables support for systems based on the Hilscher NetX Soc
499
500 config ARCH_H720X
501         bool "Hynix HMS720x-based"
502         select CPU_ARM720T
503         select ISA_DMA_API
504         select ARCH_USES_GETTIMEOFFSET
505         help
506           This enables support for systems based on the Hynix HMS720x
507
508 config ARCH_IOP13XX
509         bool "IOP13xx-based"
510         depends on MMU
511         select CPU_XSC3
512         select PLAT_IOP
513         select PCI
514         select ARCH_SUPPORTS_MSI
515         select VMSPLIT_1G
516         select NEED_MACH_IO_H
517         select NEED_MACH_MEMORY_H
518         select NEED_RET_TO_USER
519         help
520           Support for Intel's IOP13XX (XScale) family of processors.
521
522 config ARCH_IOP32X
523         bool "IOP32x-based"
524         depends on MMU
525         select CPU_XSCALE
526         select NEED_MACH_IO_H
527         select NEED_RET_TO_USER
528         select PLAT_IOP
529         select PCI
530         select ARCH_REQUIRE_GPIOLIB
531         help
532           Support for Intel's 80219 and IOP32X (XScale) family of
533           processors.
534
535 config ARCH_IOP33X
536         bool "IOP33x-based"
537         depends on MMU
538         select CPU_XSCALE
539         select NEED_MACH_IO_H
540         select NEED_RET_TO_USER
541         select PLAT_IOP
542         select PCI
543         select ARCH_REQUIRE_GPIOLIB
544         help
545           Support for Intel's IOP33X (XScale) family of processors.
546
547 config ARCH_IXP4XX
548         bool "IXP4xx-based"
549         depends on MMU
550         select ARCH_HAS_DMA_SET_COHERENT_MASK
551         select CLKSRC_MMIO
552         select CPU_XSCALE
553         select ARCH_REQUIRE_GPIOLIB
554         select GENERIC_CLOCKEVENTS
555         select MIGHT_HAVE_PCI
556         select NEED_MACH_IO_H
557         select DMABOUNCE if PCI
558         help
559           Support for Intel's IXP4XX (XScale) family of processors.
560
561 config ARCH_MVEBU
562         bool "Marvell SOCs with Device Tree support"
563         select GENERIC_CLOCKEVENTS
564         select MULTI_IRQ_HANDLER
565         select SPARSE_IRQ
566         select CLKSRC_MMIO
567         select GENERIC_IRQ_CHIP
568         select IRQ_DOMAIN
569         select COMMON_CLK
570         select PLAT_ORION
571         select PINCTRL
572         select ARCH_WANT_OPTIONAL_GPIOLIB
573         help
574           Support for the Marvell SoC Family with device tree support
575
576 config ARCH_DOVE
577         bool "Marvell Dove"
578         select CPU_V7
579         select PCI
580         select ARCH_REQUIRE_GPIOLIB
581         select GENERIC_CLOCKEVENTS
582         select NEED_MACH_IO_H
583         select PLAT_ORION_LEGACY
584         help
585           Support for the Marvell Dove SoC 88AP510
586
587 config ARCH_KIRKWOOD
588         bool "Marvell Kirkwood"
589         select CPU_FEROCEON
590         select PCI
591         select ARCH_REQUIRE_GPIOLIB
592         select GENERIC_CLOCKEVENTS
593         select NEED_MACH_IO_H
594         select PLAT_ORION_LEGACY
595         help
596           Support for the following Marvell Kirkwood series SoCs:
597           88F6180, 88F6192 and 88F6281.
598
599 config ARCH_LPC32XX
600         bool "NXP LPC32XX"
601         select CLKSRC_MMIO
602         select CPU_ARM926T
603         select ARCH_REQUIRE_GPIOLIB
604         select HAVE_IDE
605         select ARM_AMBA
606         select USB_ARCH_HAS_OHCI
607         select CLKDEV_LOOKUP
608         select GENERIC_CLOCKEVENTS
609         select USE_OF
610         select HAVE_PWM
611         help
612           Support for the NXP LPC32XX family of processors
613
614 config ARCH_MV78XX0
615         bool "Marvell MV78xx0"
616         select CPU_FEROCEON
617         select PCI
618         select ARCH_REQUIRE_GPIOLIB
619         select GENERIC_CLOCKEVENTS
620         select NEED_MACH_IO_H
621         select PLAT_ORION_LEGACY
622         help
623           Support for the following Marvell MV78xx0 series SoCs:
624           MV781x0, MV782x0.
625
626 config ARCH_ORION5X
627         bool "Marvell Orion"
628         depends on MMU
629         select CPU_FEROCEON
630         select PCI
631         select ARCH_REQUIRE_GPIOLIB
632         select GENERIC_CLOCKEVENTS
633         select NEED_MACH_IO_H
634         select PLAT_ORION_LEGACY
635         help
636           Support for the following Marvell Orion 5x series SoCs:
637           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
638           Orion-2 (5281), Orion-1-90 (6183).
639
640 config ARCH_MMP
641         bool "Marvell PXA168/910/MMP2"
642         depends on MMU
643         select ARCH_REQUIRE_GPIOLIB
644         select CLKDEV_LOOKUP
645         select GENERIC_CLOCKEVENTS
646         select GPIO_PXA
647         select IRQ_DOMAIN
648         select PLAT_PXA
649         select SPARSE_IRQ
650         select GENERIC_ALLOCATOR
651         help
652           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
653
654 config ARCH_KS8695
655         bool "Micrel/Kendin KS8695"
656         select CPU_ARM922T
657         select ARCH_REQUIRE_GPIOLIB
658         select ARCH_USES_GETTIMEOFFSET
659         select NEED_MACH_MEMORY_H
660         help
661           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
662           System-on-Chip devices.
663
664 config ARCH_W90X900
665         bool "Nuvoton W90X900 CPU"
666         select CPU_ARM926T
667         select ARCH_REQUIRE_GPIOLIB
668         select CLKDEV_LOOKUP
669         select CLKSRC_MMIO
670         select GENERIC_CLOCKEVENTS
671         help
672           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
673           At present, the w90x900 has been renamed nuc900, regarding
674           the ARM series product line, you can login the following
675           link address to know more.
676
677           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
678                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
679
680 config ARCH_TEGRA
681         bool "NVIDIA Tegra"
682         select CLKDEV_LOOKUP
683         select CLKSRC_MMIO
684         select GENERIC_CLOCKEVENTS
685         select GENERIC_GPIO
686         select HAVE_CLK
687         select HAVE_SMP
688         select MIGHT_HAVE_CACHE_L2X0
689         select NEED_MACH_IO_H if PCI
690         select ARCH_HAS_CPUFREQ
691         select USE_OF
692         help
693           This enables support for NVIDIA Tegra based systems (Tegra APX,
694           Tegra 6xx and Tegra 2 series).
695
696 config ARCH_PICOXCELL
697         bool "Picochip picoXcell"
698         select ARCH_REQUIRE_GPIOLIB
699         select ARM_PATCH_PHYS_VIRT
700         select ARM_VIC
701         select CPU_V6K
702         select DW_APB_TIMER
703         select DW_APB_TIMER_OF
704         select GENERIC_CLOCKEVENTS
705         select GENERIC_GPIO
706         select HAVE_TCM
707         select NO_IOPORT
708         select SPARSE_IRQ
709         select USE_OF
710         help
711           This enables support for systems based on the Picochip picoXcell
712           family of Femtocell devices.  The picoxcell support requires device tree
713           for all boards.
714
715 config ARCH_PNX4008
716         bool "Philips Nexperia PNX4008 Mobile"
717         select CPU_ARM926T
718         select CLKDEV_LOOKUP
719         select ARCH_USES_GETTIMEOFFSET
720         help
721           This enables support for Philips PNX4008 mobile platform.
722
723 config ARCH_PXA
724         bool "PXA2xx/PXA3xx-based"
725         depends on MMU
726         select ARCH_MTD_XIP
727         select ARCH_HAS_CPUFREQ
728         select CLKDEV_LOOKUP
729         select CLKSRC_MMIO
730         select ARCH_REQUIRE_GPIOLIB
731         select GENERIC_CLOCKEVENTS
732         select GPIO_PXA
733         select PLAT_PXA
734         select SPARSE_IRQ
735         select AUTO_ZRELADDR
736         select MULTI_IRQ_HANDLER
737         select ARM_CPU_SUSPEND if PM
738         select HAVE_IDE
739         help
740           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
741
742 config ARCH_MSM
743         bool "Qualcomm MSM"
744         select HAVE_CLK
745         select GENERIC_CLOCKEVENTS
746         select ARCH_REQUIRE_GPIOLIB
747         select CLKDEV_LOOKUP
748         help
749           Support for Qualcomm MSM/QSD based systems.  This runs on the
750           apps processor of the MSM/QSD and depends on a shared memory
751           interface to the modem processor which runs the baseband
752           stack and controls some vital subsystems
753           (clock and power control, etc).
754
755 config ARCH_SHMOBILE
756         bool "Renesas SH-Mobile / R-Mobile"
757         select HAVE_CLK
758         select CLKDEV_LOOKUP
759         select HAVE_MACH_CLKDEV
760         select HAVE_SMP
761         select GENERIC_CLOCKEVENTS
762         select MIGHT_HAVE_CACHE_L2X0
763         select NO_IOPORT
764         select SPARSE_IRQ
765         select MULTI_IRQ_HANDLER
766         select PM_GENERIC_DOMAINS if PM
767         select NEED_MACH_MEMORY_H
768         help
769           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
770
771 config ARCH_RPC
772         bool "RiscPC"
773         select ARCH_ACORN
774         select FIQ
775         select ARCH_MAY_HAVE_PC_FDC
776         select HAVE_PATA_PLATFORM
777         select ISA_DMA_API
778         select NO_IOPORT
779         select ARCH_SPARSEMEM_ENABLE
780         select ARCH_USES_GETTIMEOFFSET
781         select HAVE_IDE
782         select NEED_MACH_IO_H
783         select NEED_MACH_MEMORY_H
784         help
785           On the Acorn Risc-PC, Linux can support the internal IDE disk and
786           CD-ROM interface, serial and parallel port, and the floppy drive.
787
788 config ARCH_SA1100
789         bool "SA1100-based"
790         select CLKSRC_MMIO
791         select CPU_SA1100
792         select ISA
793         select ARCH_SPARSEMEM_ENABLE
794         select ARCH_MTD_XIP
795         select ARCH_HAS_CPUFREQ
796         select CPU_FREQ
797         select GENERIC_CLOCKEVENTS
798         select CLKDEV_LOOKUP
799         select ARCH_REQUIRE_GPIOLIB
800         select HAVE_IDE
801         select NEED_MACH_MEMORY_H
802         select SPARSE_IRQ
803         help
804           Support for StrongARM 11x0 based boards.
805
806 config ARCH_S3C24XX
807         bool "Samsung S3C24XX SoCs"
808         select GENERIC_GPIO
809         select ARCH_HAS_CPUFREQ
810         select HAVE_CLK
811         select CLKDEV_LOOKUP
812         select ARCH_USES_GETTIMEOFFSET
813         select HAVE_S3C2410_I2C if I2C
814         select HAVE_S3C_RTC if RTC_CLASS
815         select HAVE_S3C2410_WATCHDOG if WATCHDOG
816         select NEED_MACH_IO_H
817         help
818           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
819           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
820           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
821           Samsung SMDK2410 development board (and derivatives).
822
823 config ARCH_S3C64XX
824         bool "Samsung S3C64XX"
825         select PLAT_SAMSUNG
826         select CPU_V6
827         select ARM_VIC
828         select HAVE_CLK
829         select HAVE_TCM
830         select CLKDEV_LOOKUP
831         select NO_IOPORT
832         select ARCH_USES_GETTIMEOFFSET
833         select ARCH_HAS_CPUFREQ
834         select ARCH_REQUIRE_GPIOLIB
835         select SAMSUNG_CLKSRC
836         select SAMSUNG_IRQ_VIC_TIMER
837         select S3C_GPIO_TRACK
838         select S3C_DEV_NAND
839         select USB_ARCH_HAS_OHCI
840         select SAMSUNG_GPIOLIB_4BIT
841         select HAVE_S3C2410_I2C if I2C
842         select HAVE_S3C2410_WATCHDOG if WATCHDOG
843         help
844           Samsung S3C64XX series based systems
845
846 config ARCH_S5P64X0
847         bool "Samsung S5P6440 S5P6450"
848         select CPU_V6
849         select GENERIC_GPIO
850         select HAVE_CLK
851         select CLKDEV_LOOKUP
852         select CLKSRC_MMIO
853         select HAVE_S3C2410_WATCHDOG if WATCHDOG
854         select GENERIC_CLOCKEVENTS
855         select HAVE_S3C2410_I2C if I2C
856         select HAVE_S3C_RTC if RTC_CLASS
857         help
858           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
859           SMDK6450.
860
861 config ARCH_S5PC100
862         bool "Samsung S5PC100"
863         select GENERIC_GPIO
864         select HAVE_CLK
865         select CLKDEV_LOOKUP
866         select CPU_V7
867         select ARCH_USES_GETTIMEOFFSET
868         select HAVE_S3C2410_I2C if I2C
869         select HAVE_S3C_RTC if RTC_CLASS
870         select HAVE_S3C2410_WATCHDOG if WATCHDOG
871         help
872           Samsung S5PC100 series based systems
873
874 config ARCH_S5PV210
875         bool "Samsung S5PV210/S5PC110"
876         select CPU_V7
877         select ARCH_SPARSEMEM_ENABLE
878         select ARCH_HAS_HOLES_MEMORYMODEL
879         select GENERIC_GPIO
880         select HAVE_CLK
881         select CLKDEV_LOOKUP
882         select CLKSRC_MMIO
883         select ARCH_HAS_CPUFREQ
884         select GENERIC_CLOCKEVENTS
885         select HAVE_S3C2410_I2C if I2C
886         select HAVE_S3C_RTC if RTC_CLASS
887         select HAVE_S3C2410_WATCHDOG if WATCHDOG
888         select NEED_MACH_MEMORY_H
889         help
890           Samsung S5PV210/S5PC110 series based systems
891
892 config ARCH_EXYNOS
893         bool "SAMSUNG EXYNOS"
894         select CPU_V7
895         select ARCH_SPARSEMEM_ENABLE
896         select ARCH_HAS_HOLES_MEMORYMODEL
897         select GENERIC_GPIO
898         select HAVE_CLK
899         select CLKDEV_LOOKUP
900         select ARCH_HAS_CPUFREQ
901         select GENERIC_CLOCKEVENTS
902         select HAVE_S3C_RTC if RTC_CLASS
903         select HAVE_S3C2410_I2C if I2C
904         select HAVE_S3C2410_WATCHDOG if WATCHDOG
905         select NEED_MACH_MEMORY_H
906         help
907           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
908
909 config ARCH_SHARK
910         bool "Shark"
911         select CPU_SA110
912         select ISA
913         select ISA_DMA
914         select ZONE_DMA
915         select PCI
916         select ARCH_USES_GETTIMEOFFSET
917         select NEED_MACH_MEMORY_H
918         select NEED_MACH_IO_H
919         help
920           Support for the StrongARM based Digital DNARD machine, also known
921           as "Shark" (<http://www.shark-linux.de/shark.html>).
922
923 config ARCH_U300
924         bool "ST-Ericsson U300 Series"
925         depends on MMU
926         select CLKSRC_MMIO
927         select CPU_ARM926T
928         select HAVE_TCM
929         select ARM_AMBA
930         select ARM_PATCH_PHYS_VIRT
931         select ARM_VIC
932         select GENERIC_CLOCKEVENTS
933         select CLKDEV_LOOKUP
934         select COMMON_CLK
935         select GENERIC_GPIO
936         select ARCH_REQUIRE_GPIOLIB
937         help
938           Support for ST-Ericsson U300 series mobile platforms.
939
940 config ARCH_U8500
941         bool "ST-Ericsson U8500 Series"
942         depends on MMU
943         select CPU_V7
944         select ARM_AMBA
945         select GENERIC_CLOCKEVENTS
946         select CLKDEV_LOOKUP
947         select ARCH_REQUIRE_GPIOLIB
948         select ARCH_HAS_CPUFREQ
949         select HAVE_SMP
950         select MIGHT_HAVE_CACHE_L2X0
951         help
952           Support for ST-Ericsson's Ux500 architecture
953
954 config ARCH_NOMADIK
955         bool "STMicroelectronics Nomadik"
956         select ARM_AMBA
957         select ARM_VIC
958         select CPU_ARM926T
959         select COMMON_CLK
960         select GENERIC_CLOCKEVENTS
961         select PINCTRL
962         select MIGHT_HAVE_CACHE_L2X0
963         select ARCH_REQUIRE_GPIOLIB
964         help
965           Support for the Nomadik platform by ST-Ericsson
966
967 config ARCH_DAVINCI
968         bool "TI DaVinci"
969         select GENERIC_CLOCKEVENTS
970         select ARCH_REQUIRE_GPIOLIB
971         select ZONE_DMA
972         select HAVE_IDE
973         select CLKDEV_LOOKUP
974         select GENERIC_ALLOCATOR
975         select GENERIC_IRQ_CHIP
976         select ARCH_HAS_HOLES_MEMORYMODEL
977         help
978           Support for TI's DaVinci platform.
979
980 config ARCH_OMAP
981         bool "TI OMAP"
982         depends on MMU
983         select HAVE_CLK
984         select ARCH_REQUIRE_GPIOLIB
985         select ARCH_HAS_CPUFREQ
986         select CLKSRC_MMIO
987         select GENERIC_CLOCKEVENTS
988         select ARCH_HAS_HOLES_MEMORYMODEL
989         help
990           Support for TI's OMAP platform (OMAP1/2/3/4).
991
992 config PLAT_SPEAR
993         bool "ST SPEAr"
994         select ARM_AMBA
995         select ARCH_REQUIRE_GPIOLIB
996         select CLKDEV_LOOKUP
997         select COMMON_CLK
998         select CLKSRC_MMIO
999         select GENERIC_CLOCKEVENTS
1000         select HAVE_CLK
1001         help
1002           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
1003
1004 config ARCH_VT8500
1005         bool "VIA/WonderMedia 85xx"
1006         select CPU_ARM926T
1007         select GENERIC_GPIO
1008         select ARCH_HAS_CPUFREQ
1009         select GENERIC_CLOCKEVENTS
1010         select ARCH_REQUIRE_GPIOLIB
1011         help
1012           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
1013
1014 config ARCH_ZYNQ
1015         bool "Xilinx Zynq ARM Cortex A9 Platform"
1016         select CPU_V7
1017         select GENERIC_CLOCKEVENTS
1018         select CLKDEV_LOOKUP
1019         select ARM_GIC
1020         select ARM_AMBA
1021         select ICST
1022         select MIGHT_HAVE_CACHE_L2X0
1023         select USE_OF
1024         help
1025           Support for Xilinx Zynq ARM Cortex A9 Platform
1026 endchoice
1027
1028 #
1029 # This is sorted alphabetically by mach-* pathname.  However, plat-*
1030 # Kconfigs may be included either alphabetically (according to the
1031 # plat- suffix) or along side the corresponding mach-* source.
1032 #
1033 source "arch/arm/mach-mvebu/Kconfig"
1034
1035 source "arch/arm/mach-at91/Kconfig"
1036
1037 source "arch/arm/mach-bcmring/Kconfig"
1038
1039 source "arch/arm/mach-clps711x/Kconfig"
1040
1041 source "arch/arm/mach-cns3xxx/Kconfig"
1042
1043 source "arch/arm/mach-davinci/Kconfig"
1044
1045 source "arch/arm/mach-dove/Kconfig"
1046
1047 source "arch/arm/mach-ep93xx/Kconfig"
1048
1049 source "arch/arm/mach-footbridge/Kconfig"
1050
1051 source "arch/arm/mach-gemini/Kconfig"
1052
1053 source "arch/arm/mach-h720x/Kconfig"
1054
1055 source "arch/arm/mach-integrator/Kconfig"
1056
1057 source "arch/arm/mach-iop32x/Kconfig"
1058
1059 source "arch/arm/mach-iop33x/Kconfig"
1060
1061 source "arch/arm/mach-iop13xx/Kconfig"
1062
1063 source "arch/arm/mach-ixp4xx/Kconfig"
1064
1065 source "arch/arm/mach-kirkwood/Kconfig"
1066
1067 source "arch/arm/mach-ks8695/Kconfig"
1068
1069 source "arch/arm/mach-msm/Kconfig"
1070
1071 source "arch/arm/mach-mv78xx0/Kconfig"
1072
1073 source "arch/arm/plat-mxc/Kconfig"
1074
1075 source "arch/arm/mach-mxs/Kconfig"
1076
1077 source "arch/arm/mach-netx/Kconfig"
1078
1079 source "arch/arm/mach-nomadik/Kconfig"
1080 source "arch/arm/plat-nomadik/Kconfig"
1081
1082 source "arch/arm/plat-omap/Kconfig"
1083
1084 source "arch/arm/mach-omap1/Kconfig"
1085
1086 source "arch/arm/mach-omap2/Kconfig"
1087
1088 source "arch/arm/mach-orion5x/Kconfig"
1089
1090 source "arch/arm/mach-pxa/Kconfig"
1091 source "arch/arm/plat-pxa/Kconfig"
1092
1093 source "arch/arm/mach-mmp/Kconfig"
1094
1095 source "arch/arm/mach-realview/Kconfig"
1096
1097 source "arch/arm/mach-sa1100/Kconfig"
1098
1099 source "arch/arm/plat-samsung/Kconfig"
1100 source "arch/arm/plat-s3c24xx/Kconfig"
1101
1102 source "arch/arm/plat-spear/Kconfig"
1103
1104 source "arch/arm/mach-s3c24xx/Kconfig"
1105 if ARCH_S3C24XX
1106 source "arch/arm/mach-s3c2412/Kconfig"
1107 source "arch/arm/mach-s3c2440/Kconfig"
1108 endif
1109
1110 if ARCH_S3C64XX
1111 source "arch/arm/mach-s3c64xx/Kconfig"
1112 endif
1113
1114 source "arch/arm/mach-s5p64x0/Kconfig"
1115
1116 source "arch/arm/mach-s5pc100/Kconfig"
1117
1118 source "arch/arm/mach-s5pv210/Kconfig"
1119
1120 source "arch/arm/mach-exynos/Kconfig"
1121
1122 source "arch/arm/mach-shmobile/Kconfig"
1123
1124 source "arch/arm/mach-tegra/Kconfig"
1125
1126 source "arch/arm/mach-u300/Kconfig"
1127
1128 source "arch/arm/mach-ux500/Kconfig"
1129
1130 source "arch/arm/mach-versatile/Kconfig"
1131
1132 source "arch/arm/mach-vexpress/Kconfig"
1133 source "arch/arm/plat-versatile/Kconfig"
1134
1135 source "arch/arm/mach-vt8500/Kconfig"
1136
1137 source "arch/arm/mach-w90x900/Kconfig"
1138
1139 # Definitions to make life easier
1140 config ARCH_ACORN
1141         bool
1142
1143 config PLAT_IOP
1144         bool
1145         select GENERIC_CLOCKEVENTS
1146
1147 config PLAT_ORION
1148         bool
1149         select CLKSRC_MMIO
1150         select GENERIC_IRQ_CHIP
1151         select IRQ_DOMAIN
1152         select COMMON_CLK
1153
1154 config PLAT_ORION_LEGACY
1155         bool
1156         select PLAT_ORION
1157
1158 config PLAT_PXA
1159         bool
1160
1161 config PLAT_VERSATILE
1162         bool
1163
1164 config ARM_TIMER_SP804
1165         bool
1166         select CLKSRC_MMIO
1167         select HAVE_SCHED_CLOCK
1168
1169 source arch/arm/mm/Kconfig
1170
1171 config ARM_NR_BANKS
1172         int
1173         default 16 if ARCH_EP93XX
1174         default 8
1175
1176 config IWMMXT
1177         bool "Enable iWMMXt support"
1178         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1179         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1180         help
1181           Enable support for iWMMXt context switching at run time if
1182           running on a CPU that supports it.
1183
1184 config XSCALE_PMU
1185         bool
1186         depends on CPU_XSCALE
1187         default y
1188
1189 config CPU_HAS_PMU
1190         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1191                    (!ARCH_OMAP3 || OMAP3_EMU)
1192         default y
1193         bool
1194
1195 config MULTI_IRQ_HANDLER
1196         bool
1197         help
1198           Allow each machine to specify it's own IRQ handler at run time.
1199
1200 if !MMU
1201 source "arch/arm/Kconfig-nommu"
1202 endif
1203
1204 config ARM_ERRATA_326103
1205         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1206         depends on CPU_V6
1207         help
1208           Executing a SWP instruction to read-only memory does not set bit 11
1209           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1210           treat the access as a read, preventing a COW from occurring and
1211           causing the faulting task to livelock.
1212
1213 config ARM_ERRATA_411920
1214         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1215         depends on CPU_V6 || CPU_V6K
1216         help
1217           Invalidation of the Instruction Cache operation can
1218           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1219           It does not affect the MPCore. This option enables the ARM Ltd.
1220           recommended workaround.
1221
1222 config ARM_ERRATA_430973
1223         bool "ARM errata: Stale prediction on replaced interworking branch"
1224         depends on CPU_V7
1225         help
1226           This option enables the workaround for the 430973 Cortex-A8
1227           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1228           interworking branch is replaced with another code sequence at the
1229           same virtual address, whether due to self-modifying code or virtual
1230           to physical address re-mapping, Cortex-A8 does not recover from the
1231           stale interworking branch prediction. This results in Cortex-A8
1232           executing the new code sequence in the incorrect ARM or Thumb state.
1233           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1234           and also flushes the branch target cache at every context switch.
1235           Note that setting specific bits in the ACTLR register may not be
1236           available in non-secure mode.
1237
1238 config ARM_ERRATA_458693
1239         bool "ARM errata: Processor deadlock when a false hazard is created"
1240         depends on CPU_V7
1241         help
1242           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1243           erratum. For very specific sequences of memory operations, it is
1244           possible for a hazard condition intended for a cache line to instead
1245           be incorrectly associated with a different cache line. This false
1246           hazard might then cause a processor deadlock. The workaround enables
1247           the L1 caching of the NEON accesses and disables the PLD instruction
1248           in the ACTLR register. Note that setting specific bits in the ACTLR
1249           register may not be available in non-secure mode.
1250
1251 config ARM_ERRATA_460075
1252         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1253         depends on CPU_V7
1254         help
1255           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1256           erratum. Any asynchronous access to the L2 cache may encounter a
1257           situation in which recent store transactions to the L2 cache are lost
1258           and overwritten with stale memory contents from external memory. The
1259           workaround disables the write-allocate mode for the L2 cache via the
1260           ACTLR register. Note that setting specific bits in the ACTLR register
1261           may not be available in non-secure mode.
1262
1263 config ARM_ERRATA_742230
1264         bool "ARM errata: DMB operation may be faulty"
1265         depends on CPU_V7 && SMP
1266         help
1267           This option enables the workaround for the 742230 Cortex-A9
1268           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1269           between two write operations may not ensure the correct visibility
1270           ordering of the two writes. This workaround sets a specific bit in
1271           the diagnostic register of the Cortex-A9 which causes the DMB
1272           instruction to behave as a DSB, ensuring the correct behaviour of
1273           the two writes.
1274
1275 config ARM_ERRATA_742231
1276         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1277         depends on CPU_V7 && SMP
1278         help
1279           This option enables the workaround for the 742231 Cortex-A9
1280           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1281           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1282           accessing some data located in the same cache line, may get corrupted
1283           data due to bad handling of the address hazard when the line gets
1284           replaced from one of the CPUs at the same time as another CPU is
1285           accessing it. This workaround sets specific bits in the diagnostic
1286           register of the Cortex-A9 which reduces the linefill issuing
1287           capabilities of the processor.
1288
1289 config PL310_ERRATA_588369
1290         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1291         depends on CACHE_L2X0
1292         help
1293            The PL310 L2 cache controller implements three types of Clean &
1294            Invalidate maintenance operations: by Physical Address
1295            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1296            They are architecturally defined to behave as the execution of a
1297            clean operation followed immediately by an invalidate operation,
1298            both performing to the same memory location. This functionality
1299            is not correctly implemented in PL310 as clean lines are not
1300            invalidated as a result of these operations.
1301
1302 config ARM_ERRATA_720789
1303         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1304         depends on CPU_V7
1305         help
1306           This option enables the workaround for the 720789 Cortex-A9 (prior to
1307           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1308           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1309           As a consequence of this erratum, some TLB entries which should be
1310           invalidated are not, resulting in an incoherency in the system page
1311           tables. The workaround changes the TLB flushing routines to invalidate
1312           entries regardless of the ASID.
1313
1314 config PL310_ERRATA_727915
1315         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1316         depends on CACHE_L2X0
1317         help
1318           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1319           operation (offset 0x7FC). This operation runs in background so that
1320           PL310 can handle normal accesses while it is in progress. Under very
1321           rare circumstances, due to this erratum, write data can be lost when
1322           PL310 treats a cacheable write transaction during a Clean &
1323           Invalidate by Way operation.
1324
1325 config ARM_ERRATA_743622
1326         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1327         depends on CPU_V7
1328         help
1329           This option enables the workaround for the 743622 Cortex-A9
1330           (r2p*) erratum. Under very rare conditions, a faulty
1331           optimisation in the Cortex-A9 Store Buffer may lead to data
1332           corruption. This workaround sets a specific bit in the diagnostic
1333           register of the Cortex-A9 which disables the Store Buffer
1334           optimisation, preventing the defect from occurring. This has no
1335           visible impact on the overall performance or power consumption of the
1336           processor.
1337
1338 config ARM_ERRATA_751472
1339         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1340         depends on CPU_V7
1341         help
1342           This option enables the workaround for the 751472 Cortex-A9 (prior
1343           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1344           completion of a following broadcasted operation if the second
1345           operation is received by a CPU before the ICIALLUIS has completed,
1346           potentially leading to corrupted entries in the cache or TLB.
1347
1348 config PL310_ERRATA_753970
1349         bool "PL310 errata: cache sync operation may be faulty"
1350         depends on CACHE_PL310
1351         help
1352           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1353
1354           Under some condition the effect of cache sync operation on
1355           the store buffer still remains when the operation completes.
1356           This means that the store buffer is always asked to drain and
1357           this prevents it from merging any further writes. The workaround
1358           is to replace the normal offset of cache sync operation (0x730)
1359           by another offset targeting an unmapped PL310 register 0x740.
1360           This has the same effect as the cache sync operation: store buffer
1361           drain and waiting for all buffers empty.
1362
1363 config ARM_ERRATA_754322
1364         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1365         depends on CPU_V7
1366         help
1367           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1368           r3p*) erratum. A speculative memory access may cause a page table walk
1369           which starts prior to an ASID switch but completes afterwards. This
1370           can populate the micro-TLB with a stale entry which may be hit with
1371           the new ASID. This workaround places two dsb instructions in the mm
1372           switching code so that no page table walks can cross the ASID switch.
1373
1374 config ARM_ERRATA_754327
1375         bool "ARM errata: no automatic Store Buffer drain"
1376         depends on CPU_V7 && SMP
1377         help
1378           This option enables the workaround for the 754327 Cortex-A9 (prior to
1379           r2p0) erratum. The Store Buffer does not have any automatic draining
1380           mechanism and therefore a livelock may occur if an external agent
1381           continuously polls a memory location waiting to observe an update.
1382           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1383           written polling loops from denying visibility of updates to memory.
1384
1385 config ARM_ERRATA_364296
1386         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1387         depends on CPU_V6 && !SMP
1388         help
1389           This options enables the workaround for the 364296 ARM1136
1390           r0p2 erratum (possible cache data corruption with
1391           hit-under-miss enabled). It sets the undocumented bit 31 in
1392           the auxiliary control register and the FI bit in the control
1393           register, thus disabling hit-under-miss without putting the
1394           processor into full low interrupt latency mode. ARM11MPCore
1395           is not affected.
1396
1397 config ARM_ERRATA_764369
1398         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1399         depends on CPU_V7 && SMP
1400         help
1401           This option enables the workaround for erratum 764369
1402           affecting Cortex-A9 MPCore with two or more processors (all
1403           current revisions). Under certain timing circumstances, a data
1404           cache line maintenance operation by MVA targeting an Inner
1405           Shareable memory region may fail to proceed up to either the
1406           Point of Coherency or to the Point of Unification of the
1407           system. This workaround adds a DSB instruction before the
1408           relevant cache maintenance functions and sets a specific bit
1409           in the diagnostic control register of the SCU.
1410
1411 config PL310_ERRATA_769419
1412         bool "PL310 errata: no automatic Store Buffer drain"
1413         depends on CACHE_L2X0
1414         help
1415           On revisions of the PL310 prior to r3p2, the Store Buffer does
1416           not automatically drain. This can cause normal, non-cacheable
1417           writes to be retained when the memory system is idle, leading
1418           to suboptimal I/O performance for drivers using coherent DMA.
1419           This option adds a write barrier to the cpu_idle loop so that,
1420           on systems with an outer cache, the store buffer is drained
1421           explicitly.
1422
1423 endmenu
1424
1425 source "arch/arm/common/Kconfig"
1426
1427 menu "Bus support"
1428
1429 config ARM_AMBA
1430         bool
1431
1432 config ISA
1433         bool
1434         help
1435           Find out whether you have ISA slots on your motherboard.  ISA is the
1436           name of a bus system, i.e. the way the CPU talks to the other stuff
1437           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1438           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1439           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1440
1441 # Select ISA DMA controller support
1442 config ISA_DMA
1443         bool
1444         select ISA_DMA_API
1445
1446 # Select ISA DMA interface
1447 config ISA_DMA_API
1448         bool
1449
1450 config PCI
1451         bool "PCI support" if MIGHT_HAVE_PCI
1452         help
1453           Find out whether you have a PCI motherboard. PCI is the name of a
1454           bus system, i.e. the way the CPU talks to the other stuff inside
1455           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1456           VESA. If you have PCI, say Y, otherwise N.
1457
1458 config PCI_DOMAINS
1459         bool
1460         depends on PCI
1461
1462 config PCI_NANOENGINE
1463         bool "BSE nanoEngine PCI support"
1464         depends on SA1100_NANOENGINE
1465         help
1466           Enable PCI on the BSE nanoEngine board.
1467
1468 config PCI_SYSCALL
1469         def_bool PCI
1470
1471 # Select the host bridge type
1472 config PCI_HOST_VIA82C505
1473         bool
1474         depends on PCI && ARCH_SHARK
1475         default y
1476
1477 config PCI_HOST_ITE8152
1478         bool
1479         depends on PCI && MACH_ARMCORE
1480         default y
1481         select DMABOUNCE
1482
1483 source "drivers/pci/Kconfig"
1484
1485 source "drivers/pcmcia/Kconfig"
1486
1487 endmenu
1488
1489 menu "Kernel Features"
1490
1491 config HAVE_SMP
1492         bool
1493         help
1494           This option should be selected by machines which have an SMP-
1495           capable CPU.
1496
1497           The only effect of this option is to make the SMP-related
1498           options available to the user for configuration.
1499
1500 config SMP
1501         bool "Symmetric Multi-Processing"
1502         depends on CPU_V6K || CPU_V7
1503         depends on GENERIC_CLOCKEVENTS
1504         depends on HAVE_SMP
1505         depends on MMU
1506         select USE_GENERIC_SMP_HELPERS
1507         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1508         help
1509           This enables support for systems with more than one CPU. If you have
1510           a system with only one CPU, like most personal computers, say N. If
1511           you have a system with more than one CPU, say Y.
1512
1513           If you say N here, the kernel will run on single and multiprocessor
1514           machines, but will use only one CPU of a multiprocessor machine. If
1515           you say Y here, the kernel will run on many, but not all, single
1516           processor machines. On a single processor machine, the kernel will
1517           run faster if you say N here.
1518
1519           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1520           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1521           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1522
1523           If you don't know what to do here, say N.
1524
1525 config SMP_ON_UP
1526         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1527         depends on EXPERIMENTAL
1528         depends on SMP && !XIP_KERNEL
1529         default y
1530         help
1531           SMP kernels contain instructions which fail on non-SMP processors.
1532           Enabling this option allows the kernel to modify itself to make
1533           these instructions safe.  Disabling it allows about 1K of space
1534           savings.
1535
1536           If you don't know what to do here, say Y.
1537
1538 config ARM_CPU_TOPOLOGY
1539         bool "Support cpu topology definition"
1540         depends on SMP && CPU_V7
1541         default y
1542         help
1543           Support ARM cpu topology definition. The MPIDR register defines
1544           affinity between processors which is then used to describe the cpu
1545           topology of an ARM System.
1546
1547 config SCHED_MC
1548         bool "Multi-core scheduler support"
1549         depends on ARM_CPU_TOPOLOGY
1550         help
1551           Multi-core scheduler support improves the CPU scheduler's decision
1552           making when dealing with multi-core CPU chips at a cost of slightly
1553           increased overhead in some places. If unsure say N here.
1554
1555 config SCHED_SMT
1556         bool "SMT scheduler support"
1557         depends on ARM_CPU_TOPOLOGY
1558         help
1559           Improves the CPU scheduler's decision making when dealing with
1560           MultiThreading at a cost of slightly increased overhead in some
1561           places. If unsure say N here.
1562
1563 config HAVE_ARM_SCU
1564         bool
1565         help
1566           This option enables support for the ARM system coherency unit
1567
1568 config ARM_ARCH_TIMER
1569         bool "Architected timer support"
1570         depends on CPU_V7
1571         help
1572           This option enables support for the ARM architected timer
1573
1574 config HAVE_ARM_TWD
1575         bool
1576         depends on SMP
1577         help
1578           This options enables support for the ARM timer and watchdog unit
1579
1580 choice
1581         prompt "Memory split"
1582         default VMSPLIT_3G
1583         help
1584           Select the desired split between kernel and user memory.
1585
1586           If you are not absolutely sure what you are doing, leave this
1587           option alone!
1588
1589         config VMSPLIT_3G
1590                 bool "3G/1G user/kernel split"
1591         config VMSPLIT_2G
1592                 bool "2G/2G user/kernel split"
1593         config VMSPLIT_1G
1594                 bool "1G/3G user/kernel split"
1595 endchoice
1596
1597 config PAGE_OFFSET
1598         hex
1599         default 0x40000000 if VMSPLIT_1G
1600         default 0x80000000 if VMSPLIT_2G
1601         default 0xC0000000
1602
1603 config NR_CPUS
1604         int "Maximum number of CPUs (2-32)"
1605         range 2 32
1606         depends on SMP
1607         default "4"
1608
1609 config HOTPLUG_CPU
1610         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1611         depends on SMP && HOTPLUG && EXPERIMENTAL
1612         help
1613           Say Y here to experiment with turning CPUs off and on.  CPUs
1614           can be controlled through /sys/devices/system/cpu.
1615
1616 config LOCAL_TIMERS
1617         bool "Use local timer interrupts"
1618         depends on SMP
1619         default y
1620         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1621         help
1622           Enable support for local timers on SMP platforms, rather then the
1623           legacy IPI broadcast method.  Local timers allows the system
1624           accounting to be spread across the timer interval, preventing a
1625           "thundering herd" at every timer tick.
1626
1627 config ARCH_NR_GPIO
1628         int
1629         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1630         default 355 if ARCH_U8500
1631         default 264 if MACH_H4700
1632         default 512 if SOC_OMAP5
1633         default 0
1634         help
1635           Maximum number of GPIOs in the system.
1636
1637           If unsure, leave the default value.
1638
1639 source kernel/Kconfig.preempt
1640
1641 config HZ
1642         int
1643         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1644                 ARCH_S5PV210 || ARCH_EXYNOS4
1645         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1646         default AT91_TIMER_HZ if ARCH_AT91
1647         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1648         default 100
1649
1650 config THUMB2_KERNEL
1651         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1652         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1653         select AEABI
1654         select ARM_ASM_UNIFIED
1655         select ARM_UNWIND
1656         help
1657           By enabling this option, the kernel will be compiled in
1658           Thumb-2 mode. A compiler/assembler that understand the unified
1659           ARM-Thumb syntax is needed.
1660
1661           If unsure, say N.
1662
1663 config THUMB2_AVOID_R_ARM_THM_JUMP11
1664         bool "Work around buggy Thumb-2 short branch relocations in gas"
1665         depends on THUMB2_KERNEL && MODULES
1666         default y
1667         help
1668           Various binutils versions can resolve Thumb-2 branches to
1669           locally-defined, preemptible global symbols as short-range "b.n"
1670           branch instructions.
1671
1672           This is a problem, because there's no guarantee the final
1673           destination of the symbol, or any candidate locations for a
1674           trampoline, are within range of the branch.  For this reason, the
1675           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1676           relocation in modules at all, and it makes little sense to add
1677           support.
1678
1679           The symptom is that the kernel fails with an "unsupported
1680           relocation" error when loading some modules.
1681
1682           Until fixed tools are available, passing
1683           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1684           code which hits this problem, at the cost of a bit of extra runtime
1685           stack usage in some cases.
1686
1687           The problem is described in more detail at:
1688               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1689
1690           Only Thumb-2 kernels are affected.
1691
1692           Unless you are sure your tools don't have this problem, say Y.
1693
1694 config ARM_ASM_UNIFIED
1695         bool
1696
1697 config AEABI
1698         bool "Use the ARM EABI to compile the kernel"
1699         help
1700           This option allows for the kernel to be compiled using the latest
1701           ARM ABI (aka EABI).  This is only useful if you are using a user
1702           space environment that is also compiled with EABI.
1703
1704           Since there are major incompatibilities between the legacy ABI and
1705           EABI, especially with regard to structure member alignment, this
1706           option also changes the kernel syscall calling convention to
1707           disambiguate both ABIs and allow for backward compatibility support
1708           (selected with CONFIG_OABI_COMPAT).
1709
1710           To use this you need GCC version 4.0.0 or later.
1711
1712 config OABI_COMPAT
1713         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1714         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1715         default y
1716         help
1717           This option preserves the old syscall interface along with the
1718           new (ARM EABI) one. It also provides a compatibility layer to
1719           intercept syscalls that have structure arguments which layout
1720           in memory differs between the legacy ABI and the new ARM EABI
1721           (only for non "thumb" binaries). This option adds a tiny
1722           overhead to all syscalls and produces a slightly larger kernel.
1723           If you know you'll be using only pure EABI user space then you
1724           can say N here. If this option is not selected and you attempt
1725           to execute a legacy ABI binary then the result will be
1726           UNPREDICTABLE (in fact it can be predicted that it won't work
1727           at all). If in doubt say Y.
1728
1729 config ARCH_HAS_HOLES_MEMORYMODEL
1730         bool
1731
1732 config ARCH_SPARSEMEM_ENABLE
1733         bool
1734
1735 config ARCH_SPARSEMEM_DEFAULT
1736         def_bool ARCH_SPARSEMEM_ENABLE
1737
1738 config ARCH_SELECT_MEMORY_MODEL
1739         def_bool ARCH_SPARSEMEM_ENABLE
1740
1741 config HAVE_ARCH_PFN_VALID
1742         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1743
1744 config HIGHMEM
1745         bool "High Memory Support"
1746         depends on MMU
1747         help
1748           The address space of ARM processors is only 4 Gigabytes large
1749           and it has to accommodate user address space, kernel address
1750           space as well as some memory mapped IO. That means that, if you
1751           have a large amount of physical memory and/or IO, not all of the
1752           memory can be "permanently mapped" by the kernel. The physical
1753           memory that is not permanently mapped is called "high memory".
1754
1755           Depending on the selected kernel/user memory split, minimum
1756           vmalloc space and actual amount of RAM, you may not need this
1757           option which should result in a slightly faster kernel.
1758
1759           If unsure, say n.
1760
1761 config HIGHPTE
1762         bool "Allocate 2nd-level pagetables from highmem"
1763         depends on HIGHMEM
1764
1765 config HW_PERF_EVENTS
1766         bool "Enable hardware performance counter support for perf events"
1767         depends on PERF_EVENTS && CPU_HAS_PMU
1768         default y
1769         help
1770           Enable hardware performance counter support for perf events. If
1771           disabled, perf events will use software events only.
1772
1773 source "mm/Kconfig"
1774
1775 config FORCE_MAX_ZONEORDER
1776         int "Maximum zone order" if ARCH_SHMOBILE
1777         range 11 64 if ARCH_SHMOBILE
1778         default "9" if SA1111
1779         default "11"
1780         help
1781           The kernel memory allocator divides physically contiguous memory
1782           blocks into "zones", where each zone is a power of two number of
1783           pages.  This option selects the largest power of two that the kernel
1784           keeps in the memory allocator.  If you need to allocate very large
1785           blocks of physically contiguous memory, then you may need to
1786           increase this value.
1787
1788           This config option is actually maximum order plus one. For example,
1789           a value of 11 means that the largest free memory block is 2^10 pages.
1790
1791 config LEDS
1792         bool "Timer and CPU usage LEDs"
1793         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1794                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1795                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1796                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1797                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1798                    ARCH_AT91 || ARCH_DAVINCI || \
1799                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1800         help
1801           If you say Y here, the LEDs on your machine will be used
1802           to provide useful information about your current system status.
1803
1804           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1805           be able to select which LEDs are active using the options below. If
1806           you are compiling a kernel for the EBSA-110 or the LART however, the
1807           red LED will simply flash regularly to indicate that the system is
1808           still functional. It is safe to say Y here if you have a CATS
1809           system, but the driver will do nothing.
1810
1811 config LEDS_TIMER
1812         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1813                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1814                             || MACH_OMAP_PERSEUS2
1815         depends on LEDS
1816         depends on !GENERIC_CLOCKEVENTS
1817         default y if ARCH_EBSA110
1818         help
1819           If you say Y here, one of the system LEDs (the green one on the
1820           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1821           will flash regularly to indicate that the system is still
1822           operational. This is mainly useful to kernel hackers who are
1823           debugging unstable kernels.
1824
1825           The LART uses the same LED for both Timer LED and CPU usage LED
1826           functions. You may choose to use both, but the Timer LED function
1827           will overrule the CPU usage LED.
1828
1829 config LEDS_CPU
1830         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1831                         !ARCH_OMAP) \
1832                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1833                         || MACH_OMAP_PERSEUS2
1834         depends on LEDS
1835         help
1836           If you say Y here, the red LED will be used to give a good real
1837           time indication of CPU usage, by lighting whenever the idle task
1838           is not currently executing.
1839
1840           The LART uses the same LED for both Timer LED and CPU usage LED
1841           functions. You may choose to use both, but the Timer LED function
1842           will overrule the CPU usage LED.
1843
1844 config ALIGNMENT_TRAP
1845         bool
1846         depends on CPU_CP15_MMU
1847         default y if !ARCH_EBSA110
1848         select HAVE_PROC_CPU if PROC_FS
1849         help
1850           ARM processors cannot fetch/store information which is not
1851           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1852           address divisible by 4. On 32-bit ARM processors, these non-aligned
1853           fetch/store instructions will be emulated in software if you say
1854           here, which has a severe performance impact. This is necessary for
1855           correct operation of some network protocols. With an IP-only
1856           configuration it is safe to say N, otherwise say Y.
1857
1858 config UACCESS_WITH_MEMCPY
1859         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1860         depends on MMU && EXPERIMENTAL
1861         default y if CPU_FEROCEON
1862         help
1863           Implement faster copy_to_user and clear_user methods for CPU
1864           cores where a 8-word STM instruction give significantly higher
1865           memory write throughput than a sequence of individual 32bit stores.
1866
1867           A possible side effect is a slight increase in scheduling latency
1868           between threads sharing the same address space if they invoke
1869           such copy operations with large buffers.
1870
1871           However, if the CPU data cache is using a write-allocate mode,
1872           this option is unlikely to provide any performance gain.
1873
1874 config SECCOMP
1875         bool
1876         prompt "Enable seccomp to safely compute untrusted bytecode"
1877         ---help---
1878           This kernel feature is useful for number crunching applications
1879           that may need to compute untrusted bytecode during their
1880           execution. By using pipes or other transports made available to
1881           the process as file descriptors supporting the read/write
1882           syscalls, it's possible to isolate those applications in
1883           their own address space using seccomp. Once seccomp is
1884           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1885           and the task is only allowed to execute a few safe syscalls
1886           defined by each seccomp mode.
1887
1888 config CC_STACKPROTECTOR
1889         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1890         depends on EXPERIMENTAL
1891         help
1892           This option turns on the -fstack-protector GCC feature. This
1893           feature puts, at the beginning of functions, a canary value on
1894           the stack just before the return address, and validates
1895           the value just before actually returning.  Stack based buffer
1896           overflows (that need to overwrite this return address) now also
1897           overwrite the canary, which gets detected and the attack is then
1898           neutralized via a kernel panic.
1899           This feature requires gcc version 4.2 or above.
1900
1901 config DEPRECATED_PARAM_STRUCT
1902         bool "Provide old way to pass kernel parameters"
1903         help
1904           This was deprecated in 2001 and announced to live on for 5 years.
1905           Some old boot loaders still use this way.
1906
1907 endmenu
1908
1909 menu "Boot options"
1910
1911 config USE_OF
1912         bool "Flattened Device Tree support"
1913         select OF
1914         select OF_EARLY_FLATTREE
1915         select IRQ_DOMAIN
1916         help
1917           Include support for flattened device tree machine descriptions.
1918
1919 # Compressed boot loader in ROM.  Yes, we really want to ask about
1920 # TEXT and BSS so we preserve their values in the config files.
1921 config ZBOOT_ROM_TEXT
1922         hex "Compressed ROM boot loader base address"
1923         default "0"
1924         help
1925           The physical address at which the ROM-able zImage is to be
1926           placed in the target.  Platforms which normally make use of
1927           ROM-able zImage formats normally set this to a suitable
1928           value in their defconfig file.
1929
1930           If ZBOOT_ROM is not enabled, this has no effect.
1931
1932 config ZBOOT_ROM_BSS
1933         hex "Compressed ROM boot loader BSS address"
1934         default "0"
1935         help
1936           The base address of an area of read/write memory in the target
1937           for the ROM-able zImage which must be available while the
1938           decompressor is running. It must be large enough to hold the
1939           entire decompressed kernel plus an additional 128 KiB.
1940           Platforms which normally make use of ROM-able zImage formats
1941           normally set this to a suitable value in their defconfig file.
1942
1943           If ZBOOT_ROM is not enabled, this has no effect.
1944
1945 config ZBOOT_ROM
1946         bool "Compressed boot loader in ROM/flash"
1947         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1948         help
1949           Say Y here if you intend to execute your compressed kernel image
1950           (zImage) directly from ROM or flash.  If unsure, say N.
1951
1952 choice
1953         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1954         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1955         default ZBOOT_ROM_NONE
1956         help
1957           Include experimental SD/MMC loading code in the ROM-able zImage.
1958           With this enabled it is possible to write the ROM-able zImage
1959           kernel image to an MMC or SD card and boot the kernel straight
1960           from the reset vector. At reset the processor Mask ROM will load
1961           the first part of the ROM-able zImage which in turn loads the
1962           rest the kernel image to RAM.
1963
1964 config ZBOOT_ROM_NONE
1965         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1966         help
1967           Do not load image from SD or MMC
1968
1969 config ZBOOT_ROM_MMCIF
1970         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1971         help
1972           Load image from MMCIF hardware block.
1973
1974 config ZBOOT_ROM_SH_MOBILE_SDHI
1975         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1976         help
1977           Load image from SDHI hardware block
1978
1979 endchoice
1980
1981 config ARM_APPENDED_DTB
1982         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1983         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1984         help
1985           With this option, the boot code will look for a device tree binary
1986           (DTB) appended to zImage
1987           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1988
1989           This is meant as a backward compatibility convenience for those
1990           systems with a bootloader that can't be upgraded to accommodate
1991           the documented boot protocol using a device tree.
1992
1993           Beware that there is very little in terms of protection against
1994           this option being confused by leftover garbage in memory that might
1995           look like a DTB header after a reboot if no actual DTB is appended
1996           to zImage.  Do not leave this option active in a production kernel
1997           if you don't intend to always append a DTB.  Proper passing of the
1998           location into r2 of a bootloader provided DTB is always preferable
1999           to this option.
2000
2001 config ARM_ATAG_DTB_COMPAT
2002         bool "Supplement the appended DTB with traditional ATAG information"
2003         depends on ARM_APPENDED_DTB
2004         help
2005           Some old bootloaders can't be updated to a DTB capable one, yet
2006           they provide ATAGs with memory configuration, the ramdisk address,
2007           the kernel cmdline string, etc.  Such information is dynamically
2008           provided by the bootloader and can't always be stored in a static
2009           DTB.  To allow a device tree enabled kernel to be used with such
2010           bootloaders, this option allows zImage to extract the information
2011           from the ATAG list and store it at run time into the appended DTB.
2012
2013 choice
2014         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
2015         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2016
2017 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2018         bool "Use bootloader kernel arguments if available"
2019         help
2020           Uses the command-line options passed by the boot loader instead of
2021           the device tree bootargs property. If the boot loader doesn't provide
2022           any, the device tree bootargs property will be used.
2023
2024 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2025         bool "Extend with bootloader kernel arguments"
2026         help
2027           The command-line arguments provided by the boot loader will be
2028           appended to the the device tree bootargs property.
2029
2030 endchoice
2031
2032 config CMDLINE
2033         string "Default kernel command string"
2034         default ""
2035         help
2036           On some architectures (EBSA110 and CATS), there is currently no way
2037           for the boot loader to pass arguments to the kernel. For these
2038           architectures, you should supply some command-line options at build
2039           time by entering them here. As a minimum, you should specify the
2040           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2041
2042 choice
2043         prompt "Kernel command line type" if CMDLINE != ""
2044         default CMDLINE_FROM_BOOTLOADER
2045
2046 config CMDLINE_FROM_BOOTLOADER
2047         bool "Use bootloader kernel arguments if available"
2048         help
2049           Uses the command-line options passed by the boot loader. If
2050           the boot loader doesn't provide any, the default kernel command
2051           string provided in CMDLINE will be used.
2052
2053 config CMDLINE_EXTEND
2054         bool "Extend bootloader kernel arguments"
2055         help
2056           The command-line arguments provided by the boot loader will be
2057           appended to the default kernel command string.
2058
2059 config CMDLINE_FORCE
2060         bool "Always use the default kernel command string"
2061         help
2062           Always use the default kernel command string, even if the boot
2063           loader passes other arguments to the kernel.
2064           This is useful if you cannot or don't want to change the
2065           command-line options your boot loader passes to the kernel.
2066 endchoice
2067
2068 config XIP_KERNEL
2069         bool "Kernel Execute-In-Place from ROM"
2070         depends on !ZBOOT_ROM && !ARM_LPAE
2071         help
2072           Execute-In-Place allows the kernel to run from non-volatile storage
2073           directly addressable by the CPU, such as NOR flash. This saves RAM
2074           space since the text section of the kernel is not loaded from flash
2075           to RAM.  Read-write sections, such as the data section and stack,
2076           are still copied to RAM.  The XIP kernel is not compressed since
2077           it has to run directly from flash, so it will take more space to
2078           store it.  The flash address used to link the kernel object files,
2079           and for storing it, is configuration dependent. Therefore, if you
2080           say Y here, you must know the proper physical address where to
2081           store the kernel image depending on your own flash memory usage.
2082
2083           Also note that the make target becomes "make xipImage" rather than
2084           "make zImage" or "make Image".  The final kernel binary to put in
2085           ROM memory will be arch/arm/boot/xipImage.
2086
2087           If unsure, say N.
2088
2089 config XIP_PHYS_ADDR
2090         hex "XIP Kernel Physical Location"
2091         depends on XIP_KERNEL
2092         default "0x00080000"
2093         help
2094           This is the physical address in your flash memory the kernel will
2095           be linked for and stored to.  This address is dependent on your
2096           own flash usage.
2097
2098 config KEXEC
2099         bool "Kexec system call (EXPERIMENTAL)"
2100         depends on EXPERIMENTAL && (!SMP || HOTPLUG_CPU)
2101         help
2102           kexec is a system call that implements the ability to shutdown your
2103           current kernel, and to start another kernel.  It is like a reboot
2104           but it is independent of the system firmware.   And like a reboot
2105           you can start any kernel with it, not just Linux.
2106
2107           It is an ongoing process to be certain the hardware in a machine
2108           is properly shutdown, so do not be surprised if this code does not
2109           initially work for you.  It may help to enable device hotplugging
2110           support.
2111
2112 config ATAGS_PROC
2113         bool "Export atags in procfs"
2114         depends on KEXEC
2115         default y
2116         help
2117           Should the atags used to boot the kernel be exported in an "atags"
2118           file in procfs. Useful with kexec.
2119
2120 config CRASH_DUMP
2121         bool "Build kdump crash kernel (EXPERIMENTAL)"
2122         depends on EXPERIMENTAL
2123         help
2124           Generate crash dump after being started by kexec. This should
2125           be normally only set in special crash dump kernels which are
2126           loaded in the main kernel with kexec-tools into a specially
2127           reserved region and then later executed after a crash by
2128           kdump/kexec. The crash dump kernel must be compiled to a
2129           memory address not used by the main kernel
2130
2131           For more details see Documentation/kdump/kdump.txt
2132
2133 config AUTO_ZRELADDR
2134         bool "Auto calculation of the decompressed kernel image address"
2135         depends on !ZBOOT_ROM && !ARCH_U300
2136         help
2137           ZRELADDR is the physical address where the decompressed kernel
2138           image will be placed. If AUTO_ZRELADDR is selected, the address
2139           will be determined at run-time by masking the current IP with
2140           0xf8000000. This assumes the zImage being placed in the first 128MB
2141           from start of memory.
2142
2143 endmenu
2144
2145 menu "CPU Power Management"
2146
2147 if ARCH_HAS_CPUFREQ
2148
2149 source "drivers/cpufreq/Kconfig"
2150
2151 config CPU_FREQ_IMX
2152         tristate "CPUfreq driver for i.MX CPUs"
2153         depends on ARCH_MXC && CPU_FREQ
2154         select CPU_FREQ_TABLE
2155         help
2156           This enables the CPUfreq driver for i.MX CPUs.
2157
2158 config CPU_FREQ_SA1100
2159         bool
2160
2161 config CPU_FREQ_SA1110
2162         bool
2163
2164 config CPU_FREQ_INTEGRATOR
2165         tristate "CPUfreq driver for ARM Integrator CPUs"
2166         depends on ARCH_INTEGRATOR && CPU_FREQ
2167         default y
2168         help
2169           This enables the CPUfreq driver for ARM Integrator CPUs.
2170
2171           For details, take a look at <file:Documentation/cpu-freq>.
2172
2173           If in doubt, say Y.
2174
2175 config CPU_FREQ_PXA
2176         bool
2177         depends on CPU_FREQ && ARCH_PXA && PXA25x
2178         default y
2179         select CPU_FREQ_TABLE
2180         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2181
2182 config CPU_FREQ_S3C
2183         bool
2184         help
2185           Internal configuration node for common cpufreq on Samsung SoC
2186
2187 config CPU_FREQ_S3C24XX
2188         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2189         depends on ARCH_S3C24XX && CPU_FREQ && EXPERIMENTAL
2190         select CPU_FREQ_S3C
2191         help
2192           This enables the CPUfreq driver for the Samsung S3C24XX family
2193           of CPUs.
2194
2195           For details, take a look at <file:Documentation/cpu-freq>.
2196
2197           If in doubt, say N.
2198
2199 config CPU_FREQ_S3C24XX_PLL
2200         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2201         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2202         help
2203           Compile in support for changing the PLL frequency from the
2204           S3C24XX series CPUfreq driver. The PLL takes time to settle
2205           after a frequency change, so by default it is not enabled.
2206
2207           This also means that the PLL tables for the selected CPU(s) will
2208           be built which may increase the size of the kernel image.
2209
2210 config CPU_FREQ_S3C24XX_DEBUG
2211         bool "Debug CPUfreq Samsung driver core"
2212         depends on CPU_FREQ_S3C24XX
2213         help
2214           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2215
2216 config CPU_FREQ_S3C24XX_IODEBUG
2217         bool "Debug CPUfreq Samsung driver IO timing"
2218         depends on CPU_FREQ_S3C24XX
2219         help
2220           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2221
2222 config CPU_FREQ_S3C24XX_DEBUGFS
2223         bool "Export debugfs for CPUFreq"
2224         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2225         help
2226           Export status information via debugfs.
2227
2228 endif
2229
2230 source "drivers/cpuidle/Kconfig"
2231
2232 endmenu
2233
2234 menu "Floating point emulation"
2235
2236 comment "At least one emulation must be selected"
2237
2238 config FPE_NWFPE
2239         bool "NWFPE math emulation"
2240         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2241         ---help---
2242           Say Y to include the NWFPE floating point emulator in the kernel.
2243           This is necessary to run most binaries. Linux does not currently
2244           support floating point hardware so you need to say Y here even if
2245           your machine has an FPA or floating point co-processor podule.
2246
2247           You may say N here if you are going to load the Acorn FPEmulator
2248           early in the bootup.
2249
2250 config FPE_NWFPE_XP
2251         bool "Support extended precision"
2252         depends on FPE_NWFPE
2253         help
2254           Say Y to include 80-bit support in the kernel floating-point
2255           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2256           Note that gcc does not generate 80-bit operations by default,
2257           so in most cases this option only enlarges the size of the
2258           floating point emulator without any good reason.
2259
2260           You almost surely want to say N here.
2261
2262 config FPE_FASTFPE
2263         bool "FastFPE math emulation (EXPERIMENTAL)"
2264         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2265         ---help---
2266           Say Y here to include the FAST floating point emulator in the kernel.
2267           This is an experimental much faster emulator which now also has full
2268           precision for the mantissa.  It does not support any exceptions.
2269           It is very simple, and approximately 3-6 times faster than NWFPE.
2270
2271           It should be sufficient for most programs.  It may be not suitable
2272           for scientific calculations, but you have to check this for yourself.
2273           If you do not feel you need a faster FP emulation you should better
2274           choose NWFPE.
2275
2276 config VFP
2277         bool "VFP-format floating point maths"
2278         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2279         help
2280           Say Y to include VFP support code in the kernel. This is needed
2281           if your hardware includes a VFP unit.
2282
2283           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2284           release notes and additional status information.
2285
2286           Say N if your target does not have VFP hardware.
2287
2288 config VFPv3
2289         bool
2290         depends on VFP
2291         default y if CPU_V7
2292
2293 config NEON
2294         bool "Advanced SIMD (NEON) Extension support"
2295         depends on VFPv3 && CPU_V7
2296         help
2297           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2298           Extension.
2299
2300 endmenu
2301
2302 menu "Userspace binary formats"
2303
2304 source "fs/Kconfig.binfmt"
2305
2306 config ARTHUR
2307         tristate "RISC OS personality"
2308         depends on !AEABI
2309         help
2310           Say Y here to include the kernel code necessary if you want to run
2311           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2312           experimental; if this sounds frightening, say N and sleep in peace.
2313           You can also say M here to compile this support as a module (which
2314           will be called arthur).
2315
2316 endmenu
2317
2318 menu "Power management options"
2319
2320 source "kernel/power/Kconfig"
2321
2322 config ARCH_SUSPEND_POSSIBLE
2323         depends on !ARCH_S5PC100 && !ARCH_TEGRA
2324         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2325                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2326         def_bool y
2327
2328 config ARM_CPU_SUSPEND
2329         def_bool PM_SLEEP
2330
2331 endmenu
2332
2333 source "net/Kconfig"
2334
2335 source "drivers/Kconfig"
2336
2337 source "fs/Kconfig"
2338
2339 source "arch/arm/Kconfig.debug"
2340
2341 source "security/Kconfig"
2342
2343 source "crypto/Kconfig"
2344
2345 source "lib/Kconfig"