sparc64: Remove 4MB and 512K base page size options.
authorDavid S. Miller <davem@davemloft.net>
Fri, 18 Jul 2008 06:43:55 +0000 (23:43 -0700)
committerDavid S. Miller <davem@davemloft.net>
Fri, 18 Jul 2008 06:44:53 +0000 (23:44 -0700)
commitf7fe93344fd3f4ccd406a35f751a61b77f94b0fc
tree2d164e040f6acde923147a53e5c92fa0ca0cf0ec
parentd172ad18f9914f70c761a6cad470efc986d5e07e
sparc64: Remove 4MB and 512K base page size options.

Adrian Bunk reported that enabling 4MB page size breaks the build.
The problem is that MAX_ORDER combined with the page shift exceeds the
SECTION_SIZE_BITS we use in asm-sparc64/sparsemem.h

There are several ways I suppose we could work around this.  For one
we could define a CONFIG_FORCE_MAX_ZONEORDER to decrease MAX_ORDER in
these higher page size cases.

But I also know that these page size cases are broken wrt. TLB miss
handling especially on pre-hypervisor systems, and there isn't an easy
way to fix that.

These options were meant to be fun experimental hacks anyways, and
only 8K and 64K make any sense to support.

So remove 512K and 4M base page size support.  Of course, we still
support these page sizes for huge pages.

Signed-off-by: David S. Miller <davem@davemloft.net>
arch/sparc64/Kconfig
arch/sparc64/lib/copy_page.S
arch/sparc64/mm/tsb.c
include/asm-sparc/mmu_64.h
include/asm-sparc/page_64.h
include/asm-sparc/pgtable_64.h