sh: Add control register barriers.
authorPaul Mundt <lethal@linux-sh.org>
Wed, 27 Sep 2006 05:57:44 +0000 (14:57 +0900)
committerPaul Mundt <lethal@linux-sh.org>
Wed, 27 Sep 2006 05:57:44 +0000 (14:57 +0900)
commit298476220d1f793ca0ac6c9e5dc817e1ad3e9851
tree59cff744ad1837844cb7a5a43a0623d39058fb44
parent749cf486920bf53f16e6a6889d9635a91ffb6c82
sh: Add control register barriers.

Currently when making changes to control registers, we
typically need some time for changes to take effect (8
nops, generally).  However, for sh4a we simply need to
do an icbi..

This is a simple patch for implementing a general purpose
ctrl_barrier() which functions as a control register write
barrier. There's some additional documentation in the patch
itself, but it's pretty self explanatory.

There were also some places where we were not doing the
barrier, which didn't seem to have any adverse effects on
legacy parts, but certainly did on sh4a. It's safer to have
the barrier in place for legacy parts as well in these cases,
though this does make flush_tlb_all() more expensive (by an
order of 8 nops).  We can ifdef around the flush_tlb_all()
case for now if it's clear that all legacy parts won't have
a problem with this.

Signed-off-by: Paul Mundt <lethal@linux-sh.org>
arch/sh/mm/cache-sh4.c
arch/sh/mm/fault.c
include/asm-sh/mmu_context.h
include/asm-sh/system.h