3576c1cb067fd7b0efd01d2d53fcb8b3c622b877
[pandora-kernel.git] / drivers / net / wireless / wl12xx / wl1271.h
1 /*
2  * This file is part of wl1271
3  *
4  * Copyright (C) 1998-2009 Texas Instruments. All rights reserved.
5  * Copyright (C) 2008-2009 Nokia Corporation
6  *
7  * Contact: Luciano Coelho <luciano.coelho@nokia.com>
8  *
9  * This program is free software; you can redistribute it and/or
10  * modify it under the terms of the GNU General Public License
11  * version 2 as published by the Free Software Foundation.
12  *
13  * This program is distributed in the hope that it will be useful, but
14  * WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
16  * General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA
21  * 02110-1301 USA
22  *
23  */
24
25 #ifndef __WL1271_H__
26 #define __WL1271_H__
27
28 #include <linux/mutex.h>
29 #include <linux/completion.h>
30 #include <linux/spinlock.h>
31 #include <linux/list.h>
32 #include <linux/bitops.h>
33 #include <net/mac80211.h>
34
35 #include "wl1271_conf.h"
36 #include "wl1271_ini.h"
37
38 #define DRIVER_NAME "wl1271"
39 #define DRIVER_PREFIX DRIVER_NAME ": "
40
41 enum {
42         DEBUG_NONE      = 0,
43         DEBUG_IRQ       = BIT(0),
44         DEBUG_SPI       = BIT(1),
45         DEBUG_BOOT      = BIT(2),
46         DEBUG_MAILBOX   = BIT(3),
47         DEBUG_TESTMODE  = BIT(4),
48         DEBUG_EVENT     = BIT(5),
49         DEBUG_TX        = BIT(6),
50         DEBUG_RX        = BIT(7),
51         DEBUG_SCAN      = BIT(8),
52         DEBUG_CRYPT     = BIT(9),
53         DEBUG_PSM       = BIT(10),
54         DEBUG_MAC80211  = BIT(11),
55         DEBUG_CMD       = BIT(12),
56         DEBUG_ACX       = BIT(13),
57         DEBUG_SDIO      = BIT(14),
58         DEBUG_FILTERS   = BIT(15),
59         DEBUG_ADHOC     = BIT(16),
60         DEBUG_ALL       = ~0,
61 };
62
63 #define DEBUG_LEVEL (DEBUG_NONE)
64
65 #define DEBUG_DUMP_LIMIT 1024
66
67 #define wl1271_error(fmt, arg...) \
68         printk(KERN_ERR DRIVER_PREFIX "ERROR " fmt "\n", ##arg)
69
70 #define wl1271_warning(fmt, arg...) \
71         printk(KERN_WARNING DRIVER_PREFIX "WARNING " fmt "\n", ##arg)
72
73 #define wl1271_notice(fmt, arg...) \
74         printk(KERN_INFO DRIVER_PREFIX fmt "\n", ##arg)
75
76 #define wl1271_info(fmt, arg...) \
77         printk(KERN_DEBUG DRIVER_PREFIX fmt "\n", ##arg)
78
79 #define wl1271_debug(level, fmt, arg...) \
80         do { \
81                 if (level & DEBUG_LEVEL) \
82                         printk(KERN_DEBUG DRIVER_PREFIX fmt "\n", ##arg); \
83         } while (0)
84
85 #define wl1271_dump(level, prefix, buf, len)    \
86         do { \
87                 if (level & DEBUG_LEVEL) \
88                         print_hex_dump(KERN_DEBUG, DRIVER_PREFIX prefix, \
89                                        DUMP_PREFIX_OFFSET, 16, 1,       \
90                                        buf,                             \
91                                        min_t(size_t, len, DEBUG_DUMP_LIMIT), \
92                                        0);                              \
93         } while (0)
94
95 #define wl1271_dump_ascii(level, prefix, buf, len)      \
96         do { \
97                 if (level & DEBUG_LEVEL) \
98                         print_hex_dump(KERN_DEBUG, DRIVER_PREFIX prefix, \
99                                        DUMP_PREFIX_OFFSET, 16, 1,       \
100                                        buf,                             \
101                                        min_t(size_t, len, DEBUG_DUMP_LIMIT), \
102                                        true);                           \
103         } while (0)
104
105 #define WL1271_DEFAULT_RX_CONFIG (CFG_UNI_FILTER_EN |   \
106                                   CFG_BSSID_FILTER_EN | \
107                                   CFG_MC_FILTER_EN)
108
109 #define WL1271_DEFAULT_RX_FILTER (CFG_RX_RCTS_ACK | CFG_RX_PRSP_EN |  \
110                                   CFG_RX_MGMT_EN | CFG_RX_DATA_EN |   \
111                                   CFG_RX_CTL_EN | CFG_RX_BCN_EN |     \
112                                   CFG_RX_AUTH_EN | CFG_RX_ASSOC_EN)
113
114 #define WL1271_FW_NAME "wl1271-fw.bin"
115 #define WL1271_NVS_NAME "wl1271-nvs.bin"
116
117 #define WL1271_TX_SECURITY_LO16(s) ((u16)((s) & 0xffff))
118 #define WL1271_TX_SECURITY_HI32(s) ((u32)(((s) >> 16) & 0xffffffff))
119
120 #define WL1271_BUSY_WORD_CNT 1
121 #define WL1271_BUSY_WORD_LEN (WL1271_BUSY_WORD_CNT * sizeof(u32))
122
123 #define WL1271_ELP_HW_STATE_ASLEEP 0
124 #define WL1271_ELP_HW_STATE_IRQ    1
125
126 #define WL1271_DEFAULT_BEACON_INT  100
127 #define WL1271_DEFAULT_DTIM_PERIOD 1
128
129 #define ACX_TX_DESCRIPTORS         32
130
131 enum wl1271_state {
132         WL1271_STATE_OFF,
133         WL1271_STATE_ON,
134         WL1271_STATE_PLT,
135 };
136
137 enum wl1271_partition_type {
138         PART_DOWN,
139         PART_WORK,
140         PART_DRPW,
141
142         PART_TABLE_LEN
143 };
144
145 struct wl1271_partition {
146         u32 size;
147         u32 start;
148 };
149
150 struct wl1271_partition_set {
151         struct wl1271_partition mem;
152         struct wl1271_partition reg;
153         struct wl1271_partition mem2;
154         struct wl1271_partition mem3;
155 };
156
157 struct wl1271;
158
159 /* FIXME: I'm not sure about this structure name */
160 struct wl1271_chip {
161         u32 id;
162         char fw_ver[21];
163 };
164
165 struct wl1271_stats {
166         struct acx_statistics *fw_stats;
167         unsigned long fw_stats_update;
168
169         unsigned int retry_count;
170         unsigned int excessive_retries;
171 };
172
173 struct wl1271_debugfs {
174         struct dentry *rootdir;
175         struct dentry *fw_statistics;
176
177         struct dentry *tx_internal_desc_overflow;
178
179         struct dentry *rx_out_of_mem;
180         struct dentry *rx_hdr_overflow;
181         struct dentry *rx_hw_stuck;
182         struct dentry *rx_dropped;
183         struct dentry *rx_fcs_err;
184         struct dentry *rx_xfr_hint_trig;
185         struct dentry *rx_path_reset;
186         struct dentry *rx_reset_counter;
187
188         struct dentry *dma_rx_requested;
189         struct dentry *dma_rx_errors;
190         struct dentry *dma_tx_requested;
191         struct dentry *dma_tx_errors;
192
193         struct dentry *isr_cmd_cmplt;
194         struct dentry *isr_fiqs;
195         struct dentry *isr_rx_headers;
196         struct dentry *isr_rx_mem_overflow;
197         struct dentry *isr_rx_rdys;
198         struct dentry *isr_irqs;
199         struct dentry *isr_tx_procs;
200         struct dentry *isr_decrypt_done;
201         struct dentry *isr_dma0_done;
202         struct dentry *isr_dma1_done;
203         struct dentry *isr_tx_exch_complete;
204         struct dentry *isr_commands;
205         struct dentry *isr_rx_procs;
206         struct dentry *isr_hw_pm_mode_changes;
207         struct dentry *isr_host_acknowledges;
208         struct dentry *isr_pci_pm;
209         struct dentry *isr_wakeups;
210         struct dentry *isr_low_rssi;
211
212         struct dentry *wep_addr_key_count;
213         struct dentry *wep_default_key_count;
214         /* skipping wep.reserved */
215         struct dentry *wep_key_not_found;
216         struct dentry *wep_decrypt_fail;
217         struct dentry *wep_packets;
218         struct dentry *wep_interrupt;
219
220         struct dentry *pwr_ps_enter;
221         struct dentry *pwr_elp_enter;
222         struct dentry *pwr_missing_bcns;
223         struct dentry *pwr_wake_on_host;
224         struct dentry *pwr_wake_on_timer_exp;
225         struct dentry *pwr_tx_with_ps;
226         struct dentry *pwr_tx_without_ps;
227         struct dentry *pwr_rcvd_beacons;
228         struct dentry *pwr_power_save_off;
229         struct dentry *pwr_enable_ps;
230         struct dentry *pwr_disable_ps;
231         struct dentry *pwr_fix_tsf_ps;
232         /* skipping cont_miss_bcns_spread for now */
233         struct dentry *pwr_rcvd_awake_beacons;
234
235         struct dentry *mic_rx_pkts;
236         struct dentry *mic_calc_failure;
237
238         struct dentry *aes_encrypt_fail;
239         struct dentry *aes_decrypt_fail;
240         struct dentry *aes_encrypt_packets;
241         struct dentry *aes_decrypt_packets;
242         struct dentry *aes_encrypt_interrupt;
243         struct dentry *aes_decrypt_interrupt;
244
245         struct dentry *event_heart_beat;
246         struct dentry *event_calibration;
247         struct dentry *event_rx_mismatch;
248         struct dentry *event_rx_mem_empty;
249         struct dentry *event_rx_pool;
250         struct dentry *event_oom_late;
251         struct dentry *event_phy_transmit_error;
252         struct dentry *event_tx_stuck;
253
254         struct dentry *ps_pspoll_timeouts;
255         struct dentry *ps_upsd_timeouts;
256         struct dentry *ps_upsd_max_sptime;
257         struct dentry *ps_upsd_max_apturn;
258         struct dentry *ps_pspoll_max_apturn;
259         struct dentry *ps_pspoll_utilization;
260         struct dentry *ps_upsd_utilization;
261
262         struct dentry *rxpipe_rx_prep_beacon_drop;
263         struct dentry *rxpipe_descr_host_int_trig_rx_data;
264         struct dentry *rxpipe_beacon_buffer_thres_host_int_trig_rx_data;
265         struct dentry *rxpipe_missed_beacon_host_int_trig_rx_data;
266         struct dentry *rxpipe_tx_xfr_host_int_trig_rx_data;
267
268         struct dentry *tx_queue_len;
269
270         struct dentry *retry_count;
271         struct dentry *excessive_retries;
272         struct dentry *gpio_power;
273 };
274
275 #define NUM_TX_QUEUES              4
276 #define NUM_RX_PKT_DESC            8
277
278 /* FW status registers */
279 struct wl1271_fw_status {
280         __le32 intr;
281         u8  fw_rx_counter;
282         u8  drv_rx_counter;
283         u8  reserved;
284         u8  tx_results_counter;
285         __le32 rx_pkt_descs[NUM_RX_PKT_DESC];
286         __le32 tx_released_blks[NUM_TX_QUEUES];
287         __le32 fw_localtime;
288         __le32 padding[2];
289 } __packed;
290
291 struct wl1271_rx_mem_pool_addr {
292         u32 addr;
293         u32 addr_extra;
294 };
295
296 struct wl1271_scan {
297         struct cfg80211_scan_request *req;
298         bool *scanned_ch;
299         u8 state;
300         u8 ssid[IW_ESSID_MAX_SIZE+1];
301         size_t ssid_len;
302 };
303
304 struct wl1271_if_operations {
305         void (*read)(struct wl1271 *wl, int addr, void *buf, size_t len,
306                      bool fixed);
307         void (*write)(struct wl1271 *wl, int addr, void *buf, size_t len,
308                      bool fixed);
309         void (*reset)(struct wl1271 *wl);
310         void (*init)(struct wl1271 *wl);
311         int (*power)(struct wl1271 *wl, bool enable);
312         struct device* (*dev)(struct wl1271 *wl);
313         void (*enable_irq)(struct wl1271 *wl);
314         void (*disable_irq)(struct wl1271 *wl);
315 };
316
317 struct wl1271 {
318         struct platform_device *plat_dev;
319         struct ieee80211_hw *hw;
320         bool mac80211_registered;
321
322         void *if_priv;
323
324         struct wl1271_if_operations *if_ops;
325
326         void (*set_power)(bool enable);
327         int irq;
328         int ref_clock;
329
330         spinlock_t wl_lock;
331
332         enum wl1271_state state;
333         struct mutex mutex;
334
335 #define WL1271_FLAG_STA_RATES_CHANGED  (0)
336 #define WL1271_FLAG_STA_ASSOCIATED     (1)
337 #define WL1271_FLAG_JOINED             (2)
338 #define WL1271_FLAG_GPIO_POWER         (3)
339 #define WL1271_FLAG_TX_QUEUE_STOPPED   (4)
340 #define WL1271_FLAG_IN_ELP             (5)
341 #define WL1271_FLAG_PSM                (6)
342 #define WL1271_FLAG_PSM_REQUESTED      (7)
343 #define WL1271_FLAG_IRQ_PENDING        (8)
344 #define WL1271_FLAG_IRQ_RUNNING        (9)
345 #define WL1271_FLAG_IDLE              (10)
346 #define WL1271_FLAG_IDLE_REQUESTED    (11)
347 #define WL1271_FLAG_PSPOLL_FAILURE    (12)
348 #define WL1271_FLAG_STA_STATE_SENT    (13)
349         unsigned long flags;
350
351         struct wl1271_partition_set part;
352
353         struct wl1271_chip chip;
354
355         int cmd_box_addr;
356         int event_box_addr;
357
358         u8 *fw;
359         size_t fw_len;
360         struct wl1271_nvs_file *nvs;
361         size_t nvs_len;
362
363         s8 hw_pg_ver;
364
365         u8 bssid[ETH_ALEN];
366         u8 mac_addr[ETH_ALEN];
367         u8 bss_type;
368         u8 set_bss_type;
369         u8 ssid[IW_ESSID_MAX_SIZE + 1];
370         u8 ssid_len;
371         int channel;
372
373         struct wl1271_acx_mem_map *target_mem_map;
374
375         /* Accounting for allocated / available TX blocks on HW */
376         u32 tx_blocks_freed[NUM_TX_QUEUES];
377         u32 tx_blocks_available;
378         u32 tx_results_count;
379
380         /* Transmitted TX packets counter for chipset interface */
381         u32 tx_packets_count;
382
383         /* Time-offset between host and chipset clocks */
384         s64 time_offset;
385
386         /* Session counter for the chipset */
387         int session_counter;
388
389         /* Frames scheduled for transmission, not handled yet */
390         struct sk_buff_head tx_queue;
391
392         struct work_struct tx_work;
393
394         /* Pending TX frames */
395         struct sk_buff *tx_frames[ACX_TX_DESCRIPTORS];
396         int tx_frames_cnt;
397
398         /* Security sequence number counters */
399         u8 tx_security_last_seq;
400         s64 tx_security_seq;
401
402         /* FW Rx counter */
403         u32 rx_counter;
404
405         /* Rx memory pool address */
406         struct wl1271_rx_mem_pool_addr rx_mem_pool_addr;
407
408         /* The target interrupt mask */
409         struct work_struct irq_work;
410
411         /* Hardware recovery work */
412         struct work_struct recovery_work;
413
414         /* The mbox event mask */
415         u32 event_mask;
416
417         /* Mailbox pointers */
418         u32 mbox_ptr[2];
419
420         /* Are we currently scanning */
421         struct wl1271_scan scan;
422         struct work_struct scan_complete_work;
423
424         /* Our association ID */
425         u16 aid;
426
427         /* currently configured rate set */
428         u32 sta_rate_set;
429         u32 basic_rate_set;
430         u32 basic_rate;
431         u32 rate_set;
432
433         /* The current band */
434         enum ieee80211_band band;
435
436         /* Beaconing interval (needed for ad-hoc) */
437         u32 beacon_int;
438
439         /* Default key (for WEP) */
440         u32 default_key;
441
442         unsigned int filters;
443         unsigned int rx_config;
444         unsigned int rx_filter;
445
446         struct completion *elp_compl;
447         struct delayed_work elp_work;
448         struct delayed_work pspoll_work;
449
450         /* counter for ps-poll delivery failures */
451         int ps_poll_failures;
452
453         /* retry counter for PSM entries */
454         u8 psm_entry_retry;
455
456         /* in dBm */
457         int power_level;
458
459         int rssi_thold;
460         int last_rssi_event;
461
462         struct wl1271_stats stats;
463         struct wl1271_debugfs debugfs;
464
465         __le32 buffer_32;
466         u32 buffer_cmd;
467         u32 buffer_busyword[WL1271_BUSY_WORD_CNT];
468
469         struct wl1271_fw_status *fw_status;
470         struct wl1271_tx_hw_res_if *tx_res_if;
471
472         struct ieee80211_vif *vif;
473
474         /* Current chipset configuration */
475         struct conf_drv_settings conf;
476
477         bool sg_enabled;
478
479         bool enable_11a;
480
481         struct list_head list;
482
483         /* Most recently reported noise in dBm */
484         s8 noise;
485 };
486
487 int wl1271_plt_start(struct wl1271 *wl);
488 int wl1271_plt_stop(struct wl1271 *wl);
489
490 #define JOIN_TIMEOUT 5000 /* 5000 milliseconds to join */
491
492 #define SESSION_COUNTER_MAX 7 /* maximum value for the session counter */
493
494 #define WL1271_DEFAULT_POWER_LEVEL 0
495
496 #define WL1271_TX_QUEUE_LOW_WATERMARK  10
497 #define WL1271_TX_QUEUE_HIGH_WATERMARK 25
498
499 /* WL1271 needs a 200ms sleep after power on, and a 20ms sleep before power
500    on in case is has been shut down shortly before */
501 #define WL1271_PRE_POWER_ON_SLEEP 20 /* in miliseconds */
502 #define WL1271_POWER_ON_SLEEP 200 /* in miliseconds */
503
504 #endif