9dbf04f0f04c1ceeae6ac10f0789aec9eb649a95
[pandora-kernel.git] / drivers / net / wireless / rt2x00 / rt2x00queue.h
1 /*
2         Copyright (C) 2004 - 2008 rt2x00 SourceForge Project
3         <http://rt2x00.serialmonkey.com>
4
5         This program is free software; you can redistribute it and/or modify
6         it under the terms of the GNU General Public License as published by
7         the Free Software Foundation; either version 2 of the License, or
8         (at your option) any later version.
9
10         This program is distributed in the hope that it will be useful,
11         but WITHOUT ANY WARRANTY; without even the implied warranty of
12         MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
13         GNU General Public License for more details.
14
15         You should have received a copy of the GNU General Public License
16         along with this program; if not, write to the
17         Free Software Foundation, Inc.,
18         59 Temple Place - Suite 330, Boston, MA 02111-1307, USA.
19  */
20
21 /*
22         Module: rt2x00
23         Abstract: rt2x00 queue datastructures and routines
24  */
25
26 #ifndef RT2X00QUEUE_H
27 #define RT2X00QUEUE_H
28
29 #include <linux/prefetch.h>
30
31 /**
32  * DOC: Entrie frame size
33  *
34  * Ralink PCI devices demand the Frame size to be a multiple of 128 bytes,
35  * for USB devices this restriction does not apply, but the value of
36  * 2432 makes sense since it is big enough to contain the maximum fragment
37  * size according to the ieee802.11 specs.
38  */
39 #define DATA_FRAME_SIZE 2432
40 #define MGMT_FRAME_SIZE 256
41
42 /**
43  * DOC: Number of entries per queue
44  *
45  * Under normal load without fragmentation 12 entries are sufficient
46  * without the queue being filled up to the maximum. When using fragmentation
47  * and the queue threshold code we need to add some additional margins to
48  * make sure the queue will never (or only under extreme load) fill up
49  * completely.
50  * Since we don't use preallocated DMA having a large number of queue entries
51  * will have only minimal impact on the memory requirements for the queue.
52  */
53 #define RX_ENTRIES      24
54 #define TX_ENTRIES      24
55 #define BEACON_ENTRIES  1
56 #define ATIM_ENTRIES    8
57
58 /**
59  * enum data_queue_qid: Queue identification
60  *
61  * @QID_AC_BE: AC BE queue
62  * @QID_AC_BK: AC BK queue
63  * @QID_AC_VI: AC VI queue
64  * @QID_AC_VO: AC VO queue
65  * @QID_HCCA: HCCA queue
66  * @QID_MGMT: MGMT queue (prio queue)
67  * @QID_RX: RX queue
68  * @QID_OTHER: None of the above (don't use, only present for completeness)
69  * @QID_BEACON: Beacon queue (value unspecified, don't send it to device)
70  * @QID_ATIM: Atim queue (value unspeficied, don't send it to device)
71  */
72 enum data_queue_qid {
73         QID_AC_BE = 0,
74         QID_AC_BK = 1,
75         QID_AC_VI = 2,
76         QID_AC_VO = 3,
77         QID_HCCA = 4,
78         QID_MGMT = 13,
79         QID_RX = 14,
80         QID_OTHER = 15,
81         QID_BEACON,
82         QID_ATIM,
83 };
84
85 /**
86  * enum skb_frame_desc_flags: Flags for &struct skb_frame_desc
87  *
88  * @SKBDESC_DMA_MAPPED_RX: &skb_dma field has been mapped for RX
89  * @SKBDESC_DMA_MAPPED_TX: &skb_dma field has been mapped for TX
90  * @FRAME_DESC_IV_STRIPPED: Frame contained a IV/EIV provided by
91  *      mac80211 but was stripped for processing by the driver.
92  */
93 enum skb_frame_desc_flags {
94         SKBDESC_DMA_MAPPED_RX = 1 << 0,
95         SKBDESC_DMA_MAPPED_TX = 1 << 1,
96         FRAME_DESC_IV_STRIPPED = 1 << 2,
97 };
98
99 /**
100  * struct skb_frame_desc: Descriptor information for the skb buffer
101  *
102  * This structure is placed over the driver_data array, this means that
103  * this structure should not exceed the size of that array (40 bytes).
104  *
105  * @flags: Frame flags, see &enum skb_frame_desc_flags.
106  * @desc_len: Length of the frame descriptor.
107  * @desc: Pointer to descriptor part of the frame.
108  *      Note that this pointer could point to something outside
109  *      of the scope of the skb->data pointer.
110  * @iv: IV data used during encryption/decryption.
111  * @eiv: EIV data used during encryption/decryption.
112  * @skb_dma: (PCI-only) the DMA address associated with the sk buffer.
113  * @entry: The entry to which this sk buffer belongs.
114  */
115 struct skb_frame_desc {
116         unsigned int flags;
117
118         unsigned int desc_len;
119         void *desc;
120
121         __le32 iv;
122         __le32 eiv;
123
124         dma_addr_t skb_dma;
125
126         struct queue_entry *entry;
127 };
128
129 /**
130  * get_skb_frame_desc - Obtain the rt2x00 frame descriptor from a sk_buff.
131  * @skb: &struct sk_buff from where we obtain the &struct skb_frame_desc
132  */
133 static inline struct skb_frame_desc* get_skb_frame_desc(struct sk_buff *skb)
134 {
135         BUILD_BUG_ON(sizeof(struct skb_frame_desc) >
136                      IEEE80211_TX_INFO_DRIVER_DATA_SIZE);
137         return (struct skb_frame_desc *)&IEEE80211_SKB_CB(skb)->driver_data;
138 }
139
140 /**
141  * enum rxdone_entry_desc_flags: Flags for &struct rxdone_entry_desc
142  *
143  * @RXDONE_SIGNAL_PLCP: Signal field contains the plcp value.
144  * @RXDONE_SIGNAL_BITRATE: Signal field contains the bitrate value.
145  * @RXDONE_MY_BSS: Does this frame originate from device's BSS.
146  */
147 enum rxdone_entry_desc_flags {
148         RXDONE_SIGNAL_PLCP = 1 << 0,
149         RXDONE_SIGNAL_BITRATE = 1 << 1,
150         RXDONE_MY_BSS = 1 << 2,
151 };
152
153 /**
154  * struct rxdone_entry_desc: RX Entry descriptor
155  *
156  * Summary of information that has been read from the RX frame descriptor.
157  *
158  * @timestamp: RX Timestamp
159  * @signal: Signal of the received frame.
160  * @rssi: RSSI of the received frame.
161  * @size: Data size of the received frame.
162  * @flags: MAC80211 receive flags (See &enum mac80211_rx_flags).
163  * @dev_flags: Ralink receive flags (See &enum rxdone_entry_desc_flags).
164  * @cipher: Cipher type used during decryption.
165  * @cipher_status: Decryption status.
166  * @iv: IV data used during decryption.
167  * @eiv: EIV data used during decryption.
168  * @icv: ICV data used during decryption.
169  */
170 struct rxdone_entry_desc {
171         u64 timestamp;
172         int signal;
173         int rssi;
174         int size;
175         int flags;
176         int dev_flags;
177         u8 cipher;
178         u8 cipher_status;
179
180         __le32 iv;
181         __le32 eiv;
182         __le32 icv;
183 };
184
185 /**
186  * enum txdone_entry_desc_flags: Flags for &struct txdone_entry_desc
187  *
188  * @TXDONE_UNKNOWN: Hardware could not determine success of transmission.
189  * @TXDONE_SUCCESS: Frame was successfully send
190  * @TXDONE_FAILURE: Frame was not successfully send
191  * @TXDONE_EXCESSIVE_RETRY: In addition to &TXDONE_FAILURE, the
192  *      frame transmission failed due to excessive retries.
193  */
194 enum txdone_entry_desc_flags {
195         TXDONE_UNKNOWN,
196         TXDONE_SUCCESS,
197         TXDONE_FAILURE,
198         TXDONE_EXCESSIVE_RETRY,
199 };
200
201 /**
202  * struct txdone_entry_desc: TX done entry descriptor
203  *
204  * Summary of information that has been read from the TX frame descriptor
205  * after the device is done with transmission.
206  *
207  * @flags: TX done flags (See &enum txdone_entry_desc_flags).
208  * @retry: Retry count.
209  */
210 struct txdone_entry_desc {
211         unsigned long flags;
212         int retry;
213 };
214
215 /**
216  * enum txentry_desc_flags: Status flags for TX entry descriptor
217  *
218  * @ENTRY_TXD_RTS_FRAME: This frame is a RTS frame.
219  * @ENTRY_TXD_CTS_FRAME: This frame is a CTS-to-self frame.
220  * @ENTRY_TXD_OFDM_RATE: This frame is send out with an OFDM rate.
221  * @ENTRY_TXD_GENERATE_SEQ: This frame requires sequence counter.
222  * @ENTRY_TXD_FIRST_FRAGMENT: This is the first frame.
223  * @ENTRY_TXD_MORE_FRAG: This frame is followed by another fragment.
224  * @ENTRY_TXD_REQ_TIMESTAMP: Require timestamp to be inserted.
225  * @ENTRY_TXD_BURST: This frame belongs to the same burst event.
226  * @ENTRY_TXD_ACK: An ACK is required for this frame.
227  * @ENTRY_TXD_RETRY_MODE: When set, the long retry count is used.
228  * @ENTRY_TXD_ENCRYPT: This frame should be encrypted.
229  * @ENTRY_TXD_ENCRYPT_PAIRWISE: Use pairwise key table (instead of shared).
230  * @ENTRY_TXD_ENCRYPT_IV: Generate IV/EIV in hardware.
231  * @ENTRY_TXD_ENCRYPT_MMIC: Generate MIC in hardware.
232  */
233 enum txentry_desc_flags {
234         ENTRY_TXD_RTS_FRAME,
235         ENTRY_TXD_CTS_FRAME,
236         ENTRY_TXD_OFDM_RATE,
237         ENTRY_TXD_GENERATE_SEQ,
238         ENTRY_TXD_FIRST_FRAGMENT,
239         ENTRY_TXD_MORE_FRAG,
240         ENTRY_TXD_REQ_TIMESTAMP,
241         ENTRY_TXD_BURST,
242         ENTRY_TXD_ACK,
243         ENTRY_TXD_RETRY_MODE,
244         ENTRY_TXD_ENCRYPT,
245         ENTRY_TXD_ENCRYPT_PAIRWISE,
246         ENTRY_TXD_ENCRYPT_IV,
247         ENTRY_TXD_ENCRYPT_MMIC,
248 };
249
250 /**
251  * struct txentry_desc: TX Entry descriptor
252  *
253  * Summary of information for the frame descriptor before sending a TX frame.
254  *
255  * @flags: Descriptor flags (See &enum queue_entry_flags).
256  * @queue: Queue identification (See &enum data_queue_qid).
257  * @length_high: PLCP length high word.
258  * @length_low: PLCP length low word.
259  * @signal: PLCP signal.
260  * @service: PLCP service.
261  * @retry_limit: Max number of retries.
262  * @aifs: AIFS value.
263  * @ifs: IFS value.
264  * @cw_min: cwmin value.
265  * @cw_max: cwmax value.
266  * @cipher: Cipher type used for encryption.
267  * @key_idx: Key index used for encryption.
268  * @iv_offset: Position where IV should be inserted by hardware.
269  */
270 struct txentry_desc {
271         unsigned long flags;
272
273         enum data_queue_qid queue;
274
275         u16 length_high;
276         u16 length_low;
277         u16 signal;
278         u16 service;
279
280         short retry_limit;
281         short aifs;
282         short ifs;
283         short cw_min;
284         short cw_max;
285
286         enum cipher cipher;
287         u16 key_idx;
288         u16 iv_offset;
289 };
290
291 /**
292  * enum queue_entry_flags: Status flags for queue entry
293  *
294  * @ENTRY_BCN_ASSIGNED: This entry has been assigned to an interface.
295  *      As long as this bit is set, this entry may only be touched
296  *      through the interface structure.
297  * @ENTRY_OWNER_DEVICE_DATA: This entry is owned by the device for data
298  *      transfer (either TX or RX depending on the queue). The entry should
299  *      only be touched after the device has signaled it is done with it.
300  * @ENTRY_OWNER_DEVICE_CRYPTO: This entry is owned by the device for data
301  *      encryption or decryption. The entry should only be touched after
302  *      the device has signaled it is done with it.
303  * @ENTRY_DATA_PENDING: This entry contains a valid frame and is waiting
304  *      for the signal to start sending.
305  */
306 enum queue_entry_flags {
307         ENTRY_BCN_ASSIGNED,
308         ENTRY_OWNER_DEVICE_DATA,
309         ENTRY_OWNER_DEVICE_CRYPTO,
310         ENTRY_DATA_PENDING,
311 };
312
313 /**
314  * struct queue_entry: Entry inside the &struct data_queue
315  *
316  * @flags: Entry flags, see &enum queue_entry_flags.
317  * @queue: The data queue (&struct data_queue) to which this entry belongs.
318  * @skb: The buffer which is currently being transmitted (for TX queue),
319  *      or used to directly recieve data in (for RX queue).
320  * @entry_idx: The entry index number.
321  * @priv_data: Private data belonging to this queue entry. The pointer
322  *      points to data specific to a particular driver and queue type.
323  */
324 struct queue_entry {
325         unsigned long flags;
326
327         struct data_queue *queue;
328
329         struct sk_buff *skb;
330
331         unsigned int entry_idx;
332
333         void *priv_data;
334 };
335
336 /**
337  * enum queue_index: Queue index type
338  *
339  * @Q_INDEX: Index pointer to the current entry in the queue, if this entry is
340  *      owned by the hardware then the queue is considered to be full.
341  * @Q_INDEX_DONE: Index pointer to the next entry which will be completed by
342  *      the hardware and for which we need to run the txdone handler. If this
343  *      entry is not owned by the hardware the queue is considered to be empty.
344  * @Q_INDEX_CRYPTO: Index pointer to the next entry which encryption/decription
345  *      will be completed by the hardware next.
346  * @Q_INDEX_MAX: Keep last, used in &struct data_queue to determine the size
347  *      of the index array.
348  */
349 enum queue_index {
350         Q_INDEX,
351         Q_INDEX_DONE,
352         Q_INDEX_CRYPTO,
353         Q_INDEX_MAX,
354 };
355
356 /**
357  * struct data_queue: Data queue
358  *
359  * @rt2x00dev: Pointer to main &struct rt2x00dev where this queue belongs to.
360  * @entries: Base address of the &struct queue_entry which are
361  *      part of this queue.
362  * @qid: The queue identification, see &enum data_queue_qid.
363  * @lock: Spinlock to protect index handling. Whenever @index, @index_done or
364  *      @index_crypt needs to be changed this lock should be grabbed to prevent
365  *      index corruption due to concurrency.
366  * @count: Number of frames handled in the queue.
367  * @limit: Maximum number of entries in the queue.
368  * @threshold: Minimum number of free entries before queue is kicked by force.
369  * @length: Number of frames in queue.
370  * @index: Index pointers to entry positions in the queue,
371  *      use &enum queue_index to get a specific index field.
372  * @txop: maximum burst time.
373  * @aifs: The aifs value for outgoing frames (field ignored in RX queue).
374  * @cw_min: The cw min value for outgoing frames (field ignored in RX queue).
375  * @cw_max: The cw max value for outgoing frames (field ignored in RX queue).
376  * @data_size: Maximum data size for the frames in this queue.
377  * @desc_size: Hardware descriptor size for the data in this queue.
378  */
379 struct data_queue {
380         struct rt2x00_dev *rt2x00dev;
381         struct queue_entry *entries;
382
383         enum data_queue_qid qid;
384
385         spinlock_t lock;
386         unsigned int count;
387         unsigned short limit;
388         unsigned short threshold;
389         unsigned short length;
390         unsigned short index[Q_INDEX_MAX];
391
392         unsigned short txop;
393         unsigned short aifs;
394         unsigned short cw_min;
395         unsigned short cw_max;
396
397         unsigned short data_size;
398         unsigned short desc_size;
399 };
400
401 /**
402  * struct data_queue_desc: Data queue description
403  *
404  * The information in this structure is used by drivers
405  * to inform rt2x00lib about the creation of the data queue.
406  *
407  * @entry_num: Maximum number of entries for a queue.
408  * @data_size: Maximum data size for the frames in this queue.
409  * @desc_size: Hardware descriptor size for the data in this queue.
410  * @priv_size: Size of per-queue_entry private data.
411  */
412 struct data_queue_desc {
413         unsigned short entry_num;
414         unsigned short data_size;
415         unsigned short desc_size;
416         unsigned short priv_size;
417 };
418
419 /**
420  * queue_end - Return pointer to the last queue (HELPER MACRO).
421  * @__dev: Pointer to &struct rt2x00_dev
422  *
423  * Using the base rx pointer and the maximum number of available queues,
424  * this macro will return the address of 1 position beyond  the end of the
425  * queues array.
426  */
427 #define queue_end(__dev) \
428         &(__dev)->rx[(__dev)->data_queues]
429
430 /**
431  * tx_queue_end - Return pointer to the last TX queue (HELPER MACRO).
432  * @__dev: Pointer to &struct rt2x00_dev
433  *
434  * Using the base tx pointer and the maximum number of available TX
435  * queues, this macro will return the address of 1 position beyond
436  * the end of the TX queue array.
437  */
438 #define tx_queue_end(__dev) \
439         &(__dev)->tx[(__dev)->ops->tx_queues]
440
441 /**
442  * queue_loop - Loop through the queues within a specific range (HELPER MACRO).
443  * @__entry: Pointer where the current queue entry will be stored in.
444  * @__start: Start queue pointer.
445  * @__end: End queue pointer.
446  *
447  * This macro will loop through all queues between &__start and &__end.
448  */
449 #define queue_loop(__entry, __start, __end)                     \
450         for ((__entry) = (__start);                             \
451              prefetch(&(__entry)[1]), (__entry) != (__end);     \
452              (__entry) = &(__entry)[1])
453
454 /**
455  * queue_for_each - Loop through all queues
456  * @__dev: Pointer to &struct rt2x00_dev
457  * @__entry: Pointer where the current queue entry will be stored in.
458  *
459  * This macro will loop through all available queues.
460  */
461 #define queue_for_each(__dev, __entry) \
462         queue_loop(__entry, (__dev)->rx, queue_end(__dev))
463
464 /**
465  * tx_queue_for_each - Loop through the TX queues
466  * @__dev: Pointer to &struct rt2x00_dev
467  * @__entry: Pointer where the current queue entry will be stored in.
468  *
469  * This macro will loop through all TX related queues excluding
470  * the Beacon and Atim queues.
471  */
472 #define tx_queue_for_each(__dev, __entry) \
473         queue_loop(__entry, (__dev)->tx, tx_queue_end(__dev))
474
475 /**
476  * txall_queue_for_each - Loop through all TX related queues
477  * @__dev: Pointer to &struct rt2x00_dev
478  * @__entry: Pointer where the current queue entry will be stored in.
479  *
480  * This macro will loop through all TX related queues including
481  * the Beacon and Atim queues.
482  */
483 #define txall_queue_for_each(__dev, __entry) \
484         queue_loop(__entry, (__dev)->tx, queue_end(__dev))
485
486 /**
487  * rt2x00queue_empty - Check if the queue is empty.
488  * @queue: Queue to check if empty.
489  */
490 static inline int rt2x00queue_empty(struct data_queue *queue)
491 {
492         return queue->length == 0;
493 }
494
495 /**
496  * rt2x00queue_full - Check if the queue is full.
497  * @queue: Queue to check if full.
498  */
499 static inline int rt2x00queue_full(struct data_queue *queue)
500 {
501         return queue->length == queue->limit;
502 }
503
504 /**
505  * rt2x00queue_free - Check the number of available entries in queue.
506  * @queue: Queue to check.
507  */
508 static inline int rt2x00queue_available(struct data_queue *queue)
509 {
510         return queue->limit - queue->length;
511 }
512
513 /**
514  * rt2x00queue_threshold - Check if the queue is below threshold
515  * @queue: Queue to check.
516  */
517 static inline int rt2x00queue_threshold(struct data_queue *queue)
518 {
519         return rt2x00queue_available(queue) < queue->threshold;
520 }
521
522 /**
523  * _rt2x00_desc_read - Read a word from the hardware descriptor.
524  * @desc: Base descriptor address
525  * @word: Word index from where the descriptor should be read.
526  * @value: Address where the descriptor value should be written into.
527  */
528 static inline void _rt2x00_desc_read(__le32 *desc, const u8 word, __le32 *value)
529 {
530         *value = desc[word];
531 }
532
533 /**
534  * rt2x00_desc_read - Read a word from the hardware descriptor, this
535  * function will take care of the byte ordering.
536  * @desc: Base descriptor address
537  * @word: Word index from where the descriptor should be read.
538  * @value: Address where the descriptor value should be written into.
539  */
540 static inline void rt2x00_desc_read(__le32 *desc, const u8 word, u32 *value)
541 {
542         __le32 tmp;
543         _rt2x00_desc_read(desc, word, &tmp);
544         *value = le32_to_cpu(tmp);
545 }
546
547 /**
548  * rt2x00_desc_write - write a word to the hardware descriptor, this
549  * function will take care of the byte ordering.
550  * @desc: Base descriptor address
551  * @word: Word index from where the descriptor should be written.
552  * @value: Value that should be written into the descriptor.
553  */
554 static inline void _rt2x00_desc_write(__le32 *desc, const u8 word, __le32 value)
555 {
556         desc[word] = value;
557 }
558
559 /**
560  * rt2x00_desc_write - write a word to the hardware descriptor.
561  * @desc: Base descriptor address
562  * @word: Word index from where the descriptor should be written.
563  * @value: Value that should be written into the descriptor.
564  */
565 static inline void rt2x00_desc_write(__le32 *desc, const u8 word, u32 value)
566 {
567         _rt2x00_desc_write(desc, word, cpu_to_le32(value));
568 }
569
570 #endif /* RT2X00QUEUE_H */