3674e2732192a758af8c817c00fa08f51dc7a296
[pandora-kernel.git] / drivers / net / wireless / ath / wil6210 / wil6210.h
1 /*
2  * Copyright (c) 2012-2014 Qualcomm Atheros, Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #ifndef __WIL6210_H__
18 #define __WIL6210_H__
19
20 #include <linux/netdevice.h>
21 #include <linux/wireless.h>
22 #include <net/cfg80211.h>
23 #include <linux/timex.h>
24 #include "wil_platform.h"
25
26 extern bool no_fw_recovery;
27
28 #define WIL_NAME "wil6210"
29 #define WIL_FW_NAME "wil6210.fw"
30
31 #define WIL_MAX_BUS_REQUEST_KBPS 800000 /* ~6.1Gbps */
32
33 struct wil_board {
34         int board;
35 #define WIL_BOARD_MARLON        (1)
36 #define WIL_BOARD_SPARROW       (2)
37         const char * const name;
38 };
39
40 /**
41  * extract bits [@b0:@b1] (inclusive) from the value @x
42  * it should be @b0 <= @b1, or result is incorrect
43  */
44 static inline u32 WIL_GET_BITS(u32 x, int b0, int b1)
45 {
46         return (x >> b0) & ((1 << (b1 - b0 + 1)) - 1);
47 }
48
49 #define WIL6210_MEM_SIZE (2*1024*1024UL)
50
51 #define WIL6210_RX_RING_SIZE    (128)
52 #define WIL6210_TX_RING_SIZE    (512)
53 #define WIL6210_MAX_TX_RINGS    (24) /* HW limit */
54 #define WIL6210_MAX_CID         (8) /* HW limit */
55 #define WIL6210_NAPI_BUDGET     (16) /* arbitrary */
56 /* Max supported by wil6210 value for interrupt threshold is 5sec. */
57 #define WIL6210_ITR_TRSH_MAX (5000000)
58 #define WIL6210_ITR_TRSH_DEFAULT        (300) /* usec */
59 #define WIL6210_FW_RECOVERY_RETRIES     (5) /* try to recover this many times */
60 #define WIL6210_FW_RECOVERY_TO  msecs_to_jiffies(5000)
61 #define WIL6210_SCAN_TO         msecs_to_jiffies(10000)
62
63 /* Hardware definitions begin */
64
65 /*
66  * Mapping
67  * RGF File      | Host addr    |  FW addr
68  *               |              |
69  * user_rgf      | 0x000000     | 0x880000
70  *  dma_rgf      | 0x001000     | 0x881000
71  * pcie_rgf      | 0x002000     | 0x882000
72  *               |              |
73  */
74
75 /* Where various structures placed in host address space */
76 #define WIL6210_FW_HOST_OFF      (0x880000UL)
77
78 #define HOSTADDR(fwaddr)        (fwaddr - WIL6210_FW_HOST_OFF)
79
80 /*
81  * Interrupt control registers block
82  *
83  * each interrupt controlled by the same bit in all registers
84  */
85 struct RGF_ICR {
86         u32 ICC; /* Cause Control, RW: 0 - W1C, 1 - COR */
87         u32 ICR; /* Cause, W1C/COR depending on ICC */
88         u32 ICM; /* Cause masked (ICR & ~IMV), W1C/COR depending on ICC */
89         u32 ICS; /* Cause Set, WO */
90         u32 IMV; /* Mask, RW+S/C */
91         u32 IMS; /* Mask Set, write 1 to set */
92         u32 IMC; /* Mask Clear, write 1 to clear */
93 } __packed;
94
95 /* registers - FW addresses */
96 #define RGF_USER_USAGE_1                (0x880004)
97 #define RGF_USER_USAGE_6                (0x880018)
98 #define RGF_USER_HW_MACHINE_STATE       (0x8801dc)
99         #define HW_MACHINE_BOOT_DONE    (0x3fffffd)
100 #define RGF_USER_USER_CPU_0             (0x8801e0)
101         #define BIT_USER_USER_CPU_MAN_RST       BIT(1) /* user_cpu_man_rst */
102 #define RGF_USER_MAC_CPU_0              (0x8801fc)
103         #define BIT_USER_MAC_CPU_MAN_RST        BIT(1) /* mac_cpu_man_rst */
104 #define RGF_USER_USER_SCRATCH_PAD       (0x8802bc)
105 #define RGF_USER_FW_REV_ID              (0x880a8c) /* chip revision */
106 #define RGF_USER_CLKS_CTL_0             (0x880abc)
107         #define BIT_USER_CLKS_CAR_AHB_SW_SEL    BIT(1) /* ref clk/PLL */
108         #define BIT_USER_CLKS_RST_PWGD  BIT(11) /* reset on "power good" */
109 #define RGF_USER_CLKS_CTL_SW_RST_VEC_0  (0x880b04)
110 #define RGF_USER_CLKS_CTL_SW_RST_VEC_1  (0x880b08)
111 #define RGF_USER_CLKS_CTL_SW_RST_VEC_2  (0x880b0c)
112 #define RGF_USER_CLKS_CTL_SW_RST_VEC_3  (0x880b10)
113 #define RGF_USER_CLKS_CTL_SW_RST_MASK_0 (0x880b14)
114         #define BIT_HPAL_PERST_FROM_PAD BIT(6)
115         #define BIT_CAR_PERST_RST       BIT(7)
116 #define RGF_USER_USER_ICR               (0x880b4c) /* struct RGF_ICR */
117         #define BIT_USER_USER_ICR_SW_INT_2      BIT(18)
118 #define RGF_USER_CLKS_CTL_EXT_SW_RST_VEC_0      (0x880c18)
119 #define RGF_USER_CLKS_CTL_EXT_SW_RST_VEC_1      (0x880c2c)
120 #define RGF_USER_SPARROW_M_4                    (0x880c50) /* Sparrow */
121         #define BIT_SPARROW_M_4_SEL_SLEEP_OR_REF        BIT(2)
122
123 #define RGF_DMA_EP_TX_ICR               (0x881bb4) /* struct RGF_ICR */
124         #define BIT_DMA_EP_TX_ICR_TX_DONE       BIT(0)
125         #define BIT_DMA_EP_TX_ICR_TX_DONE_N(n)  BIT(n+1) /* n = [0..23] */
126 #define RGF_DMA_EP_RX_ICR               (0x881bd0) /* struct RGF_ICR */
127         #define BIT_DMA_EP_RX_ICR_RX_DONE       BIT(0)
128 #define RGF_DMA_EP_MISC_ICR             (0x881bec) /* struct RGF_ICR */
129         #define BIT_DMA_EP_MISC_ICR_RX_HTRSH    BIT(0)
130         #define BIT_DMA_EP_MISC_ICR_TX_NO_ACT   BIT(1)
131         #define BIT_DMA_EP_MISC_ICR_FW_INT(n)   BIT(28+n) /* n = [0..3] */
132
133 /* Interrupt moderation control */
134 #define RGF_DMA_ITR_CNT_TRSH            (0x881c5c)
135 #define RGF_DMA_ITR_CNT_DATA            (0x881c60)
136 #define RGF_DMA_ITR_CNT_CRL             (0x881c64)
137         #define BIT_DMA_ITR_CNT_CRL_EN          BIT(0)
138         #define BIT_DMA_ITR_CNT_CRL_EXT_TICK    BIT(1)
139         #define BIT_DMA_ITR_CNT_CRL_FOREVER     BIT(2)
140         #define BIT_DMA_ITR_CNT_CRL_CLR         BIT(3)
141         #define BIT_DMA_ITR_CNT_CRL_REACH_TRSH  BIT(4)
142
143 #define RGF_DMA_PSEUDO_CAUSE            (0x881c68)
144 #define RGF_DMA_PSEUDO_CAUSE_MASK_SW    (0x881c6c)
145 #define RGF_DMA_PSEUDO_CAUSE_MASK_FW    (0x881c70)
146         #define BIT_DMA_PSEUDO_CAUSE_RX         BIT(0)
147         #define BIT_DMA_PSEUDO_CAUSE_TX         BIT(1)
148         #define BIT_DMA_PSEUDO_CAUSE_MISC       BIT(2)
149
150 #define RGF_HP_CTRL                     (0x88265c)
151 #define RGF_PCIE_LOS_COUNTER_CTL        (0x882dc4)
152
153 /* MAC timer, usec, for packet lifetime */
154 #define RGF_MAC_MTRL_COUNTER_0          (0x886aa8)
155
156 #define RGF_CAF_ICR                     (0x88946c) /* struct RGF_ICR */
157 #define RGF_CAF_OSC_CONTROL             (0x88afa4)
158         #define BIT_CAF_OSC_XTAL_EN             BIT(0)
159 #define RGF_CAF_PLL_LOCK_STATUS         (0x88afec)
160         #define BIT_CAF_OSC_DIG_XTAL_STABLE     BIT(0)
161
162 /* popular locations */
163 #define HOST_MBOX   HOSTADDR(RGF_USER_USER_SCRATCH_PAD)
164 #define HOST_SW_INT (HOSTADDR(RGF_USER_USER_ICR) + \
165         offsetof(struct RGF_ICR, ICS))
166 #define SW_INT_MBOX BIT_USER_USER_ICR_SW_INT_2
167
168 /* ISR register bits */
169 #define ISR_MISC_FW_READY       BIT_DMA_EP_MISC_ICR_FW_INT(0)
170 #define ISR_MISC_MBOX_EVT       BIT_DMA_EP_MISC_ICR_FW_INT(1)
171 #define ISR_MISC_FW_ERROR       BIT_DMA_EP_MISC_ICR_FW_INT(3)
172
173 /* Hardware definitions end */
174 struct fw_map {
175         u32 from; /* linker address - from, inclusive */
176         u32 to;   /* linker address - to, exclusive */
177         u32 host; /* PCI/Host address - BAR0 + 0x880000 */
178         const char *name; /* for debugfs */
179 };
180
181 /* array size should be in sync with actual definition in the wmi.c */
182 extern const struct fw_map fw_mapping[7];
183
184 /**
185  * mk_cidxtid - construct @cidxtid field
186  * @cid: CID value
187  * @tid: TID value
188  *
189  * @cidxtid field encoded as bits 0..3 - CID; 4..7 - TID
190  */
191 static inline u8 mk_cidxtid(u8 cid, u8 tid)
192 {
193         return ((tid & 0xf) << 4) | (cid & 0xf);
194 }
195
196 /**
197  * parse_cidxtid - parse @cidxtid field
198  * @cid: store CID value here
199  * @tid: store TID value here
200  *
201  * @cidxtid field encoded as bits 0..3 - CID; 4..7 - TID
202  */
203 static inline void parse_cidxtid(u8 cidxtid, u8 *cid, u8 *tid)
204 {
205         *cid = cidxtid & 0xf;
206         *tid = (cidxtid >> 4) & 0xf;
207 }
208
209 struct wil6210_mbox_ring {
210         u32 base;
211         u16 entry_size; /* max. size of mbox entry, incl. all headers */
212         u16 size;
213         u32 tail;
214         u32 head;
215 } __packed;
216
217 struct wil6210_mbox_ring_desc {
218         __le32 sync;
219         __le32 addr;
220 } __packed;
221
222 /* at HOST_OFF_WIL6210_MBOX_CTL */
223 struct wil6210_mbox_ctl {
224         struct wil6210_mbox_ring tx;
225         struct wil6210_mbox_ring rx;
226 } __packed;
227
228 struct wil6210_mbox_hdr {
229         __le16 seq;
230         __le16 len; /* payload, bytes after this header */
231         __le16 type;
232         u8 flags;
233         u8 reserved;
234 } __packed;
235
236 #define WIL_MBOX_HDR_TYPE_WMI (0)
237
238 /* max. value for wil6210_mbox_hdr.len */
239 #define MAX_MBOXITEM_SIZE   (240)
240
241 /**
242  * struct wil6210_mbox_hdr_wmi - WMI header
243  *
244  * @mid: MAC ID
245  *      00 - default, created by FW
246  *      01..0f - WiFi ports, driver to create
247  *      10..fe - debug
248  *      ff - broadcast
249  * @id: command/event ID
250  * @timestamp: FW fills for events, free-running msec timer
251  */
252 struct wil6210_mbox_hdr_wmi {
253         u8 mid;
254         u8 reserved;
255         __le16 id;
256         __le32 timestamp;
257 } __packed;
258
259 struct pending_wmi_event {
260         struct list_head list;
261         struct {
262                 struct wil6210_mbox_hdr hdr;
263                 struct wil6210_mbox_hdr_wmi wmi;
264                 u8 data[0];
265         } __packed event;
266 };
267
268 enum { /* for wil_ctx.mapped_as */
269         wil_mapped_as_none = 0,
270         wil_mapped_as_single = 1,
271         wil_mapped_as_page = 2,
272 };
273
274 /**
275  * struct wil_ctx - software context for Vring descriptor
276  */
277 struct wil_ctx {
278         struct sk_buff *skb;
279         u8 nr_frags;
280         u8 mapped_as;
281 };
282
283 union vring_desc;
284
285 struct vring {
286         dma_addr_t pa;
287         volatile union vring_desc *va; /* vring_desc[size], WriteBack by DMA */
288         u16 size; /* number of vring_desc elements */
289         u32 swtail;
290         u32 swhead;
291         u32 hwtail; /* write here to inform hw */
292         struct wil_ctx *ctx; /* ctx[size] - software context */
293 };
294
295 /**
296  * Additional data for Tx Vring
297  */
298 struct vring_tx_data {
299         int enabled;
300         cycles_t idle, last_idle, begin;
301 };
302
303 enum { /* for wil6210_priv.status */
304         wil_status_fwready = 0,
305         wil_status_fwconnecting,
306         wil_status_fwconnected,
307         wil_status_dontscan,
308         wil_status_reset_done,
309         wil_status_irqen, /* FIXME: interrupts enabled - for debug */
310         wil_status_napi_en, /* NAPI enabled protected by wil->mutex */
311 };
312
313 struct pci_dev;
314
315 /**
316  * struct tid_ampdu_rx - TID aggregation information (Rx).
317  *
318  * @reorder_buf: buffer to reorder incoming aggregated MPDUs
319  * @reorder_time: jiffies when skb was added
320  * @session_timer: check if peer keeps Tx-ing on the TID (by timeout value)
321  * @reorder_timer: releases expired frames from the reorder buffer.
322  * @last_rx: jiffies of last rx activity
323  * @head_seq_num: head sequence number in reordering buffer.
324  * @stored_mpdu_num: number of MPDUs in reordering buffer
325  * @ssn: Starting Sequence Number expected to be aggregated.
326  * @buf_size: buffer size for incoming A-MPDUs
327  * @timeout: reset timer value (in TUs).
328  * @dialog_token: dialog token for aggregation session
329  * @rcu_head: RCU head used for freeing this struct
330  *
331  * This structure's lifetime is managed by RCU, assignments to
332  * the array holding it must hold the aggregation mutex.
333  *
334  */
335 struct wil_tid_ampdu_rx {
336         struct sk_buff **reorder_buf;
337         unsigned long *reorder_time;
338         struct timer_list session_timer;
339         struct timer_list reorder_timer;
340         unsigned long last_rx;
341         u16 head_seq_num;
342         u16 stored_mpdu_num;
343         u16 ssn;
344         u16 buf_size;
345         u16 timeout;
346         u16 ssn_last_drop;
347         u8 dialog_token;
348         bool first_time; /* is it 1-st time this buffer used? */
349 };
350
351 enum wil_sta_status {
352         wil_sta_unused = 0,
353         wil_sta_conn_pending = 1,
354         wil_sta_connected = 2,
355 };
356
357 #define WIL_STA_TID_NUM (16)
358
359 struct wil_net_stats {
360         unsigned long   rx_packets;
361         unsigned long   tx_packets;
362         unsigned long   rx_bytes;
363         unsigned long   tx_bytes;
364         unsigned long   tx_errors;
365         unsigned long   rx_dropped;
366         u16 last_mcs_rx;
367 };
368
369 /**
370  * struct wil_sta_info - data for peer
371  *
372  * Peer identified by its CID (connection ID)
373  * NIC performs beam forming for each peer;
374  * if no beam forming done, frame exchange is not
375  * possible.
376  */
377 struct wil_sta_info {
378         u8 addr[ETH_ALEN];
379         enum wil_sta_status status;
380         struct wil_net_stats stats;
381         bool data_port_open; /* can send any data, not only EAPOL */
382         /* Rx BACK */
383         struct wil_tid_ampdu_rx *tid_rx[WIL_STA_TID_NUM];
384         spinlock_t tid_rx_lock; /* guarding tid_rx array */
385         unsigned long tid_rx_timer_expired[BITS_TO_LONGS(WIL_STA_TID_NUM)];
386         unsigned long tid_rx_stop_requested[BITS_TO_LONGS(WIL_STA_TID_NUM)];
387 };
388
389 enum {
390         fw_recovery_idle = 0,
391         fw_recovery_pending = 1,
392         fw_recovery_running = 2,
393 };
394
395 struct wil6210_priv {
396         struct pci_dev *pdev;
397         int n_msi;
398         struct wireless_dev *wdev;
399         void __iomem *csr;
400         ulong status;
401         u32 fw_version;
402         u32 hw_version;
403         struct wil_board *board;
404         u8 n_mids; /* number of additional MIDs as reported by FW */
405         u32 recovery_count; /* num of FW recovery attempts in a short time */
406         u32 recovery_state; /* FW recovery state machine */
407         unsigned long last_fw_recovery; /* jiffies of last fw recovery */
408         wait_queue_head_t wq; /* for all wait_event() use */
409         /* profile */
410         u32 monitor_flags;
411         u32 secure_pcp; /* create secure PCP? */
412         int sinfo_gen;
413         u32 itr_trsh;
414         /* cached ISR registers */
415         u32 isr_misc;
416         /* mailbox related */
417         struct mutex wmi_mutex;
418         struct wil6210_mbox_ctl mbox_ctl;
419         struct completion wmi_ready;
420         struct completion wmi_call;
421         u16 wmi_seq;
422         u16 reply_id; /**< wait for this WMI event */
423         void *reply_buf;
424         u16 reply_size;
425         struct workqueue_struct *wmi_wq; /* for deferred calls */
426         struct work_struct wmi_event_worker;
427         struct workqueue_struct *wmi_wq_conn; /* for connect worker */
428         struct work_struct connect_worker;
429         struct work_struct disconnect_worker;
430         struct work_struct fw_error_worker;     /* for FW error recovery */
431         struct timer_list connect_timer;
432         struct timer_list scan_timer; /* detect scan timeout */
433         int pending_connect_cid;
434         struct list_head pending_wmi_ev;
435         /*
436          * protect pending_wmi_ev
437          * - fill in IRQ from wil6210_irq_misc,
438          * - consumed in thread by wmi_event_worker
439          */
440         spinlock_t wmi_ev_lock;
441         struct napi_struct napi_rx;
442         struct napi_struct napi_tx;
443         /* DMA related */
444         struct vring vring_rx;
445         struct vring vring_tx[WIL6210_MAX_TX_RINGS];
446         struct vring_tx_data vring_tx_data[WIL6210_MAX_TX_RINGS];
447         u8 vring2cid_tid[WIL6210_MAX_TX_RINGS][2]; /* [0] - CID, [1] - TID */
448         struct wil_sta_info sta[WIL6210_MAX_CID];
449         /* scan */
450         struct cfg80211_scan_request *scan_request;
451
452         struct mutex mutex; /* for wil6210_priv access in wil_{up|down} */
453         /* statistics */
454         atomic_t isr_count_rx, isr_count_tx;
455         /* debugfs */
456         struct dentry *debug;
457         struct debugfs_blob_wrapper blobs[ARRAY_SIZE(fw_mapping)];
458
459         void *platform_handle;
460         struct wil_platform_ops platform_ops;
461 };
462
463 #define wil_to_wiphy(i) (i->wdev->wiphy)
464 #define wil_to_dev(i) (wiphy_dev(wil_to_wiphy(i)))
465 #define wiphy_to_wil(w) (struct wil6210_priv *)(wiphy_priv(w))
466 #define wil_to_wdev(i) (i->wdev)
467 #define wdev_to_wil(w) (struct wil6210_priv *)(wdev_priv(w))
468 #define wil_to_ndev(i) (wil_to_wdev(i)->netdev)
469 #define ndev_to_wil(n) (wdev_to_wil(n->ieee80211_ptr))
470 #define wil_to_pcie_dev(i) (&i->pdev->dev)
471
472 __printf(2, 3)
473 void wil_dbg_trace(struct wil6210_priv *wil, const char *fmt, ...);
474 __printf(2, 3)
475 void wil_err(struct wil6210_priv *wil, const char *fmt, ...);
476 __printf(2, 3)
477 void wil_info(struct wil6210_priv *wil, const char *fmt, ...);
478 #define wil_dbg(wil, fmt, arg...) do { \
479         netdev_dbg(wil_to_ndev(wil), fmt, ##arg); \
480         wil_dbg_trace(wil, fmt, ##arg); \
481 } while (0)
482
483 #define wil_dbg_irq(wil, fmt, arg...) wil_dbg(wil, "DBG[ IRQ]" fmt, ##arg)
484 #define wil_dbg_txrx(wil, fmt, arg...) wil_dbg(wil, "DBG[TXRX]" fmt, ##arg)
485 #define wil_dbg_wmi(wil, fmt, arg...) wil_dbg(wil, "DBG[ WMI]" fmt, ##arg)
486 #define wil_dbg_misc(wil, fmt, arg...) wil_dbg(wil, "DBG[MISC]" fmt, ##arg)
487
488 #if defined(CONFIG_DYNAMIC_DEBUG)
489 #define wil_hex_dump_txrx(prefix_str, prefix_type, rowsize,     \
490                           groupsize, buf, len, ascii)           \
491                           print_hex_dump_debug("DBG[TXRX]" prefix_str,\
492                                          prefix_type, rowsize,  \
493                                          groupsize, buf, len, ascii)
494
495 #define wil_hex_dump_wmi(prefix_str, prefix_type, rowsize,      \
496                          groupsize, buf, len, ascii)            \
497                          print_hex_dump_debug("DBG[ WMI]" prefix_str,\
498                                         prefix_type, rowsize,   \
499                                         groupsize, buf, len, ascii)
500 #else /* defined(CONFIG_DYNAMIC_DEBUG) */
501 static inline
502 void wil_hex_dump_txrx(const char *prefix_str, int prefix_type, int rowsize,
503                        int groupsize, const void *buf, size_t len, bool ascii)
504 {
505 }
506
507 static inline
508 void wil_hex_dump_wmi(const char *prefix_str, int prefix_type, int rowsize,
509                       int groupsize, const void *buf, size_t len, bool ascii)
510 {
511 }
512 #endif /* defined(CONFIG_DYNAMIC_DEBUG) */
513
514 void wil_memcpy_fromio_32(void *dst, const volatile void __iomem *src,
515                           size_t count);
516 void wil_memcpy_toio_32(volatile void __iomem *dst, const void *src,
517                         size_t count);
518
519 void *wil_if_alloc(struct device *dev, void __iomem *csr);
520 void wil_if_free(struct wil6210_priv *wil);
521 int wil_if_add(struct wil6210_priv *wil);
522 void wil_if_remove(struct wil6210_priv *wil);
523 int wil_priv_init(struct wil6210_priv *wil);
524 void wil_priv_deinit(struct wil6210_priv *wil);
525 int wil_reset(struct wil6210_priv *wil);
526 void wil_set_itr_trsh(struct wil6210_priv *wil);
527 void wil_fw_error_recovery(struct wil6210_priv *wil);
528 void wil_set_recovery_state(struct wil6210_priv *wil, int state);
529 void wil_link_on(struct wil6210_priv *wil);
530 void wil_link_off(struct wil6210_priv *wil);
531 int wil_up(struct wil6210_priv *wil);
532 int __wil_up(struct wil6210_priv *wil);
533 int wil_down(struct wil6210_priv *wil);
534 int __wil_down(struct wil6210_priv *wil);
535 void wil_mbox_ring_le2cpus(struct wil6210_mbox_ring *r);
536 int wil_find_cid(struct wil6210_priv *wil, const u8 *mac);
537 void wil_set_ethtoolops(struct net_device *ndev);
538
539 void __iomem *wmi_buffer(struct wil6210_priv *wil, __le32 ptr);
540 void __iomem *wmi_addr(struct wil6210_priv *wil, u32 ptr);
541 int wmi_read_hdr(struct wil6210_priv *wil, __le32 ptr,
542                  struct wil6210_mbox_hdr *hdr);
543 int wmi_send(struct wil6210_priv *wil, u16 cmdid, void *buf, u16 len);
544 void wmi_recv_cmd(struct wil6210_priv *wil);
545 int wmi_call(struct wil6210_priv *wil, u16 cmdid, void *buf, u16 len,
546              u16 reply_id, void *reply, u8 reply_size, int to_msec);
547 void wmi_event_worker(struct work_struct *work);
548 void wmi_event_flush(struct wil6210_priv *wil);
549 int wmi_set_ssid(struct wil6210_priv *wil, u8 ssid_len, const void *ssid);
550 int wmi_get_ssid(struct wil6210_priv *wil, u8 *ssid_len, void *ssid);
551 int wmi_set_channel(struct wil6210_priv *wil, int channel);
552 int wmi_get_channel(struct wil6210_priv *wil, int *channel);
553 int wmi_del_cipher_key(struct wil6210_priv *wil, u8 key_index,
554                        const void *mac_addr);
555 int wmi_add_cipher_key(struct wil6210_priv *wil, u8 key_index,
556                        const void *mac_addr, int key_len, const void *key);
557 int wmi_echo(struct wil6210_priv *wil);
558 int wmi_set_ie(struct wil6210_priv *wil, u8 type, u16 ie_len, const void *ie);
559 int wmi_rx_chain_add(struct wil6210_priv *wil, struct vring *vring);
560 int wmi_p2p_cfg(struct wil6210_priv *wil, int channel);
561 int wmi_rxon(struct wil6210_priv *wil, bool on);
562 int wmi_get_temperature(struct wil6210_priv *wil, u32 *t_m, u32 *t_r);
563 int wmi_disconnect_sta(struct wil6210_priv *wil, const u8 *mac, u16 reason);
564
565 void wil6210_clear_irq(struct wil6210_priv *wil);
566 int wil6210_init_irq(struct wil6210_priv *wil, int irq);
567 void wil6210_fini_irq(struct wil6210_priv *wil, int irq);
568 void wil_mask_irq(struct wil6210_priv *wil);
569 void wil_unmask_irq(struct wil6210_priv *wil);
570 void wil_disable_irq(struct wil6210_priv *wil);
571 void wil_enable_irq(struct wil6210_priv *wil);
572 int wil_cfg80211_mgmt_tx(struct wiphy *wiphy, struct wireless_dev *wdev,
573                          struct cfg80211_mgmt_tx_params *params,
574                          u64 *cookie);
575
576 int wil6210_debugfs_init(struct wil6210_priv *wil);
577 void wil6210_debugfs_remove(struct wil6210_priv *wil);
578 int wil_cid_fill_sinfo(struct wil6210_priv *wil, int cid,
579                        struct station_info *sinfo);
580
581 struct wireless_dev *wil_cfg80211_init(struct device *dev);
582 void wil_wdev_free(struct wil6210_priv *wil);
583
584 int wmi_set_mac_address(struct wil6210_priv *wil, void *addr);
585 int wmi_pcp_start(struct wil6210_priv *wil, int bi, u8 wmi_nettype, u8 chan);
586 int wmi_pcp_stop(struct wil6210_priv *wil);
587 void wil6210_disconnect(struct wil6210_priv *wil, const u8 *bssid,
588                         bool from_event);
589
590 int wil_rx_init(struct wil6210_priv *wil);
591 void wil_rx_fini(struct wil6210_priv *wil);
592
593 /* TX API */
594 int wil_vring_init_tx(struct wil6210_priv *wil, int id, int size,
595                       int cid, int tid);
596 void wil_vring_fini_tx(struct wil6210_priv *wil, int id);
597
598 netdev_tx_t wil_start_xmit(struct sk_buff *skb, struct net_device *ndev);
599 int wil_tx_complete(struct wil6210_priv *wil, int ringid);
600 void wil6210_unmask_irq_tx(struct wil6210_priv *wil);
601
602 /* RX API */
603 void wil_rx_handle(struct wil6210_priv *wil, int *quota);
604 void wil6210_unmask_irq_rx(struct wil6210_priv *wil);
605
606 int wil_iftype_nl2wmi(enum nl80211_iftype type);
607
608 int wil_ioctl(struct wil6210_priv *wil, void __user *data, int cmd);
609 int wil_request_firmware(struct wil6210_priv *wil, const char *name);
610
611 #endif /* __WIL6210_H__ */