794252c0aeddc65202aa63232a0c05e8d2bc6d48
[pandora-kernel.git] / drivers / net / qlge / qlge.h
1 /*
2  * QLogic QLA41xx NIC HBA Driver
3  * Copyright (c)  2003-2006 QLogic Corporation
4  *
5  * See LICENSE.qlge for copyright and licensing details.
6  */
7 #ifndef _QLGE_H_
8 #define _QLGE_H_
9
10 #include <linux/interrupt.h>
11 #include <linux/pci.h>
12 #include <linux/netdevice.h>
13 #include <linux/rtnetlink.h>
14
15 /*
16  * General definitions...
17  */
18 #define DRV_NAME        "qlge"
19 #define DRV_STRING      "QLogic 10 Gigabit PCI-E Ethernet Driver "
20 #define DRV_VERSION     "v1.00.00.29.00.00-01"
21
22 #define WQ_ADDR_ALIGN   0x3     /* 4 byte alignment */
23
24 #define QLGE_VENDOR_ID    0x1077
25 #define QLGE_DEVICE_ID_8012     0x8012
26 #define QLGE_DEVICE_ID_8000     0x8000
27 #define MAX_CPUS 8
28 #define MAX_TX_RINGS MAX_CPUS
29 #define MAX_RX_RINGS ((MAX_CPUS * 2) + 1)
30
31 #define NUM_TX_RING_ENTRIES     256
32 #define NUM_RX_RING_ENTRIES     256
33
34 #define NUM_SMALL_BUFFERS   512
35 #define NUM_LARGE_BUFFERS   512
36 #define DB_PAGE_SIZE 4096
37
38 /* Calculate the number of (4k) pages required to
39  * contain a buffer queue of the given length.
40  */
41 #define MAX_DB_PAGES_PER_BQ(x) \
42                 (((x * sizeof(u64)) / DB_PAGE_SIZE) + \
43                 (((x * sizeof(u64)) % DB_PAGE_SIZE) ? 1 : 0))
44
45 #define RX_RING_SHADOW_SPACE    (sizeof(u64) + \
46                 MAX_DB_PAGES_PER_BQ(NUM_SMALL_BUFFERS) * sizeof(u64) + \
47                 MAX_DB_PAGES_PER_BQ(NUM_LARGE_BUFFERS) * sizeof(u64))
48 #define LARGE_BUFFER_MAX_SIZE 8192
49 #define LARGE_BUFFER_MIN_SIZE 2048
50
51 #define MAX_CQ 128
52 #define DFLT_COALESCE_WAIT 100  /* 100 usec wait for coalescing */
53 #define MAX_INTER_FRAME_WAIT 10 /* 10 usec max interframe-wait for coalescing */
54 #define DFLT_INTER_FRAME_WAIT (MAX_INTER_FRAME_WAIT/2)
55 #define UDELAY_COUNT 3
56 #define UDELAY_DELAY 100
57
58
59 #define TX_DESC_PER_IOCB 8
60 /* The maximum number of frags we handle is based
61  * on PAGE_SIZE...
62  */
63 #if (PAGE_SHIFT == 12) || (PAGE_SHIFT == 13)    /* 4k & 8k pages */
64 #define TX_DESC_PER_OAL ((MAX_SKB_FRAGS - TX_DESC_PER_IOCB) + 2)
65 #else /* all other page sizes */
66 #define TX_DESC_PER_OAL 0
67 #endif
68
69 /* Word shifting for converting 64-bit
70  * address to a series of 16-bit words.
71  * This is used for some MPI firmware
72  * mailbox commands.
73  */
74 #define LSW(x)  ((u16)(x))
75 #define MSW(x)  ((u16)((u32)(x) >> 16))
76 #define LSD(x)  ((u32)((u64)(x)))
77 #define MSD(x)  ((u32)((((u64)(x)) >> 32)))
78
79 /* MPI test register definitions. This register
80  * is used for determining alternate NIC function's
81  * PCI->func number.
82  */
83 enum {
84         MPI_TEST_FUNC_PORT_CFG = 0x1002,
85         MPI_TEST_FUNC_PRB_CTL = 0x100e,
86                 MPI_TEST_FUNC_PRB_EN = 0x18a20000,
87         MPI_TEST_FUNC_RST_STS = 0x100a,
88                 MPI_TEST_FUNC_RST_FRC = 0x00000003,
89         MPI_TEST_NIC_FUNC_MASK = 0x00000007,
90         MPI_TEST_NIC1_FUNCTION_ENABLE = (1 << 0),
91         MPI_TEST_NIC1_FUNCTION_MASK = 0x0000000e,
92         MPI_TEST_NIC1_FUNC_SHIFT = 1,
93         MPI_TEST_NIC2_FUNCTION_ENABLE = (1 << 4),
94         MPI_TEST_NIC2_FUNCTION_MASK = 0x000000e0,
95         MPI_TEST_NIC2_FUNC_SHIFT = 5,
96         MPI_TEST_FC1_FUNCTION_ENABLE = (1 << 8),
97         MPI_TEST_FC1_FUNCTION_MASK      = 0x00000e00,
98         MPI_TEST_FC1_FUNCTION_SHIFT = 9,
99         MPI_TEST_FC2_FUNCTION_ENABLE = (1 << 12),
100         MPI_TEST_FC2_FUNCTION_MASK = 0x0000e000,
101         MPI_TEST_FC2_FUNCTION_SHIFT = 13,
102
103         MPI_NIC_READ = 0x00000000,
104         MPI_NIC_REG_BLOCK = 0x00020000,
105         MPI_NIC_FUNCTION_SHIFT = 6,
106 };
107
108 /*
109  * Processor Address Register (PROC_ADDR) bit definitions.
110  */
111 enum {
112
113         /* Misc. stuff */
114         MAILBOX_COUNT = 16,
115         MAILBOX_TIMEOUT = 5,
116
117         PROC_ADDR_RDY = (1 << 31),
118         PROC_ADDR_R = (1 << 30),
119         PROC_ADDR_ERR = (1 << 29),
120         PROC_ADDR_DA = (1 << 28),
121         PROC_ADDR_FUNC0_MBI = 0x00001180,
122         PROC_ADDR_FUNC0_MBO = (PROC_ADDR_FUNC0_MBI + MAILBOX_COUNT),
123         PROC_ADDR_FUNC0_CTL = 0x000011a1,
124         PROC_ADDR_FUNC2_MBI = 0x00001280,
125         PROC_ADDR_FUNC2_MBO = (PROC_ADDR_FUNC2_MBI + MAILBOX_COUNT),
126         PROC_ADDR_FUNC2_CTL = 0x000012a1,
127         PROC_ADDR_MPI_RISC = 0x00000000,
128         PROC_ADDR_MDE = 0x00010000,
129         PROC_ADDR_REGBLOCK = 0x00020000,
130         PROC_ADDR_RISC_REG = 0x00030000,
131 };
132
133 /*
134  * System Register (SYS) bit definitions.
135  */
136 enum {
137         SYS_EFE = (1 << 0),
138         SYS_FAE = (1 << 1),
139         SYS_MDC = (1 << 2),
140         SYS_DST = (1 << 3),
141         SYS_DWC = (1 << 4),
142         SYS_EVW = (1 << 5),
143         SYS_OMP_DLY_MASK = 0x3f000000,
144         /*
145          * There are no values defined as of edit #15.
146          */
147         SYS_ODI = (1 << 14),
148 };
149
150 /*
151  *  Reset/Failover Register (RST_FO) bit definitions.
152  */
153 enum {
154         RST_FO_TFO = (1 << 0),
155         RST_FO_RR_MASK = 0x00060000,
156         RST_FO_RR_CQ_CAM = 0x00000000,
157         RST_FO_RR_DROP = 0x00000002,
158         RST_FO_RR_DQ = 0x00000004,
159         RST_FO_RR_RCV_FUNC_CQ = 0x00000006,
160         RST_FO_FRB = (1 << 12),
161         RST_FO_MOP = (1 << 13),
162         RST_FO_REG = (1 << 14),
163         RST_FO_FR = (1 << 15),
164 };
165
166 /*
167  * Function Specific Control Register (FSC) bit definitions.
168  */
169 enum {
170         FSC_DBRST_MASK = 0x00070000,
171         FSC_DBRST_256 = 0x00000000,
172         FSC_DBRST_512 = 0x00000001,
173         FSC_DBRST_768 = 0x00000002,
174         FSC_DBRST_1024 = 0x00000003,
175         FSC_DBL_MASK = 0x00180000,
176         FSC_DBL_DBRST = 0x00000000,
177         FSC_DBL_MAX_PLD = 0x00000008,
178         FSC_DBL_MAX_BRST = 0x00000010,
179         FSC_DBL_128_BYTES = 0x00000018,
180         FSC_EC = (1 << 5),
181         FSC_EPC_MASK = 0x00c00000,
182         FSC_EPC_INBOUND = (1 << 6),
183         FSC_EPC_OUTBOUND = (1 << 7),
184         FSC_VM_PAGESIZE_MASK = 0x07000000,
185         FSC_VM_PAGE_2K = 0x00000100,
186         FSC_VM_PAGE_4K = 0x00000200,
187         FSC_VM_PAGE_8K = 0x00000300,
188         FSC_VM_PAGE_64K = 0x00000600,
189         FSC_SH = (1 << 11),
190         FSC_DSB = (1 << 12),
191         FSC_STE = (1 << 13),
192         FSC_FE = (1 << 15),
193 };
194
195 /*
196  *  Host Command Status Register (CSR) bit definitions.
197  */
198 enum {
199         CSR_ERR_STS_MASK = 0x0000003f,
200         /*
201          * There are no valued defined as of edit #15.
202          */
203         CSR_RR = (1 << 8),
204         CSR_HRI = (1 << 9),
205         CSR_RP = (1 << 10),
206         CSR_CMD_PARM_SHIFT = 22,
207         CSR_CMD_NOP = 0x00000000,
208         CSR_CMD_SET_RST = 0x10000000,
209         CSR_CMD_CLR_RST = 0x20000000,
210         CSR_CMD_SET_PAUSE = 0x30000000,
211         CSR_CMD_CLR_PAUSE = 0x40000000,
212         CSR_CMD_SET_H2R_INT = 0x50000000,
213         CSR_CMD_CLR_H2R_INT = 0x60000000,
214         CSR_CMD_PAR_EN = 0x70000000,
215         CSR_CMD_SET_BAD_PAR = 0x80000000,
216         CSR_CMD_CLR_BAD_PAR = 0x90000000,
217         CSR_CMD_CLR_R2PCI_INT = 0xa0000000,
218 };
219
220 /*
221  *  Configuration Register (CFG) bit definitions.
222  */
223 enum {
224         CFG_LRQ = (1 << 0),
225         CFG_DRQ = (1 << 1),
226         CFG_LR = (1 << 2),
227         CFG_DR = (1 << 3),
228         CFG_LE = (1 << 5),
229         CFG_LCQ = (1 << 6),
230         CFG_DCQ = (1 << 7),
231         CFG_Q_SHIFT = 8,
232         CFG_Q_MASK = 0x7f000000,
233 };
234
235 /*
236  *  Status Register (STS) bit definitions.
237  */
238 enum {
239         STS_FE = (1 << 0),
240         STS_PI = (1 << 1),
241         STS_PL0 = (1 << 2),
242         STS_PL1 = (1 << 3),
243         STS_PI0 = (1 << 4),
244         STS_PI1 = (1 << 5),
245         STS_FUNC_ID_MASK = 0x000000c0,
246         STS_FUNC_ID_SHIFT = 6,
247         STS_F0E = (1 << 8),
248         STS_F1E = (1 << 9),
249         STS_F2E = (1 << 10),
250         STS_F3E = (1 << 11),
251         STS_NFE = (1 << 12),
252 };
253
254 /*
255  * Interrupt Enable Register (INTR_EN) bit definitions.
256  */
257 enum {
258         INTR_EN_INTR_MASK = 0x007f0000,
259         INTR_EN_TYPE_MASK = 0x03000000,
260         INTR_EN_TYPE_ENABLE = 0x00000100,
261         INTR_EN_TYPE_DISABLE = 0x00000200,
262         INTR_EN_TYPE_READ = 0x00000300,
263         INTR_EN_IHD = (1 << 13),
264         INTR_EN_IHD_MASK = (INTR_EN_IHD << 16),
265         INTR_EN_EI = (1 << 14),
266         INTR_EN_EN = (1 << 15),
267 };
268
269 /*
270  * Interrupt Mask Register (INTR_MASK) bit definitions.
271  */
272 enum {
273         INTR_MASK_PI = (1 << 0),
274         INTR_MASK_HL0 = (1 << 1),
275         INTR_MASK_LH0 = (1 << 2),
276         INTR_MASK_HL1 = (1 << 3),
277         INTR_MASK_LH1 = (1 << 4),
278         INTR_MASK_SE = (1 << 5),
279         INTR_MASK_LSC = (1 << 6),
280         INTR_MASK_MC = (1 << 7),
281         INTR_MASK_LINK_IRQS = INTR_MASK_LSC | INTR_MASK_SE | INTR_MASK_MC,
282 };
283
284 /*
285  *  Register (REV_ID) bit definitions.
286  */
287 enum {
288         REV_ID_MASK = 0x0000000f,
289         REV_ID_NICROLL_SHIFT = 0,
290         REV_ID_NICREV_SHIFT = 4,
291         REV_ID_XGROLL_SHIFT = 8,
292         REV_ID_XGREV_SHIFT = 12,
293         REV_ID_CHIPREV_SHIFT = 28,
294 };
295
296 /*
297  *  Force ECC Error Register (FRC_ECC_ERR) bit definitions.
298  */
299 enum {
300         FRC_ECC_ERR_VW = (1 << 12),
301         FRC_ECC_ERR_VB = (1 << 13),
302         FRC_ECC_ERR_NI = (1 << 14),
303         FRC_ECC_ERR_NO = (1 << 15),
304         FRC_ECC_PFE_SHIFT = 16,
305         FRC_ECC_ERR_DO = (1 << 18),
306         FRC_ECC_P14 = (1 << 19),
307 };
308
309 /*
310  *  Error Status Register (ERR_STS) bit definitions.
311  */
312 enum {
313         ERR_STS_NOF = (1 << 0),
314         ERR_STS_NIF = (1 << 1),
315         ERR_STS_DRP = (1 << 2),
316         ERR_STS_XGP = (1 << 3),
317         ERR_STS_FOU = (1 << 4),
318         ERR_STS_FOC = (1 << 5),
319         ERR_STS_FOF = (1 << 6),
320         ERR_STS_FIU = (1 << 7),
321         ERR_STS_FIC = (1 << 8),
322         ERR_STS_FIF = (1 << 9),
323         ERR_STS_MOF = (1 << 10),
324         ERR_STS_TA = (1 << 11),
325         ERR_STS_MA = (1 << 12),
326         ERR_STS_MPE = (1 << 13),
327         ERR_STS_SCE = (1 << 14),
328         ERR_STS_STE = (1 << 15),
329         ERR_STS_FOW = (1 << 16),
330         ERR_STS_UE = (1 << 17),
331         ERR_STS_MCH = (1 << 26),
332         ERR_STS_LOC_SHIFT = 27,
333 };
334
335 /*
336  *  RAM Debug Address Register (RAM_DBG_ADDR) bit definitions.
337  */
338 enum {
339         RAM_DBG_ADDR_FW = (1 << 30),
340         RAM_DBG_ADDR_FR = (1 << 31),
341 };
342
343 /*
344  * Semaphore Register (SEM) bit definitions.
345  */
346 enum {
347         /*
348          * Example:
349          * reg = SEM_XGMAC0_MASK | (SEM_SET << SEM_XGMAC0_SHIFT)
350          */
351         SEM_CLEAR = 0,
352         SEM_SET = 1,
353         SEM_FORCE = 3,
354         SEM_XGMAC0_SHIFT = 0,
355         SEM_XGMAC1_SHIFT = 2,
356         SEM_ICB_SHIFT = 4,
357         SEM_MAC_ADDR_SHIFT = 6,
358         SEM_FLASH_SHIFT = 8,
359         SEM_PROBE_SHIFT = 10,
360         SEM_RT_IDX_SHIFT = 12,
361         SEM_PROC_REG_SHIFT = 14,
362         SEM_XGMAC0_MASK = 0x00030000,
363         SEM_XGMAC1_MASK = 0x000c0000,
364         SEM_ICB_MASK = 0x00300000,
365         SEM_MAC_ADDR_MASK = 0x00c00000,
366         SEM_FLASH_MASK = 0x03000000,
367         SEM_PROBE_MASK = 0x0c000000,
368         SEM_RT_IDX_MASK = 0x30000000,
369         SEM_PROC_REG_MASK = 0xc0000000,
370 };
371
372 /*
373  *  10G MAC Address  Register (XGMAC_ADDR) bit definitions.
374  */
375 enum {
376         XGMAC_ADDR_RDY = (1 << 31),
377         XGMAC_ADDR_R = (1 << 30),
378         XGMAC_ADDR_XME = (1 << 29),
379
380         /* XGMAC control registers */
381         PAUSE_SRC_LO = 0x00000100,
382         PAUSE_SRC_HI = 0x00000104,
383         GLOBAL_CFG = 0x00000108,
384         GLOBAL_CFG_RESET = (1 << 0),
385         GLOBAL_CFG_JUMBO = (1 << 6),
386         GLOBAL_CFG_TX_STAT_EN = (1 << 10),
387         GLOBAL_CFG_RX_STAT_EN = (1 << 11),
388         TX_CFG = 0x0000010c,
389         TX_CFG_RESET = (1 << 0),
390         TX_CFG_EN = (1 << 1),
391         TX_CFG_PREAM = (1 << 2),
392         RX_CFG = 0x00000110,
393         RX_CFG_RESET = (1 << 0),
394         RX_CFG_EN = (1 << 1),
395         RX_CFG_PREAM = (1 << 2),
396         FLOW_CTL = 0x0000011c,
397         PAUSE_OPCODE = 0x00000120,
398         PAUSE_TIMER = 0x00000124,
399         PAUSE_FRM_DEST_LO = 0x00000128,
400         PAUSE_FRM_DEST_HI = 0x0000012c,
401         MAC_TX_PARAMS = 0x00000134,
402         MAC_TX_PARAMS_JUMBO = (1 << 31),
403         MAC_TX_PARAMS_SIZE_SHIFT = 16,
404         MAC_RX_PARAMS = 0x00000138,
405         MAC_SYS_INT = 0x00000144,
406         MAC_SYS_INT_MASK = 0x00000148,
407         MAC_MGMT_INT = 0x0000014c,
408         MAC_MGMT_IN_MASK = 0x00000150,
409         EXT_ARB_MODE = 0x000001fc,
410
411         /* XGMAC TX statistics  registers */
412         TX_PKTS = 0x00000200,
413         TX_BYTES = 0x00000208,
414         TX_MCAST_PKTS = 0x00000210,
415         TX_BCAST_PKTS = 0x00000218,
416         TX_UCAST_PKTS = 0x00000220,
417         TX_CTL_PKTS = 0x00000228,
418         TX_PAUSE_PKTS = 0x00000230,
419         TX_64_PKT = 0x00000238,
420         TX_65_TO_127_PKT = 0x00000240,
421         TX_128_TO_255_PKT = 0x00000248,
422         TX_256_511_PKT = 0x00000250,
423         TX_512_TO_1023_PKT = 0x00000258,
424         TX_1024_TO_1518_PKT = 0x00000260,
425         TX_1519_TO_MAX_PKT = 0x00000268,
426         TX_UNDERSIZE_PKT = 0x00000270,
427         TX_OVERSIZE_PKT = 0x00000278,
428
429         /* XGMAC statistics control registers */
430         RX_HALF_FULL_DET = 0x000002a0,
431         TX_HALF_FULL_DET = 0x000002a4,
432         RX_OVERFLOW_DET = 0x000002a8,
433         TX_OVERFLOW_DET = 0x000002ac,
434         RX_HALF_FULL_MASK = 0x000002b0,
435         TX_HALF_FULL_MASK = 0x000002b4,
436         RX_OVERFLOW_MASK = 0x000002b8,
437         TX_OVERFLOW_MASK = 0x000002bc,
438         STAT_CNT_CTL = 0x000002c0,
439         STAT_CNT_CTL_CLEAR_TX = (1 << 0),
440         STAT_CNT_CTL_CLEAR_RX = (1 << 1),
441         AUX_RX_HALF_FULL_DET = 0x000002d0,
442         AUX_TX_HALF_FULL_DET = 0x000002d4,
443         AUX_RX_OVERFLOW_DET = 0x000002d8,
444         AUX_TX_OVERFLOW_DET = 0x000002dc,
445         AUX_RX_HALF_FULL_MASK = 0x000002f0,
446         AUX_TX_HALF_FULL_MASK = 0x000002f4,
447         AUX_RX_OVERFLOW_MASK = 0x000002f8,
448         AUX_TX_OVERFLOW_MASK = 0x000002fc,
449
450         /* XGMAC RX statistics  registers */
451         RX_BYTES = 0x00000300,
452         RX_BYTES_OK = 0x00000308,
453         RX_PKTS = 0x00000310,
454         RX_PKTS_OK = 0x00000318,
455         RX_BCAST_PKTS = 0x00000320,
456         RX_MCAST_PKTS = 0x00000328,
457         RX_UCAST_PKTS = 0x00000330,
458         RX_UNDERSIZE_PKTS = 0x00000338,
459         RX_OVERSIZE_PKTS = 0x00000340,
460         RX_JABBER_PKTS = 0x00000348,
461         RX_UNDERSIZE_FCERR_PKTS = 0x00000350,
462         RX_DROP_EVENTS = 0x00000358,
463         RX_FCERR_PKTS = 0x00000360,
464         RX_ALIGN_ERR = 0x00000368,
465         RX_SYMBOL_ERR = 0x00000370,
466         RX_MAC_ERR = 0x00000378,
467         RX_CTL_PKTS = 0x00000380,
468         RX_PAUSE_PKTS = 0x00000388,
469         RX_64_PKTS = 0x00000390,
470         RX_65_TO_127_PKTS = 0x00000398,
471         RX_128_255_PKTS = 0x000003a0,
472         RX_256_511_PKTS = 0x000003a8,
473         RX_512_TO_1023_PKTS = 0x000003b0,
474         RX_1024_TO_1518_PKTS = 0x000003b8,
475         RX_1519_TO_MAX_PKTS = 0x000003c0,
476         RX_LEN_ERR_PKTS = 0x000003c8,
477
478         /* XGMAC MDIO control registers */
479         MDIO_TX_DATA = 0x00000400,
480         MDIO_RX_DATA = 0x00000410,
481         MDIO_CMD = 0x00000420,
482         MDIO_PHY_ADDR = 0x00000430,
483         MDIO_PORT = 0x00000440,
484         MDIO_STATUS = 0x00000450,
485
486         XGMAC_REGISTER_END = 0x00000740,
487 };
488
489 /*
490  *  Enhanced Transmission Schedule Registers (NIC_ETS,CNA_ETS) bit definitions.
491  */
492 enum {
493         ETS_QUEUE_SHIFT = 29,
494         ETS_REF = (1 << 26),
495         ETS_RS = (1 << 27),
496         ETS_P = (1 << 28),
497         ETS_FC_COS_SHIFT = 23,
498 };
499
500 /*
501  *  Flash Address Register (FLASH_ADDR) bit definitions.
502  */
503 enum {
504         FLASH_ADDR_RDY = (1 << 31),
505         FLASH_ADDR_R = (1 << 30),
506         FLASH_ADDR_ERR = (1 << 29),
507 };
508
509 /*
510  *  Stop CQ Processing Register (CQ_STOP) bit definitions.
511  */
512 enum {
513         CQ_STOP_QUEUE_MASK = (0x007f0000),
514         CQ_STOP_TYPE_MASK = (0x03000000),
515         CQ_STOP_TYPE_START = 0x00000100,
516         CQ_STOP_TYPE_STOP = 0x00000200,
517         CQ_STOP_TYPE_READ = 0x00000300,
518         CQ_STOP_EN = (1 << 15),
519 };
520
521 /*
522  *  MAC Protocol Address Index Register (MAC_ADDR_IDX) bit definitions.
523  */
524 enum {
525         MAC_ADDR_IDX_SHIFT = 4,
526         MAC_ADDR_TYPE_SHIFT = 16,
527         MAC_ADDR_TYPE_COUNT = 10,
528         MAC_ADDR_TYPE_MASK = 0x000f0000,
529         MAC_ADDR_TYPE_CAM_MAC = 0x00000000,
530         MAC_ADDR_TYPE_MULTI_MAC = 0x00010000,
531         MAC_ADDR_TYPE_VLAN = 0x00020000,
532         MAC_ADDR_TYPE_MULTI_FLTR = 0x00030000,
533         MAC_ADDR_TYPE_FC_MAC = 0x00040000,
534         MAC_ADDR_TYPE_MGMT_MAC = 0x00050000,
535         MAC_ADDR_TYPE_MGMT_VLAN = 0x00060000,
536         MAC_ADDR_TYPE_MGMT_V4 = 0x00070000,
537         MAC_ADDR_TYPE_MGMT_V6 = 0x00080000,
538         MAC_ADDR_TYPE_MGMT_TU_DP = 0x00090000,
539         MAC_ADDR_ADR = (1 << 25),
540         MAC_ADDR_RS = (1 << 26),
541         MAC_ADDR_E = (1 << 27),
542         MAC_ADDR_MR = (1 << 30),
543         MAC_ADDR_MW = (1 << 31),
544         MAX_MULTICAST_ENTRIES = 32,
545
546         /* Entry count and words per entry
547          * for each address type in the filter.
548          */
549         MAC_ADDR_MAX_CAM_ENTRIES = 512,
550         MAC_ADDR_MAX_CAM_WCOUNT = 3,
551         MAC_ADDR_MAX_MULTICAST_ENTRIES = 32,
552         MAC_ADDR_MAX_MULTICAST_WCOUNT = 2,
553         MAC_ADDR_MAX_VLAN_ENTRIES = 4096,
554         MAC_ADDR_MAX_VLAN_WCOUNT = 1,
555         MAC_ADDR_MAX_MCAST_FLTR_ENTRIES = 4096,
556         MAC_ADDR_MAX_MCAST_FLTR_WCOUNT = 1,
557         MAC_ADDR_MAX_FC_MAC_ENTRIES = 4,
558         MAC_ADDR_MAX_FC_MAC_WCOUNT = 2,
559         MAC_ADDR_MAX_MGMT_MAC_ENTRIES = 8,
560         MAC_ADDR_MAX_MGMT_MAC_WCOUNT = 2,
561         MAC_ADDR_MAX_MGMT_VLAN_ENTRIES = 16,
562         MAC_ADDR_MAX_MGMT_VLAN_WCOUNT = 1,
563         MAC_ADDR_MAX_MGMT_V4_ENTRIES = 4,
564         MAC_ADDR_MAX_MGMT_V4_WCOUNT = 1,
565         MAC_ADDR_MAX_MGMT_V6_ENTRIES = 4,
566         MAC_ADDR_MAX_MGMT_V6_WCOUNT = 4,
567         MAC_ADDR_MAX_MGMT_TU_DP_ENTRIES = 4,
568         MAC_ADDR_MAX_MGMT_TU_DP_WCOUNT = 1,
569 };
570
571 /*
572  *  MAC Protocol Address Index Register (SPLT_HDR) bit definitions.
573  */
574 enum {
575         SPLT_HDR_EP = (1 << 31),
576 };
577
578 /*
579  *  FCoE Receive Configuration Register (FC_RCV_CFG) bit definitions.
580  */
581 enum {
582         FC_RCV_CFG_ECT = (1 << 15),
583         FC_RCV_CFG_DFH = (1 << 20),
584         FC_RCV_CFG_DVF = (1 << 21),
585         FC_RCV_CFG_RCE = (1 << 27),
586         FC_RCV_CFG_RFE = (1 << 28),
587         FC_RCV_CFG_TEE = (1 << 29),
588         FC_RCV_CFG_TCE = (1 << 30),
589         FC_RCV_CFG_TFE = (1 << 31),
590 };
591
592 /*
593  *  NIC Receive Configuration Register (NIC_RCV_CFG) bit definitions.
594  */
595 enum {
596         NIC_RCV_CFG_PPE = (1 << 0),
597         NIC_RCV_CFG_VLAN_MASK = 0x00060000,
598         NIC_RCV_CFG_VLAN_ALL = 0x00000000,
599         NIC_RCV_CFG_VLAN_MATCH_ONLY = 0x00000002,
600         NIC_RCV_CFG_VLAN_MATCH_AND_NON = 0x00000004,
601         NIC_RCV_CFG_VLAN_NONE_AND_NON = 0x00000006,
602         NIC_RCV_CFG_RV = (1 << 3),
603         NIC_RCV_CFG_DFQ_MASK = (0x7f000000),
604         NIC_RCV_CFG_DFQ_SHIFT = 8,
605         NIC_RCV_CFG_DFQ = 0,    /* HARDCODE default queue to 0. */
606 };
607
608 /*
609  *   Mgmt Receive Configuration Register (MGMT_RCV_CFG) bit definitions.
610  */
611 enum {
612         MGMT_RCV_CFG_ARP = (1 << 0),
613         MGMT_RCV_CFG_DHC = (1 << 1),
614         MGMT_RCV_CFG_DHS = (1 << 2),
615         MGMT_RCV_CFG_NP = (1 << 3),
616         MGMT_RCV_CFG_I6N = (1 << 4),
617         MGMT_RCV_CFG_I6R = (1 << 5),
618         MGMT_RCV_CFG_DH6 = (1 << 6),
619         MGMT_RCV_CFG_UD1 = (1 << 7),
620         MGMT_RCV_CFG_UD0 = (1 << 8),
621         MGMT_RCV_CFG_BCT = (1 << 9),
622         MGMT_RCV_CFG_MCT = (1 << 10),
623         MGMT_RCV_CFG_DM = (1 << 11),
624         MGMT_RCV_CFG_RM = (1 << 12),
625         MGMT_RCV_CFG_STL = (1 << 13),
626         MGMT_RCV_CFG_VLAN_MASK = 0xc0000000,
627         MGMT_RCV_CFG_VLAN_ALL = 0x00000000,
628         MGMT_RCV_CFG_VLAN_MATCH_ONLY = 0x00004000,
629         MGMT_RCV_CFG_VLAN_MATCH_AND_NON = 0x00008000,
630         MGMT_RCV_CFG_VLAN_NONE_AND_NON = 0x0000c000,
631 };
632
633 /*
634  *  Routing Index Register (RT_IDX) bit definitions.
635  */
636 enum {
637         RT_IDX_IDX_SHIFT = 8,
638         RT_IDX_TYPE_MASK = 0x000f0000,
639         RT_IDX_TYPE_SHIFT = 16,
640         RT_IDX_TYPE_RT = 0x00000000,
641         RT_IDX_TYPE_RT_INV = 0x00010000,
642         RT_IDX_TYPE_NICQ = 0x00020000,
643         RT_IDX_TYPE_NICQ_INV = 0x00030000,
644         RT_IDX_DST_MASK = 0x00700000,
645         RT_IDX_DST_RSS = 0x00000000,
646         RT_IDX_DST_CAM_Q = 0x00100000,
647         RT_IDX_DST_COS_Q = 0x00200000,
648         RT_IDX_DST_DFLT_Q = 0x00300000,
649         RT_IDX_DST_DEST_Q = 0x00400000,
650         RT_IDX_RS = (1 << 26),
651         RT_IDX_E = (1 << 27),
652         RT_IDX_MR = (1 << 30),
653         RT_IDX_MW = (1 << 31),
654
655         /* Nic Queue format - type 2 bits */
656         RT_IDX_BCAST = (1 << 0),
657         RT_IDX_MCAST = (1 << 1),
658         RT_IDX_MCAST_MATCH = (1 << 2),
659         RT_IDX_MCAST_REG_MATCH = (1 << 3),
660         RT_IDX_MCAST_HASH_MATCH = (1 << 4),
661         RT_IDX_FC_MACH = (1 << 5),
662         RT_IDX_ETH_FCOE = (1 << 6),
663         RT_IDX_CAM_HIT = (1 << 7),
664         RT_IDX_CAM_BIT0 = (1 << 8),
665         RT_IDX_CAM_BIT1 = (1 << 9),
666         RT_IDX_VLAN_TAG = (1 << 10),
667         RT_IDX_VLAN_MATCH = (1 << 11),
668         RT_IDX_VLAN_FILTER = (1 << 12),
669         RT_IDX_ETH_SKIP1 = (1 << 13),
670         RT_IDX_ETH_SKIP2 = (1 << 14),
671         RT_IDX_BCAST_MCAST_MATCH = (1 << 15),
672         RT_IDX_802_3 = (1 << 16),
673         RT_IDX_LLDP = (1 << 17),
674         RT_IDX_UNUSED018 = (1 << 18),
675         RT_IDX_UNUSED019 = (1 << 19),
676         RT_IDX_UNUSED20 = (1 << 20),
677         RT_IDX_UNUSED21 = (1 << 21),
678         RT_IDX_ERR = (1 << 22),
679         RT_IDX_VALID = (1 << 23),
680         RT_IDX_TU_CSUM_ERR = (1 << 24),
681         RT_IDX_IP_CSUM_ERR = (1 << 25),
682         RT_IDX_MAC_ERR = (1 << 26),
683         RT_IDX_RSS_TCP6 = (1 << 27),
684         RT_IDX_RSS_TCP4 = (1 << 28),
685         RT_IDX_RSS_IPV6 = (1 << 29),
686         RT_IDX_RSS_IPV4 = (1 << 30),
687         RT_IDX_RSS_MATCH = (1 << 31),
688
689         /* Hierarchy for the NIC Queue Mask */
690         RT_IDX_ALL_ERR_SLOT = 0,
691         RT_IDX_MAC_ERR_SLOT = 0,
692         RT_IDX_IP_CSUM_ERR_SLOT = 1,
693         RT_IDX_TCP_UDP_CSUM_ERR_SLOT = 2,
694         RT_IDX_BCAST_SLOT = 3,
695         RT_IDX_MCAST_MATCH_SLOT = 4,
696         RT_IDX_ALLMULTI_SLOT = 5,
697         RT_IDX_UNUSED6_SLOT = 6,
698         RT_IDX_UNUSED7_SLOT = 7,
699         RT_IDX_RSS_MATCH_SLOT = 8,
700         RT_IDX_RSS_IPV4_SLOT = 8,
701         RT_IDX_RSS_IPV6_SLOT = 9,
702         RT_IDX_RSS_TCP4_SLOT = 10,
703         RT_IDX_RSS_TCP6_SLOT = 11,
704         RT_IDX_CAM_HIT_SLOT = 12,
705         RT_IDX_UNUSED013 = 13,
706         RT_IDX_UNUSED014 = 14,
707         RT_IDX_PROMISCUOUS_SLOT = 15,
708         RT_IDX_MAX_RT_SLOTS = 8,
709         RT_IDX_MAX_NIC_SLOTS = 16,
710 };
711
712 /*
713  * Serdes Address Register (XG_SERDES_ADDR) bit definitions.
714  */
715 enum {
716         XG_SERDES_ADDR_RDY = (1 << 31),
717         XG_SERDES_ADDR_R = (1 << 30),
718
719         XG_SERDES_ADDR_STS = 0x00001E06,
720         XG_SERDES_ADDR_XFI1_PWR_UP = 0x00000005,
721         XG_SERDES_ADDR_XFI2_PWR_UP = 0x0000000a,
722         XG_SERDES_ADDR_XAUI_PWR_DOWN = 0x00000001,
723
724         /* Serdes coredump definitions. */
725         XG_SERDES_XAUI_AN_START = 0x00000000,
726         XG_SERDES_XAUI_AN_END = 0x00000034,
727         XG_SERDES_XAUI_HSS_PCS_START = 0x00000800,
728         XG_SERDES_XAUI_HSS_PCS_END = 0x0000880,
729         XG_SERDES_XFI_AN_START = 0x00001000,
730         XG_SERDES_XFI_AN_END = 0x00001034,
731         XG_SERDES_XFI_TRAIN_START = 0x10001050,
732         XG_SERDES_XFI_TRAIN_END = 0x1000107C,
733         XG_SERDES_XFI_HSS_PCS_START = 0x00001800,
734         XG_SERDES_XFI_HSS_PCS_END = 0x00001838,
735         XG_SERDES_XFI_HSS_TX_START = 0x00001c00,
736         XG_SERDES_XFI_HSS_TX_END = 0x00001c1f,
737         XG_SERDES_XFI_HSS_RX_START = 0x00001c40,
738         XG_SERDES_XFI_HSS_RX_END = 0x00001c5f,
739         XG_SERDES_XFI_HSS_PLL_START = 0x00001e00,
740         XG_SERDES_XFI_HSS_PLL_END = 0x00001e1f,
741 };
742
743 /*
744  *  NIC Probe Mux Address Register (PRB_MX_ADDR) bit definitions.
745  */
746 enum {
747         PRB_MX_ADDR_ARE = (1 << 16),
748         PRB_MX_ADDR_UP = (1 << 15),
749         PRB_MX_ADDR_SWP = (1 << 14),
750
751         /* Module select values. */
752         PRB_MX_ADDR_MAX_MODS = 21,
753         PRB_MX_ADDR_MOD_SEL_SHIFT = 9,
754         PRB_MX_ADDR_MOD_SEL_TBD = 0,
755         PRB_MX_ADDR_MOD_SEL_IDE1 = 1,
756         PRB_MX_ADDR_MOD_SEL_IDE2 = 2,
757         PRB_MX_ADDR_MOD_SEL_FRB = 3,
758         PRB_MX_ADDR_MOD_SEL_ODE1 = 4,
759         PRB_MX_ADDR_MOD_SEL_ODE2 = 5,
760         PRB_MX_ADDR_MOD_SEL_DA1 = 6,
761         PRB_MX_ADDR_MOD_SEL_DA2 = 7,
762         PRB_MX_ADDR_MOD_SEL_IMP1 = 8,
763         PRB_MX_ADDR_MOD_SEL_IMP2 = 9,
764         PRB_MX_ADDR_MOD_SEL_OMP1 = 10,
765         PRB_MX_ADDR_MOD_SEL_OMP2 = 11,
766         PRB_MX_ADDR_MOD_SEL_ORS1 = 12,
767         PRB_MX_ADDR_MOD_SEL_ORS2 = 13,
768         PRB_MX_ADDR_MOD_SEL_REG = 14,
769         PRB_MX_ADDR_MOD_SEL_MAC1 = 16,
770         PRB_MX_ADDR_MOD_SEL_MAC2 = 17,
771         PRB_MX_ADDR_MOD_SEL_VQM1 = 18,
772         PRB_MX_ADDR_MOD_SEL_VQM2 = 19,
773         PRB_MX_ADDR_MOD_SEL_MOP = 20,
774         /* Bit fields indicating which modules
775          * are valid for each clock domain.
776          */
777         PRB_MX_ADDR_VALID_SYS_MOD = 0x000f7ff7,
778         PRB_MX_ADDR_VALID_PCI_MOD = 0x000040c1,
779         PRB_MX_ADDR_VALID_XGM_MOD = 0x00037309,
780         PRB_MX_ADDR_VALID_FC_MOD = 0x00003001,
781         PRB_MX_ADDR_VALID_TOTAL = 34,
782
783         /* Clock domain values. */
784         PRB_MX_ADDR_CLOCK_SHIFT = 6,
785         PRB_MX_ADDR_SYS_CLOCK = 0,
786         PRB_MX_ADDR_PCI_CLOCK = 2,
787         PRB_MX_ADDR_FC_CLOCK = 5,
788         PRB_MX_ADDR_XGM_CLOCK = 6,
789
790         PRB_MX_ADDR_MAX_MUX = 64,
791 };
792
793 /*
794  * Control Register Set Map
795  */
796 enum {
797         PROC_ADDR = 0,          /* Use semaphore */
798         PROC_DATA = 0x04,       /* Use semaphore */
799         SYS = 0x08,
800         RST_FO = 0x0c,
801         FSC = 0x10,
802         CSR = 0x14,
803         LED = 0x18,
804         ICB_RID = 0x1c,         /* Use semaphore */
805         ICB_L = 0x20,           /* Use semaphore */
806         ICB_H = 0x24,           /* Use semaphore */
807         CFG = 0x28,
808         BIOS_ADDR = 0x2c,
809         STS = 0x30,
810         INTR_EN = 0x34,
811         INTR_MASK = 0x38,
812         ISR1 = 0x3c,
813         ISR2 = 0x40,
814         ISR3 = 0x44,
815         ISR4 = 0x48,
816         REV_ID = 0x4c,
817         FRC_ECC_ERR = 0x50,
818         ERR_STS = 0x54,
819         RAM_DBG_ADDR = 0x58,
820         RAM_DBG_DATA = 0x5c,
821         ECC_ERR_CNT = 0x60,
822         SEM = 0x64,
823         GPIO_1 = 0x68,          /* Use semaphore */
824         GPIO_2 = 0x6c,          /* Use semaphore */
825         GPIO_3 = 0x70,          /* Use semaphore */
826         RSVD2 = 0x74,
827         XGMAC_ADDR = 0x78,      /* Use semaphore */
828         XGMAC_DATA = 0x7c,      /* Use semaphore */
829         NIC_ETS = 0x80,
830         CNA_ETS = 0x84,
831         FLASH_ADDR = 0x88,      /* Use semaphore */
832         FLASH_DATA = 0x8c,      /* Use semaphore */
833         CQ_STOP = 0x90,
834         PAGE_TBL_RID = 0x94,
835         WQ_PAGE_TBL_LO = 0x98,
836         WQ_PAGE_TBL_HI = 0x9c,
837         CQ_PAGE_TBL_LO = 0xa0,
838         CQ_PAGE_TBL_HI = 0xa4,
839         MAC_ADDR_IDX = 0xa8,    /* Use semaphore */
840         MAC_ADDR_DATA = 0xac,   /* Use semaphore */
841         COS_DFLT_CQ1 = 0xb0,
842         COS_DFLT_CQ2 = 0xb4,
843         ETYPE_SKIP1 = 0xb8,
844         ETYPE_SKIP2 = 0xbc,
845         SPLT_HDR = 0xc0,
846         FC_PAUSE_THRES = 0xc4,
847         NIC_PAUSE_THRES = 0xc8,
848         FC_ETHERTYPE = 0xcc,
849         FC_RCV_CFG = 0xd0,
850         NIC_RCV_CFG = 0xd4,
851         FC_COS_TAGS = 0xd8,
852         NIC_COS_TAGS = 0xdc,
853         MGMT_RCV_CFG = 0xe0,
854         RT_IDX = 0xe4,
855         RT_DATA = 0xe8,
856         RSVD7 = 0xec,
857         XG_SERDES_ADDR = 0xf0,
858         XG_SERDES_DATA = 0xf4,
859         PRB_MX_ADDR = 0xf8,     /* Use semaphore */
860         PRB_MX_DATA = 0xfc,     /* Use semaphore */
861 };
862
863 #ifdef CONFIG_HAVE_EFFICIENT_UNALIGNED_ACCESS
864 #define SMALL_BUFFER_SIZE 256
865 #define SMALL_BUF_MAP_SIZE SMALL_BUFFER_SIZE
866 #define SPLT_SETTING  FSC_DBRST_1024
867 #define SPLT_LEN 0
868 #define QLGE_SB_PAD 0
869 #else
870 #define SMALL_BUFFER_SIZE 512
871 #define SMALL_BUF_MAP_SIZE (SMALL_BUFFER_SIZE / 2)
872 #define SPLT_SETTING  FSC_SH
873 #define SPLT_LEN (SPLT_HDR_EP | \
874         min(SMALL_BUF_MAP_SIZE, 1023))
875 #define QLGE_SB_PAD 32
876 #endif
877
878 /*
879  * CAM output format.
880  */
881 enum {
882         CAM_OUT_ROUTE_FC = 0,
883         CAM_OUT_ROUTE_NIC = 1,
884         CAM_OUT_FUNC_SHIFT = 2,
885         CAM_OUT_RV = (1 << 4),
886         CAM_OUT_SH = (1 << 15),
887         CAM_OUT_CQ_ID_SHIFT = 5,
888 };
889
890 /*
891  * Mailbox  definitions
892  */
893 enum {
894         /* Asynchronous Event Notifications */
895         AEN_SYS_ERR = 0x00008002,
896         AEN_LINK_UP = 0x00008011,
897         AEN_LINK_DOWN = 0x00008012,
898         AEN_IDC_CMPLT = 0x00008100,
899         AEN_IDC_REQ = 0x00008101,
900         AEN_IDC_EXT = 0x00008102,
901         AEN_DCBX_CHG = 0x00008110,
902         AEN_AEN_LOST = 0x00008120,
903         AEN_AEN_SFP_IN = 0x00008130,
904         AEN_AEN_SFP_OUT = 0x00008131,
905         AEN_FW_INIT_DONE = 0x00008400,
906         AEN_FW_INIT_FAIL = 0x00008401,
907
908         /* Mailbox Command Opcodes. */
909         MB_CMD_NOP = 0x00000000,
910         MB_CMD_EX_FW = 0x00000002,
911         MB_CMD_MB_TEST = 0x00000006,
912         MB_CMD_CSUM_TEST = 0x00000007,  /* Verify Checksum */
913         MB_CMD_ABOUT_FW = 0x00000008,
914         MB_CMD_COPY_RISC_RAM = 0x0000000a,
915         MB_CMD_LOAD_RISC_RAM = 0x0000000b,
916         MB_CMD_DUMP_RISC_RAM = 0x0000000c,
917         MB_CMD_WRITE_RAM = 0x0000000d,
918         MB_CMD_INIT_RISC_RAM = 0x0000000e,
919         MB_CMD_READ_RAM = 0x0000000f,
920         MB_CMD_STOP_FW = 0x00000014,
921         MB_CMD_MAKE_SYS_ERR = 0x0000002a,
922         MB_CMD_WRITE_SFP = 0x00000030,
923         MB_CMD_READ_SFP = 0x00000031,
924         MB_CMD_INIT_FW = 0x00000060,
925         MB_CMD_GET_IFCB = 0x00000061,
926         MB_CMD_GET_FW_STATE = 0x00000069,
927         MB_CMD_IDC_REQ = 0x00000100,    /* Inter-Driver Communication */
928         MB_CMD_IDC_ACK = 0x00000101,    /* Inter-Driver Communication */
929         MB_CMD_SET_WOL_MODE = 0x00000110,       /* Wake On Lan */
930         MB_WOL_DISABLE = 0,
931         MB_WOL_MAGIC_PKT = (1 << 1),
932         MB_WOL_FLTR = (1 << 2),
933         MB_WOL_UCAST = (1 << 3),
934         MB_WOL_MCAST = (1 << 4),
935         MB_WOL_BCAST = (1 << 5),
936         MB_WOL_LINK_UP = (1 << 6),
937         MB_WOL_LINK_DOWN = (1 << 7),
938         MB_WOL_MODE_ON = (1 << 16),             /* Wake on Lan Mode on */
939         MB_CMD_SET_WOL_FLTR = 0x00000111,       /* Wake On Lan Filter */
940         MB_CMD_CLEAR_WOL_FLTR = 0x00000112, /* Wake On Lan Filter */
941         MB_CMD_SET_WOL_MAGIC = 0x00000113,      /* Wake On Lan Magic Packet */
942         MB_CMD_CLEAR_WOL_MAGIC = 0x00000114,/* Wake On Lan Magic Packet */
943         MB_CMD_SET_WOL_IMMED = 0x00000115,
944         MB_CMD_PORT_RESET = 0x00000120,
945         MB_CMD_SET_PORT_CFG = 0x00000122,
946         MB_CMD_GET_PORT_CFG = 0x00000123,
947         MB_CMD_GET_LINK_STS = 0x00000124,
948         MB_CMD_SET_LED_CFG = 0x00000125, /* Set LED Configuration Register */
949                 QL_LED_BLINK = 0x03e803e8,
950         MB_CMD_GET_LED_CFG = 0x00000126, /* Get LED Configuration Register */
951         MB_CMD_SET_MGMNT_TFK_CTL = 0x00000160, /* Set Mgmnt Traffic Control */
952         MB_SET_MPI_TFK_STOP = (1 << 0),
953         MB_SET_MPI_TFK_RESUME = (1 << 1),
954         MB_CMD_GET_MGMNT_TFK_CTL = 0x00000161, /* Get Mgmnt Traffic Control */
955         MB_GET_MPI_TFK_STOPPED = (1 << 0),
956         MB_GET_MPI_TFK_FIFO_EMPTY = (1 << 1),
957         /* Sub-commands for IDC request.
958          * This describes the reason for the
959          * IDC request.
960          */
961         MB_CMD_IOP_NONE = 0x0000,
962         MB_CMD_IOP_PREP_UPDATE_MPI      = 0x0001,
963         MB_CMD_IOP_COMP_UPDATE_MPI      = 0x0002,
964         MB_CMD_IOP_PREP_LINK_DOWN       = 0x0010,
965         MB_CMD_IOP_DVR_START     = 0x0100,
966         MB_CMD_IOP_FLASH_ACC     = 0x0101,
967         MB_CMD_IOP_RESTART_MPI  = 0x0102,
968         MB_CMD_IOP_CORE_DUMP_MPI        = 0x0103,
969
970         /* Mailbox Command Status. */
971         MB_CMD_STS_GOOD = 0x00004000,   /* Success. */
972         MB_CMD_STS_INTRMDT = 0x00001000,        /* Intermediate Complete. */
973         MB_CMD_STS_INVLD_CMD = 0x00004001,      /* Invalid. */
974         MB_CMD_STS_XFC_ERR = 0x00004002,        /* Interface Error. */
975         MB_CMD_STS_CSUM_ERR = 0x00004003,       /* Csum Error. */
976         MB_CMD_STS_ERR = 0x00004005,    /* System Error. */
977         MB_CMD_STS_PARAM_ERR = 0x00004006,      /* Parameter Error. */
978 };
979
980 struct mbox_params {
981         u32 mbox_in[MAILBOX_COUNT];
982         u32 mbox_out[MAILBOX_COUNT];
983         int in_count;
984         int out_count;
985 };
986
987 struct flash_params_8012 {
988         u8 dev_id_str[4];
989         __le16 size;
990         __le16 csum;
991         __le16 ver;
992         __le16 sub_dev_id;
993         u8 mac_addr[6];
994         __le16 res;
995 };
996
997 /* 8000 device's flash is a different structure
998  * at a different offset in flash.
999  */
1000 #define FUNC0_FLASH_OFFSET 0x140200
1001 #define FUNC1_FLASH_OFFSET 0x140600
1002
1003 /* Flash related data structures. */
1004 struct flash_params_8000 {
1005         u8 dev_id_str[4];       /* "8000" */
1006         __le16 ver;
1007         __le16 size;
1008         __le16 csum;
1009         __le16 reserved0;
1010         __le16 total_size;
1011         __le16 entry_count;
1012         u8 data_type0;
1013         u8 data_size0;
1014         u8 mac_addr[6];
1015         u8 data_type1;
1016         u8 data_size1;
1017         u8 mac_addr1[6];
1018         u8 data_type2;
1019         u8 data_size2;
1020         __le16 vlan_id;
1021         u8 data_type3;
1022         u8 data_size3;
1023         __le16 last;
1024         u8 reserved1[464];
1025         __le16  subsys_ven_id;
1026         __le16  subsys_dev_id;
1027         u8 reserved2[4];
1028 };
1029
1030 union flash_params {
1031         struct flash_params_8012 flash_params_8012;
1032         struct flash_params_8000 flash_params_8000;
1033 };
1034
1035 /*
1036  * doorbell space for the rx ring context
1037  */
1038 struct rx_doorbell_context {
1039         u32 cnsmr_idx;          /* 0x00 */
1040         u32 valid;              /* 0x04 */
1041         u32 reserved[4];        /* 0x08-0x14 */
1042         u32 lbq_prod_idx;       /* 0x18 */
1043         u32 sbq_prod_idx;       /* 0x1c */
1044 };
1045
1046 /*
1047  * doorbell space for the tx ring context
1048  */
1049 struct tx_doorbell_context {
1050         u32 prod_idx;           /* 0x00 */
1051         u32 valid;              /* 0x04 */
1052         u32 reserved[4];        /* 0x08-0x14 */
1053         u32 lbq_prod_idx;       /* 0x18 */
1054         u32 sbq_prod_idx;       /* 0x1c */
1055 };
1056
1057 /* DATA STRUCTURES SHARED WITH HARDWARE. */
1058 struct tx_buf_desc {
1059         __le64 addr;
1060         __le32 len;
1061 #define TX_DESC_LEN_MASK        0x000fffff
1062 #define TX_DESC_C       0x40000000
1063 #define TX_DESC_E       0x80000000
1064 } __packed;
1065
1066 /*
1067  * IOCB Definitions...
1068  */
1069
1070 #define OPCODE_OB_MAC_IOCB                      0x01
1071 #define OPCODE_OB_MAC_TSO_IOCB          0x02
1072 #define OPCODE_IB_MAC_IOCB                      0x20
1073 #define OPCODE_IB_MPI_IOCB                      0x21
1074 #define OPCODE_IB_AE_IOCB                       0x3f
1075
1076 struct ob_mac_iocb_req {
1077         u8 opcode;
1078         u8 flags1;
1079 #define OB_MAC_IOCB_REQ_OI      0x01
1080 #define OB_MAC_IOCB_REQ_I       0x02
1081 #define OB_MAC_IOCB_REQ_D       0x08
1082 #define OB_MAC_IOCB_REQ_F       0x10
1083         u8 flags2;
1084         u8 flags3;
1085 #define OB_MAC_IOCB_DFP 0x02
1086 #define OB_MAC_IOCB_V   0x04
1087         __le32 reserved1[2];
1088         __le16 frame_len;
1089 #define OB_MAC_IOCB_LEN_MASK 0x3ffff
1090         __le16 reserved2;
1091         u32 tid;
1092         u32 txq_idx;
1093         __le32 reserved3;
1094         __le16 vlan_tci;
1095         __le16 reserved4;
1096         struct tx_buf_desc tbd[TX_DESC_PER_IOCB];
1097 } __packed;
1098
1099 struct ob_mac_iocb_rsp {
1100         u8 opcode;              /* */
1101         u8 flags1;              /* */
1102 #define OB_MAC_IOCB_RSP_OI      0x01    /* */
1103 #define OB_MAC_IOCB_RSP_I       0x02    /* */
1104 #define OB_MAC_IOCB_RSP_E       0x08    /* */
1105 #define OB_MAC_IOCB_RSP_S       0x10    /* too Short */
1106 #define OB_MAC_IOCB_RSP_L       0x20    /* too Large */
1107 #define OB_MAC_IOCB_RSP_P       0x40    /* Padded */
1108         u8 flags2;              /* */
1109         u8 flags3;              /* */
1110 #define OB_MAC_IOCB_RSP_B       0x80    /* */
1111         u32 tid;
1112         u32 txq_idx;
1113         __le32 reserved[13];
1114 } __packed;
1115
1116 struct ob_mac_tso_iocb_req {
1117         u8 opcode;
1118         u8 flags1;
1119 #define OB_MAC_TSO_IOCB_OI      0x01
1120 #define OB_MAC_TSO_IOCB_I       0x02
1121 #define OB_MAC_TSO_IOCB_D       0x08
1122 #define OB_MAC_TSO_IOCB_IP4     0x40
1123 #define OB_MAC_TSO_IOCB_IP6     0x80
1124         u8 flags2;
1125 #define OB_MAC_TSO_IOCB_LSO     0x20
1126 #define OB_MAC_TSO_IOCB_UC      0x40
1127 #define OB_MAC_TSO_IOCB_TC      0x80
1128         u8 flags3;
1129 #define OB_MAC_TSO_IOCB_IC      0x01
1130 #define OB_MAC_TSO_IOCB_DFP     0x02
1131 #define OB_MAC_TSO_IOCB_V       0x04
1132         __le32 reserved1[2];
1133         __le32 frame_len;
1134         u32 tid;
1135         u32 txq_idx;
1136         __le16 total_hdrs_len;
1137         __le16 net_trans_offset;
1138 #define OB_MAC_TRANSPORT_HDR_SHIFT 6
1139         __le16 vlan_tci;
1140         __le16 mss;
1141         struct tx_buf_desc tbd[TX_DESC_PER_IOCB];
1142 } __packed;
1143
1144 struct ob_mac_tso_iocb_rsp {
1145         u8 opcode;
1146         u8 flags1;
1147 #define OB_MAC_TSO_IOCB_RSP_OI  0x01
1148 #define OB_MAC_TSO_IOCB_RSP_I   0x02
1149 #define OB_MAC_TSO_IOCB_RSP_E   0x08
1150 #define OB_MAC_TSO_IOCB_RSP_S   0x10
1151 #define OB_MAC_TSO_IOCB_RSP_L   0x20
1152 #define OB_MAC_TSO_IOCB_RSP_P   0x40
1153         u8 flags2;              /* */
1154         u8 flags3;              /* */
1155 #define OB_MAC_TSO_IOCB_RSP_B   0x8000
1156         u32 tid;
1157         u32 txq_idx;
1158         __le32 reserved2[13];
1159 } __packed;
1160
1161 struct ib_mac_iocb_rsp {
1162         u8 opcode;              /* 0x20 */
1163         u8 flags1;
1164 #define IB_MAC_IOCB_RSP_OI      0x01    /* Overide intr delay */
1165 #define IB_MAC_IOCB_RSP_I       0x02    /* Disble Intr Generation */
1166 #define IB_MAC_CSUM_ERR_MASK 0x1c       /* A mask to use for csum errs */
1167 #define IB_MAC_IOCB_RSP_TE      0x04    /* Checksum error */
1168 #define IB_MAC_IOCB_RSP_NU      0x08    /* No checksum rcvd */
1169 #define IB_MAC_IOCB_RSP_IE      0x10    /* IPv4 checksum error */
1170 #define IB_MAC_IOCB_RSP_M_MASK  0x60    /* Multicast info */
1171 #define IB_MAC_IOCB_RSP_M_NONE  0x00    /* Not mcast frame */
1172 #define IB_MAC_IOCB_RSP_M_HASH  0x20    /* HASH mcast frame */
1173 #define IB_MAC_IOCB_RSP_M_REG   0x40    /* Registered mcast frame */
1174 #define IB_MAC_IOCB_RSP_M_PROM  0x60    /* Promiscuous mcast frame */
1175 #define IB_MAC_IOCB_RSP_B       0x80    /* Broadcast frame */
1176         u8 flags2;
1177 #define IB_MAC_IOCB_RSP_P       0x01    /* Promiscuous frame */
1178 #define IB_MAC_IOCB_RSP_V       0x02    /* Vlan tag present */
1179 #define IB_MAC_IOCB_RSP_ERR_MASK        0x1c    /*  */
1180 #define IB_MAC_IOCB_RSP_ERR_CODE_ERR    0x04
1181 #define IB_MAC_IOCB_RSP_ERR_OVERSIZE    0x08
1182 #define IB_MAC_IOCB_RSP_ERR_UNDERSIZE   0x10
1183 #define IB_MAC_IOCB_RSP_ERR_PREAMBLE    0x14
1184 #define IB_MAC_IOCB_RSP_ERR_FRAME_LEN   0x18
1185 #define IB_MAC_IOCB_RSP_ERR_CRC         0x1c
1186 #define IB_MAC_IOCB_RSP_U       0x20    /* UDP packet */
1187 #define IB_MAC_IOCB_RSP_T       0x40    /* TCP packet */
1188 #define IB_MAC_IOCB_RSP_FO      0x80    /* Failover port */
1189         u8 flags3;
1190 #define IB_MAC_IOCB_RSP_RSS_MASK        0x07    /* RSS mask */
1191 #define IB_MAC_IOCB_RSP_M_NONE  0x00    /* No RSS match */
1192 #define IB_MAC_IOCB_RSP_M_IPV4  0x04    /* IPv4 RSS match */
1193 #define IB_MAC_IOCB_RSP_M_IPV6  0x02    /* IPv6 RSS match */
1194 #define IB_MAC_IOCB_RSP_M_TCP_V4        0x05    /* TCP with IPv4 */
1195 #define IB_MAC_IOCB_RSP_M_TCP_V6        0x03    /* TCP with IPv6 */
1196 #define IB_MAC_IOCB_RSP_V4      0x08    /* IPV4 */
1197 #define IB_MAC_IOCB_RSP_V6      0x10    /* IPV6 */
1198 #define IB_MAC_IOCB_RSP_IH      0x20    /* Split after IP header */
1199 #define IB_MAC_IOCB_RSP_DS      0x40    /* data is in small buffer */
1200 #define IB_MAC_IOCB_RSP_DL      0x80    /* data is in large buffer */
1201         __le32 data_len;        /* */
1202         __le64 data_addr;       /* */
1203         __le32 rss;             /* */
1204         __le16 vlan_id;         /* 12 bits */
1205 #define IB_MAC_IOCB_RSP_C       0x1000  /* VLAN CFI bit */
1206 #define IB_MAC_IOCB_RSP_COS_SHIFT       12      /* class of service value */
1207 #define IB_MAC_IOCB_RSP_VLAN_MASK       0x0ffff
1208
1209         __le16 reserved1;
1210         __le32 reserved2[6];
1211         u8 reserved3[3];
1212         u8 flags4;
1213 #define IB_MAC_IOCB_RSP_HV      0x20
1214 #define IB_MAC_IOCB_RSP_HS      0x40
1215 #define IB_MAC_IOCB_RSP_HL      0x80
1216         __le32 hdr_len;         /* */
1217         __le64 hdr_addr;        /* */
1218 } __packed;
1219
1220 struct ib_ae_iocb_rsp {
1221         u8 opcode;
1222         u8 flags1;
1223 #define IB_AE_IOCB_RSP_OI               0x01
1224 #define IB_AE_IOCB_RSP_I                0x02
1225         u8 event;
1226 #define LINK_UP_EVENT              0x00
1227 #define LINK_DOWN_EVENT            0x01
1228 #define CAM_LOOKUP_ERR_EVENT       0x06
1229 #define SOFT_ECC_ERROR_EVENT       0x07
1230 #define MGMT_ERR_EVENT             0x08
1231 #define TEN_GIG_MAC_EVENT          0x09
1232 #define GPI0_H2L_EVENT          0x10
1233 #define GPI0_L2H_EVENT          0x20
1234 #define GPI1_H2L_EVENT          0x11
1235 #define GPI1_L2H_EVENT          0x21
1236 #define PCI_ERR_ANON_BUF_RD        0x40
1237         u8 q_id;
1238         __le32 reserved[15];
1239 } __packed;
1240
1241 /*
1242  * These three structures are for generic
1243  * handling of ib and ob iocbs.
1244  */
1245 struct ql_net_rsp_iocb {
1246         u8 opcode;
1247         u8 flags0;
1248         __le16 length;
1249         __le32 tid;
1250         __le32 reserved[14];
1251 } __packed;
1252
1253 struct net_req_iocb {
1254         u8 opcode;
1255         u8 flags0;
1256         __le16 flags1;
1257         __le32 tid;
1258         __le32 reserved1[30];
1259 } __packed;
1260
1261 /*
1262  * tx ring initialization control block for chip.
1263  * It is defined as:
1264  * "Work Queue Initialization Control Block"
1265  */
1266 struct wqicb {
1267         __le16 len;
1268 #define Q_LEN_V         (1 << 4)
1269 #define Q_LEN_CPP_CONT  0x0000
1270 #define Q_LEN_CPP_16    0x0001
1271 #define Q_LEN_CPP_32    0x0002
1272 #define Q_LEN_CPP_64    0x0003
1273 #define Q_LEN_CPP_512   0x0006
1274         __le16 flags;
1275 #define Q_PRI_SHIFT     1
1276 #define Q_FLAGS_LC      0x1000
1277 #define Q_FLAGS_LB      0x2000
1278 #define Q_FLAGS_LI      0x4000
1279 #define Q_FLAGS_LO      0x8000
1280         __le16 cq_id_rss;
1281 #define Q_CQ_ID_RSS_RV 0x8000
1282         __le16 rid;
1283         __le64 addr;
1284         __le64 cnsmr_idx_addr;
1285 } __packed;
1286
1287 /*
1288  * rx ring initialization control block for chip.
1289  * It is defined as:
1290  * "Completion Queue Initialization Control Block"
1291  */
1292 struct cqicb {
1293         u8 msix_vect;
1294         u8 reserved1;
1295         u8 reserved2;
1296         u8 flags;
1297 #define FLAGS_LV        0x08
1298 #define FLAGS_LS        0x10
1299 #define FLAGS_LL        0x20
1300 #define FLAGS_LI        0x40
1301 #define FLAGS_LC        0x80
1302         __le16 len;
1303 #define LEN_V           (1 << 4)
1304 #define LEN_CPP_CONT    0x0000
1305 #define LEN_CPP_32      0x0001
1306 #define LEN_CPP_64      0x0002
1307 #define LEN_CPP_128     0x0003
1308         __le16 rid;
1309         __le64 addr;
1310         __le64 prod_idx_addr;
1311         __le16 pkt_delay;
1312         __le16 irq_delay;
1313         __le64 lbq_addr;
1314         __le16 lbq_buf_size;
1315         __le16 lbq_len;         /* entry count */
1316         __le64 sbq_addr;
1317         __le16 sbq_buf_size;
1318         __le16 sbq_len;         /* entry count */
1319 } __packed;
1320
1321 struct ricb {
1322         u8 base_cq;
1323 #define RSS_L4K 0x80
1324         u8 flags;
1325 #define RSS_L6K 0x01
1326 #define RSS_LI  0x02
1327 #define RSS_LB  0x04
1328 #define RSS_LM  0x08
1329 #define RSS_RI4 0x10
1330 #define RSS_RT4 0x20
1331 #define RSS_RI6 0x40
1332 #define RSS_RT6 0x80
1333         __le16 mask;
1334         u8 hash_cq_id[1024];
1335         __le32 ipv6_hash_key[10];
1336         __le32 ipv4_hash_key[4];
1337 } __packed;
1338
1339 /* SOFTWARE/DRIVER DATA STRUCTURES. */
1340
1341 struct oal {
1342         struct tx_buf_desc oal[TX_DESC_PER_OAL];
1343 };
1344
1345 struct map_list {
1346         DEFINE_DMA_UNMAP_ADDR(mapaddr);
1347         DEFINE_DMA_UNMAP_LEN(maplen);
1348 };
1349
1350 struct tx_ring_desc {
1351         struct sk_buff *skb;
1352         struct ob_mac_iocb_req *queue_entry;
1353         u32 index;
1354         struct oal oal;
1355         struct map_list map[MAX_SKB_FRAGS + 1];
1356         int map_cnt;
1357         struct tx_ring_desc *next;
1358 };
1359
1360 struct page_chunk {
1361         struct page *page;      /* master page */
1362         char *va;               /* virt addr for this chunk */
1363         u64 map;                /* mapping for master */
1364         unsigned int offset;    /* offset for this chunk */
1365         unsigned int last_flag; /* flag set for last chunk in page */
1366 };
1367
1368 struct bq_desc {
1369         union {
1370                 struct page_chunk pg_chunk;
1371                 struct sk_buff *skb;
1372         } p;
1373         __le64 *addr;
1374         u32 index;
1375         DEFINE_DMA_UNMAP_ADDR(mapaddr);
1376         DEFINE_DMA_UNMAP_LEN(maplen);
1377 };
1378
1379 #define QL_TXQ_IDX(qdev, skb) (smp_processor_id()%(qdev->tx_ring_count))
1380
1381 struct tx_ring {
1382         /*
1383          * queue info.
1384          */
1385         struct wqicb wqicb;     /* structure used to inform chip of new queue */
1386         void *wq_base;          /* pci_alloc:virtual addr for tx */
1387         dma_addr_t wq_base_dma; /* pci_alloc:dma addr for tx */
1388         __le32 *cnsmr_idx_sh_reg;       /* shadow copy of consumer idx */
1389         dma_addr_t cnsmr_idx_sh_reg_dma;        /* dma-shadow copy of consumer */
1390         u32 wq_size;            /* size in bytes of queue area */
1391         u32 wq_len;             /* number of entries in queue */
1392         void __iomem *prod_idx_db_reg;  /* doorbell area index reg at offset 0x00 */
1393         void __iomem *valid_db_reg;     /* doorbell area valid reg at offset 0x04 */
1394         u16 prod_idx;           /* current value for prod idx */
1395         u16 cq_id;              /* completion (rx) queue for tx completions */
1396         u8 wq_id;               /* queue id for this entry */
1397         u8 reserved1[3];
1398         struct tx_ring_desc *q; /* descriptor list for the queue */
1399         spinlock_t lock;
1400         atomic_t tx_count;      /* counts down for every outstanding IO */
1401         atomic_t queue_stopped; /* Turns queue off when full. */
1402         struct delayed_work tx_work;
1403         struct ql_adapter *qdev;
1404         u64 tx_packets;
1405         u64 tx_bytes;
1406         u64 tx_errors;
1407 };
1408
1409 /*
1410  * Type of inbound queue.
1411  */
1412 enum {
1413         DEFAULT_Q = 2,          /* Handles slow queue and chip/MPI events. */
1414         TX_Q = 3,               /* Handles outbound completions. */
1415         RX_Q = 4,               /* Handles inbound completions. */
1416 };
1417
1418 struct rx_ring {
1419         struct cqicb cqicb;     /* The chip's completion queue init control block. */
1420
1421         /* Completion queue elements. */
1422         void *cq_base;
1423         dma_addr_t cq_base_dma;
1424         u32 cq_size;
1425         u32 cq_len;
1426         u16 cq_id;
1427         __le32 *prod_idx_sh_reg;        /* Shadowed producer register. */
1428         dma_addr_t prod_idx_sh_reg_dma;
1429         void __iomem *cnsmr_idx_db_reg; /* PCI doorbell mem area + 0 */
1430         u32 cnsmr_idx;          /* current sw idx */
1431         struct ql_net_rsp_iocb *curr_entry;     /* next entry on queue */
1432         void __iomem *valid_db_reg;     /* PCI doorbell mem area + 0x04 */
1433
1434         /* Large buffer queue elements. */
1435         u32 lbq_len;            /* entry count */
1436         u32 lbq_size;           /* size in bytes of queue */
1437         u32 lbq_buf_size;
1438         void *lbq_base;
1439         dma_addr_t lbq_base_dma;
1440         void *lbq_base_indirect;
1441         dma_addr_t lbq_base_indirect_dma;
1442         struct page_chunk pg_chunk; /* current page for chunks */
1443         struct bq_desc *lbq;    /* array of control blocks */
1444         void __iomem *lbq_prod_idx_db_reg;      /* PCI doorbell mem area + 0x18 */
1445         u32 lbq_prod_idx;       /* current sw prod idx */
1446         u32 lbq_curr_idx;       /* next entry we expect */
1447         u32 lbq_clean_idx;      /* beginning of new descs */
1448         u32 lbq_free_cnt;       /* free buffer desc cnt */
1449
1450         /* Small buffer queue elements. */
1451         u32 sbq_len;            /* entry count */
1452         u32 sbq_size;           /* size in bytes of queue */
1453         u32 sbq_buf_size;
1454         void *sbq_base;
1455         dma_addr_t sbq_base_dma;
1456         void *sbq_base_indirect;
1457         dma_addr_t sbq_base_indirect_dma;
1458         struct bq_desc *sbq;    /* array of control blocks */
1459         void __iomem *sbq_prod_idx_db_reg; /* PCI doorbell mem area + 0x1c */
1460         u32 sbq_prod_idx;       /* current sw prod idx */
1461         u32 sbq_curr_idx;       /* next entry we expect */
1462         u32 sbq_clean_idx;      /* beginning of new descs */
1463         u32 sbq_free_cnt;       /* free buffer desc cnt */
1464
1465         /* Misc. handler elements. */
1466         u32 type;               /* Type of queue, tx, rx. */
1467         u32 irq;                /* Which vector this ring is assigned. */
1468         u32 cpu;                /* Which CPU this should run on. */
1469         char name[IFNAMSIZ + 5];
1470         struct napi_struct napi;
1471         u8 reserved;
1472         struct ql_adapter *qdev;
1473         u64 rx_packets;
1474         u64 rx_multicast;
1475         u64 rx_bytes;
1476         u64 rx_dropped;
1477         u64 rx_errors;
1478 };
1479
1480 /*
1481  * RSS Initialization Control Block
1482  */
1483 struct hash_id {
1484         u8 value[4];
1485 };
1486
1487 struct nic_stats {
1488         /*
1489          * These stats come from offset 200h to 278h
1490          * in the XGMAC register.
1491          */
1492         u64 tx_pkts;
1493         u64 tx_bytes;
1494         u64 tx_mcast_pkts;
1495         u64 tx_bcast_pkts;
1496         u64 tx_ucast_pkts;
1497         u64 tx_ctl_pkts;
1498         u64 tx_pause_pkts;
1499         u64 tx_64_pkt;
1500         u64 tx_65_to_127_pkt;
1501         u64 tx_128_to_255_pkt;
1502         u64 tx_256_511_pkt;
1503         u64 tx_512_to_1023_pkt;
1504         u64 tx_1024_to_1518_pkt;
1505         u64 tx_1519_to_max_pkt;
1506         u64 tx_undersize_pkt;
1507         u64 tx_oversize_pkt;
1508
1509         /*
1510          * These stats come from offset 300h to 3C8h
1511          * in the XGMAC register.
1512          */
1513         u64 rx_bytes;
1514         u64 rx_bytes_ok;
1515         u64 rx_pkts;
1516         u64 rx_pkts_ok;
1517         u64 rx_bcast_pkts;
1518         u64 rx_mcast_pkts;
1519         u64 rx_ucast_pkts;
1520         u64 rx_undersize_pkts;
1521         u64 rx_oversize_pkts;
1522         u64 rx_jabber_pkts;
1523         u64 rx_undersize_fcerr_pkts;
1524         u64 rx_drop_events;
1525         u64 rx_fcerr_pkts;
1526         u64 rx_align_err;
1527         u64 rx_symbol_err;
1528         u64 rx_mac_err;
1529         u64 rx_ctl_pkts;
1530         u64 rx_pause_pkts;
1531         u64 rx_64_pkts;
1532         u64 rx_65_to_127_pkts;
1533         u64 rx_128_255_pkts;
1534         u64 rx_256_511_pkts;
1535         u64 rx_512_to_1023_pkts;
1536         u64 rx_1024_to_1518_pkts;
1537         u64 rx_1519_to_max_pkts;
1538         u64 rx_len_err_pkts;
1539         /*
1540          * These stats come from offset 500h to 5C8h
1541          * in the XGMAC register.
1542          */
1543         u64 tx_cbfc_pause_frames0;
1544         u64 tx_cbfc_pause_frames1;
1545         u64 tx_cbfc_pause_frames2;
1546         u64 tx_cbfc_pause_frames3;
1547         u64 tx_cbfc_pause_frames4;
1548         u64 tx_cbfc_pause_frames5;
1549         u64 tx_cbfc_pause_frames6;
1550         u64 tx_cbfc_pause_frames7;
1551         u64 rx_cbfc_pause_frames0;
1552         u64 rx_cbfc_pause_frames1;
1553         u64 rx_cbfc_pause_frames2;
1554         u64 rx_cbfc_pause_frames3;
1555         u64 rx_cbfc_pause_frames4;
1556         u64 rx_cbfc_pause_frames5;
1557         u64 rx_cbfc_pause_frames6;
1558         u64 rx_cbfc_pause_frames7;
1559         u64 rx_nic_fifo_drop;
1560 };
1561
1562 /* Firmware coredump internal register address/length pairs. */
1563 enum {
1564         MPI_CORE_REGS_ADDR = 0x00030000,
1565         MPI_CORE_REGS_CNT = 127,
1566         MPI_CORE_SH_REGS_CNT = 16,
1567         TEST_REGS_ADDR = 0x00001000,
1568         TEST_REGS_CNT = 23,
1569         RMII_REGS_ADDR = 0x00001040,
1570         RMII_REGS_CNT = 64,
1571         FCMAC1_REGS_ADDR = 0x00001080,
1572         FCMAC2_REGS_ADDR = 0x000010c0,
1573         FCMAC_REGS_CNT = 64,
1574         FC1_MBX_REGS_ADDR = 0x00001100,
1575         FC2_MBX_REGS_ADDR = 0x00001240,
1576         FC_MBX_REGS_CNT = 64,
1577         IDE_REGS_ADDR = 0x00001140,
1578         IDE_REGS_CNT = 64,
1579         NIC1_MBX_REGS_ADDR = 0x00001180,
1580         NIC2_MBX_REGS_ADDR = 0x00001280,
1581         NIC_MBX_REGS_CNT = 64,
1582         SMBUS_REGS_ADDR = 0x00001200,
1583         SMBUS_REGS_CNT = 64,
1584         I2C_REGS_ADDR = 0x00001fc0,
1585         I2C_REGS_CNT = 64,
1586         MEMC_REGS_ADDR = 0x00003000,
1587         MEMC_REGS_CNT = 256,
1588         PBUS_REGS_ADDR = 0x00007c00,
1589         PBUS_REGS_CNT = 256,
1590         MDE_REGS_ADDR = 0x00010000,
1591         MDE_REGS_CNT = 6,
1592         CODE_RAM_ADDR = 0x00020000,
1593         CODE_RAM_CNT = 0x2000,
1594         MEMC_RAM_ADDR = 0x00100000,
1595         MEMC_RAM_CNT = 0x2000,
1596 };
1597
1598 #define MPI_COREDUMP_COOKIE 0x5555aaaa
1599 struct mpi_coredump_global_header {
1600         u32     cookie;
1601         u8      idString[16];
1602         u32     timeLo;
1603         u32     timeHi;
1604         u32     imageSize;
1605         u32     headerSize;
1606         u8      info[220];
1607 };
1608
1609 struct mpi_coredump_segment_header {
1610         u32     cookie;
1611         u32     segNum;
1612         u32     segSize;
1613         u32     extra;
1614         u8      description[16];
1615 };
1616
1617 /* Firmware coredump header segment numbers. */
1618 enum {
1619         CORE_SEG_NUM = 1,
1620         TEST_LOGIC_SEG_NUM = 2,
1621         RMII_SEG_NUM = 3,
1622         FCMAC1_SEG_NUM = 4,
1623         FCMAC2_SEG_NUM = 5,
1624         FC1_MBOX_SEG_NUM = 6,
1625         IDE_SEG_NUM = 7,
1626         NIC1_MBOX_SEG_NUM = 8,
1627         SMBUS_SEG_NUM = 9,
1628         FC2_MBOX_SEG_NUM = 10,
1629         NIC2_MBOX_SEG_NUM = 11,
1630         I2C_SEG_NUM = 12,
1631         MEMC_SEG_NUM = 13,
1632         PBUS_SEG_NUM = 14,
1633         MDE_SEG_NUM = 15,
1634         NIC1_CONTROL_SEG_NUM = 16,
1635         NIC2_CONTROL_SEG_NUM = 17,
1636         NIC1_XGMAC_SEG_NUM = 18,
1637         NIC2_XGMAC_SEG_NUM = 19,
1638         WCS_RAM_SEG_NUM = 20,
1639         MEMC_RAM_SEG_NUM = 21,
1640         XAUI_AN_SEG_NUM = 22,
1641         XAUI_HSS_PCS_SEG_NUM = 23,
1642         XFI_AN_SEG_NUM = 24,
1643         XFI_TRAIN_SEG_NUM = 25,
1644         XFI_HSS_PCS_SEG_NUM = 26,
1645         XFI_HSS_TX_SEG_NUM = 27,
1646         XFI_HSS_RX_SEG_NUM = 28,
1647         XFI_HSS_PLL_SEG_NUM = 29,
1648         MISC_NIC_INFO_SEG_NUM = 30,
1649         INTR_STATES_SEG_NUM = 31,
1650         CAM_ENTRIES_SEG_NUM = 32,
1651         ROUTING_WORDS_SEG_NUM = 33,
1652         ETS_SEG_NUM = 34,
1653         PROBE_DUMP_SEG_NUM = 35,
1654         ROUTING_INDEX_SEG_NUM = 36,
1655         MAC_PROTOCOL_SEG_NUM = 37,
1656         XAUI2_AN_SEG_NUM = 38,
1657         XAUI2_HSS_PCS_SEG_NUM = 39,
1658         XFI2_AN_SEG_NUM = 40,
1659         XFI2_TRAIN_SEG_NUM = 41,
1660         XFI2_HSS_PCS_SEG_NUM = 42,
1661         XFI2_HSS_TX_SEG_NUM = 43,
1662         XFI2_HSS_RX_SEG_NUM = 44,
1663         XFI2_HSS_PLL_SEG_NUM = 45,
1664         SEM_REGS_SEG_NUM = 50
1665
1666 };
1667
1668 /* There are 64 generic NIC registers. */
1669 #define NIC_REGS_DUMP_WORD_COUNT                64
1670 /* XGMAC word count. */
1671 #define XGMAC_DUMP_WORD_COUNT           (XGMAC_REGISTER_END / 4)
1672 /* Word counts for the SERDES blocks. */
1673 #define XG_SERDES_XAUI_AN_COUNT         14
1674 #define XG_SERDES_XAUI_HSS_PCS_COUNT    33
1675 #define XG_SERDES_XFI_AN_COUNT          14
1676 #define XG_SERDES_XFI_TRAIN_COUNT               12
1677 #define XG_SERDES_XFI_HSS_PCS_COUNT     15
1678 #define XG_SERDES_XFI_HSS_TX_COUNT              32
1679 #define XG_SERDES_XFI_HSS_RX_COUNT              32
1680 #define XG_SERDES_XFI_HSS_PLL_COUNT     32
1681
1682 /* There are 2 CNA ETS and 8 NIC ETS registers. */
1683 #define ETS_REGS_DUMP_WORD_COUNT                10
1684
1685 /* Each probe mux entry stores the probe type plus 64 entries
1686  * that are each each 64-bits in length. There are a total of
1687  * 34 (PRB_MX_ADDR_VALID_TOTAL) valid probes.
1688  */
1689 #define PRB_MX_ADDR_PRB_WORD_COUNT              (1 + (PRB_MX_ADDR_MAX_MUX * 2))
1690 #define PRB_MX_DUMP_TOT_COUNT           (PRB_MX_ADDR_PRB_WORD_COUNT * \
1691                                                         PRB_MX_ADDR_VALID_TOTAL)
1692 /* Each routing entry consists of 4 32-bit words.
1693  * They are route type, index, index word, and result.
1694  * There are 2 route blocks with 8 entries each and
1695  *  2 NIC blocks with 16 entries each.
1696  * The totol entries is 48 with 4 words each.
1697  */
1698 #define RT_IDX_DUMP_ENTRIES                     48
1699 #define RT_IDX_DUMP_WORDS_PER_ENTRY     4
1700 #define RT_IDX_DUMP_TOT_WORDS           (RT_IDX_DUMP_ENTRIES * \
1701                                                 RT_IDX_DUMP_WORDS_PER_ENTRY)
1702 /* There are 10 address blocks in filter, each with
1703  * different entry counts and different word-count-per-entry.
1704  */
1705 #define MAC_ADDR_DUMP_ENTRIES \
1706         ((MAC_ADDR_MAX_CAM_ENTRIES * MAC_ADDR_MAX_CAM_WCOUNT) + \
1707         (MAC_ADDR_MAX_MULTICAST_ENTRIES * MAC_ADDR_MAX_MULTICAST_WCOUNT) + \
1708         (MAC_ADDR_MAX_VLAN_ENTRIES * MAC_ADDR_MAX_VLAN_WCOUNT) + \
1709         (MAC_ADDR_MAX_MCAST_FLTR_ENTRIES * MAC_ADDR_MAX_MCAST_FLTR_WCOUNT) + \
1710         (MAC_ADDR_MAX_FC_MAC_ENTRIES * MAC_ADDR_MAX_FC_MAC_WCOUNT) + \
1711         (MAC_ADDR_MAX_MGMT_MAC_ENTRIES * MAC_ADDR_MAX_MGMT_MAC_WCOUNT) + \
1712         (MAC_ADDR_MAX_MGMT_VLAN_ENTRIES * MAC_ADDR_MAX_MGMT_VLAN_WCOUNT) + \
1713         (MAC_ADDR_MAX_MGMT_V4_ENTRIES * MAC_ADDR_MAX_MGMT_V4_WCOUNT) + \
1714         (MAC_ADDR_MAX_MGMT_V6_ENTRIES * MAC_ADDR_MAX_MGMT_V6_WCOUNT) + \
1715         (MAC_ADDR_MAX_MGMT_TU_DP_ENTRIES * MAC_ADDR_MAX_MGMT_TU_DP_WCOUNT))
1716 #define MAC_ADDR_DUMP_WORDS_PER_ENTRY   2
1717 #define MAC_ADDR_DUMP_TOT_WORDS         (MAC_ADDR_DUMP_ENTRIES * \
1718                                                 MAC_ADDR_DUMP_WORDS_PER_ENTRY)
1719 /* Maximum of 4 functions whose semaphore registeres are
1720  * in the coredump.
1721  */
1722 #define MAX_SEMAPHORE_FUNCTIONS         4
1723 /* Defines for access the MPI shadow registers. */
1724 #define RISC_124                0x0003007c
1725 #define RISC_127                0x0003007f
1726 #define SHADOW_OFFSET   0xb0000000
1727 #define SHADOW_REG_SHIFT        20
1728
1729 struct ql_nic_misc {
1730         u32 rx_ring_count;
1731         u32 tx_ring_count;
1732         u32 intr_count;
1733         u32 function;
1734 };
1735
1736 struct ql_reg_dump {
1737
1738         /* segment 0 */
1739         struct mpi_coredump_global_header mpi_global_header;
1740
1741         /* segment 16 */
1742         struct mpi_coredump_segment_header nic_regs_seg_hdr;
1743         u32 nic_regs[64];
1744
1745         /* segment 30 */
1746         struct mpi_coredump_segment_header misc_nic_seg_hdr;
1747         struct ql_nic_misc misc_nic_info;
1748
1749         /* segment 31 */
1750         /* one interrupt state for each CQ */
1751         struct mpi_coredump_segment_header intr_states_seg_hdr;
1752         u32 intr_states[MAX_CPUS];
1753
1754         /* segment 32 */
1755         /* 3 cam words each for 16 unicast,
1756          * 2 cam words for each of 32 multicast.
1757          */
1758         struct mpi_coredump_segment_header cam_entries_seg_hdr;
1759         u32 cam_entries[(16 * 3) + (32 * 3)];
1760
1761         /* segment 33 */
1762         struct mpi_coredump_segment_header nic_routing_words_seg_hdr;
1763         u32 nic_routing_words[16];
1764
1765         /* segment 34 */
1766         struct mpi_coredump_segment_header ets_seg_hdr;
1767         u32 ets[8+2];
1768 };
1769
1770 struct ql_mpi_coredump {
1771         /* segment 0 */
1772         struct mpi_coredump_global_header mpi_global_header;
1773
1774         /* segment 1 */
1775         struct mpi_coredump_segment_header core_regs_seg_hdr;
1776         u32 mpi_core_regs[MPI_CORE_REGS_CNT];
1777         u32 mpi_core_sh_regs[MPI_CORE_SH_REGS_CNT];
1778
1779         /* segment 2 */
1780         struct mpi_coredump_segment_header test_logic_regs_seg_hdr;
1781         u32 test_logic_regs[TEST_REGS_CNT];
1782
1783         /* segment 3 */
1784         struct mpi_coredump_segment_header rmii_regs_seg_hdr;
1785         u32 rmii_regs[RMII_REGS_CNT];
1786
1787         /* segment 4 */
1788         struct mpi_coredump_segment_header fcmac1_regs_seg_hdr;
1789         u32 fcmac1_regs[FCMAC_REGS_CNT];
1790
1791         /* segment 5 */
1792         struct mpi_coredump_segment_header fcmac2_regs_seg_hdr;
1793         u32 fcmac2_regs[FCMAC_REGS_CNT];
1794
1795         /* segment 6 */
1796         struct mpi_coredump_segment_header fc1_mbx_regs_seg_hdr;
1797         u32 fc1_mbx_regs[FC_MBX_REGS_CNT];
1798
1799         /* segment 7 */
1800         struct mpi_coredump_segment_header ide_regs_seg_hdr;
1801         u32 ide_regs[IDE_REGS_CNT];
1802
1803         /* segment 8 */
1804         struct mpi_coredump_segment_header nic1_mbx_regs_seg_hdr;
1805         u32 nic1_mbx_regs[NIC_MBX_REGS_CNT];
1806
1807         /* segment 9 */
1808         struct mpi_coredump_segment_header smbus_regs_seg_hdr;
1809         u32 smbus_regs[SMBUS_REGS_CNT];
1810
1811         /* segment 10 */
1812         struct mpi_coredump_segment_header fc2_mbx_regs_seg_hdr;
1813         u32 fc2_mbx_regs[FC_MBX_REGS_CNT];
1814
1815         /* segment 11 */
1816         struct mpi_coredump_segment_header nic2_mbx_regs_seg_hdr;
1817         u32 nic2_mbx_regs[NIC_MBX_REGS_CNT];
1818
1819         /* segment 12 */
1820         struct mpi_coredump_segment_header i2c_regs_seg_hdr;
1821         u32 i2c_regs[I2C_REGS_CNT];
1822         /* segment 13 */
1823         struct mpi_coredump_segment_header memc_regs_seg_hdr;
1824         u32 memc_regs[MEMC_REGS_CNT];
1825
1826         /* segment 14 */
1827         struct mpi_coredump_segment_header pbus_regs_seg_hdr;
1828         u32 pbus_regs[PBUS_REGS_CNT];
1829
1830         /* segment 15 */
1831         struct mpi_coredump_segment_header mde_regs_seg_hdr;
1832         u32 mde_regs[MDE_REGS_CNT];
1833
1834         /* segment 16 */
1835         struct mpi_coredump_segment_header nic_regs_seg_hdr;
1836         u32 nic_regs[NIC_REGS_DUMP_WORD_COUNT];
1837
1838         /* segment 17 */
1839         struct mpi_coredump_segment_header nic2_regs_seg_hdr;
1840         u32 nic2_regs[NIC_REGS_DUMP_WORD_COUNT];
1841
1842         /* segment 18 */
1843         struct mpi_coredump_segment_header xgmac1_seg_hdr;
1844         u32 xgmac1[XGMAC_DUMP_WORD_COUNT];
1845
1846         /* segment 19 */
1847         struct mpi_coredump_segment_header xgmac2_seg_hdr;
1848         u32 xgmac2[XGMAC_DUMP_WORD_COUNT];
1849
1850         /* segment 20 */
1851         struct mpi_coredump_segment_header code_ram_seg_hdr;
1852         u32 code_ram[CODE_RAM_CNT];
1853
1854         /* segment 21 */
1855         struct mpi_coredump_segment_header memc_ram_seg_hdr;
1856         u32 memc_ram[MEMC_RAM_CNT];
1857
1858         /* segment 22 */
1859         struct mpi_coredump_segment_header xaui_an_hdr;
1860         u32 serdes_xaui_an[XG_SERDES_XAUI_AN_COUNT];
1861
1862         /* segment 23 */
1863         struct mpi_coredump_segment_header xaui_hss_pcs_hdr;
1864         u32 serdes_xaui_hss_pcs[XG_SERDES_XAUI_HSS_PCS_COUNT];
1865
1866         /* segment 24 */
1867         struct mpi_coredump_segment_header xfi_an_hdr;
1868         u32 serdes_xfi_an[XG_SERDES_XFI_AN_COUNT];
1869
1870         /* segment 25 */
1871         struct mpi_coredump_segment_header xfi_train_hdr;
1872         u32 serdes_xfi_train[XG_SERDES_XFI_TRAIN_COUNT];
1873
1874         /* segment 26 */
1875         struct mpi_coredump_segment_header xfi_hss_pcs_hdr;
1876         u32 serdes_xfi_hss_pcs[XG_SERDES_XFI_HSS_PCS_COUNT];
1877
1878         /* segment 27 */
1879         struct mpi_coredump_segment_header xfi_hss_tx_hdr;
1880         u32 serdes_xfi_hss_tx[XG_SERDES_XFI_HSS_TX_COUNT];
1881
1882         /* segment 28 */
1883         struct mpi_coredump_segment_header xfi_hss_rx_hdr;
1884         u32 serdes_xfi_hss_rx[XG_SERDES_XFI_HSS_RX_COUNT];
1885
1886         /* segment 29 */
1887         struct mpi_coredump_segment_header xfi_hss_pll_hdr;
1888         u32 serdes_xfi_hss_pll[XG_SERDES_XFI_HSS_PLL_COUNT];
1889
1890         /* segment 30 */
1891         struct mpi_coredump_segment_header misc_nic_seg_hdr;
1892         struct ql_nic_misc misc_nic_info;
1893
1894         /* segment 31 */
1895         /* one interrupt state for each CQ */
1896         struct mpi_coredump_segment_header intr_states_seg_hdr;
1897         u32 intr_states[MAX_RX_RINGS];
1898
1899         /* segment 32 */
1900         /* 3 cam words each for 16 unicast,
1901          * 2 cam words for each of 32 multicast.
1902          */
1903         struct mpi_coredump_segment_header cam_entries_seg_hdr;
1904         u32 cam_entries[(16 * 3) + (32 * 3)];
1905
1906         /* segment 33 */
1907         struct mpi_coredump_segment_header nic_routing_words_seg_hdr;
1908         u32 nic_routing_words[16];
1909         /* segment 34 */
1910         struct mpi_coredump_segment_header ets_seg_hdr;
1911         u32 ets[ETS_REGS_DUMP_WORD_COUNT];
1912
1913         /* segment 35 */
1914         struct mpi_coredump_segment_header probe_dump_seg_hdr;
1915         u32 probe_dump[PRB_MX_DUMP_TOT_COUNT];
1916
1917         /* segment 36 */
1918         struct mpi_coredump_segment_header routing_reg_seg_hdr;
1919         u32 routing_regs[RT_IDX_DUMP_TOT_WORDS];
1920
1921         /* segment 37 */
1922         struct mpi_coredump_segment_header mac_prot_reg_seg_hdr;
1923         u32 mac_prot_regs[MAC_ADDR_DUMP_TOT_WORDS];
1924
1925         /* segment 38 */
1926         struct mpi_coredump_segment_header xaui2_an_hdr;
1927         u32 serdes2_xaui_an[XG_SERDES_XAUI_AN_COUNT];
1928
1929         /* segment 39 */
1930         struct mpi_coredump_segment_header xaui2_hss_pcs_hdr;
1931         u32 serdes2_xaui_hss_pcs[XG_SERDES_XAUI_HSS_PCS_COUNT];
1932
1933         /* segment 40 */
1934         struct mpi_coredump_segment_header xfi2_an_hdr;
1935         u32 serdes2_xfi_an[XG_SERDES_XFI_AN_COUNT];
1936
1937         /* segment 41 */
1938         struct mpi_coredump_segment_header xfi2_train_hdr;
1939         u32 serdes2_xfi_train[XG_SERDES_XFI_TRAIN_COUNT];
1940
1941         /* segment 42 */
1942         struct mpi_coredump_segment_header xfi2_hss_pcs_hdr;
1943         u32 serdes2_xfi_hss_pcs[XG_SERDES_XFI_HSS_PCS_COUNT];
1944
1945         /* segment 43 */
1946         struct mpi_coredump_segment_header xfi2_hss_tx_hdr;
1947         u32 serdes2_xfi_hss_tx[XG_SERDES_XFI_HSS_TX_COUNT];
1948
1949         /* segment 44 */
1950         struct mpi_coredump_segment_header xfi2_hss_rx_hdr;
1951         u32 serdes2_xfi_hss_rx[XG_SERDES_XFI_HSS_RX_COUNT];
1952
1953         /* segment 45 */
1954         struct mpi_coredump_segment_header xfi2_hss_pll_hdr;
1955         u32 serdes2_xfi_hss_pll[XG_SERDES_XFI_HSS_PLL_COUNT];
1956
1957         /* segment 50 */
1958         /* semaphore register for all 5 functions */
1959         struct mpi_coredump_segment_header sem_regs_seg_hdr;
1960         u32 sem_regs[MAX_SEMAPHORE_FUNCTIONS];
1961 };
1962
1963 /*
1964  * intr_context structure is used during initialization
1965  * to hook the interrupts.  It is also used in a single
1966  * irq environment as a context to the ISR.
1967  */
1968 struct intr_context {
1969         struct ql_adapter *qdev;
1970         u32 intr;
1971         u32 irq_mask;           /* Mask of which rings the vector services. */
1972         u32 hooked;
1973         u32 intr_en_mask;       /* value/mask used to enable this intr */
1974         u32 intr_dis_mask;      /* value/mask used to disable this intr */
1975         u32 intr_read_mask;     /* value/mask used to read this intr */
1976         char name[IFNAMSIZ * 2];
1977         atomic_t irq_cnt;       /* irq_cnt is used in single vector
1978                                  * environment.  It's incremented for each
1979                                  * irq handler that is scheduled.  When each
1980                                  * handler finishes it decrements irq_cnt and
1981                                  * enables interrupts if it's zero. */
1982         irq_handler_t handler;
1983 };
1984
1985 /* adapter flags definitions. */
1986 enum {
1987         QL_ADAPTER_UP = 0,      /* Adapter has been brought up. */
1988         QL_LEGACY_ENABLED = 1,
1989         QL_MSI_ENABLED = 2,
1990         QL_MSIX_ENABLED = 3,
1991         QL_DMA64 = 4,
1992         QL_PROMISCUOUS = 5,
1993         QL_ALLMULTI = 6,
1994         QL_PORT_CFG = 7,
1995         QL_CAM_RT_SET = 8,
1996         QL_SELFTEST = 9,
1997         QL_LB_LINK_UP = 10,
1998         QL_FRC_COREDUMP = 11,
1999         QL_EEH_FATAL = 12,
2000         QL_ASIC_RECOVERY = 14, /* We are in ascic recovery. */
2001 };
2002
2003 /* link_status bit definitions */
2004 enum {
2005         STS_LOOPBACK_MASK = 0x00000700,
2006         STS_LOOPBACK_PCS = 0x00000100,
2007         STS_LOOPBACK_HSS = 0x00000200,
2008         STS_LOOPBACK_EXT = 0x00000300,
2009         STS_PAUSE_MASK = 0x000000c0,
2010         STS_PAUSE_STD = 0x00000040,
2011         STS_PAUSE_PRI = 0x00000080,
2012         STS_SPEED_MASK = 0x00000038,
2013         STS_SPEED_100Mb = 0x00000000,
2014         STS_SPEED_1Gb = 0x00000008,
2015         STS_SPEED_10Gb = 0x00000010,
2016         STS_LINK_TYPE_MASK = 0x00000007,
2017         STS_LINK_TYPE_XFI = 0x00000001,
2018         STS_LINK_TYPE_XAUI = 0x00000002,
2019         STS_LINK_TYPE_XFI_BP = 0x00000003,
2020         STS_LINK_TYPE_XAUI_BP = 0x00000004,
2021         STS_LINK_TYPE_10GBASET = 0x00000005,
2022 };
2023
2024 /* link_config bit definitions */
2025 enum {
2026         CFG_JUMBO_FRAME_SIZE = 0x00010000,
2027         CFG_PAUSE_MASK = 0x00000060,
2028         CFG_PAUSE_STD = 0x00000020,
2029         CFG_PAUSE_PRI = 0x00000040,
2030         CFG_DCBX = 0x00000010,
2031         CFG_LOOPBACK_MASK = 0x00000007,
2032         CFG_LOOPBACK_PCS = 0x00000002,
2033         CFG_LOOPBACK_HSS = 0x00000004,
2034         CFG_LOOPBACK_EXT = 0x00000006,
2035         CFG_DEFAULT_MAX_FRAME_SIZE = 0x00002580,
2036 };
2037
2038 struct nic_operations {
2039
2040         int (*get_flash) (struct ql_adapter *);
2041         int (*port_initialize) (struct ql_adapter *);
2042 };
2043
2044 /*
2045  * The main Adapter structure definition.
2046  * This structure has all fields relevant to the hardware.
2047  */
2048 struct ql_adapter {
2049         struct ricb ricb;
2050         unsigned long flags;
2051         u32 wol;
2052
2053         struct nic_stats nic_stats;
2054
2055         struct vlan_group *vlgrp;
2056
2057         /* PCI Configuration information for this device */
2058         struct pci_dev *pdev;
2059         struct net_device *ndev;        /* Parent NET device */
2060
2061         /* Hardware information */
2062         u32 chip_rev_id;
2063         u32 fw_rev_id;
2064         u32 func;               /* PCI function for this adapter */
2065         u32 alt_func;           /* PCI function for alternate adapter */
2066         u32 port;               /* Port number this adapter */
2067
2068         spinlock_t adapter_lock;
2069         spinlock_t hw_lock;
2070         spinlock_t stats_lock;
2071
2072         /* PCI Bus Relative Register Addresses */
2073         void __iomem *reg_base;
2074         void __iomem *doorbell_area;
2075         u32 doorbell_area_size;
2076
2077         u32 msg_enable;
2078
2079         /* Page for Shadow Registers */
2080         void *rx_ring_shadow_reg_area;
2081         dma_addr_t rx_ring_shadow_reg_dma;
2082         void *tx_ring_shadow_reg_area;
2083         dma_addr_t tx_ring_shadow_reg_dma;
2084
2085         u32 mailbox_in;
2086         u32 mailbox_out;
2087         struct mbox_params idc_mbc;
2088         struct mutex    mpi_mutex;
2089
2090         int tx_ring_size;
2091         int rx_ring_size;
2092         u32 intr_count;
2093         struct msix_entry *msi_x_entry;
2094         struct intr_context intr_context[MAX_RX_RINGS];
2095
2096         int tx_ring_count;      /* One per online CPU. */
2097         u32 rss_ring_count;     /* One per irq vector.  */
2098         /*
2099          * rx_ring_count =
2100          *  (CPU count * outbound completion rx_ring) +
2101          *  (irq_vector_cnt * inbound (RSS) completion rx_ring)
2102          */
2103         int rx_ring_count;
2104         int ring_mem_size;
2105         void *ring_mem;
2106
2107         struct rx_ring rx_ring[MAX_RX_RINGS];
2108         struct tx_ring tx_ring[MAX_TX_RINGS];
2109         unsigned int lbq_buf_order;
2110
2111         int rx_csum;
2112         u32 default_rx_queue;
2113
2114         u16 rx_coalesce_usecs;  /* cqicb->int_delay */
2115         u16 rx_max_coalesced_frames;    /* cqicb->pkt_int_delay */
2116         u16 tx_coalesce_usecs;  /* cqicb->int_delay */
2117         u16 tx_max_coalesced_frames;    /* cqicb->pkt_int_delay */
2118
2119         u32 xg_sem_mask;
2120         u32 port_link_up;
2121         u32 port_init;
2122         u32 link_status;
2123         struct ql_mpi_coredump *mpi_coredump;
2124         u32 core_is_dumped;
2125         u32 link_config;
2126         u32 led_config;
2127         u32 max_frame_size;
2128
2129         union flash_params flash;
2130
2131         struct workqueue_struct *workqueue;
2132         struct delayed_work asic_reset_work;
2133         struct delayed_work mpi_reset_work;
2134         struct delayed_work mpi_work;
2135         struct delayed_work mpi_port_cfg_work;
2136         struct delayed_work mpi_idc_work;
2137         struct delayed_work mpi_core_to_log;
2138         struct completion ide_completion;
2139         const struct nic_operations *nic_ops;
2140         u16 device_id;
2141         struct timer_list timer;
2142         atomic_t lb_count;
2143         /* Keep local copy of current mac address. */
2144         char current_mac_addr[6];
2145 };
2146
2147 /*
2148  * Typical Register accessor for memory mapped device.
2149  */
2150 static inline u32 ql_read32(const struct ql_adapter *qdev, int reg)
2151 {
2152         return readl(qdev->reg_base + reg);
2153 }
2154
2155 /*
2156  * Typical Register accessor for memory mapped device.
2157  */
2158 static inline void ql_write32(const struct ql_adapter *qdev, int reg, u32 val)
2159 {
2160         writel(val, qdev->reg_base + reg);
2161 }
2162
2163 /*
2164  * Doorbell Registers:
2165  * Doorbell registers are virtual registers in the PCI memory space.
2166  * The space is allocated by the chip during PCI initialization.  The
2167  * device driver finds the doorbell address in BAR 3 in PCI config space.
2168  * The registers are used to control outbound and inbound queues. For
2169  * example, the producer index for an outbound queue.  Each queue uses
2170  * 1 4k chunk of memory.  The lower half of the space is for outbound
2171  * queues. The upper half is for inbound queues.
2172  */
2173 static inline void ql_write_db_reg(u32 val, void __iomem *addr)
2174 {
2175         writel(val, addr);
2176         mmiowb();
2177 }
2178
2179 /*
2180  * Shadow Registers:
2181  * Outbound queues have a consumer index that is maintained by the chip.
2182  * Inbound queues have a producer index that is maintained by the chip.
2183  * For lower overhead, these registers are "shadowed" to host memory
2184  * which allows the device driver to track the queue progress without
2185  * PCI reads. When an entry is placed on an inbound queue, the chip will
2186  * update the relevant index register and then copy the value to the
2187  * shadow register in host memory.
2188  */
2189 static inline u32 ql_read_sh_reg(__le32  *addr)
2190 {
2191         u32 reg;
2192         reg =  le32_to_cpu(*addr);
2193         rmb();
2194         return reg;
2195 }
2196
2197 extern char qlge_driver_name[];
2198 extern const char qlge_driver_version[];
2199 extern const struct ethtool_ops qlge_ethtool_ops;
2200
2201 extern int ql_sem_spinlock(struct ql_adapter *qdev, u32 sem_mask);
2202 extern void ql_sem_unlock(struct ql_adapter *qdev, u32 sem_mask);
2203 extern int ql_read_xgmac_reg(struct ql_adapter *qdev, u32 reg, u32 *data);
2204 extern int ql_get_mac_addr_reg(struct ql_adapter *qdev, u32 type, u16 index,
2205                                u32 *value);
2206 extern int ql_get_routing_reg(struct ql_adapter *qdev, u32 index, u32 *value);
2207 extern int ql_write_cfg(struct ql_adapter *qdev, void *ptr, int size, u32 bit,
2208                         u16 q_id);
2209 void ql_queue_fw_error(struct ql_adapter *qdev);
2210 void ql_mpi_work(struct work_struct *work);
2211 void ql_mpi_reset_work(struct work_struct *work);
2212 void ql_mpi_core_to_log(struct work_struct *work);
2213 int ql_wait_reg_rdy(struct ql_adapter *qdev, u32 reg, u32 bit, u32 ebit);
2214 void ql_queue_asic_error(struct ql_adapter *qdev);
2215 u32 ql_enable_completion_interrupt(struct ql_adapter *qdev, u32 intr);
2216 void ql_set_ethtool_ops(struct net_device *ndev);
2217 int ql_read_xgmac_reg64(struct ql_adapter *qdev, u32 reg, u64 *data);
2218 void ql_mpi_idc_work(struct work_struct *work);
2219 void ql_mpi_port_cfg_work(struct work_struct *work);
2220 int ql_mb_get_fw_state(struct ql_adapter *qdev);
2221 int ql_cam_route_initialize(struct ql_adapter *qdev);
2222 int ql_read_mpi_reg(struct ql_adapter *qdev, u32 reg, u32 *data);
2223 int ql_write_mpi_reg(struct ql_adapter *qdev, u32 reg, u32 data);
2224 int ql_unpause_mpi_risc(struct ql_adapter *qdev);
2225 int ql_pause_mpi_risc(struct ql_adapter *qdev);
2226 int ql_hard_reset_mpi_risc(struct ql_adapter *qdev);
2227 int ql_soft_reset_mpi_risc(struct ql_adapter *qdev);
2228 int ql_dump_risc_ram_area(struct ql_adapter *qdev, void *buf,
2229                 u32 ram_addr, int word_count);
2230 int ql_core_dump(struct ql_adapter *qdev,
2231                 struct ql_mpi_coredump *mpi_coredump);
2232 int ql_mb_about_fw(struct ql_adapter *qdev);
2233 int ql_mb_wol_set_magic(struct ql_adapter *qdev, u32 enable_wol);
2234 int ql_mb_wol_mode(struct ql_adapter *qdev, u32 wol);
2235 int ql_mb_set_led_cfg(struct ql_adapter *qdev, u32 led_config);
2236 int ql_mb_get_led_cfg(struct ql_adapter *qdev);
2237 void ql_link_on(struct ql_adapter *qdev);
2238 void ql_link_off(struct ql_adapter *qdev);
2239 int ql_mb_set_mgmnt_traffic_ctl(struct ql_adapter *qdev, u32 control);
2240 int ql_mb_get_port_cfg(struct ql_adapter *qdev);
2241 int ql_mb_set_port_cfg(struct ql_adapter *qdev);
2242 int ql_wait_fifo_empty(struct ql_adapter *qdev);
2243 void ql_get_dump(struct ql_adapter *qdev, void *buff);
2244 void ql_gen_reg_dump(struct ql_adapter *qdev,
2245                         struct ql_reg_dump *mpi_coredump);
2246 netdev_tx_t ql_lb_send(struct sk_buff *skb, struct net_device *ndev);
2247 void ql_check_lb_frame(struct ql_adapter *, struct sk_buff *);
2248 int ql_own_firmware(struct ql_adapter *qdev);
2249 int ql_clean_lb_rx_ring(struct rx_ring *rx_ring, int budget);
2250
2251 /* #define QL_ALL_DUMP */
2252 /* #define QL_REG_DUMP */
2253 /* #define QL_DEV_DUMP */
2254 /* #define QL_CB_DUMP */
2255 /* #define QL_IB_DUMP */
2256 /* #define QL_OB_DUMP */
2257
2258 #ifdef QL_REG_DUMP
2259 extern void ql_dump_xgmac_control_regs(struct ql_adapter *qdev);
2260 extern void ql_dump_routing_entries(struct ql_adapter *qdev);
2261 extern void ql_dump_regs(struct ql_adapter *qdev);
2262 #define QL_DUMP_REGS(qdev) ql_dump_regs(qdev)
2263 #define QL_DUMP_ROUTE(qdev) ql_dump_routing_entries(qdev)
2264 #define QL_DUMP_XGMAC_CONTROL_REGS(qdev) ql_dump_xgmac_control_regs(qdev)
2265 #else
2266 #define QL_DUMP_REGS(qdev)
2267 #define QL_DUMP_ROUTE(qdev)
2268 #define QL_DUMP_XGMAC_CONTROL_REGS(qdev)
2269 #endif
2270
2271 #ifdef QL_STAT_DUMP
2272 extern void ql_dump_stat(struct ql_adapter *qdev);
2273 #define QL_DUMP_STAT(qdev) ql_dump_stat(qdev)
2274 #else
2275 #define QL_DUMP_STAT(qdev)
2276 #endif
2277
2278 #ifdef QL_DEV_DUMP
2279 extern void ql_dump_qdev(struct ql_adapter *qdev);
2280 #define QL_DUMP_QDEV(qdev) ql_dump_qdev(qdev)
2281 #else
2282 #define QL_DUMP_QDEV(qdev)
2283 #endif
2284
2285 #ifdef QL_CB_DUMP
2286 extern void ql_dump_wqicb(struct wqicb *wqicb);
2287 extern void ql_dump_tx_ring(struct tx_ring *tx_ring);
2288 extern void ql_dump_ricb(struct ricb *ricb);
2289 extern void ql_dump_cqicb(struct cqicb *cqicb);
2290 extern void ql_dump_rx_ring(struct rx_ring *rx_ring);
2291 extern void ql_dump_hw_cb(struct ql_adapter *qdev, int size, u32 bit, u16 q_id);
2292 #define QL_DUMP_RICB(ricb) ql_dump_ricb(ricb)
2293 #define QL_DUMP_WQICB(wqicb) ql_dump_wqicb(wqicb)
2294 #define QL_DUMP_TX_RING(tx_ring) ql_dump_tx_ring(tx_ring)
2295 #define QL_DUMP_CQICB(cqicb) ql_dump_cqicb(cqicb)
2296 #define QL_DUMP_RX_RING(rx_ring) ql_dump_rx_ring(rx_ring)
2297 #define QL_DUMP_HW_CB(qdev, size, bit, q_id) \
2298                 ql_dump_hw_cb(qdev, size, bit, q_id)
2299 #else
2300 #define QL_DUMP_RICB(ricb)
2301 #define QL_DUMP_WQICB(wqicb)
2302 #define QL_DUMP_TX_RING(tx_ring)
2303 #define QL_DUMP_CQICB(cqicb)
2304 #define QL_DUMP_RX_RING(rx_ring)
2305 #define QL_DUMP_HW_CB(qdev, size, bit, q_id)
2306 #endif
2307
2308 #ifdef QL_OB_DUMP
2309 extern void ql_dump_tx_desc(struct tx_buf_desc *tbd);
2310 extern void ql_dump_ob_mac_iocb(struct ob_mac_iocb_req *ob_mac_iocb);
2311 extern void ql_dump_ob_mac_rsp(struct ob_mac_iocb_rsp *ob_mac_rsp);
2312 #define QL_DUMP_OB_MAC_IOCB(ob_mac_iocb) ql_dump_ob_mac_iocb(ob_mac_iocb)
2313 #define QL_DUMP_OB_MAC_RSP(ob_mac_rsp) ql_dump_ob_mac_rsp(ob_mac_rsp)
2314 #else
2315 #define QL_DUMP_OB_MAC_IOCB(ob_mac_iocb)
2316 #define QL_DUMP_OB_MAC_RSP(ob_mac_rsp)
2317 #endif
2318
2319 #ifdef QL_IB_DUMP
2320 extern void ql_dump_ib_mac_rsp(struct ib_mac_iocb_rsp *ib_mac_rsp);
2321 #define QL_DUMP_IB_MAC_RSP(ib_mac_rsp) ql_dump_ib_mac_rsp(ib_mac_rsp)
2322 #else
2323 #define QL_DUMP_IB_MAC_RSP(ib_mac_rsp)
2324 #endif
2325
2326 #ifdef  QL_ALL_DUMP
2327 extern void ql_dump_all(struct ql_adapter *qdev);
2328 #define QL_DUMP_ALL(qdev) ql_dump_all(qdev)
2329 #else
2330 #define QL_DUMP_ALL(qdev)
2331 #endif
2332
2333 #endif /* _QLGE_H_ */