a19e90b622ec2408896cf283ffdad0dcc706b0a8
[pandora-kernel.git] / arch / arm / mach-tegra / board-trimslice.c
1 /*
2  * arch/arm/mach-tegra/board-trimslice.c
3  *
4  * Copyright (C) 2011 CompuLab, Ltd.
5  * Author: Mike Rapoport <mike@compulab.co.il>
6  *
7  * Based on board-harmony.c
8  * Copyright (C) 2010 Google, Inc.
9  *
10  * This software is licensed under the terms of the GNU General Public
11  * License version 2, as published by the Free Software Foundation, and
12  * may be copied, distributed, and modified under those terms.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  */
20
21 #include <linux/kernel.h>
22 #include <linux/init.h>
23 #include <linux/platform_device.h>
24 #include <linux/serial_8250.h>
25 #include <linux/io.h>
26 #include <linux/i2c.h>
27 #include <linux/i2c-tegra.h>
28
29 #include <asm/mach-types.h>
30 #include <asm/mach/arch.h>
31 #include <asm/setup.h>
32
33 #include <mach/iomap.h>
34 #include <mach/sdhci.h>
35
36 #include "board.h"
37 #include "clock.h"
38 #include "devices.h"
39 #include "gpio-names.h"
40
41 #include "board-trimslice.h"
42
43 static struct plat_serial8250_port debug_uart_platform_data[] = {
44         {
45                 .membase        = IO_ADDRESS(TEGRA_UARTA_BASE),
46                 .mapbase        = TEGRA_UARTA_BASE,
47                 .irq            = INT_UARTA,
48                 .flags          = UPF_BOOT_AUTOCONF,
49                 .iotype         = UPIO_MEM,
50                 .regshift       = 2,
51                 .uartclk        = 216000000,
52         }, {
53                 .flags          = 0
54         }
55 };
56
57 static struct platform_device debug_uart = {
58         .name   = "serial8250",
59         .id     = PLAT8250_DEV_PLATFORM,
60         .dev    = {
61                 .platform_data  = debug_uart_platform_data,
62         },
63 };
64 static struct tegra_sdhci_platform_data sdhci_pdata1 = {
65         .cd_gpio        = -1,
66         .wp_gpio        = -1,
67         .power_gpio     = -1,
68 };
69
70 static struct tegra_sdhci_platform_data sdhci_pdata4 = {
71         .cd_gpio        = TRIMSLICE_GPIO_SD4_CD,
72         .wp_gpio        = TRIMSLICE_GPIO_SD4_WP,
73         .power_gpio     = -1,
74 };
75
76 static struct platform_device trimslice_audio_device = {
77         .name   = "tegra-snd-trimslice",
78         .id     = 0,
79 };
80
81 static struct platform_device *trimslice_devices[] __initdata = {
82         &debug_uart,
83         &tegra_sdhci_device1,
84         &tegra_sdhci_device4,
85         &tegra_i2s_device1,
86         &tegra_das_device,
87         &tegra_pcm_device,
88         &trimslice_audio_device,
89 };
90
91 static struct tegra_i2c_platform_data trimslice_i2c1_platform_data = {
92         .bus_clk_rate   = 400000,
93 };
94
95 static struct tegra_i2c_platform_data trimslice_i2c2_platform_data = {
96         .bus_clk_rate   = 400000,
97 };
98
99 static struct tegra_i2c_platform_data trimslice_i2c3_platform_data = {
100         .bus_clk_rate   = 400000,
101 };
102
103 static struct i2c_board_info trimslice_i2c3_board_info[] = {
104         {
105                 I2C_BOARD_INFO("tlv320aic23", 0x1a),
106         },
107         {
108                 I2C_BOARD_INFO("em3027", 0x56),
109         },
110 };
111
112 static void trimslice_i2c_init(void)
113 {
114         tegra_i2c_device1.dev.platform_data = &trimslice_i2c1_platform_data;
115         tegra_i2c_device2.dev.platform_data = &trimslice_i2c2_platform_data;
116         tegra_i2c_device3.dev.platform_data = &trimslice_i2c3_platform_data;
117
118         platform_device_register(&tegra_i2c_device1);
119         platform_device_register(&tegra_i2c_device2);
120         platform_device_register(&tegra_i2c_device3);
121
122         i2c_register_board_info(2, trimslice_i2c3_board_info,
123                                 ARRAY_SIZE(trimslice_i2c3_board_info));
124 }
125
126 static void __init tegra_trimslice_fixup(struct machine_desc *desc,
127         struct tag *tags, char **cmdline, struct meminfo *mi)
128 {
129         mi->nr_banks = 2;
130         mi->bank[0].start = PHYS_OFFSET;
131         mi->bank[0].size = 448 * SZ_1M;
132         mi->bank[1].start = SZ_512M;
133         mi->bank[1].size = SZ_512M;
134 }
135
136 static __initdata struct tegra_clk_init_table trimslice_clk_init_table[] = {
137         /* name         parent          rate            enabled */
138         { "uarta",      "pll_p",        216000000,      true },
139         { "pll_a",      "pll_p_out1",   56448000,       true },
140         { "pll_a_out0", "pll_a",        11289600,       true },
141         { "cdev1",      NULL,           0,              true },
142         { "i2s1",       "pll_a_out0",   11289600,       false},
143         { NULL,         NULL,           0,              0},
144 };
145
146 static int __init tegra_trimslice_pci_init(void)
147 {
148         if (!machine_is_trimslice())
149                 return 0;
150
151         return tegra_pcie_init(true, true);
152 }
153 subsys_initcall(tegra_trimslice_pci_init);
154
155 static void __init tegra_trimslice_init(void)
156 {
157         tegra_clk_init_from_table(trimslice_clk_init_table);
158
159         trimslice_pinmux_init();
160
161         tegra_sdhci_device1.dev.platform_data = &sdhci_pdata1;
162         tegra_sdhci_device4.dev.platform_data = &sdhci_pdata4;
163
164         platform_add_devices(trimslice_devices, ARRAY_SIZE(trimslice_devices));
165
166         trimslice_i2c_init();
167 }
168
169 MACHINE_START(TRIMSLICE, "trimslice")
170         .boot_params    = 0x00000100,
171         .fixup          = tegra_trimslice_fixup,
172         .map_io         = tegra_map_common_io,
173         .init_early     = tegra_init_early,
174         .init_irq       = tegra_init_irq,
175         .timer          = &tegra_timer,
176         .init_machine   = tegra_trimslice_init,
177 MACHINE_END