Use common code for Matrix Vision boards
[pandora-u-boot.git] / board / matrix_vision / mvblm7 / mvblm7.c
1 /*
2  * Copyright (C) Freescale Semiconductor, Inc. 2006.
3  *
4  * (C) Copyright 2008
5  * Andre Schwarz, Matrix Vision GmbH, andre.schwarz@matrix-vision.de
6  *
7  * See file CREDITS for list of people who contributed to this
8  * project.
9  *
10  * This program is free software; you can redistribute it and/or
11  * modify it under the terms of the GNU General Public License as
12  * published by the Free Software Foundation; either version 2 of
13  * the License, or (at your option) any later version.
14  *
15  * This program is distributed in the hope that it will be useful,
16  * but WITHOUT ANY WARRANTY; without even the implied warranty of
17  * MERCHANTABILITY or FITNESS for A PARTICULAR PURPOSE.  See the
18  * GNU General Public License for more details.
19  *
20  * You should have received a copy of the GNU General Public License
21  * along with this program; if not, write to the Free Software
22  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
23  * MA 02111-1307 USA
24  */
25
26 #include <common.h>
27 #include <ioports.h>
28 #include <mpc83xx.h>
29 #include <asm/mpc8349_pci.h>
30 #include <pci.h>
31 #include <spi.h>
32 #include <asm/mmu.h>
33 #if defined(CONFIG_OF_LIBFDT)
34 #include <libfdt.h>
35 #endif
36
37 #include "mvblm7.h"
38
39 int fixed_sdram(void)
40 {
41         volatile immap_t *im = (immap_t *)CONFIG_SYS_IMMR;
42         u32 msize = 0;
43         u32 ddr_size;
44         u32 ddr_size_log2;
45         char *s = getenv("ddr_size");
46
47         msize = CONFIG_SYS_DDR_SIZE;
48         if (s) {
49                 u32 env_ddr_size = simple_strtoul(s, NULL, 10);
50                 if (env_ddr_size == 512)
51                         msize = 512;
52         }
53
54         for (ddr_size = msize << 20, ddr_size_log2 = 0;
55              (ddr_size > 1);
56              ddr_size = ddr_size >> 1, ddr_size_log2++) {
57                 if (ddr_size & 1)
58                         return -1;
59         }
60         im->sysconf.ddrlaw[0].bar = CONFIG_SYS_DDR_SDRAM_BASE & 0xfffff000;
61         im->sysconf.ddrlaw[0].ar = LAWAR_EN | ((ddr_size_log2 - 1) &
62                 LAWAR_SIZE);
63
64         im->ddr.csbnds[0].csbnds = CONFIG_SYS_DDR_CS0_BNDS;
65         im->ddr.cs_config[0] = CONFIG_SYS_DDR_CS0_CONFIG;
66         im->ddr.timing_cfg_0 = CONFIG_SYS_DDR_TIMING_0;
67         im->ddr.timing_cfg_1 = CONFIG_SYS_DDR_TIMING_1;
68         im->ddr.timing_cfg_2 = CONFIG_SYS_DDR_TIMING_2;
69         im->ddr.timing_cfg_3 = CONFIG_SYS_DDR_TIMING_3;
70         im->ddr.sdram_cfg = CONFIG_SYS_DDR_SDRAM_CFG;
71         im->ddr.sdram_cfg2 = CONFIG_SYS_DDR_SDRAM_CFG2;
72         im->ddr.sdram_mode = CONFIG_SYS_DDR_MODE;
73         im->ddr.sdram_mode2 = CONFIG_SYS_DDR_MODE2;
74         im->ddr.sdram_interval = CONFIG_SYS_DDR_INTERVAL;
75         im->ddr.sdram_clk_cntl = CONFIG_SYS_DDR_SDRAM_CLK_CNTL;
76
77         asm("sync;isync");
78         udelay(600);
79
80         im->ddr.sdram_cfg |= SDRAM_CFG_MEM_EN;
81
82         asm("sync;isync");
83         udelay(500);
84
85         return msize;
86 }
87
88 phys_size_t initdram(int board_type)
89 {
90         volatile immap_t *im = (immap_t *) CONFIG_SYS_IMMR;
91         u32 msize = 0;
92
93         if ((im->sysconf.immrbar & IMMRBAR_BASE_ADDR) != (u32) im)
94                 return -1;
95
96         im->sysconf.ddrlaw[0].bar = CONFIG_SYS_DDR_BASE & LAWBAR_BAR;
97         msize = fixed_sdram();
98
99         /* return total bus RAM size(bytes) */
100         return msize * 1024 * 1024;
101 }
102
103 int misc_init_r(void)
104 {
105         char *s = getenv("reset_env");
106
107         if (s) {
108                 mv_reset_environment();
109         }
110
111         return 0;
112 }
113
114 int checkboard(void)
115 {
116         puts("Board: Matrix Vision mvBlueLYNX-M7\n");
117
118         return 0;
119 }
120
121 #ifdef CONFIG_HARD_SPI
122 int spi_cs_is_valid(unsigned int bus, unsigned int cs)
123 {
124         return bus == 0 && cs == 0;
125 }
126
127 void spi_cs_activate(struct spi_slave *slave)
128 {
129         volatile gpio83xx_t *iopd = &((immap_t *)CONFIG_SYS_IMMR)->gpio[0];
130
131         iopd->dat &= ~MVBLM7_MMC_CS;
132 }
133
134 void spi_cs_deactivate(struct spi_slave *slave)
135 {
136         volatile gpio83xx_t *iopd = &((immap_t *)CONFIG_SYS_IMMR)->gpio[0];
137
138         iopd->dat |= ~MVBLM7_MMC_CS;
139 }
140 #endif
141
142 #if defined(CONFIG_OF_BOARD_SETUP)
143 void ft_board_setup(void *blob, bd_t *bd)
144 {
145         ft_cpu_setup(blob, bd);
146 #ifdef CONFIG_PCI
147         ft_pci_setup(blob, bd);
148 #endif
149 }
150
151 #endif