ASoC: Remove WM8995 write sequencer bitfield definitions
authorMark Brown <broonie@opensource.wolfsonmicro.com>
Thu, 23 Dec 2010 12:03:07 +0000 (12:03 +0000)
committerMark Brown <broonie@opensource.wolfsonmicro.com>
Fri, 24 Dec 2010 11:32:45 +0000 (11:32 +0000)
They're very verbose and extremely repetitive so bulk up the kernel more
than is ideal. If required we can readd with WRITE_SEQUENCER_n type
definitions that cover the entire register bank in a few defines.

Signed-off-by: Mark Brown <broonie@opensource.wolfsonmicro.com>
Acked-by: Liam Girdwood <lrg@slimlogic.co.uk>
sound/soc/codecs/wm8995.h

index 6409e5a..5642121 100644 (file)
 #define WM8995_SPK2_MUTE_SEQ1_SHIFT                  0 /* SPK2_MUTE_SEQ1 - [7:0] */
 #define WM8995_SPK2_MUTE_SEQ1_WIDTH                  8 /* SPK2_MUTE_SEQ1 - [7:0] */
 
-/*
- * R12288 (0x3000) - Write Sequencer 0
- */
-#define WM8995_WSEQ_ADDR0_MASK                  0x3FFF /* WSEQ_ADDR0 - [13:0] */
-#define WM8995_WSEQ_ADDR0_SHIFT                      0 /* WSEQ_ADDR0 - [13:0] */
-#define WM8995_WSEQ_ADDR0_WIDTH                     14 /* WSEQ_ADDR0 - [13:0] */
-
-/*
- * R12289 (0x3001) - Write Sequencer 1
- */
-#define WM8995_WSEQ_DATA0_MASK                  0x00FF /* WSEQ_DATA0 - [7:0] */
-#define WM8995_WSEQ_DATA0_SHIFT                      0 /* WSEQ_DATA0 - [7:0] */
-#define WM8995_WSEQ_DATA0_WIDTH                      8 /* WSEQ_DATA0 - [7:0] */
-
-/*
- * R12290 (0x3002) - Write Sequencer 2
- */
-#define WM8995_WSEQ_DATA_WIDTH0_MASK            0x0700 /* WSEQ_DATA_WIDTH0 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH0_SHIFT                8 /* WSEQ_DATA_WIDTH0 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH0_WIDTH                3 /* WSEQ_DATA_WIDTH0 - [10:8] */
-#define WM8995_WSEQ_DATA_START0_MASK            0x000F /* WSEQ_DATA_START0 - [3:0] */
-#define WM8995_WSEQ_DATA_START0_SHIFT                0 /* WSEQ_DATA_START0 - [3:0] */
-#define WM8995_WSEQ_DATA_START0_WIDTH                4 /* WSEQ_DATA_START0 - [3:0] */
-
-/*
- * R12291 (0x3003) - Write Sequencer 3
- */
-#define WM8995_WSEQ_EOS0                        0x0100 /* WSEQ_EOS0 */
-#define WM8995_WSEQ_EOS0_MASK                   0x0100 /* WSEQ_EOS0 */
-#define WM8995_WSEQ_EOS0_SHIFT                       8 /* WSEQ_EOS0 */
-#define WM8995_WSEQ_EOS0_WIDTH                       1 /* WSEQ_EOS0 */
-#define WM8995_WSEQ_DELAY0_MASK                 0x000F /* WSEQ_DELAY0 - [3:0] */
-#define WM8995_WSEQ_DELAY0_SHIFT                     0 /* WSEQ_DELAY0 - [3:0] */
-#define WM8995_WSEQ_DELAY0_WIDTH                     4 /* WSEQ_DELAY0 - [3:0] */
-
-/*
- * R12292 (0x3004) - Write Sequencer 4
- */
-#define WM8995_WSEQ_ADDR1_MASK                  0x3FFF /* WSEQ_ADDR1 - [13:0] */
-#define WM8995_WSEQ_ADDR1_SHIFT                      0 /* WSEQ_ADDR1 - [13:0] */
-#define WM8995_WSEQ_ADDR1_WIDTH                     14 /* WSEQ_ADDR1 - [13:0] */
-
-/*
- * R12293 (0x3005) - Write Sequencer 5
- */
-#define WM8995_WSEQ_DATA1_MASK                  0x00FF /* WSEQ_DATA1 - [7:0] */
-#define WM8995_WSEQ_DATA1_SHIFT                      0 /* WSEQ_DATA1 - [7:0] */
-#define WM8995_WSEQ_DATA1_WIDTH                      8 /* WSEQ_DATA1 - [7:0] */
-
-/*
- * R12294 (0x3006) - Write Sequencer 6
- */
-#define WM8995_WSEQ_DATA_WIDTH1_MASK            0x0700 /* WSEQ_DATA_WIDTH1 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH1_SHIFT                8 /* WSEQ_DATA_WIDTH1 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH1_WIDTH                3 /* WSEQ_DATA_WIDTH1 - [10:8] */
-#define WM8995_WSEQ_DATA_START1_MASK            0x000F /* WSEQ_DATA_START1 - [3:0] */
-#define WM8995_WSEQ_DATA_START1_SHIFT                0 /* WSEQ_DATA_START1 - [3:0] */
-#define WM8995_WSEQ_DATA_START1_WIDTH                4 /* WSEQ_DATA_START1 - [3:0] */
-
-/*
- * R12295 (0x3007) - Write Sequencer 7
- */
-#define WM8995_WSEQ_EOS1                        0x0100 /* WSEQ_EOS1 */
-#define WM8995_WSEQ_EOS1_MASK                   0x0100 /* WSEQ_EOS1 */
-#define WM8995_WSEQ_EOS1_SHIFT                       8 /* WSEQ_EOS1 */
-#define WM8995_WSEQ_EOS1_WIDTH                       1 /* WSEQ_EOS1 */
-#define WM8995_WSEQ_DELAY1_MASK                 0x000F /* WSEQ_DELAY1 - [3:0] */
-#define WM8995_WSEQ_DELAY1_SHIFT                     0 /* WSEQ_DELAY1 - [3:0] */
-#define WM8995_WSEQ_DELAY1_WIDTH                     4 /* WSEQ_DELAY1 - [3:0] */
-
-/*
- * R12296 (0x3008) - Write Sequencer 8
- */
-#define WM8995_WSEQ_ADDR2_MASK                  0x3FFF /* WSEQ_ADDR2 - [13:0] */
-#define WM8995_WSEQ_ADDR2_SHIFT                      0 /* WSEQ_ADDR2 - [13:0] */
-#define WM8995_WSEQ_ADDR2_WIDTH                     14 /* WSEQ_ADDR2 - [13:0] */
-
-/*
- * R12297 (0x3009) - Write Sequencer 9
- */
-#define WM8995_WSEQ_DATA2_MASK                  0x00FF /* WSEQ_DATA2 - [7:0] */
-#define WM8995_WSEQ_DATA2_SHIFT                      0 /* WSEQ_DATA2 - [7:0] */
-#define WM8995_WSEQ_DATA2_WIDTH                      8 /* WSEQ_DATA2 - [7:0] */
-
-/*
- * R12298 (0x300A) - Write Sequencer 10
- */
-#define WM8995_WSEQ_DATA_WIDTH2_MASK            0x0700 /* WSEQ_DATA_WIDTH2 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH2_SHIFT                8 /* WSEQ_DATA_WIDTH2 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH2_WIDTH                3 /* WSEQ_DATA_WIDTH2 - [10:8] */
-#define WM8995_WSEQ_DATA_START2_MASK            0x000F /* WSEQ_DATA_START2 - [3:0] */
-#define WM8995_WSEQ_DATA_START2_SHIFT                0 /* WSEQ_DATA_START2 - [3:0] */
-#define WM8995_WSEQ_DATA_START2_WIDTH                4 /* WSEQ_DATA_START2 - [3:0] */
-
-/*
- * R12299 (0x300B) - Write Sequencer 11
- */
-#define WM8995_WSEQ_EOS2                        0x0100 /* WSEQ_EOS2 */
-#define WM8995_WSEQ_EOS2_MASK                   0x0100 /* WSEQ_EOS2 */
-#define WM8995_WSEQ_EOS2_SHIFT                       8 /* WSEQ_EOS2 */
-#define WM8995_WSEQ_EOS2_WIDTH                       1 /* WSEQ_EOS2 */
-#define WM8995_WSEQ_DELAY2_MASK                 0x000F /* WSEQ_DELAY2 - [3:0] */
-#define WM8995_WSEQ_DELAY2_SHIFT                     0 /* WSEQ_DELAY2 - [3:0] */
-#define WM8995_WSEQ_DELAY2_WIDTH                     4 /* WSEQ_DELAY2 - [3:0] */
-
-/*
- * R12300 (0x300C) - Write Sequencer 12
- */
-#define WM8995_WSEQ_ADDR3_MASK                  0x3FFF /* WSEQ_ADDR3 - [13:0] */
-#define WM8995_WSEQ_ADDR3_SHIFT                      0 /* WSEQ_ADDR3 - [13:0] */
-#define WM8995_WSEQ_ADDR3_WIDTH                     14 /* WSEQ_ADDR3 - [13:0] */
-
-/*
- * R12301 (0x300D) - Write Sequencer 13
- */
-#define WM8995_WSEQ_DATA3_MASK                  0x00FF /* WSEQ_DATA3 - [7:0] */
-#define WM8995_WSEQ_DATA3_SHIFT                      0 /* WSEQ_DATA3 - [7:0] */
-#define WM8995_WSEQ_DATA3_WIDTH                      8 /* WSEQ_DATA3 - [7:0] */
-
-/*
- * R12302 (0x300E) - Write Sequencer 14
- */
-#define WM8995_WSEQ_DATA_WIDTH3_MASK            0x0700 /* WSEQ_DATA_WIDTH3 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH3_SHIFT                8 /* WSEQ_DATA_WIDTH3 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH3_WIDTH                3 /* WSEQ_DATA_WIDTH3 - [10:8] */
-#define WM8995_WSEQ_DATA_START3_MASK            0x000F /* WSEQ_DATA_START3 - [3:0] */
-#define WM8995_WSEQ_DATA_START3_SHIFT                0 /* WSEQ_DATA_START3 - [3:0] */
-#define WM8995_WSEQ_DATA_START3_WIDTH                4 /* WSEQ_DATA_START3 - [3:0] */
-
-/*
- * R12303 (0x300F) - Write Sequencer 15
- */
-#define WM8995_WSEQ_EOS3                        0x0100 /* WSEQ_EOS3 */
-#define WM8995_WSEQ_EOS3_MASK                   0x0100 /* WSEQ_EOS3 */
-#define WM8995_WSEQ_EOS3_SHIFT                       8 /* WSEQ_EOS3 */
-#define WM8995_WSEQ_EOS3_WIDTH                       1 /* WSEQ_EOS3 */
-#define WM8995_WSEQ_DELAY3_MASK                 0x000F /* WSEQ_DELAY3 - [3:0] */
-#define WM8995_WSEQ_DELAY3_SHIFT                     0 /* WSEQ_DELAY3 - [3:0] */
-#define WM8995_WSEQ_DELAY3_WIDTH                     4 /* WSEQ_DELAY3 - [3:0] */
-
-/*
- * R12304 (0x3010) - Write Sequencer 16
- */
-#define WM8995_WSEQ_ADDR4_MASK                  0x3FFF /* WSEQ_ADDR4 - [13:0] */
-#define WM8995_WSEQ_ADDR4_SHIFT                      0 /* WSEQ_ADDR4 - [13:0] */
-#define WM8995_WSEQ_ADDR4_WIDTH                     14 /* WSEQ_ADDR4 - [13:0] */
-
-/*
- * R12305 (0x3011) - Write Sequencer 17
- */
-#define WM8995_WSEQ_DATA4_MASK                  0x00FF /* WSEQ_DATA4 - [7:0] */
-#define WM8995_WSEQ_DATA4_SHIFT                      0 /* WSEQ_DATA4 - [7:0] */
-#define WM8995_WSEQ_DATA4_WIDTH                      8 /* WSEQ_DATA4 - [7:0] */
-
-/*
- * R12306 (0x3012) - Write Sequencer 18
- */
-#define WM8995_WSEQ_DATA_WIDTH4_MASK            0x0700 /* WSEQ_DATA_WIDTH4 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH4_SHIFT                8 /* WSEQ_DATA_WIDTH4 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH4_WIDTH                3 /* WSEQ_DATA_WIDTH4 - [10:8] */
-#define WM8995_WSEQ_DATA_START4_MASK            0x000F /* WSEQ_DATA_START4 - [3:0] */
-#define WM8995_WSEQ_DATA_START4_SHIFT                0 /* WSEQ_DATA_START4 - [3:0] */
-#define WM8995_WSEQ_DATA_START4_WIDTH                4 /* WSEQ_DATA_START4 - [3:0] */
-
-/*
- * R12307 (0x3013) - Write Sequencer 19
- */
-#define WM8995_WSEQ_EOS4                        0x0100 /* WSEQ_EOS4 */
-#define WM8995_WSEQ_EOS4_MASK                   0x0100 /* WSEQ_EOS4 */
-#define WM8995_WSEQ_EOS4_SHIFT                       8 /* WSEQ_EOS4 */
-#define WM8995_WSEQ_EOS4_WIDTH                       1 /* WSEQ_EOS4 */
-#define WM8995_WSEQ_DELAY4_MASK                 0x000F /* WSEQ_DELAY4 - [3:0] */
-#define WM8995_WSEQ_DELAY4_SHIFT                     0 /* WSEQ_DELAY4 - [3:0] */
-#define WM8995_WSEQ_DELAY4_WIDTH                     4 /* WSEQ_DELAY4 - [3:0] */
-
-/*
- * R12308 (0x3014) - Write Sequencer 20
- */
-#define WM8995_WSEQ_ADDR5_MASK                  0x3FFF /* WSEQ_ADDR5 - [13:0] */
-#define WM8995_WSEQ_ADDR5_SHIFT                      0 /* WSEQ_ADDR5 - [13:0] */
-#define WM8995_WSEQ_ADDR5_WIDTH                     14 /* WSEQ_ADDR5 - [13:0] */
-
-/*
- * R12309 (0x3015) - Write Sequencer 21
- */
-#define WM8995_WSEQ_DATA5_MASK                  0x00FF /* WSEQ_DATA5 - [7:0] */
-#define WM8995_WSEQ_DATA5_SHIFT                      0 /* WSEQ_DATA5 - [7:0] */
-#define WM8995_WSEQ_DATA5_WIDTH                      8 /* WSEQ_DATA5 - [7:0] */
-
-/*
- * R12310 (0x3016) - Write Sequencer 22
- */
-#define WM8995_WSEQ_DATA_WIDTH5_MASK            0x0700 /* WSEQ_DATA_WIDTH5 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH5_SHIFT                8 /* WSEQ_DATA_WIDTH5 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH5_WIDTH                3 /* WSEQ_DATA_WIDTH5 - [10:8] */
-#define WM8995_WSEQ_DATA_START5_MASK            0x000F /* WSEQ_DATA_START5 - [3:0] */
-#define WM8995_WSEQ_DATA_START5_SHIFT                0 /* WSEQ_DATA_START5 - [3:0] */
-#define WM8995_WSEQ_DATA_START5_WIDTH                4 /* WSEQ_DATA_START5 - [3:0] */
-
-/*
- * R12311 (0x3017) - Write Sequencer 23
- */
-#define WM8995_WSEQ_EOS5                        0x0100 /* WSEQ_EOS5 */
-#define WM8995_WSEQ_EOS5_MASK                   0x0100 /* WSEQ_EOS5 */
-#define WM8995_WSEQ_EOS5_SHIFT                       8 /* WSEQ_EOS5 */
-#define WM8995_WSEQ_EOS5_WIDTH                       1 /* WSEQ_EOS5 */
-#define WM8995_WSEQ_DELAY5_MASK                 0x000F /* WSEQ_DELAY5 - [3:0] */
-#define WM8995_WSEQ_DELAY5_SHIFT                     0 /* WSEQ_DELAY5 - [3:0] */
-#define WM8995_WSEQ_DELAY5_WIDTH                     4 /* WSEQ_DELAY5 - [3:0] */
-
-/*
- * R12312 (0x3018) - Write Sequencer 24
- */
-#define WM8995_WSEQ_ADDR6_MASK                  0x3FFF /* WSEQ_ADDR6 - [13:0] */
-#define WM8995_WSEQ_ADDR6_SHIFT                      0 /* WSEQ_ADDR6 - [13:0] */
-#define WM8995_WSEQ_ADDR6_WIDTH                     14 /* WSEQ_ADDR6 - [13:0] */
-
-/*
- * R12313 (0x3019) - Write Sequencer 25
- */
-#define WM8995_WSEQ_DATA6_MASK                  0x00FF /* WSEQ_DATA6 - [7:0] */
-#define WM8995_WSEQ_DATA6_SHIFT                      0 /* WSEQ_DATA6 - [7:0] */
-#define WM8995_WSEQ_DATA6_WIDTH                      8 /* WSEQ_DATA6 - [7:0] */
-
-/*
- * R12314 (0x301A) - Write Sequencer 26
- */
-#define WM8995_WSEQ_DATA_WIDTH6_MASK            0x0700 /* WSEQ_DATA_WIDTH6 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH6_SHIFT                8 /* WSEQ_DATA_WIDTH6 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH6_WIDTH                3 /* WSEQ_DATA_WIDTH6 - [10:8] */
-#define WM8995_WSEQ_DATA_START6_MASK            0x000F /* WSEQ_DATA_START6 - [3:0] */
-#define WM8995_WSEQ_DATA_START6_SHIFT                0 /* WSEQ_DATA_START6 - [3:0] */
-#define WM8995_WSEQ_DATA_START6_WIDTH                4 /* WSEQ_DATA_START6 - [3:0] */
-
-/*
- * R12315 (0x301B) - Write Sequencer 27
- */
-#define WM8995_WSEQ_EOS6                        0x0100 /* WSEQ_EOS6 */
-#define WM8995_WSEQ_EOS6_MASK                   0x0100 /* WSEQ_EOS6 */
-#define WM8995_WSEQ_EOS6_SHIFT                       8 /* WSEQ_EOS6 */
-#define WM8995_WSEQ_EOS6_WIDTH                       1 /* WSEQ_EOS6 */
-#define WM8995_WSEQ_DELAY6_MASK                 0x000F /* WSEQ_DELAY6 - [3:0] */
-#define WM8995_WSEQ_DELAY6_SHIFT                     0 /* WSEQ_DELAY6 - [3:0] */
-#define WM8995_WSEQ_DELAY6_WIDTH                     4 /* WSEQ_DELAY6 - [3:0] */
-
-/*
- * R12316 (0x301C) - Write Sequencer 28
- */
-#define WM8995_WSEQ_ADDR7_MASK                  0x3FFF /* WSEQ_ADDR7 - [13:0] */
-#define WM8995_WSEQ_ADDR7_SHIFT                      0 /* WSEQ_ADDR7 - [13:0] */
-#define WM8995_WSEQ_ADDR7_WIDTH                     14 /* WSEQ_ADDR7 - [13:0] */
-
-/*
- * R12317 (0x301D) - Write Sequencer 29
- */
-#define WM8995_WSEQ_DATA7_MASK                  0x00FF /* WSEQ_DATA7 - [7:0] */
-#define WM8995_WSEQ_DATA7_SHIFT                      0 /* WSEQ_DATA7 - [7:0] */
-#define WM8995_WSEQ_DATA7_WIDTH                      8 /* WSEQ_DATA7 - [7:0] */
-
-/*
- * R12318 (0x301E) - Write Sequencer 30
- */
-#define WM8995_WSEQ_DATA_WIDTH7_MASK            0x0700 /* WSEQ_DATA_WIDTH7 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH7_SHIFT                8 /* WSEQ_DATA_WIDTH7 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH7_WIDTH                3 /* WSEQ_DATA_WIDTH7 - [10:8] */
-#define WM8995_WSEQ_DATA_START7_MASK            0x000F /* WSEQ_DATA_START7 - [3:0] */
-#define WM8995_WSEQ_DATA_START7_SHIFT                0 /* WSEQ_DATA_START7 - [3:0] */
-#define WM8995_WSEQ_DATA_START7_WIDTH                4 /* WSEQ_DATA_START7 - [3:0] */
-
-/*
- * R12319 (0x301F) - Write Sequencer 31
- */
-#define WM8995_WSEQ_EOS7                        0x0100 /* WSEQ_EOS7 */
-#define WM8995_WSEQ_EOS7_MASK                   0x0100 /* WSEQ_EOS7 */
-#define WM8995_WSEQ_EOS7_SHIFT                       8 /* WSEQ_EOS7 */
-#define WM8995_WSEQ_EOS7_WIDTH                       1 /* WSEQ_EOS7 */
-#define WM8995_WSEQ_DELAY7_MASK                 0x000F /* WSEQ_DELAY7 - [3:0] */
-#define WM8995_WSEQ_DELAY7_SHIFT                     0 /* WSEQ_DELAY7 - [3:0] */
-#define WM8995_WSEQ_DELAY7_WIDTH                     4 /* WSEQ_DELAY7 - [3:0] */
-
-/*
- * R12320 (0x3020) - Write Sequencer 32
- */
-#define WM8995_WSEQ_ADDR8_MASK                  0x3FFF /* WSEQ_ADDR8 - [13:0] */
-#define WM8995_WSEQ_ADDR8_SHIFT                      0 /* WSEQ_ADDR8 - [13:0] */
-#define WM8995_WSEQ_ADDR8_WIDTH                     14 /* WSEQ_ADDR8 - [13:0] */
-
-/*
- * R12321 (0x3021) - Write Sequencer 33
- */
-#define WM8995_WSEQ_DATA8_MASK                  0x00FF /* WSEQ_DATA8 - [7:0] */
-#define WM8995_WSEQ_DATA8_SHIFT                      0 /* WSEQ_DATA8 - [7:0] */
-#define WM8995_WSEQ_DATA8_WIDTH                      8 /* WSEQ_DATA8 - [7:0] */
-
-/*
- * R12322 (0x3022) - Write Sequencer 34
- */
-#define WM8995_WSEQ_DATA_WIDTH8_MASK            0x0700 /* WSEQ_DATA_WIDTH8 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH8_SHIFT                8 /* WSEQ_DATA_WIDTH8 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH8_WIDTH                3 /* WSEQ_DATA_WIDTH8 - [10:8] */
-#define WM8995_WSEQ_DATA_START8_MASK            0x000F /* WSEQ_DATA_START8 - [3:0] */
-#define WM8995_WSEQ_DATA_START8_SHIFT                0 /* WSEQ_DATA_START8 - [3:0] */
-#define WM8995_WSEQ_DATA_START8_WIDTH                4 /* WSEQ_DATA_START8 - [3:0] */
-
-/*
- * R12323 (0x3023) - Write Sequencer 35
- */
-#define WM8995_WSEQ_EOS8                        0x0100 /* WSEQ_EOS8 */
-#define WM8995_WSEQ_EOS8_MASK                   0x0100 /* WSEQ_EOS8 */
-#define WM8995_WSEQ_EOS8_SHIFT                       8 /* WSEQ_EOS8 */
-#define WM8995_WSEQ_EOS8_WIDTH                       1 /* WSEQ_EOS8 */
-#define WM8995_WSEQ_DELAY8_MASK                 0x000F /* WSEQ_DELAY8 - [3:0] */
-#define WM8995_WSEQ_DELAY8_SHIFT                     0 /* WSEQ_DELAY8 - [3:0] */
-#define WM8995_WSEQ_DELAY8_WIDTH                     4 /* WSEQ_DELAY8 - [3:0] */
-
-/*
- * R12324 (0x3024) - Write Sequencer 36
- */
-#define WM8995_WSEQ_ADDR9_MASK                  0x3FFF /* WSEQ_ADDR9 - [13:0] */
-#define WM8995_WSEQ_ADDR9_SHIFT                      0 /* WSEQ_ADDR9 - [13:0] */
-#define WM8995_WSEQ_ADDR9_WIDTH                     14 /* WSEQ_ADDR9 - [13:0] */
-
-/*
- * R12325 (0x3025) - Write Sequencer 37
- */
-#define WM8995_WSEQ_DATA9_MASK                  0x00FF /* WSEQ_DATA9 - [7:0] */
-#define WM8995_WSEQ_DATA9_SHIFT                      0 /* WSEQ_DATA9 - [7:0] */
-#define WM8995_WSEQ_DATA9_WIDTH                      8 /* WSEQ_DATA9 - [7:0] */
-
-/*
- * R12326 (0x3026) - Write Sequencer 38
- */
-#define WM8995_WSEQ_DATA_WIDTH9_MASK            0x0700 /* WSEQ_DATA_WIDTH9 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH9_SHIFT                8 /* WSEQ_DATA_WIDTH9 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH9_WIDTH                3 /* WSEQ_DATA_WIDTH9 - [10:8] */
-#define WM8995_WSEQ_DATA_START9_MASK            0x000F /* WSEQ_DATA_START9 - [3:0] */
-#define WM8995_WSEQ_DATA_START9_SHIFT                0 /* WSEQ_DATA_START9 - [3:0] */
-#define WM8995_WSEQ_DATA_START9_WIDTH                4 /* WSEQ_DATA_START9 - [3:0] */
-
-/*
- * R12327 (0x3027) - Write Sequencer 39
- */
-#define WM8995_WSEQ_EOS9                        0x0100 /* WSEQ_EOS9 */
-#define WM8995_WSEQ_EOS9_MASK                   0x0100 /* WSEQ_EOS9 */
-#define WM8995_WSEQ_EOS9_SHIFT                       8 /* WSEQ_EOS9 */
-#define WM8995_WSEQ_EOS9_WIDTH                       1 /* WSEQ_EOS9 */
-#define WM8995_WSEQ_DELAY9_MASK                 0x000F /* WSEQ_DELAY9 - [3:0] */
-#define WM8995_WSEQ_DELAY9_SHIFT                     0 /* WSEQ_DELAY9 - [3:0] */
-#define WM8995_WSEQ_DELAY9_WIDTH                     4 /* WSEQ_DELAY9 - [3:0] */
-
-/*
- * R12328 (0x3028) - Write Sequencer 40
- */
-#define WM8995_WSEQ_ADDR10_MASK                 0x3FFF /* WSEQ_ADDR10 - [13:0] */
-#define WM8995_WSEQ_ADDR10_SHIFT                     0 /* WSEQ_ADDR10 - [13:0] */
-#define WM8995_WSEQ_ADDR10_WIDTH                    14 /* WSEQ_ADDR10 - [13:0] */
-
-/*
- * R12329 (0x3029) - Write Sequencer 41
- */
-#define WM8995_WSEQ_DATA10_MASK                 0x00FF /* WSEQ_DATA10 - [7:0] */
-#define WM8995_WSEQ_DATA10_SHIFT                     0 /* WSEQ_DATA10 - [7:0] */
-#define WM8995_WSEQ_DATA10_WIDTH                     8 /* WSEQ_DATA10 - [7:0] */
-
-/*
- * R12330 (0x302A) - Write Sequencer 42
- */
-#define WM8995_WSEQ_DATA_WIDTH10_MASK           0x0700 /* WSEQ_DATA_WIDTH10 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH10_SHIFT               8 /* WSEQ_DATA_WIDTH10 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH10_WIDTH               3 /* WSEQ_DATA_WIDTH10 - [10:8] */
-#define WM8995_WSEQ_DATA_START10_MASK           0x000F /* WSEQ_DATA_START10 - [3:0] */
-#define WM8995_WSEQ_DATA_START10_SHIFT               0 /* WSEQ_DATA_START10 - [3:0] */
-#define WM8995_WSEQ_DATA_START10_WIDTH               4 /* WSEQ_DATA_START10 - [3:0] */
-
-/*
- * R12331 (0x302B) - Write Sequencer 43
- */
-#define WM8995_WSEQ_EOS10                       0x0100 /* WSEQ_EOS10 */
-#define WM8995_WSEQ_EOS10_MASK                  0x0100 /* WSEQ_EOS10 */
-#define WM8995_WSEQ_EOS10_SHIFT                      8 /* WSEQ_EOS10 */
-#define WM8995_WSEQ_EOS10_WIDTH                      1 /* WSEQ_EOS10 */
-#define WM8995_WSEQ_DELAY10_MASK                0x000F /* WSEQ_DELAY10 - [3:0] */
-#define WM8995_WSEQ_DELAY10_SHIFT                    0 /* WSEQ_DELAY10 - [3:0] */
-#define WM8995_WSEQ_DELAY10_WIDTH                    4 /* WSEQ_DELAY10 - [3:0] */
-
-/*
- * R12332 (0x302C) - Write Sequencer 44
- */
-#define WM8995_WSEQ_ADDR11_MASK                 0x3FFF /* WSEQ_ADDR11 - [13:0] */
-#define WM8995_WSEQ_ADDR11_SHIFT                     0 /* WSEQ_ADDR11 - [13:0] */
-#define WM8995_WSEQ_ADDR11_WIDTH                    14 /* WSEQ_ADDR11 - [13:0] */
-
-/*
- * R12333 (0x302D) - Write Sequencer 45
- */
-#define WM8995_WSEQ_DATA11_MASK                 0x00FF /* WSEQ_DATA11 - [7:0] */
-#define WM8995_WSEQ_DATA11_SHIFT                     0 /* WSEQ_DATA11 - [7:0] */
-#define WM8995_WSEQ_DATA11_WIDTH                     8 /* WSEQ_DATA11 - [7:0] */
-
-/*
- * R12334 (0x302E) - Write Sequencer 46
- */
-#define WM8995_WSEQ_DATA_WIDTH11_MASK           0x0700 /* WSEQ_DATA_WIDTH11 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH11_SHIFT               8 /* WSEQ_DATA_WIDTH11 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH11_WIDTH               3 /* WSEQ_DATA_WIDTH11 - [10:8] */
-#define WM8995_WSEQ_DATA_START11_MASK           0x000F /* WSEQ_DATA_START11 - [3:0] */
-#define WM8995_WSEQ_DATA_START11_SHIFT               0 /* WSEQ_DATA_START11 - [3:0] */
-#define WM8995_WSEQ_DATA_START11_WIDTH               4 /* WSEQ_DATA_START11 - [3:0] */
-
-/*
- * R12335 (0x302F) - Write Sequencer 47
- */
-#define WM8995_WSEQ_EOS11                       0x0100 /* WSEQ_EOS11 */
-#define WM8995_WSEQ_EOS11_MASK                  0x0100 /* WSEQ_EOS11 */
-#define WM8995_WSEQ_EOS11_SHIFT                      8 /* WSEQ_EOS11 */
-#define WM8995_WSEQ_EOS11_WIDTH                      1 /* WSEQ_EOS11 */
-#define WM8995_WSEQ_DELAY11_MASK                0x000F /* WSEQ_DELAY11 - [3:0] */
-#define WM8995_WSEQ_DELAY11_SHIFT                    0 /* WSEQ_DELAY11 - [3:0] */
-#define WM8995_WSEQ_DELAY11_WIDTH                    4 /* WSEQ_DELAY11 - [3:0] */
-
-/*
- * R12336 (0x3030) - Write Sequencer 48
- */
-#define WM8995_WSEQ_ADDR12_MASK                 0x3FFF /* WSEQ_ADDR12 - [13:0] */
-#define WM8995_WSEQ_ADDR12_SHIFT                     0 /* WSEQ_ADDR12 - [13:0] */
-#define WM8995_WSEQ_ADDR12_WIDTH                    14 /* WSEQ_ADDR12 - [13:0] */
-
-/*
- * R12337 (0x3031) - Write Sequencer 49
- */
-#define WM8995_WSEQ_DATA12_MASK                 0x00FF /* WSEQ_DATA12 - [7:0] */
-#define WM8995_WSEQ_DATA12_SHIFT                     0 /* WSEQ_DATA12 - [7:0] */
-#define WM8995_WSEQ_DATA12_WIDTH                     8 /* WSEQ_DATA12 - [7:0] */
-
-/*
- * R12338 (0x3032) - Write Sequencer 50
- */
-#define WM8995_WSEQ_DATA_WIDTH12_MASK           0x0700 /* WSEQ_DATA_WIDTH12 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH12_SHIFT               8 /* WSEQ_DATA_WIDTH12 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH12_WIDTH               3 /* WSEQ_DATA_WIDTH12 - [10:8] */
-#define WM8995_WSEQ_DATA_START12_MASK           0x000F /* WSEQ_DATA_START12 - [3:0] */
-#define WM8995_WSEQ_DATA_START12_SHIFT               0 /* WSEQ_DATA_START12 - [3:0] */
-#define WM8995_WSEQ_DATA_START12_WIDTH               4 /* WSEQ_DATA_START12 - [3:0] */
-
-/*
- * R12339 (0x3033) - Write Sequencer 51
- */
-#define WM8995_WSEQ_EOS12                       0x0100 /* WSEQ_EOS12 */
-#define WM8995_WSEQ_EOS12_MASK                  0x0100 /* WSEQ_EOS12 */
-#define WM8995_WSEQ_EOS12_SHIFT                      8 /* WSEQ_EOS12 */
-#define WM8995_WSEQ_EOS12_WIDTH                      1 /* WSEQ_EOS12 */
-#define WM8995_WSEQ_DELAY12_MASK                0x000F /* WSEQ_DELAY12 - [3:0] */
-#define WM8995_WSEQ_DELAY12_SHIFT                    0 /* WSEQ_DELAY12 - [3:0] */
-#define WM8995_WSEQ_DELAY12_WIDTH                    4 /* WSEQ_DELAY12 - [3:0] */
-
-/*
- * R12340 (0x3034) - Write Sequencer 52
- */
-#define WM8995_WSEQ_ADDR13_MASK                 0x3FFF /* WSEQ_ADDR13 - [13:0] */
-#define WM8995_WSEQ_ADDR13_SHIFT                     0 /* WSEQ_ADDR13 - [13:0] */
-#define WM8995_WSEQ_ADDR13_WIDTH                    14 /* WSEQ_ADDR13 - [13:0] */
-
-/*
- * R12341 (0x3035) - Write Sequencer 53
- */
-#define WM8995_WSEQ_DATA13_MASK                 0x00FF /* WSEQ_DATA13 - [7:0] */
-#define WM8995_WSEQ_DATA13_SHIFT                     0 /* WSEQ_DATA13 - [7:0] */
-#define WM8995_WSEQ_DATA13_WIDTH                     8 /* WSEQ_DATA13 - [7:0] */
-
-/*
- * R12342 (0x3036) - Write Sequencer 54
- */
-#define WM8995_WSEQ_DATA_WIDTH13_MASK           0x0700 /* WSEQ_DATA_WIDTH13 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH13_SHIFT               8 /* WSEQ_DATA_WIDTH13 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH13_WIDTH               3 /* WSEQ_DATA_WIDTH13 - [10:8] */
-#define WM8995_WSEQ_DATA_START13_MASK           0x000F /* WSEQ_DATA_START13 - [3:0] */
-#define WM8995_WSEQ_DATA_START13_SHIFT               0 /* WSEQ_DATA_START13 - [3:0] */
-#define WM8995_WSEQ_DATA_START13_WIDTH               4 /* WSEQ_DATA_START13 - [3:0] */
-
-/*
- * R12343 (0x3037) - Write Sequencer 55
- */
-#define WM8995_WSEQ_EOS13                       0x0100 /* WSEQ_EOS13 */
-#define WM8995_WSEQ_EOS13_MASK                  0x0100 /* WSEQ_EOS13 */
-#define WM8995_WSEQ_EOS13_SHIFT                      8 /* WSEQ_EOS13 */
-#define WM8995_WSEQ_EOS13_WIDTH                      1 /* WSEQ_EOS13 */
-#define WM8995_WSEQ_DELAY13_MASK                0x000F /* WSEQ_DELAY13 - [3:0] */
-#define WM8995_WSEQ_DELAY13_SHIFT                    0 /* WSEQ_DELAY13 - [3:0] */
-#define WM8995_WSEQ_DELAY13_WIDTH                    4 /* WSEQ_DELAY13 - [3:0] */
-
-/*
- * R12344 (0x3038) - Write Sequencer 56
- */
-#define WM8995_WSEQ_ADDR14_MASK                 0x3FFF /* WSEQ_ADDR14 - [13:0] */
-#define WM8995_WSEQ_ADDR14_SHIFT                     0 /* WSEQ_ADDR14 - [13:0] */
-#define WM8995_WSEQ_ADDR14_WIDTH                    14 /* WSEQ_ADDR14 - [13:0] */
-
-/*
- * R12345 (0x3039) - Write Sequencer 57
- */
-#define WM8995_WSEQ_DATA14_MASK                 0x00FF /* WSEQ_DATA14 - [7:0] */
-#define WM8995_WSEQ_DATA14_SHIFT                     0 /* WSEQ_DATA14 - [7:0] */
-#define WM8995_WSEQ_DATA14_WIDTH                     8 /* WSEQ_DATA14 - [7:0] */
-
-/*
- * R12346 (0x303A) - Write Sequencer 58
- */
-#define WM8995_WSEQ_DATA_WIDTH14_MASK           0x0700 /* WSEQ_DATA_WIDTH14 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH14_SHIFT               8 /* WSEQ_DATA_WIDTH14 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH14_WIDTH               3 /* WSEQ_DATA_WIDTH14 - [10:8] */
-#define WM8995_WSEQ_DATA_START14_MASK           0x000F /* WSEQ_DATA_START14 - [3:0] */
-#define WM8995_WSEQ_DATA_START14_SHIFT               0 /* WSEQ_DATA_START14 - [3:0] */
-#define WM8995_WSEQ_DATA_START14_WIDTH               4 /* WSEQ_DATA_START14 - [3:0] */
-
-/*
- * R12347 (0x303B) - Write Sequencer 59
- */
-#define WM8995_WSEQ_EOS14                       0x0100 /* WSEQ_EOS14 */
-#define WM8995_WSEQ_EOS14_MASK                  0x0100 /* WSEQ_EOS14 */
-#define WM8995_WSEQ_EOS14_SHIFT                      8 /* WSEQ_EOS14 */
-#define WM8995_WSEQ_EOS14_WIDTH                      1 /* WSEQ_EOS14 */
-#define WM8995_WSEQ_DELAY14_MASK                0x000F /* WSEQ_DELAY14 - [3:0] */
-#define WM8995_WSEQ_DELAY14_SHIFT                    0 /* WSEQ_DELAY14 - [3:0] */
-#define WM8995_WSEQ_DELAY14_WIDTH                    4 /* WSEQ_DELAY14 - [3:0] */
-
-/*
- * R12348 (0x303C) - Write Sequencer 60
- */
-#define WM8995_WSEQ_ADDR15_MASK                 0x3FFF /* WSEQ_ADDR15 - [13:0] */
-#define WM8995_WSEQ_ADDR15_SHIFT                     0 /* WSEQ_ADDR15 - [13:0] */
-#define WM8995_WSEQ_ADDR15_WIDTH                    14 /* WSEQ_ADDR15 - [13:0] */
-
-/*
- * R12349 (0x303D) - Write Sequencer 61
- */
-#define WM8995_WSEQ_DATA15_MASK                 0x00FF /* WSEQ_DATA15 - [7:0] */
-#define WM8995_WSEQ_DATA15_SHIFT                     0 /* WSEQ_DATA15 - [7:0] */
-#define WM8995_WSEQ_DATA15_WIDTH                     8 /* WSEQ_DATA15 - [7:0] */
-
-/*
- * R12350 (0x303E) - Write Sequencer 62
- */
-#define WM8995_WSEQ_DATA_WIDTH15_MASK           0x0700 /* WSEQ_DATA_WIDTH15 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH15_SHIFT               8 /* WSEQ_DATA_WIDTH15 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH15_WIDTH               3 /* WSEQ_DATA_WIDTH15 - [10:8] */
-#define WM8995_WSEQ_DATA_START15_MASK           0x000F /* WSEQ_DATA_START15 - [3:0] */
-#define WM8995_WSEQ_DATA_START15_SHIFT               0 /* WSEQ_DATA_START15 - [3:0] */
-#define WM8995_WSEQ_DATA_START15_WIDTH               4 /* WSEQ_DATA_START15 - [3:0] */
-
-/*
- * R12351 (0x303F) - Write Sequencer 63
- */
-#define WM8995_WSEQ_EOS15                       0x0100 /* WSEQ_EOS15 */
-#define WM8995_WSEQ_EOS15_MASK                  0x0100 /* WSEQ_EOS15 */
-#define WM8995_WSEQ_EOS15_SHIFT                      8 /* WSEQ_EOS15 */
-#define WM8995_WSEQ_EOS15_WIDTH                      1 /* WSEQ_EOS15 */
-#define WM8995_WSEQ_DELAY15_MASK                0x000F /* WSEQ_DELAY15 - [3:0] */
-#define WM8995_WSEQ_DELAY15_SHIFT                    0 /* WSEQ_DELAY15 - [3:0] */
-#define WM8995_WSEQ_DELAY15_WIDTH                    4 /* WSEQ_DELAY15 - [3:0] */
-
-/*
- * R12352 (0x3040) - Write Sequencer 64
- */
-#define WM8995_WSEQ_ADDR16_MASK                 0x3FFF /* WSEQ_ADDR16 - [13:0] */
-#define WM8995_WSEQ_ADDR16_SHIFT                     0 /* WSEQ_ADDR16 - [13:0] */
-#define WM8995_WSEQ_ADDR16_WIDTH                    14 /* WSEQ_ADDR16 - [13:0] */
-
-/*
- * R12353 (0x3041) - Write Sequencer 65
- */
-#define WM8995_WSEQ_DATA16_MASK                 0x00FF /* WSEQ_DATA16 - [7:0] */
-#define WM8995_WSEQ_DATA16_SHIFT                     0 /* WSEQ_DATA16 - [7:0] */
-#define WM8995_WSEQ_DATA16_WIDTH                     8 /* WSEQ_DATA16 - [7:0] */
-
-/*
- * R12354 (0x3042) - Write Sequencer 66
- */
-#define WM8995_WSEQ_DATA_WIDTH16_MASK           0x0700 /* WSEQ_DATA_WIDTH16 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH16_SHIFT               8 /* WSEQ_DATA_WIDTH16 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH16_WIDTH               3 /* WSEQ_DATA_WIDTH16 - [10:8] */
-#define WM8995_WSEQ_DATA_START16_MASK           0x000F /* WSEQ_DATA_START16 - [3:0] */
-#define WM8995_WSEQ_DATA_START16_SHIFT               0 /* WSEQ_DATA_START16 - [3:0] */
-#define WM8995_WSEQ_DATA_START16_WIDTH               4 /* WSEQ_DATA_START16 - [3:0] */
-
-/*
- * R12355 (0x3043) - Write Sequencer 67
- */
-#define WM8995_WSEQ_EOS16                       0x0100 /* WSEQ_EOS16 */
-#define WM8995_WSEQ_EOS16_MASK                  0x0100 /* WSEQ_EOS16 */
-#define WM8995_WSEQ_EOS16_SHIFT                      8 /* WSEQ_EOS16 */
-#define WM8995_WSEQ_EOS16_WIDTH                      1 /* WSEQ_EOS16 */
-#define WM8995_WSEQ_DELAY16_MASK                0x000F /* WSEQ_DELAY16 - [3:0] */
-#define WM8995_WSEQ_DELAY16_SHIFT                    0 /* WSEQ_DELAY16 - [3:0] */
-#define WM8995_WSEQ_DELAY16_WIDTH                    4 /* WSEQ_DELAY16 - [3:0] */
-
-/*
- * R12356 (0x3044) - Write Sequencer 68
- */
-#define WM8995_WSEQ_ADDR17_MASK                 0x3FFF /* WSEQ_ADDR17 - [13:0] */
-#define WM8995_WSEQ_ADDR17_SHIFT                     0 /* WSEQ_ADDR17 - [13:0] */
-#define WM8995_WSEQ_ADDR17_WIDTH                    14 /* WSEQ_ADDR17 - [13:0] */
-
-/*
- * R12357 (0x3045) - Write Sequencer 69
- */
-#define WM8995_WSEQ_DATA17_MASK                 0x00FF /* WSEQ_DATA17 - [7:0] */
-#define WM8995_WSEQ_DATA17_SHIFT                     0 /* WSEQ_DATA17 - [7:0] */
-#define WM8995_WSEQ_DATA17_WIDTH                     8 /* WSEQ_DATA17 - [7:0] */
-
-/*
- * R12358 (0x3046) - Write Sequencer 70
- */
-#define WM8995_WSEQ_DATA_WIDTH17_MASK           0x0700 /* WSEQ_DATA_WIDTH17 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH17_SHIFT               8 /* WSEQ_DATA_WIDTH17 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH17_WIDTH               3 /* WSEQ_DATA_WIDTH17 - [10:8] */
-#define WM8995_WSEQ_DATA_START17_MASK           0x000F /* WSEQ_DATA_START17 - [3:0] */
-#define WM8995_WSEQ_DATA_START17_SHIFT               0 /* WSEQ_DATA_START17 - [3:0] */
-#define WM8995_WSEQ_DATA_START17_WIDTH               4 /* WSEQ_DATA_START17 - [3:0] */
-
-/*
- * R12359 (0x3047) - Write Sequencer 71
- */
-#define WM8995_WSEQ_EOS17                       0x0100 /* WSEQ_EOS17 */
-#define WM8995_WSEQ_EOS17_MASK                  0x0100 /* WSEQ_EOS17 */
-#define WM8995_WSEQ_EOS17_SHIFT                      8 /* WSEQ_EOS17 */
-#define WM8995_WSEQ_EOS17_WIDTH                      1 /* WSEQ_EOS17 */
-#define WM8995_WSEQ_DELAY17_MASK                0x000F /* WSEQ_DELAY17 - [3:0] */
-#define WM8995_WSEQ_DELAY17_SHIFT                    0 /* WSEQ_DELAY17 - [3:0] */
-#define WM8995_WSEQ_DELAY17_WIDTH                    4 /* WSEQ_DELAY17 - [3:0] */
-
-/*
- * R12360 (0x3048) - Write Sequencer 72
- */
-#define WM8995_WSEQ_ADDR18_MASK                 0x3FFF /* WSEQ_ADDR18 - [13:0] */
-#define WM8995_WSEQ_ADDR18_SHIFT                     0 /* WSEQ_ADDR18 - [13:0] */
-#define WM8995_WSEQ_ADDR18_WIDTH                    14 /* WSEQ_ADDR18 - [13:0] */
-
-/*
- * R12361 (0x3049) - Write Sequencer 73
- */
-#define WM8995_WSEQ_DATA18_MASK                 0x00FF /* WSEQ_DATA18 - [7:0] */
-#define WM8995_WSEQ_DATA18_SHIFT                     0 /* WSEQ_DATA18 - [7:0] */
-#define WM8995_WSEQ_DATA18_WIDTH                     8 /* WSEQ_DATA18 - [7:0] */
-
-/*
- * R12362 (0x304A) - Write Sequencer 74
- */
-#define WM8995_WSEQ_DATA_WIDTH18_MASK           0x0700 /* WSEQ_DATA_WIDTH18 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH18_SHIFT               8 /* WSEQ_DATA_WIDTH18 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH18_WIDTH               3 /* WSEQ_DATA_WIDTH18 - [10:8] */
-#define WM8995_WSEQ_DATA_START18_MASK           0x000F /* WSEQ_DATA_START18 - [3:0] */
-#define WM8995_WSEQ_DATA_START18_SHIFT               0 /* WSEQ_DATA_START18 - [3:0] */
-#define WM8995_WSEQ_DATA_START18_WIDTH               4 /* WSEQ_DATA_START18 - [3:0] */
-
-/*
- * R12363 (0x304B) - Write Sequencer 75
- */
-#define WM8995_WSEQ_EOS18                       0x0100 /* WSEQ_EOS18 */
-#define WM8995_WSEQ_EOS18_MASK                  0x0100 /* WSEQ_EOS18 */
-#define WM8995_WSEQ_EOS18_SHIFT                      8 /* WSEQ_EOS18 */
-#define WM8995_WSEQ_EOS18_WIDTH                      1 /* WSEQ_EOS18 */
-#define WM8995_WSEQ_DELAY18_MASK                0x000F /* WSEQ_DELAY18 - [3:0] */
-#define WM8995_WSEQ_DELAY18_SHIFT                    0 /* WSEQ_DELAY18 - [3:0] */
-#define WM8995_WSEQ_DELAY18_WIDTH                    4 /* WSEQ_DELAY18 - [3:0] */
-
-/*
- * R12364 (0x304C) - Write Sequencer 76
- */
-#define WM8995_WSEQ_ADDR19_MASK                 0x3FFF /* WSEQ_ADDR19 - [13:0] */
-#define WM8995_WSEQ_ADDR19_SHIFT                     0 /* WSEQ_ADDR19 - [13:0] */
-#define WM8995_WSEQ_ADDR19_WIDTH                    14 /* WSEQ_ADDR19 - [13:0] */
-
-/*
- * R12365 (0x304D) - Write Sequencer 77
- */
-#define WM8995_WSEQ_DATA19_MASK                 0x00FF /* WSEQ_DATA19 - [7:0] */
-#define WM8995_WSEQ_DATA19_SHIFT                     0 /* WSEQ_DATA19 - [7:0] */
-#define WM8995_WSEQ_DATA19_WIDTH                     8 /* WSEQ_DATA19 - [7:0] */
-
-/*
- * R12366 (0x304E) - Write Sequencer 78
- */
-#define WM8995_WSEQ_DATA_WIDTH19_MASK           0x0700 /* WSEQ_DATA_WIDTH19 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH19_SHIFT               8 /* WSEQ_DATA_WIDTH19 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH19_WIDTH               3 /* WSEQ_DATA_WIDTH19 - [10:8] */
-#define WM8995_WSEQ_DATA_START19_MASK           0x000F /* WSEQ_DATA_START19 - [3:0] */
-#define WM8995_WSEQ_DATA_START19_SHIFT               0 /* WSEQ_DATA_START19 - [3:0] */
-#define WM8995_WSEQ_DATA_START19_WIDTH               4 /* WSEQ_DATA_START19 - [3:0] */
-
-/*
- * R12367 (0x304F) - Write Sequencer 79
- */
-#define WM8995_WSEQ_EOS19                       0x0100 /* WSEQ_EOS19 */
-#define WM8995_WSEQ_EOS19_MASK                  0x0100 /* WSEQ_EOS19 */
-#define WM8995_WSEQ_EOS19_SHIFT                      8 /* WSEQ_EOS19 */
-#define WM8995_WSEQ_EOS19_WIDTH                      1 /* WSEQ_EOS19 */
-#define WM8995_WSEQ_DELAY19_MASK                0x000F /* WSEQ_DELAY19 - [3:0] */
-#define WM8995_WSEQ_DELAY19_SHIFT                    0 /* WSEQ_DELAY19 - [3:0] */
-#define WM8995_WSEQ_DELAY19_WIDTH                    4 /* WSEQ_DELAY19 - [3:0] */
-
-/*
- * R12368 (0x3050) - Write Sequencer 80
- */
-#define WM8995_WSEQ_ADDR20_MASK                 0x3FFF /* WSEQ_ADDR20 - [13:0] */
-#define WM8995_WSEQ_ADDR20_SHIFT                     0 /* WSEQ_ADDR20 - [13:0] */
-#define WM8995_WSEQ_ADDR20_WIDTH                    14 /* WSEQ_ADDR20 - [13:0] */
-
-/*
- * R12369 (0x3051) - Write Sequencer 81
- */
-#define WM8995_WSEQ_DATA20_MASK                 0x00FF /* WSEQ_DATA20 - [7:0] */
-#define WM8995_WSEQ_DATA20_SHIFT                     0 /* WSEQ_DATA20 - [7:0] */
-#define WM8995_WSEQ_DATA20_WIDTH                     8 /* WSEQ_DATA20 - [7:0] */
-
-/*
- * R12370 (0x3052) - Write Sequencer 82
- */
-#define WM8995_WSEQ_DATA_WIDTH20_MASK           0x0700 /* WSEQ_DATA_WIDTH20 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH20_SHIFT               8 /* WSEQ_DATA_WIDTH20 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH20_WIDTH               3 /* WSEQ_DATA_WIDTH20 - [10:8] */
-#define WM8995_WSEQ_DATA_START20_MASK           0x000F /* WSEQ_DATA_START20 - [3:0] */
-#define WM8995_WSEQ_DATA_START20_SHIFT               0 /* WSEQ_DATA_START20 - [3:0] */
-#define WM8995_WSEQ_DATA_START20_WIDTH               4 /* WSEQ_DATA_START20 - [3:0] */
-
-/*
- * R12371 (0x3053) - Write Sequencer 83
- */
-#define WM8995_WSEQ_EOS20                       0x0100 /* WSEQ_EOS20 */
-#define WM8995_WSEQ_EOS20_MASK                  0x0100 /* WSEQ_EOS20 */
-#define WM8995_WSEQ_EOS20_SHIFT                      8 /* WSEQ_EOS20 */
-#define WM8995_WSEQ_EOS20_WIDTH                      1 /* WSEQ_EOS20 */
-#define WM8995_WSEQ_DELAY20_MASK                0x000F /* WSEQ_DELAY20 - [3:0] */
-#define WM8995_WSEQ_DELAY20_SHIFT                    0 /* WSEQ_DELAY20 - [3:0] */
-#define WM8995_WSEQ_DELAY20_WIDTH                    4 /* WSEQ_DELAY20 - [3:0] */
-
-/*
- * R12372 (0x3054) - Write Sequencer 84
- */
-#define WM8995_WSEQ_ADDR21_MASK                 0x3FFF /* WSEQ_ADDR21 - [13:0] */
-#define WM8995_WSEQ_ADDR21_SHIFT                     0 /* WSEQ_ADDR21 - [13:0] */
-#define WM8995_WSEQ_ADDR21_WIDTH                    14 /* WSEQ_ADDR21 - [13:0] */
-
-/*
- * R12373 (0x3055) - Write Sequencer 85
- */
-#define WM8995_WSEQ_DATA21_MASK                 0x00FF /* WSEQ_DATA21 - [7:0] */
-#define WM8995_WSEQ_DATA21_SHIFT                     0 /* WSEQ_DATA21 - [7:0] */
-#define WM8995_WSEQ_DATA21_WIDTH                     8 /* WSEQ_DATA21 - [7:0] */
-
-/*
- * R12374 (0x3056) - Write Sequencer 86
- */
-#define WM8995_WSEQ_DATA_WIDTH21_MASK           0x0700 /* WSEQ_DATA_WIDTH21 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH21_SHIFT               8 /* WSEQ_DATA_WIDTH21 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH21_WIDTH               3 /* WSEQ_DATA_WIDTH21 - [10:8] */
-#define WM8995_WSEQ_DATA_START21_MASK           0x000F /* WSEQ_DATA_START21 - [3:0] */
-#define WM8995_WSEQ_DATA_START21_SHIFT               0 /* WSEQ_DATA_START21 - [3:0] */
-#define WM8995_WSEQ_DATA_START21_WIDTH               4 /* WSEQ_DATA_START21 - [3:0] */
-
-/*
- * R12375 (0x3057) - Write Sequencer 87
- */
-#define WM8995_WSEQ_EOS21                       0x0100 /* WSEQ_EOS21 */
-#define WM8995_WSEQ_EOS21_MASK                  0x0100 /* WSEQ_EOS21 */
-#define WM8995_WSEQ_EOS21_SHIFT                      8 /* WSEQ_EOS21 */
-#define WM8995_WSEQ_EOS21_WIDTH                      1 /* WSEQ_EOS21 */
-#define WM8995_WSEQ_DELAY21_MASK                0x000F /* WSEQ_DELAY21 - [3:0] */
-#define WM8995_WSEQ_DELAY21_SHIFT                    0 /* WSEQ_DELAY21 - [3:0] */
-#define WM8995_WSEQ_DELAY21_WIDTH                    4 /* WSEQ_DELAY21 - [3:0] */
-
-/*
- * R12376 (0x3058) - Write Sequencer 88
- */
-#define WM8995_WSEQ_ADDR22_MASK                 0x3FFF /* WSEQ_ADDR22 - [13:0] */
-#define WM8995_WSEQ_ADDR22_SHIFT                     0 /* WSEQ_ADDR22 - [13:0] */
-#define WM8995_WSEQ_ADDR22_WIDTH                    14 /* WSEQ_ADDR22 - [13:0] */
-
-/*
- * R12377 (0x3059) - Write Sequencer 89
- */
-#define WM8995_WSEQ_DATA22_MASK                 0x00FF /* WSEQ_DATA22 - [7:0] */
-#define WM8995_WSEQ_DATA22_SHIFT                     0 /* WSEQ_DATA22 - [7:0] */
-#define WM8995_WSEQ_DATA22_WIDTH                     8 /* WSEQ_DATA22 - [7:0] */
-
-/*
- * R12378 (0x305A) - Write Sequencer 90
- */
-#define WM8995_WSEQ_DATA_WIDTH22_MASK           0x0700 /* WSEQ_DATA_WIDTH22 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH22_SHIFT               8 /* WSEQ_DATA_WIDTH22 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH22_WIDTH               3 /* WSEQ_DATA_WIDTH22 - [10:8] */
-#define WM8995_WSEQ_DATA_START22_MASK           0x000F /* WSEQ_DATA_START22 - [3:0] */
-#define WM8995_WSEQ_DATA_START22_SHIFT               0 /* WSEQ_DATA_START22 - [3:0] */
-#define WM8995_WSEQ_DATA_START22_WIDTH               4 /* WSEQ_DATA_START22 - [3:0] */
-
-/*
- * R12379 (0x305B) - Write Sequencer 91
- */
-#define WM8995_WSEQ_EOS22                       0x0100 /* WSEQ_EOS22 */
-#define WM8995_WSEQ_EOS22_MASK                  0x0100 /* WSEQ_EOS22 */
-#define WM8995_WSEQ_EOS22_SHIFT                      8 /* WSEQ_EOS22 */
-#define WM8995_WSEQ_EOS22_WIDTH                      1 /* WSEQ_EOS22 */
-#define WM8995_WSEQ_DELAY22_MASK                0x000F /* WSEQ_DELAY22 - [3:0] */
-#define WM8995_WSEQ_DELAY22_SHIFT                    0 /* WSEQ_DELAY22 - [3:0] */
-#define WM8995_WSEQ_DELAY22_WIDTH                    4 /* WSEQ_DELAY22 - [3:0] */
-
-/*
- * R12380 (0x305C) - Write Sequencer 92
- */
-#define WM8995_WSEQ_ADDR23_MASK                 0x3FFF /* WSEQ_ADDR23 - [13:0] */
-#define WM8995_WSEQ_ADDR23_SHIFT                     0 /* WSEQ_ADDR23 - [13:0] */
-#define WM8995_WSEQ_ADDR23_WIDTH                    14 /* WSEQ_ADDR23 - [13:0] */
-
-/*
- * R12381 (0x305D) - Write Sequencer 93
- */
-#define WM8995_WSEQ_DATA23_MASK                 0x00FF /* WSEQ_DATA23 - [7:0] */
-#define WM8995_WSEQ_DATA23_SHIFT                     0 /* WSEQ_DATA23 - [7:0] */
-#define WM8995_WSEQ_DATA23_WIDTH                     8 /* WSEQ_DATA23 - [7:0] */
-
-/*
- * R12382 (0x305E) - Write Sequencer 94
- */
-#define WM8995_WSEQ_DATA_WIDTH23_MASK           0x0700 /* WSEQ_DATA_WIDTH23 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH23_SHIFT               8 /* WSEQ_DATA_WIDTH23 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH23_WIDTH               3 /* WSEQ_DATA_WIDTH23 - [10:8] */
-#define WM8995_WSEQ_DATA_START23_MASK           0x000F /* WSEQ_DATA_START23 - [3:0] */
-#define WM8995_WSEQ_DATA_START23_SHIFT               0 /* WSEQ_DATA_START23 - [3:0] */
-#define WM8995_WSEQ_DATA_START23_WIDTH               4 /* WSEQ_DATA_START23 - [3:0] */
-
-/*
- * R12383 (0x305F) - Write Sequencer 95
- */
-#define WM8995_WSEQ_EOS23                       0x0100 /* WSEQ_EOS23 */
-#define WM8995_WSEQ_EOS23_MASK                  0x0100 /* WSEQ_EOS23 */
-#define WM8995_WSEQ_EOS23_SHIFT                      8 /* WSEQ_EOS23 */
-#define WM8995_WSEQ_EOS23_WIDTH                      1 /* WSEQ_EOS23 */
-#define WM8995_WSEQ_DELAY23_MASK                0x000F /* WSEQ_DELAY23 - [3:0] */
-#define WM8995_WSEQ_DELAY23_SHIFT                    0 /* WSEQ_DELAY23 - [3:0] */
-#define WM8995_WSEQ_DELAY23_WIDTH                    4 /* WSEQ_DELAY23 - [3:0] */
-
-/*
- * R12384 (0x3060) - Write Sequencer 96
- */
-#define WM8995_WSEQ_ADDR24_MASK                 0x3FFF /* WSEQ_ADDR24 - [13:0] */
-#define WM8995_WSEQ_ADDR24_SHIFT                     0 /* WSEQ_ADDR24 - [13:0] */
-#define WM8995_WSEQ_ADDR24_WIDTH                    14 /* WSEQ_ADDR24 - [13:0] */
-
-/*
- * R12385 (0x3061) - Write Sequencer 97
- */
-#define WM8995_WSEQ_DATA24_MASK                 0x00FF /* WSEQ_DATA24 - [7:0] */
-#define WM8995_WSEQ_DATA24_SHIFT                     0 /* WSEQ_DATA24 - [7:0] */
-#define WM8995_WSEQ_DATA24_WIDTH                     8 /* WSEQ_DATA24 - [7:0] */
-
-/*
- * R12386 (0x3062) - Write Sequencer 98
- */
-#define WM8995_WSEQ_DATA_WIDTH24_MASK           0x0700 /* WSEQ_DATA_WIDTH24 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH24_SHIFT               8 /* WSEQ_DATA_WIDTH24 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH24_WIDTH               3 /* WSEQ_DATA_WIDTH24 - [10:8] */
-#define WM8995_WSEQ_DATA_START24_MASK           0x000F /* WSEQ_DATA_START24 - [3:0] */
-#define WM8995_WSEQ_DATA_START24_SHIFT               0 /* WSEQ_DATA_START24 - [3:0] */
-#define WM8995_WSEQ_DATA_START24_WIDTH               4 /* WSEQ_DATA_START24 - [3:0] */
-
-/*
- * R12387 (0x3063) - Write Sequencer 99
- */
-#define WM8995_WSEQ_EOS24                       0x0100 /* WSEQ_EOS24 */
-#define WM8995_WSEQ_EOS24_MASK                  0x0100 /* WSEQ_EOS24 */
-#define WM8995_WSEQ_EOS24_SHIFT                      8 /* WSEQ_EOS24 */
-#define WM8995_WSEQ_EOS24_WIDTH                      1 /* WSEQ_EOS24 */
-#define WM8995_WSEQ_DELAY24_MASK                0x000F /* WSEQ_DELAY24 - [3:0] */
-#define WM8995_WSEQ_DELAY24_SHIFT                    0 /* WSEQ_DELAY24 - [3:0] */
-#define WM8995_WSEQ_DELAY24_WIDTH                    4 /* WSEQ_DELAY24 - [3:0] */
-
-/*
- * R12388 (0x3064) - Write Sequencer 100
- */
-#define WM8995_WSEQ_ADDR25_MASK                 0x3FFF /* WSEQ_ADDR25 - [13:0] */
-#define WM8995_WSEQ_ADDR25_SHIFT                     0 /* WSEQ_ADDR25 - [13:0] */
-#define WM8995_WSEQ_ADDR25_WIDTH                    14 /* WSEQ_ADDR25 - [13:0] */
-
-/*
- * R12389 (0x3065) - Write Sequencer 101
- */
-#define WM8995_WSEQ_DATA25_MASK                 0x00FF /* WSEQ_DATA25 - [7:0] */
-#define WM8995_WSEQ_DATA25_SHIFT                     0 /* WSEQ_DATA25 - [7:0] */
-#define WM8995_WSEQ_DATA25_WIDTH                     8 /* WSEQ_DATA25 - [7:0] */
-
-/*
- * R12390 (0x3066) - Write Sequencer 102
- */
-#define WM8995_WSEQ_DATA_WIDTH25_MASK           0x0700 /* WSEQ_DATA_WIDTH25 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH25_SHIFT               8 /* WSEQ_DATA_WIDTH25 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH25_WIDTH               3 /* WSEQ_DATA_WIDTH25 - [10:8] */
-#define WM8995_WSEQ_DATA_START25_MASK           0x000F /* WSEQ_DATA_START25 - [3:0] */
-#define WM8995_WSEQ_DATA_START25_SHIFT               0 /* WSEQ_DATA_START25 - [3:0] */
-#define WM8995_WSEQ_DATA_START25_WIDTH               4 /* WSEQ_DATA_START25 - [3:0] */
-
-/*
- * R12391 (0x3067) - Write Sequencer 103
- */
-#define WM8995_WSEQ_EOS25                       0x0100 /* WSEQ_EOS25 */
-#define WM8995_WSEQ_EOS25_MASK                  0x0100 /* WSEQ_EOS25 */
-#define WM8995_WSEQ_EOS25_SHIFT                      8 /* WSEQ_EOS25 */
-#define WM8995_WSEQ_EOS25_WIDTH                      1 /* WSEQ_EOS25 */
-#define WM8995_WSEQ_DELAY25_MASK                0x000F /* WSEQ_DELAY25 - [3:0] */
-#define WM8995_WSEQ_DELAY25_SHIFT                    0 /* WSEQ_DELAY25 - [3:0] */
-#define WM8995_WSEQ_DELAY25_WIDTH                    4 /* WSEQ_DELAY25 - [3:0] */
-
-/*
- * R12392 (0x3068) - Write Sequencer 104
- */
-#define WM8995_WSEQ_ADDR26_MASK                 0x3FFF /* WSEQ_ADDR26 - [13:0] */
-#define WM8995_WSEQ_ADDR26_SHIFT                     0 /* WSEQ_ADDR26 - [13:0] */
-#define WM8995_WSEQ_ADDR26_WIDTH                    14 /* WSEQ_ADDR26 - [13:0] */
-
-/*
- * R12393 (0x3069) - Write Sequencer 105
- */
-#define WM8995_WSEQ_DATA26_MASK                 0x00FF /* WSEQ_DATA26 - [7:0] */
-#define WM8995_WSEQ_DATA26_SHIFT                     0 /* WSEQ_DATA26 - [7:0] */
-#define WM8995_WSEQ_DATA26_WIDTH                     8 /* WSEQ_DATA26 - [7:0] */
-
-/*
- * R12394 (0x306A) - Write Sequencer 106
- */
-#define WM8995_WSEQ_DATA_WIDTH26_MASK           0x0700 /* WSEQ_DATA_WIDTH26 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH26_SHIFT               8 /* WSEQ_DATA_WIDTH26 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH26_WIDTH               3 /* WSEQ_DATA_WIDTH26 - [10:8] */
-#define WM8995_WSEQ_DATA_START26_MASK           0x000F /* WSEQ_DATA_START26 - [3:0] */
-#define WM8995_WSEQ_DATA_START26_SHIFT               0 /* WSEQ_DATA_START26 - [3:0] */
-#define WM8995_WSEQ_DATA_START26_WIDTH               4 /* WSEQ_DATA_START26 - [3:0] */
-
-/*
- * R12395 (0x306B) - Write Sequencer 107
- */
-#define WM8995_WSEQ_EOS26                       0x0100 /* WSEQ_EOS26 */
-#define WM8995_WSEQ_EOS26_MASK                  0x0100 /* WSEQ_EOS26 */
-#define WM8995_WSEQ_EOS26_SHIFT                      8 /* WSEQ_EOS26 */
-#define WM8995_WSEQ_EOS26_WIDTH                      1 /* WSEQ_EOS26 */
-#define WM8995_WSEQ_DELAY26_MASK                0x000F /* WSEQ_DELAY26 - [3:0] */
-#define WM8995_WSEQ_DELAY26_SHIFT                    0 /* WSEQ_DELAY26 - [3:0] */
-#define WM8995_WSEQ_DELAY26_WIDTH                    4 /* WSEQ_DELAY26 - [3:0] */
-
-/*
- * R12396 (0x306C) - Write Sequencer 108
- */
-#define WM8995_WSEQ_ADDR27_MASK                 0x3FFF /* WSEQ_ADDR27 - [13:0] */
-#define WM8995_WSEQ_ADDR27_SHIFT                     0 /* WSEQ_ADDR27 - [13:0] */
-#define WM8995_WSEQ_ADDR27_WIDTH                    14 /* WSEQ_ADDR27 - [13:0] */
-
-/*
- * R12397 (0x306D) - Write Sequencer 109
- */
-#define WM8995_WSEQ_DATA27_MASK                 0x00FF /* WSEQ_DATA27 - [7:0] */
-#define WM8995_WSEQ_DATA27_SHIFT                     0 /* WSEQ_DATA27 - [7:0] */
-#define WM8995_WSEQ_DATA27_WIDTH                     8 /* WSEQ_DATA27 - [7:0] */
-
-/*
- * R12398 (0x306E) - Write Sequencer 110
- */
-#define WM8995_WSEQ_DATA_WIDTH27_MASK           0x0700 /* WSEQ_DATA_WIDTH27 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH27_SHIFT               8 /* WSEQ_DATA_WIDTH27 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH27_WIDTH               3 /* WSEQ_DATA_WIDTH27 - [10:8] */
-#define WM8995_WSEQ_DATA_START27_MASK           0x000F /* WSEQ_DATA_START27 - [3:0] */
-#define WM8995_WSEQ_DATA_START27_SHIFT               0 /* WSEQ_DATA_START27 - [3:0] */
-#define WM8995_WSEQ_DATA_START27_WIDTH               4 /* WSEQ_DATA_START27 - [3:0] */
-
-/*
- * R12399 (0x306F) - Write Sequencer 111
- */
-#define WM8995_WSEQ_EOS27                       0x0100 /* WSEQ_EOS27 */
-#define WM8995_WSEQ_EOS27_MASK                  0x0100 /* WSEQ_EOS27 */
-#define WM8995_WSEQ_EOS27_SHIFT                      8 /* WSEQ_EOS27 */
-#define WM8995_WSEQ_EOS27_WIDTH                      1 /* WSEQ_EOS27 */
-#define WM8995_WSEQ_DELAY27_MASK                0x000F /* WSEQ_DELAY27 - [3:0] */
-#define WM8995_WSEQ_DELAY27_SHIFT                    0 /* WSEQ_DELAY27 - [3:0] */
-#define WM8995_WSEQ_DELAY27_WIDTH                    4 /* WSEQ_DELAY27 - [3:0] */
-
-/*
- * R12400 (0x3070) - Write Sequencer 112
- */
-#define WM8995_WSEQ_ADDR28_MASK                 0x3FFF /* WSEQ_ADDR28 - [13:0] */
-#define WM8995_WSEQ_ADDR28_SHIFT                     0 /* WSEQ_ADDR28 - [13:0] */
-#define WM8995_WSEQ_ADDR28_WIDTH                    14 /* WSEQ_ADDR28 - [13:0] */
-
-/*
- * R12401 (0x3071) - Write Sequencer 113
- */
-#define WM8995_WSEQ_DATA28_MASK                 0x00FF /* WSEQ_DATA28 - [7:0] */
-#define WM8995_WSEQ_DATA28_SHIFT                     0 /* WSEQ_DATA28 - [7:0] */
-#define WM8995_WSEQ_DATA28_WIDTH                     8 /* WSEQ_DATA28 - [7:0] */
-
-/*
- * R12402 (0x3072) - Write Sequencer 114
- */
-#define WM8995_WSEQ_DATA_WIDTH28_MASK           0x0700 /* WSEQ_DATA_WIDTH28 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH28_SHIFT               8 /* WSEQ_DATA_WIDTH28 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH28_WIDTH               3 /* WSEQ_DATA_WIDTH28 - [10:8] */
-#define WM8995_WSEQ_DATA_START28_MASK           0x000F /* WSEQ_DATA_START28 - [3:0] */
-#define WM8995_WSEQ_DATA_START28_SHIFT               0 /* WSEQ_DATA_START28 - [3:0] */
-#define WM8995_WSEQ_DATA_START28_WIDTH               4 /* WSEQ_DATA_START28 - [3:0] */
-
-/*
- * R12403 (0x3073) - Write Sequencer 115
- */
-#define WM8995_WSEQ_EOS28                       0x0100 /* WSEQ_EOS28 */
-#define WM8995_WSEQ_EOS28_MASK                  0x0100 /* WSEQ_EOS28 */
-#define WM8995_WSEQ_EOS28_SHIFT                      8 /* WSEQ_EOS28 */
-#define WM8995_WSEQ_EOS28_WIDTH                      1 /* WSEQ_EOS28 */
-#define WM8995_WSEQ_DELAY28_MASK                0x000F /* WSEQ_DELAY28 - [3:0] */
-#define WM8995_WSEQ_DELAY28_SHIFT                    0 /* WSEQ_DELAY28 - [3:0] */
-#define WM8995_WSEQ_DELAY28_WIDTH                    4 /* WSEQ_DELAY28 - [3:0] */
-
-/*
- * R12404 (0x3074) - Write Sequencer 116
- */
-#define WM8995_WSEQ_ADDR29_MASK                 0x3FFF /* WSEQ_ADDR29 - [13:0] */
-#define WM8995_WSEQ_ADDR29_SHIFT                     0 /* WSEQ_ADDR29 - [13:0] */
-#define WM8995_WSEQ_ADDR29_WIDTH                    14 /* WSEQ_ADDR29 - [13:0] */
-
-/*
- * R12405 (0x3075) - Write Sequencer 117
- */
-#define WM8995_WSEQ_DATA29_MASK                 0x00FF /* WSEQ_DATA29 - [7:0] */
-#define WM8995_WSEQ_DATA29_SHIFT                     0 /* WSEQ_DATA29 - [7:0] */
-#define WM8995_WSEQ_DATA29_WIDTH                     8 /* WSEQ_DATA29 - [7:0] */
-
-/*
- * R12406 (0x3076) - Write Sequencer 118
- */
-#define WM8995_WSEQ_DATA_WIDTH29_MASK           0x0700 /* WSEQ_DATA_WIDTH29 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH29_SHIFT               8 /* WSEQ_DATA_WIDTH29 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH29_WIDTH               3 /* WSEQ_DATA_WIDTH29 - [10:8] */
-#define WM8995_WSEQ_DATA_START29_MASK           0x000F /* WSEQ_DATA_START29 - [3:0] */
-#define WM8995_WSEQ_DATA_START29_SHIFT               0 /* WSEQ_DATA_START29 - [3:0] */
-#define WM8995_WSEQ_DATA_START29_WIDTH               4 /* WSEQ_DATA_START29 - [3:0] */
-
-/*
- * R12407 (0x3077) - Write Sequencer 119
- */
-#define WM8995_WSEQ_EOS29                       0x0100 /* WSEQ_EOS29 */
-#define WM8995_WSEQ_EOS29_MASK                  0x0100 /* WSEQ_EOS29 */
-#define WM8995_WSEQ_EOS29_SHIFT                      8 /* WSEQ_EOS29 */
-#define WM8995_WSEQ_EOS29_WIDTH                      1 /* WSEQ_EOS29 */
-#define WM8995_WSEQ_DELAY29_MASK                0x000F /* WSEQ_DELAY29 - [3:0] */
-#define WM8995_WSEQ_DELAY29_SHIFT                    0 /* WSEQ_DELAY29 - [3:0] */
-#define WM8995_WSEQ_DELAY29_WIDTH                    4 /* WSEQ_DELAY29 - [3:0] */
-
-/*
- * R12408 (0x3078) - Write Sequencer 120
- */
-#define WM8995_WSEQ_ADDR30_MASK                 0x3FFF /* WSEQ_ADDR30 - [13:0] */
-#define WM8995_WSEQ_ADDR30_SHIFT                     0 /* WSEQ_ADDR30 - [13:0] */
-#define WM8995_WSEQ_ADDR30_WIDTH                    14 /* WSEQ_ADDR30 - [13:0] */
-
-/*
- * R12409 (0x3079) - Write Sequencer 121
- */
-#define WM8995_WSEQ_DATA30_MASK                 0x00FF /* WSEQ_DATA30 - [7:0] */
-#define WM8995_WSEQ_DATA30_SHIFT                     0 /* WSEQ_DATA30 - [7:0] */
-#define WM8995_WSEQ_DATA30_WIDTH                     8 /* WSEQ_DATA30 - [7:0] */
-
-/*
- * R12410 (0x307A) - Write Sequencer 122
- */
-#define WM8995_WSEQ_DATA_WIDTH30_MASK           0x0700 /* WSEQ_DATA_WIDTH30 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH30_SHIFT               8 /* WSEQ_DATA_WIDTH30 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH30_WIDTH               3 /* WSEQ_DATA_WIDTH30 - [10:8] */
-#define WM8995_WSEQ_DATA_START30_MASK           0x000F /* WSEQ_DATA_START30 - [3:0] */
-#define WM8995_WSEQ_DATA_START30_SHIFT               0 /* WSEQ_DATA_START30 - [3:0] */
-#define WM8995_WSEQ_DATA_START30_WIDTH               4 /* WSEQ_DATA_START30 - [3:0] */
-
-/*
- * R12411 (0x307B) - Write Sequencer 123
- */
-#define WM8995_WSEQ_EOS30                       0x0100 /* WSEQ_EOS30 */
-#define WM8995_WSEQ_EOS30_MASK                  0x0100 /* WSEQ_EOS30 */
-#define WM8995_WSEQ_EOS30_SHIFT                      8 /* WSEQ_EOS30 */
-#define WM8995_WSEQ_EOS30_WIDTH                      1 /* WSEQ_EOS30 */
-#define WM8995_WSEQ_DELAY30_MASK                0x000F /* WSEQ_DELAY30 - [3:0] */
-#define WM8995_WSEQ_DELAY30_SHIFT                    0 /* WSEQ_DELAY30 - [3:0] */
-#define WM8995_WSEQ_DELAY30_WIDTH                    4 /* WSEQ_DELAY30 - [3:0] */
-
-/*
- * R12412 (0x307C) - Write Sequencer 124
- */
-#define WM8995_WSEQ_ADDR31_MASK                 0x3FFF /* WSEQ_ADDR31 - [13:0] */
-#define WM8995_WSEQ_ADDR31_SHIFT                     0 /* WSEQ_ADDR31 - [13:0] */
-#define WM8995_WSEQ_ADDR31_WIDTH                    14 /* WSEQ_ADDR31 - [13:0] */
-
-/*
- * R12413 (0x307D) - Write Sequencer 125
- */
-#define WM8995_WSEQ_DATA31_MASK                 0x00FF /* WSEQ_DATA31 - [7:0] */
-#define WM8995_WSEQ_DATA31_SHIFT                     0 /* WSEQ_DATA31 - [7:0] */
-#define WM8995_WSEQ_DATA31_WIDTH                     8 /* WSEQ_DATA31 - [7:0] */
-
-/*
- * R12414 (0x307E) - Write Sequencer 126
- */
-#define WM8995_WSEQ_DATA_WIDTH31_MASK           0x0700 /* WSEQ_DATA_WIDTH31 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH31_SHIFT               8 /* WSEQ_DATA_WIDTH31 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH31_WIDTH               3 /* WSEQ_DATA_WIDTH31 - [10:8] */
-#define WM8995_WSEQ_DATA_START31_MASK           0x000F /* WSEQ_DATA_START31 - [3:0] */
-#define WM8995_WSEQ_DATA_START31_SHIFT               0 /* WSEQ_DATA_START31 - [3:0] */
-#define WM8995_WSEQ_DATA_START31_WIDTH               4 /* WSEQ_DATA_START31 - [3:0] */
-
-/*
- * R12415 (0x307F) - Write Sequencer 127
- */
-#define WM8995_WSEQ_EOS31                       0x0100 /* WSEQ_EOS31 */
-#define WM8995_WSEQ_EOS31_MASK                  0x0100 /* WSEQ_EOS31 */
-#define WM8995_WSEQ_EOS31_SHIFT                      8 /* WSEQ_EOS31 */
-#define WM8995_WSEQ_EOS31_WIDTH                      1 /* WSEQ_EOS31 */
-#define WM8995_WSEQ_DELAY31_MASK                0x000F /* WSEQ_DELAY31 - [3:0] */
-#define WM8995_WSEQ_DELAY31_SHIFT                    0 /* WSEQ_DELAY31 - [3:0] */
-#define WM8995_WSEQ_DELAY31_WIDTH                    4 /* WSEQ_DELAY31 - [3:0] */
-
-/*
- * R12416 (0x3080) - Write Sequencer 128
- */
-#define WM8995_WSEQ_ADDR32_MASK                 0x3FFF /* WSEQ_ADDR32 - [13:0] */
-#define WM8995_WSEQ_ADDR32_SHIFT                     0 /* WSEQ_ADDR32 - [13:0] */
-#define WM8995_WSEQ_ADDR32_WIDTH                    14 /* WSEQ_ADDR32 - [13:0] */
-
-/*
- * R12417 (0x3081) - Write Sequencer 129
- */
-#define WM8995_WSEQ_DATA32_MASK                 0x00FF /* WSEQ_DATA32 - [7:0] */
-#define WM8995_WSEQ_DATA32_SHIFT                     0 /* WSEQ_DATA32 - [7:0] */
-#define WM8995_WSEQ_DATA32_WIDTH                     8 /* WSEQ_DATA32 - [7:0] */
-
-/*
- * R12418 (0x3082) - Write Sequencer 130
- */
-#define WM8995_WSEQ_DATA_WIDTH32_MASK           0x0700 /* WSEQ_DATA_WIDTH32 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH32_SHIFT               8 /* WSEQ_DATA_WIDTH32 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH32_WIDTH               3 /* WSEQ_DATA_WIDTH32 - [10:8] */
-#define WM8995_WSEQ_DATA_START32_MASK           0x000F /* WSEQ_DATA_START32 - [3:0] */
-#define WM8995_WSEQ_DATA_START32_SHIFT               0 /* WSEQ_DATA_START32 - [3:0] */
-#define WM8995_WSEQ_DATA_START32_WIDTH               4 /* WSEQ_DATA_START32 - [3:0] */
-
-/*
- * R12419 (0x3083) - Write Sequencer 131
- */
-#define WM8995_WSEQ_EOS32                       0x0100 /* WSEQ_EOS32 */
-#define WM8995_WSEQ_EOS32_MASK                  0x0100 /* WSEQ_EOS32 */
-#define WM8995_WSEQ_EOS32_SHIFT                      8 /* WSEQ_EOS32 */
-#define WM8995_WSEQ_EOS32_WIDTH                      1 /* WSEQ_EOS32 */
-#define WM8995_WSEQ_DELAY32_MASK                0x000F /* WSEQ_DELAY32 - [3:0] */
-#define WM8995_WSEQ_DELAY32_SHIFT                    0 /* WSEQ_DELAY32 - [3:0] */
-#define WM8995_WSEQ_DELAY32_WIDTH                    4 /* WSEQ_DELAY32 - [3:0] */
-
-/*
- * R12420 (0x3084) - Write Sequencer 132
- */
-#define WM8995_WSEQ_ADDR33_MASK                 0x3FFF /* WSEQ_ADDR33 - [13:0] */
-#define WM8995_WSEQ_ADDR33_SHIFT                     0 /* WSEQ_ADDR33 - [13:0] */
-#define WM8995_WSEQ_ADDR33_WIDTH                    14 /* WSEQ_ADDR33 - [13:0] */
-
-/*
- * R12421 (0x3085) - Write Sequencer 133
- */
-#define WM8995_WSEQ_DATA33_MASK                 0x00FF /* WSEQ_DATA33 - [7:0] */
-#define WM8995_WSEQ_DATA33_SHIFT                     0 /* WSEQ_DATA33 - [7:0] */
-#define WM8995_WSEQ_DATA33_WIDTH                     8 /* WSEQ_DATA33 - [7:0] */
-
-/*
- * R12422 (0x3086) - Write Sequencer 134
- */
-#define WM8995_WSEQ_DATA_WIDTH33_MASK           0x0700 /* WSEQ_DATA_WIDTH33 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH33_SHIFT               8 /* WSEQ_DATA_WIDTH33 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH33_WIDTH               3 /* WSEQ_DATA_WIDTH33 - [10:8] */
-#define WM8995_WSEQ_DATA_START33_MASK           0x000F /* WSEQ_DATA_START33 - [3:0] */
-#define WM8995_WSEQ_DATA_START33_SHIFT               0 /* WSEQ_DATA_START33 - [3:0] */
-#define WM8995_WSEQ_DATA_START33_WIDTH               4 /* WSEQ_DATA_START33 - [3:0] */
-
-/*
- * R12423 (0x3087) - Write Sequencer 135
- */
-#define WM8995_WSEQ_EOS33                       0x0100 /* WSEQ_EOS33 */
-#define WM8995_WSEQ_EOS33_MASK                  0x0100 /* WSEQ_EOS33 */
-#define WM8995_WSEQ_EOS33_SHIFT                      8 /* WSEQ_EOS33 */
-#define WM8995_WSEQ_EOS33_WIDTH                      1 /* WSEQ_EOS33 */
-#define WM8995_WSEQ_DELAY33_MASK                0x000F /* WSEQ_DELAY33 - [3:0] */
-#define WM8995_WSEQ_DELAY33_SHIFT                    0 /* WSEQ_DELAY33 - [3:0] */
-#define WM8995_WSEQ_DELAY33_WIDTH                    4 /* WSEQ_DELAY33 - [3:0] */
-
-/*
- * R12424 (0x3088) - Write Sequencer 136
- */
-#define WM8995_WSEQ_ADDR34_MASK                 0x3FFF /* WSEQ_ADDR34 - [13:0] */
-#define WM8995_WSEQ_ADDR34_SHIFT                     0 /* WSEQ_ADDR34 - [13:0] */
-#define WM8995_WSEQ_ADDR34_WIDTH                    14 /* WSEQ_ADDR34 - [13:0] */
-
-/*
- * R12425 (0x3089) - Write Sequencer 137
- */
-#define WM8995_WSEQ_DATA34_MASK                 0x00FF /* WSEQ_DATA34 - [7:0] */
-#define WM8995_WSEQ_DATA34_SHIFT                     0 /* WSEQ_DATA34 - [7:0] */
-#define WM8995_WSEQ_DATA34_WIDTH                     8 /* WSEQ_DATA34 - [7:0] */
-
-/*
- * R12426 (0x308A) - Write Sequencer 138
- */
-#define WM8995_WSEQ_DATA_WIDTH34_MASK           0x0700 /* WSEQ_DATA_WIDTH34 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH34_SHIFT               8 /* WSEQ_DATA_WIDTH34 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH34_WIDTH               3 /* WSEQ_DATA_WIDTH34 - [10:8] */
-#define WM8995_WSEQ_DATA_START34_MASK           0x000F /* WSEQ_DATA_START34 - [3:0] */
-#define WM8995_WSEQ_DATA_START34_SHIFT               0 /* WSEQ_DATA_START34 - [3:0] */
-#define WM8995_WSEQ_DATA_START34_WIDTH               4 /* WSEQ_DATA_START34 - [3:0] */
-
-/*
- * R12427 (0x308B) - Write Sequencer 139
- */
-#define WM8995_WSEQ_EOS34                       0x0100 /* WSEQ_EOS34 */
-#define WM8995_WSEQ_EOS34_MASK                  0x0100 /* WSEQ_EOS34 */
-#define WM8995_WSEQ_EOS34_SHIFT                      8 /* WSEQ_EOS34 */
-#define WM8995_WSEQ_EOS34_WIDTH                      1 /* WSEQ_EOS34 */
-#define WM8995_WSEQ_DELAY34_MASK                0x000F /* WSEQ_DELAY34 - [3:0] */
-#define WM8995_WSEQ_DELAY34_SHIFT                    0 /* WSEQ_DELAY34 - [3:0] */
-#define WM8995_WSEQ_DELAY34_WIDTH                    4 /* WSEQ_DELAY34 - [3:0] */
-
-/*
- * R12428 (0x308C) - Write Sequencer 140
- */
-#define WM8995_WSEQ_ADDR35_MASK                 0x3FFF /* WSEQ_ADDR35 - [13:0] */
-#define WM8995_WSEQ_ADDR35_SHIFT                     0 /* WSEQ_ADDR35 - [13:0] */
-#define WM8995_WSEQ_ADDR35_WIDTH                    14 /* WSEQ_ADDR35 - [13:0] */
-
-/*
- * R12429 (0x308D) - Write Sequencer 141
- */
-#define WM8995_WSEQ_DATA35_MASK                 0x00FF /* WSEQ_DATA35 - [7:0] */
-#define WM8995_WSEQ_DATA35_SHIFT                     0 /* WSEQ_DATA35 - [7:0] */
-#define WM8995_WSEQ_DATA35_WIDTH                     8 /* WSEQ_DATA35 - [7:0] */
-
-/*
- * R12430 (0x308E) - Write Sequencer 142
- */
-#define WM8995_WSEQ_DATA_WIDTH35_MASK           0x0700 /* WSEQ_DATA_WIDTH35 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH35_SHIFT               8 /* WSEQ_DATA_WIDTH35 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH35_WIDTH               3 /* WSEQ_DATA_WIDTH35 - [10:8] */
-#define WM8995_WSEQ_DATA_START35_MASK           0x000F /* WSEQ_DATA_START35 - [3:0] */
-#define WM8995_WSEQ_DATA_START35_SHIFT               0 /* WSEQ_DATA_START35 - [3:0] */
-#define WM8995_WSEQ_DATA_START35_WIDTH               4 /* WSEQ_DATA_START35 - [3:0] */
-
-/*
- * R12431 (0x308F) - Write Sequencer 143
- */
-#define WM8995_WSEQ_EOS35                       0x0100 /* WSEQ_EOS35 */
-#define WM8995_WSEQ_EOS35_MASK                  0x0100 /* WSEQ_EOS35 */
-#define WM8995_WSEQ_EOS35_SHIFT                      8 /* WSEQ_EOS35 */
-#define WM8995_WSEQ_EOS35_WIDTH                      1 /* WSEQ_EOS35 */
-#define WM8995_WSEQ_DELAY35_MASK                0x000F /* WSEQ_DELAY35 - [3:0] */
-#define WM8995_WSEQ_DELAY35_SHIFT                    0 /* WSEQ_DELAY35 - [3:0] */
-#define WM8995_WSEQ_DELAY35_WIDTH                    4 /* WSEQ_DELAY35 - [3:0] */
-
-/*
- * R12432 (0x3090) - Write Sequencer 144
- */
-#define WM8995_WSEQ_ADDR36_MASK                 0x3FFF /* WSEQ_ADDR36 - [13:0] */
-#define WM8995_WSEQ_ADDR36_SHIFT                     0 /* WSEQ_ADDR36 - [13:0] */
-#define WM8995_WSEQ_ADDR36_WIDTH                    14 /* WSEQ_ADDR36 - [13:0] */
-
-/*
- * R12433 (0x3091) - Write Sequencer 145
- */
-#define WM8995_WSEQ_DATA36_MASK                 0x00FF /* WSEQ_DATA36 - [7:0] */
-#define WM8995_WSEQ_DATA36_SHIFT                     0 /* WSEQ_DATA36 - [7:0] */
-#define WM8995_WSEQ_DATA36_WIDTH                     8 /* WSEQ_DATA36 - [7:0] */
-
-/*
- * R12434 (0x3092) - Write Sequencer 146
- */
-#define WM8995_WSEQ_DATA_WIDTH36_MASK           0x0700 /* WSEQ_DATA_WIDTH36 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH36_SHIFT               8 /* WSEQ_DATA_WIDTH36 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH36_WIDTH               3 /* WSEQ_DATA_WIDTH36 - [10:8] */
-#define WM8995_WSEQ_DATA_START36_MASK           0x000F /* WSEQ_DATA_START36 - [3:0] */
-#define WM8995_WSEQ_DATA_START36_SHIFT               0 /* WSEQ_DATA_START36 - [3:0] */
-#define WM8995_WSEQ_DATA_START36_WIDTH               4 /* WSEQ_DATA_START36 - [3:0] */
-
-/*
- * R12435 (0x3093) - Write Sequencer 147
- */
-#define WM8995_WSEQ_EOS36                       0x0100 /* WSEQ_EOS36 */
-#define WM8995_WSEQ_EOS36_MASK                  0x0100 /* WSEQ_EOS36 */
-#define WM8995_WSEQ_EOS36_SHIFT                      8 /* WSEQ_EOS36 */
-#define WM8995_WSEQ_EOS36_WIDTH                      1 /* WSEQ_EOS36 */
-#define WM8995_WSEQ_DELAY36_MASK                0x000F /* WSEQ_DELAY36 - [3:0] */
-#define WM8995_WSEQ_DELAY36_SHIFT                    0 /* WSEQ_DELAY36 - [3:0] */
-#define WM8995_WSEQ_DELAY36_WIDTH                    4 /* WSEQ_DELAY36 - [3:0] */
-
-/*
- * R12436 (0x3094) - Write Sequencer 148
- */
-#define WM8995_WSEQ_ADDR37_MASK                 0x3FFF /* WSEQ_ADDR37 - [13:0] */
-#define WM8995_WSEQ_ADDR37_SHIFT                     0 /* WSEQ_ADDR37 - [13:0] */
-#define WM8995_WSEQ_ADDR37_WIDTH                    14 /* WSEQ_ADDR37 - [13:0] */
-
-/*
- * R12437 (0x3095) - Write Sequencer 149
- */
-#define WM8995_WSEQ_DATA37_MASK                 0x00FF /* WSEQ_DATA37 - [7:0] */
-#define WM8995_WSEQ_DATA37_SHIFT                     0 /* WSEQ_DATA37 - [7:0] */
-#define WM8995_WSEQ_DATA37_WIDTH                     8 /* WSEQ_DATA37 - [7:0] */
-
-/*
- * R12438 (0x3096) - Write Sequencer 150
- */
-#define WM8995_WSEQ_DATA_WIDTH37_MASK           0x0700 /* WSEQ_DATA_WIDTH37 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH37_SHIFT               8 /* WSEQ_DATA_WIDTH37 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH37_WIDTH               3 /* WSEQ_DATA_WIDTH37 - [10:8] */
-#define WM8995_WSEQ_DATA_START37_MASK           0x000F /* WSEQ_DATA_START37 - [3:0] */
-#define WM8995_WSEQ_DATA_START37_SHIFT               0 /* WSEQ_DATA_START37 - [3:0] */
-#define WM8995_WSEQ_DATA_START37_WIDTH               4 /* WSEQ_DATA_START37 - [3:0] */
-
-/*
- * R12439 (0x3097) - Write Sequencer 151
- */
-#define WM8995_WSEQ_EOS37                       0x0100 /* WSEQ_EOS37 */
-#define WM8995_WSEQ_EOS37_MASK                  0x0100 /* WSEQ_EOS37 */
-#define WM8995_WSEQ_EOS37_SHIFT                      8 /* WSEQ_EOS37 */
-#define WM8995_WSEQ_EOS37_WIDTH                      1 /* WSEQ_EOS37 */
-#define WM8995_WSEQ_DELAY37_MASK                0x000F /* WSEQ_DELAY37 - [3:0] */
-#define WM8995_WSEQ_DELAY37_SHIFT                    0 /* WSEQ_DELAY37 - [3:0] */
-#define WM8995_WSEQ_DELAY37_WIDTH                    4 /* WSEQ_DELAY37 - [3:0] */
-
-/*
- * R12440 (0x3098) - Write Sequencer 152
- */
-#define WM8995_WSEQ_ADDR38_MASK                 0x3FFF /* WSEQ_ADDR38 - [13:0] */
-#define WM8995_WSEQ_ADDR38_SHIFT                     0 /* WSEQ_ADDR38 - [13:0] */
-#define WM8995_WSEQ_ADDR38_WIDTH                    14 /* WSEQ_ADDR38 - [13:0] */
-
-/*
- * R12441 (0x3099) - Write Sequencer 153
- */
-#define WM8995_WSEQ_DATA38_MASK                 0x00FF /* WSEQ_DATA38 - [7:0] */
-#define WM8995_WSEQ_DATA38_SHIFT                     0 /* WSEQ_DATA38 - [7:0] */
-#define WM8995_WSEQ_DATA38_WIDTH                     8 /* WSEQ_DATA38 - [7:0] */
-
-/*
- * R12442 (0x309A) - Write Sequencer 154
- */
-#define WM8995_WSEQ_DATA_WIDTH38_MASK           0x0700 /* WSEQ_DATA_WIDTH38 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH38_SHIFT               8 /* WSEQ_DATA_WIDTH38 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH38_WIDTH               3 /* WSEQ_DATA_WIDTH38 - [10:8] */
-#define WM8995_WSEQ_DATA_START38_MASK           0x000F /* WSEQ_DATA_START38 - [3:0] */
-#define WM8995_WSEQ_DATA_START38_SHIFT               0 /* WSEQ_DATA_START38 - [3:0] */
-#define WM8995_WSEQ_DATA_START38_WIDTH               4 /* WSEQ_DATA_START38 - [3:0] */
-
-/*
- * R12443 (0x309B) - Write Sequencer 155
- */
-#define WM8995_WSEQ_EOS38                       0x0100 /* WSEQ_EOS38 */
-#define WM8995_WSEQ_EOS38_MASK                  0x0100 /* WSEQ_EOS38 */
-#define WM8995_WSEQ_EOS38_SHIFT                      8 /* WSEQ_EOS38 */
-#define WM8995_WSEQ_EOS38_WIDTH                      1 /* WSEQ_EOS38 */
-#define WM8995_WSEQ_DELAY38_MASK                0x000F /* WSEQ_DELAY38 - [3:0] */
-#define WM8995_WSEQ_DELAY38_SHIFT                    0 /* WSEQ_DELAY38 - [3:0] */
-#define WM8995_WSEQ_DELAY38_WIDTH                    4 /* WSEQ_DELAY38 - [3:0] */
-
-/*
- * R12444 (0x309C) - Write Sequencer 156
- */
-#define WM8995_WSEQ_ADDR39_MASK                 0x3FFF /* WSEQ_ADDR39 - [13:0] */
-#define WM8995_WSEQ_ADDR39_SHIFT                     0 /* WSEQ_ADDR39 - [13:0] */
-#define WM8995_WSEQ_ADDR39_WIDTH                    14 /* WSEQ_ADDR39 - [13:0] */
-
-/*
- * R12445 (0x309D) - Write Sequencer 157
- */
-#define WM8995_WSEQ_DATA39_MASK                 0x00FF /* WSEQ_DATA39 - [7:0] */
-#define WM8995_WSEQ_DATA39_SHIFT                     0 /* WSEQ_DATA39 - [7:0] */
-#define WM8995_WSEQ_DATA39_WIDTH                     8 /* WSEQ_DATA39 - [7:0] */
-
-/*
- * R12446 (0x309E) - Write Sequencer 158
- */
-#define WM8995_WSEQ_DATA_WIDTH39_MASK           0x0700 /* WSEQ_DATA_WIDTH39 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH39_SHIFT               8 /* WSEQ_DATA_WIDTH39 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH39_WIDTH               3 /* WSEQ_DATA_WIDTH39 - [10:8] */
-#define WM8995_WSEQ_DATA_START39_MASK           0x000F /* WSEQ_DATA_START39 - [3:0] */
-#define WM8995_WSEQ_DATA_START39_SHIFT               0 /* WSEQ_DATA_START39 - [3:0] */
-#define WM8995_WSEQ_DATA_START39_WIDTH               4 /* WSEQ_DATA_START39 - [3:0] */
-
-/*
- * R12447 (0x309F) - Write Sequencer 159
- */
-#define WM8995_WSEQ_EOS39                       0x0100 /* WSEQ_EOS39 */
-#define WM8995_WSEQ_EOS39_MASK                  0x0100 /* WSEQ_EOS39 */
-#define WM8995_WSEQ_EOS39_SHIFT                      8 /* WSEQ_EOS39 */
-#define WM8995_WSEQ_EOS39_WIDTH                      1 /* WSEQ_EOS39 */
-#define WM8995_WSEQ_DELAY39_MASK                0x000F /* WSEQ_DELAY39 - [3:0] */
-#define WM8995_WSEQ_DELAY39_SHIFT                    0 /* WSEQ_DELAY39 - [3:0] */
-#define WM8995_WSEQ_DELAY39_WIDTH                    4 /* WSEQ_DELAY39 - [3:0] */
-
-/*
- * R12448 (0x30A0) - Write Sequencer 160
- */
-#define WM8995_WSEQ_ADDR40_MASK                 0x3FFF /* WSEQ_ADDR40 - [13:0] */
-#define WM8995_WSEQ_ADDR40_SHIFT                     0 /* WSEQ_ADDR40 - [13:0] */
-#define WM8995_WSEQ_ADDR40_WIDTH                    14 /* WSEQ_ADDR40 - [13:0] */
-
-/*
- * R12449 (0x30A1) - Write Sequencer 161
- */
-#define WM8995_WSEQ_DATA40_MASK                 0x00FF /* WSEQ_DATA40 - [7:0] */
-#define WM8995_WSEQ_DATA40_SHIFT                     0 /* WSEQ_DATA40 - [7:0] */
-#define WM8995_WSEQ_DATA40_WIDTH                     8 /* WSEQ_DATA40 - [7:0] */
-
-/*
- * R12450 (0x30A2) - Write Sequencer 162
- */
-#define WM8995_WSEQ_DATA_WIDTH40_MASK           0x0700 /* WSEQ_DATA_WIDTH40 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH40_SHIFT               8 /* WSEQ_DATA_WIDTH40 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH40_WIDTH               3 /* WSEQ_DATA_WIDTH40 - [10:8] */
-#define WM8995_WSEQ_DATA_START40_MASK           0x000F /* WSEQ_DATA_START40 - [3:0] */
-#define WM8995_WSEQ_DATA_START40_SHIFT               0 /* WSEQ_DATA_START40 - [3:0] */
-#define WM8995_WSEQ_DATA_START40_WIDTH               4 /* WSEQ_DATA_START40 - [3:0] */
-
-/*
- * R12451 (0x30A3) - Write Sequencer 163
- */
-#define WM8995_WSEQ_EOS40                       0x0100 /* WSEQ_EOS40 */
-#define WM8995_WSEQ_EOS40_MASK                  0x0100 /* WSEQ_EOS40 */
-#define WM8995_WSEQ_EOS40_SHIFT                      8 /* WSEQ_EOS40 */
-#define WM8995_WSEQ_EOS40_WIDTH                      1 /* WSEQ_EOS40 */
-#define WM8995_WSEQ_DELAY40_MASK                0x000F /* WSEQ_DELAY40 - [3:0] */
-#define WM8995_WSEQ_DELAY40_SHIFT                    0 /* WSEQ_DELAY40 - [3:0] */
-#define WM8995_WSEQ_DELAY40_WIDTH                    4 /* WSEQ_DELAY40 - [3:0] */
-
-/*
- * R12452 (0x30A4) - Write Sequencer 164
- */
-#define WM8995_WSEQ_ADDR41_MASK                 0x3FFF /* WSEQ_ADDR41 - [13:0] */
-#define WM8995_WSEQ_ADDR41_SHIFT                     0 /* WSEQ_ADDR41 - [13:0] */
-#define WM8995_WSEQ_ADDR41_WIDTH                    14 /* WSEQ_ADDR41 - [13:0] */
-
-/*
- * R12453 (0x30A5) - Write Sequencer 165
- */
-#define WM8995_WSEQ_DATA41_MASK                 0x00FF /* WSEQ_DATA41 - [7:0] */
-#define WM8995_WSEQ_DATA41_SHIFT                     0 /* WSEQ_DATA41 - [7:0] */
-#define WM8995_WSEQ_DATA41_WIDTH                     8 /* WSEQ_DATA41 - [7:0] */
-
-/*
- * R12454 (0x30A6) - Write Sequencer 166
- */
-#define WM8995_WSEQ_DATA_WIDTH41_MASK           0x0700 /* WSEQ_DATA_WIDTH41 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH41_SHIFT               8 /* WSEQ_DATA_WIDTH41 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH41_WIDTH               3 /* WSEQ_DATA_WIDTH41 - [10:8] */
-#define WM8995_WSEQ_DATA_START41_MASK           0x000F /* WSEQ_DATA_START41 - [3:0] */
-#define WM8995_WSEQ_DATA_START41_SHIFT               0 /* WSEQ_DATA_START41 - [3:0] */
-#define WM8995_WSEQ_DATA_START41_WIDTH               4 /* WSEQ_DATA_START41 - [3:0] */
-
-/*
- * R12455 (0x30A7) - Write Sequencer 167
- */
-#define WM8995_WSEQ_EOS41                       0x0100 /* WSEQ_EOS41 */
-#define WM8995_WSEQ_EOS41_MASK                  0x0100 /* WSEQ_EOS41 */
-#define WM8995_WSEQ_EOS41_SHIFT                      8 /* WSEQ_EOS41 */
-#define WM8995_WSEQ_EOS41_WIDTH                      1 /* WSEQ_EOS41 */
-#define WM8995_WSEQ_DELAY41_MASK                0x000F /* WSEQ_DELAY41 - [3:0] */
-#define WM8995_WSEQ_DELAY41_SHIFT                    0 /* WSEQ_DELAY41 - [3:0] */
-#define WM8995_WSEQ_DELAY41_WIDTH                    4 /* WSEQ_DELAY41 - [3:0] */
-
-/*
- * R12456 (0x30A8) - Write Sequencer 168
- */
-#define WM8995_WSEQ_ADDR42_MASK                 0x3FFF /* WSEQ_ADDR42 - [13:0] */
-#define WM8995_WSEQ_ADDR42_SHIFT                     0 /* WSEQ_ADDR42 - [13:0] */
-#define WM8995_WSEQ_ADDR42_WIDTH                    14 /* WSEQ_ADDR42 - [13:0] */
-
-/*
- * R12457 (0x30A9) - Write Sequencer 169
- */
-#define WM8995_WSEQ_DATA42_MASK                 0x00FF /* WSEQ_DATA42 - [7:0] */
-#define WM8995_WSEQ_DATA42_SHIFT                     0 /* WSEQ_DATA42 - [7:0] */
-#define WM8995_WSEQ_DATA42_WIDTH                     8 /* WSEQ_DATA42 - [7:0] */
-
-/*
- * R12458 (0x30AA) - Write Sequencer 170
- */
-#define WM8995_WSEQ_DATA_WIDTH42_MASK           0x0700 /* WSEQ_DATA_WIDTH42 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH42_SHIFT               8 /* WSEQ_DATA_WIDTH42 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH42_WIDTH               3 /* WSEQ_DATA_WIDTH42 - [10:8] */
-#define WM8995_WSEQ_DATA_START42_MASK           0x000F /* WSEQ_DATA_START42 - [3:0] */
-#define WM8995_WSEQ_DATA_START42_SHIFT               0 /* WSEQ_DATA_START42 - [3:0] */
-#define WM8995_WSEQ_DATA_START42_WIDTH               4 /* WSEQ_DATA_START42 - [3:0] */
-
-/*
- * R12459 (0x30AB) - Write Sequencer 171
- */
-#define WM8995_WSEQ_EOS42                       0x0100 /* WSEQ_EOS42 */
-#define WM8995_WSEQ_EOS42_MASK                  0x0100 /* WSEQ_EOS42 */
-#define WM8995_WSEQ_EOS42_SHIFT                      8 /* WSEQ_EOS42 */
-#define WM8995_WSEQ_EOS42_WIDTH                      1 /* WSEQ_EOS42 */
-#define WM8995_WSEQ_DELAY42_MASK                0x000F /* WSEQ_DELAY42 - [3:0] */
-#define WM8995_WSEQ_DELAY42_SHIFT                    0 /* WSEQ_DELAY42 - [3:0] */
-#define WM8995_WSEQ_DELAY42_WIDTH                    4 /* WSEQ_DELAY42 - [3:0] */
-
-/*
- * R12460 (0x30AC) - Write Sequencer 172
- */
-#define WM8995_WSEQ_ADDR43_MASK                 0x3FFF /* WSEQ_ADDR43 - [13:0] */
-#define WM8995_WSEQ_ADDR43_SHIFT                     0 /* WSEQ_ADDR43 - [13:0] */
-#define WM8995_WSEQ_ADDR43_WIDTH                    14 /* WSEQ_ADDR43 - [13:0] */
-
-/*
- * R12461 (0x30AD) - Write Sequencer 173
- */
-#define WM8995_WSEQ_DATA43_MASK                 0x00FF /* WSEQ_DATA43 - [7:0] */
-#define WM8995_WSEQ_DATA43_SHIFT                     0 /* WSEQ_DATA43 - [7:0] */
-#define WM8995_WSEQ_DATA43_WIDTH                     8 /* WSEQ_DATA43 - [7:0] */
-
-/*
- * R12462 (0x30AE) - Write Sequencer 174
- */
-#define WM8995_WSEQ_DATA_WIDTH43_MASK           0x0700 /* WSEQ_DATA_WIDTH43 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH43_SHIFT               8 /* WSEQ_DATA_WIDTH43 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH43_WIDTH               3 /* WSEQ_DATA_WIDTH43 - [10:8] */
-#define WM8995_WSEQ_DATA_START43_MASK           0x000F /* WSEQ_DATA_START43 - [3:0] */
-#define WM8995_WSEQ_DATA_START43_SHIFT               0 /* WSEQ_DATA_START43 - [3:0] */
-#define WM8995_WSEQ_DATA_START43_WIDTH               4 /* WSEQ_DATA_START43 - [3:0] */
-
-/*
- * R12463 (0x30AF) - Write Sequencer 175
- */
-#define WM8995_WSEQ_EOS43                       0x0100 /* WSEQ_EOS43 */
-#define WM8995_WSEQ_EOS43_MASK                  0x0100 /* WSEQ_EOS43 */
-#define WM8995_WSEQ_EOS43_SHIFT                      8 /* WSEQ_EOS43 */
-#define WM8995_WSEQ_EOS43_WIDTH                      1 /* WSEQ_EOS43 */
-#define WM8995_WSEQ_DELAY43_MASK                0x000F /* WSEQ_DELAY43 - [3:0] */
-#define WM8995_WSEQ_DELAY43_SHIFT                    0 /* WSEQ_DELAY43 - [3:0] */
-#define WM8995_WSEQ_DELAY43_WIDTH                    4 /* WSEQ_DELAY43 - [3:0] */
-
-/*
- * R12464 (0x30B0) - Write Sequencer 176
- */
-#define WM8995_WSEQ_ADDR44_MASK                 0x3FFF /* WSEQ_ADDR44 - [13:0] */
-#define WM8995_WSEQ_ADDR44_SHIFT                     0 /* WSEQ_ADDR44 - [13:0] */
-#define WM8995_WSEQ_ADDR44_WIDTH                    14 /* WSEQ_ADDR44 - [13:0] */
-
-/*
- * R12465 (0x30B1) - Write Sequencer 177
- */
-#define WM8995_WSEQ_DATA44_MASK                 0x00FF /* WSEQ_DATA44 - [7:0] */
-#define WM8995_WSEQ_DATA44_SHIFT                     0 /* WSEQ_DATA44 - [7:0] */
-#define WM8995_WSEQ_DATA44_WIDTH                     8 /* WSEQ_DATA44 - [7:0] */
-
-/*
- * R12466 (0x30B2) - Write Sequencer 178
- */
-#define WM8995_WSEQ_DATA_WIDTH44_MASK           0x0700 /* WSEQ_DATA_WIDTH44 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH44_SHIFT               8 /* WSEQ_DATA_WIDTH44 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH44_WIDTH               3 /* WSEQ_DATA_WIDTH44 - [10:8] */
-#define WM8995_WSEQ_DATA_START44_MASK           0x000F /* WSEQ_DATA_START44 - [3:0] */
-#define WM8995_WSEQ_DATA_START44_SHIFT               0 /* WSEQ_DATA_START44 - [3:0] */
-#define WM8995_WSEQ_DATA_START44_WIDTH               4 /* WSEQ_DATA_START44 - [3:0] */
-
-/*
- * R12467 (0x30B3) - Write Sequencer 179
- */
-#define WM8995_WSEQ_EOS44                       0x0100 /* WSEQ_EOS44 */
-#define WM8995_WSEQ_EOS44_MASK                  0x0100 /* WSEQ_EOS44 */
-#define WM8995_WSEQ_EOS44_SHIFT                      8 /* WSEQ_EOS44 */
-#define WM8995_WSEQ_EOS44_WIDTH                      1 /* WSEQ_EOS44 */
-#define WM8995_WSEQ_DELAY44_MASK                0x000F /* WSEQ_DELAY44 - [3:0] */
-#define WM8995_WSEQ_DELAY44_SHIFT                    0 /* WSEQ_DELAY44 - [3:0] */
-#define WM8995_WSEQ_DELAY44_WIDTH                    4 /* WSEQ_DELAY44 - [3:0] */
-
-/*
- * R12468 (0x30B4) - Write Sequencer 180
- */
-#define WM8995_WSEQ_ADDR45_MASK                 0x3FFF /* WSEQ_ADDR45 - [13:0] */
-#define WM8995_WSEQ_ADDR45_SHIFT                     0 /* WSEQ_ADDR45 - [13:0] */
-#define WM8995_WSEQ_ADDR45_WIDTH                    14 /* WSEQ_ADDR45 - [13:0] */
-
-/*
- * R12469 (0x30B5) - Write Sequencer 181
- */
-#define WM8995_WSEQ_DATA45_MASK                 0x00FF /* WSEQ_DATA45 - [7:0] */
-#define WM8995_WSEQ_DATA45_SHIFT                     0 /* WSEQ_DATA45 - [7:0] */
-#define WM8995_WSEQ_DATA45_WIDTH                     8 /* WSEQ_DATA45 - [7:0] */
-
-/*
- * R12470 (0x30B6) - Write Sequencer 182
- */
-#define WM8995_WSEQ_DATA_WIDTH45_MASK           0x0700 /* WSEQ_DATA_WIDTH45 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH45_SHIFT               8 /* WSEQ_DATA_WIDTH45 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH45_WIDTH               3 /* WSEQ_DATA_WIDTH45 - [10:8] */
-#define WM8995_WSEQ_DATA_START45_MASK           0x000F /* WSEQ_DATA_START45 - [3:0] */
-#define WM8995_WSEQ_DATA_START45_SHIFT               0 /* WSEQ_DATA_START45 - [3:0] */
-#define WM8995_WSEQ_DATA_START45_WIDTH               4 /* WSEQ_DATA_START45 - [3:0] */
-
-/*
- * R12471 (0x30B7) - Write Sequencer 183
- */
-#define WM8995_WSEQ_EOS45                       0x0100 /* WSEQ_EOS45 */
-#define WM8995_WSEQ_EOS45_MASK                  0x0100 /* WSEQ_EOS45 */
-#define WM8995_WSEQ_EOS45_SHIFT                      8 /* WSEQ_EOS45 */
-#define WM8995_WSEQ_EOS45_WIDTH                      1 /* WSEQ_EOS45 */
-#define WM8995_WSEQ_DELAY45_MASK                0x000F /* WSEQ_DELAY45 - [3:0] */
-#define WM8995_WSEQ_DELAY45_SHIFT                    0 /* WSEQ_DELAY45 - [3:0] */
-#define WM8995_WSEQ_DELAY45_WIDTH                    4 /* WSEQ_DELAY45 - [3:0] */
-
-/*
- * R12472 (0x30B8) - Write Sequencer 184
- */
-#define WM8995_WSEQ_ADDR46_MASK                 0x3FFF /* WSEQ_ADDR46 - [13:0] */
-#define WM8995_WSEQ_ADDR46_SHIFT                     0 /* WSEQ_ADDR46 - [13:0] */
-#define WM8995_WSEQ_ADDR46_WIDTH                    14 /* WSEQ_ADDR46 - [13:0] */
-
-/*
- * R12473 (0x30B9) - Write Sequencer 185
- */
-#define WM8995_WSEQ_DATA46_MASK                 0x00FF /* WSEQ_DATA46 - [7:0] */
-#define WM8995_WSEQ_DATA46_SHIFT                     0 /* WSEQ_DATA46 - [7:0] */
-#define WM8995_WSEQ_DATA46_WIDTH                     8 /* WSEQ_DATA46 - [7:0] */
-
-/*
- * R12474 (0x30BA) - Write Sequencer 186
- */
-#define WM8995_WSEQ_DATA_WIDTH46_MASK           0x0700 /* WSEQ_DATA_WIDTH46 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH46_SHIFT               8 /* WSEQ_DATA_WIDTH46 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH46_WIDTH               3 /* WSEQ_DATA_WIDTH46 - [10:8] */
-#define WM8995_WSEQ_DATA_START46_MASK           0x000F /* WSEQ_DATA_START46 - [3:0] */
-#define WM8995_WSEQ_DATA_START46_SHIFT               0 /* WSEQ_DATA_START46 - [3:0] */
-#define WM8995_WSEQ_DATA_START46_WIDTH               4 /* WSEQ_DATA_START46 - [3:0] */
-
-/*
- * R12475 (0x30BB) - Write Sequencer 187
- */
-#define WM8995_WSEQ_EOS46                       0x0100 /* WSEQ_EOS46 */
-#define WM8995_WSEQ_EOS46_MASK                  0x0100 /* WSEQ_EOS46 */
-#define WM8995_WSEQ_EOS46_SHIFT                      8 /* WSEQ_EOS46 */
-#define WM8995_WSEQ_EOS46_WIDTH                      1 /* WSEQ_EOS46 */
-#define WM8995_WSEQ_DELAY46_MASK                0x000F /* WSEQ_DELAY46 - [3:0] */
-#define WM8995_WSEQ_DELAY46_SHIFT                    0 /* WSEQ_DELAY46 - [3:0] */
-#define WM8995_WSEQ_DELAY46_WIDTH                    4 /* WSEQ_DELAY46 - [3:0] */
-
-/*
- * R12476 (0x30BC) - Write Sequencer 188
- */
-#define WM8995_WSEQ_ADDR47_MASK                 0x3FFF /* WSEQ_ADDR47 - [13:0] */
-#define WM8995_WSEQ_ADDR47_SHIFT                     0 /* WSEQ_ADDR47 - [13:0] */
-#define WM8995_WSEQ_ADDR47_WIDTH                    14 /* WSEQ_ADDR47 - [13:0] */
-
-/*
- * R12477 (0x30BD) - Write Sequencer 189
- */
-#define WM8995_WSEQ_DATA47_MASK                 0x00FF /* WSEQ_DATA47 - [7:0] */
-#define WM8995_WSEQ_DATA47_SHIFT                     0 /* WSEQ_DATA47 - [7:0] */
-#define WM8995_WSEQ_DATA47_WIDTH                     8 /* WSEQ_DATA47 - [7:0] */
-
-/*
- * R12478 (0x30BE) - Write Sequencer 190
- */
-#define WM8995_WSEQ_DATA_WIDTH47_MASK           0x0700 /* WSEQ_DATA_WIDTH47 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH47_SHIFT               8 /* WSEQ_DATA_WIDTH47 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH47_WIDTH               3 /* WSEQ_DATA_WIDTH47 - [10:8] */
-#define WM8995_WSEQ_DATA_START47_MASK           0x000F /* WSEQ_DATA_START47 - [3:0] */
-#define WM8995_WSEQ_DATA_START47_SHIFT               0 /* WSEQ_DATA_START47 - [3:0] */
-#define WM8995_WSEQ_DATA_START47_WIDTH               4 /* WSEQ_DATA_START47 - [3:0] */
-
-/*
- * R12479 (0x30BF) - Write Sequencer 191
- */
-#define WM8995_WSEQ_EOS47                       0x0100 /* WSEQ_EOS47 */
-#define WM8995_WSEQ_EOS47_MASK                  0x0100 /* WSEQ_EOS47 */
-#define WM8995_WSEQ_EOS47_SHIFT                      8 /* WSEQ_EOS47 */
-#define WM8995_WSEQ_EOS47_WIDTH                      1 /* WSEQ_EOS47 */
-#define WM8995_WSEQ_DELAY47_MASK                0x000F /* WSEQ_DELAY47 - [3:0] */
-#define WM8995_WSEQ_DELAY47_SHIFT                    0 /* WSEQ_DELAY47 - [3:0] */
-#define WM8995_WSEQ_DELAY47_WIDTH                    4 /* WSEQ_DELAY47 - [3:0] */
-
-/*
- * R12480 (0x30C0) - Write Sequencer 192
- */
-#define WM8995_WSEQ_ADDR48_MASK                 0x3FFF /* WSEQ_ADDR48 - [13:0] */
-#define WM8995_WSEQ_ADDR48_SHIFT                     0 /* WSEQ_ADDR48 - [13:0] */
-#define WM8995_WSEQ_ADDR48_WIDTH                    14 /* WSEQ_ADDR48 - [13:0] */
-
-/*
- * R12481 (0x30C1) - Write Sequencer 193
- */
-#define WM8995_WSEQ_DATA48_MASK                 0x00FF /* WSEQ_DATA48 - [7:0] */
-#define WM8995_WSEQ_DATA48_SHIFT                     0 /* WSEQ_DATA48 - [7:0] */
-#define WM8995_WSEQ_DATA48_WIDTH                     8 /* WSEQ_DATA48 - [7:0] */
-
-/*
- * R12482 (0x30C2) - Write Sequencer 194
- */
-#define WM8995_WSEQ_DATA_WIDTH48_MASK           0x0700 /* WSEQ_DATA_WIDTH48 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH48_SHIFT               8 /* WSEQ_DATA_WIDTH48 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH48_WIDTH               3 /* WSEQ_DATA_WIDTH48 - [10:8] */
-#define WM8995_WSEQ_DATA_START48_MASK           0x000F /* WSEQ_DATA_START48 - [3:0] */
-#define WM8995_WSEQ_DATA_START48_SHIFT               0 /* WSEQ_DATA_START48 - [3:0] */
-#define WM8995_WSEQ_DATA_START48_WIDTH               4 /* WSEQ_DATA_START48 - [3:0] */
-
-/*
- * R12483 (0x30C3) - Write Sequencer 195
- */
-#define WM8995_WSEQ_EOS48                       0x0100 /* WSEQ_EOS48 */
-#define WM8995_WSEQ_EOS48_MASK                  0x0100 /* WSEQ_EOS48 */
-#define WM8995_WSEQ_EOS48_SHIFT                      8 /* WSEQ_EOS48 */
-#define WM8995_WSEQ_EOS48_WIDTH                      1 /* WSEQ_EOS48 */
-#define WM8995_WSEQ_DELAY48_MASK                0x000F /* WSEQ_DELAY48 - [3:0] */
-#define WM8995_WSEQ_DELAY48_SHIFT                    0 /* WSEQ_DELAY48 - [3:0] */
-#define WM8995_WSEQ_DELAY48_WIDTH                    4 /* WSEQ_DELAY48 - [3:0] */
-
-/*
- * R12484 (0x30C4) - Write Sequencer 196
- */
-#define WM8995_WSEQ_ADDR49_MASK                 0x3FFF /* WSEQ_ADDR49 - [13:0] */
-#define WM8995_WSEQ_ADDR49_SHIFT                     0 /* WSEQ_ADDR49 - [13:0] */
-#define WM8995_WSEQ_ADDR49_WIDTH                    14 /* WSEQ_ADDR49 - [13:0] */
-
-/*
- * R12485 (0x30C5) - Write Sequencer 197
- */
-#define WM8995_WSEQ_DATA49_MASK                 0x00FF /* WSEQ_DATA49 - [7:0] */
-#define WM8995_WSEQ_DATA49_SHIFT                     0 /* WSEQ_DATA49 - [7:0] */
-#define WM8995_WSEQ_DATA49_WIDTH                     8 /* WSEQ_DATA49 - [7:0] */
-
-/*
- * R12486 (0x30C6) - Write Sequencer 198
- */
-#define WM8995_WSEQ_DATA_WIDTH49_MASK           0x0700 /* WSEQ_DATA_WIDTH49 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH49_SHIFT               8 /* WSEQ_DATA_WIDTH49 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH49_WIDTH               3 /* WSEQ_DATA_WIDTH49 - [10:8] */
-#define WM8995_WSEQ_DATA_START49_MASK           0x000F /* WSEQ_DATA_START49 - [3:0] */
-#define WM8995_WSEQ_DATA_START49_SHIFT               0 /* WSEQ_DATA_START49 - [3:0] */
-#define WM8995_WSEQ_DATA_START49_WIDTH               4 /* WSEQ_DATA_START49 - [3:0] */
-
-/*
- * R12487 (0x30C7) - Write Sequencer 199
- */
-#define WM8995_WSEQ_EOS49                       0x0100 /* WSEQ_EOS49 */
-#define WM8995_WSEQ_EOS49_MASK                  0x0100 /* WSEQ_EOS49 */
-#define WM8995_WSEQ_EOS49_SHIFT                      8 /* WSEQ_EOS49 */
-#define WM8995_WSEQ_EOS49_WIDTH                      1 /* WSEQ_EOS49 */
-#define WM8995_WSEQ_DELAY49_MASK                0x000F /* WSEQ_DELAY49 - [3:0] */
-#define WM8995_WSEQ_DELAY49_SHIFT                    0 /* WSEQ_DELAY49 - [3:0] */
-#define WM8995_WSEQ_DELAY49_WIDTH                    4 /* WSEQ_DELAY49 - [3:0] */
-
-/*
- * R12488 (0x30C8) - Write Sequencer 200
- */
-#define WM8995_WSEQ_ADDR50_MASK                 0x3FFF /* WSEQ_ADDR50 - [13:0] */
-#define WM8995_WSEQ_ADDR50_SHIFT                     0 /* WSEQ_ADDR50 - [13:0] */
-#define WM8995_WSEQ_ADDR50_WIDTH                    14 /* WSEQ_ADDR50 - [13:0] */
-
-/*
- * R12489 (0x30C9) - Write Sequencer 201
- */
-#define WM8995_WSEQ_DATA50_MASK                 0x00FF /* WSEQ_DATA50 - [7:0] */
-#define WM8995_WSEQ_DATA50_SHIFT                     0 /* WSEQ_DATA50 - [7:0] */
-#define WM8995_WSEQ_DATA50_WIDTH                     8 /* WSEQ_DATA50 - [7:0] */
-
-/*
- * R12490 (0x30CA) - Write Sequencer 202
- */
-#define WM8995_WSEQ_DATA_WIDTH50_MASK           0x0700 /* WSEQ_DATA_WIDTH50 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH50_SHIFT               8 /* WSEQ_DATA_WIDTH50 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH50_WIDTH               3 /* WSEQ_DATA_WIDTH50 - [10:8] */
-#define WM8995_WSEQ_DATA_START50_MASK           0x000F /* WSEQ_DATA_START50 - [3:0] */
-#define WM8995_WSEQ_DATA_START50_SHIFT               0 /* WSEQ_DATA_START50 - [3:0] */
-#define WM8995_WSEQ_DATA_START50_WIDTH               4 /* WSEQ_DATA_START50 - [3:0] */
-
-/*
- * R12491 (0x30CB) - Write Sequencer 203
- */
-#define WM8995_WSEQ_EOS50                       0x0100 /* WSEQ_EOS50 */
-#define WM8995_WSEQ_EOS50_MASK                  0x0100 /* WSEQ_EOS50 */
-#define WM8995_WSEQ_EOS50_SHIFT                      8 /* WSEQ_EOS50 */
-#define WM8995_WSEQ_EOS50_WIDTH                      1 /* WSEQ_EOS50 */
-#define WM8995_WSEQ_DELAY50_MASK                0x000F /* WSEQ_DELAY50 - [3:0] */
-#define WM8995_WSEQ_DELAY50_SHIFT                    0 /* WSEQ_DELAY50 - [3:0] */
-#define WM8995_WSEQ_DELAY50_WIDTH                    4 /* WSEQ_DELAY50 - [3:0] */
-
-/*
- * R12492 (0x30CC) - Write Sequencer 204
- */
-#define WM8995_WSEQ_ADDR51_MASK                 0x3FFF /* WSEQ_ADDR51 - [13:0] */
-#define WM8995_WSEQ_ADDR51_SHIFT                     0 /* WSEQ_ADDR51 - [13:0] */
-#define WM8995_WSEQ_ADDR51_WIDTH                    14 /* WSEQ_ADDR51 - [13:0] */
-
-/*
- * R12493 (0x30CD) - Write Sequencer 205
- */
-#define WM8995_WSEQ_DATA51_MASK                 0x00FF /* WSEQ_DATA51 - [7:0] */
-#define WM8995_WSEQ_DATA51_SHIFT                     0 /* WSEQ_DATA51 - [7:0] */
-#define WM8995_WSEQ_DATA51_WIDTH                     8 /* WSEQ_DATA51 - [7:0] */
-
-/*
- * R12494 (0x30CE) - Write Sequencer 206
- */
-#define WM8995_WSEQ_DATA_WIDTH51_MASK           0x0700 /* WSEQ_DATA_WIDTH51 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH51_SHIFT               8 /* WSEQ_DATA_WIDTH51 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH51_WIDTH               3 /* WSEQ_DATA_WIDTH51 - [10:8] */
-#define WM8995_WSEQ_DATA_START51_MASK           0x000F /* WSEQ_DATA_START51 - [3:0] */
-#define WM8995_WSEQ_DATA_START51_SHIFT               0 /* WSEQ_DATA_START51 - [3:0] */
-#define WM8995_WSEQ_DATA_START51_WIDTH               4 /* WSEQ_DATA_START51 - [3:0] */
-
-/*
- * R12495 (0x30CF) - Write Sequencer 207
- */
-#define WM8995_WSEQ_EOS51                       0x0100 /* WSEQ_EOS51 */
-#define WM8995_WSEQ_EOS51_MASK                  0x0100 /* WSEQ_EOS51 */
-#define WM8995_WSEQ_EOS51_SHIFT                      8 /* WSEQ_EOS51 */
-#define WM8995_WSEQ_EOS51_WIDTH                      1 /* WSEQ_EOS51 */
-#define WM8995_WSEQ_DELAY51_MASK                0x000F /* WSEQ_DELAY51 - [3:0] */
-#define WM8995_WSEQ_DELAY51_SHIFT                    0 /* WSEQ_DELAY51 - [3:0] */
-#define WM8995_WSEQ_DELAY51_WIDTH                    4 /* WSEQ_DELAY51 - [3:0] */
-
-/*
- * R12496 (0x30D0) - Write Sequencer 208
- */
-#define WM8995_WSEQ_ADDR52_MASK                 0x3FFF /* WSEQ_ADDR52 - [13:0] */
-#define WM8995_WSEQ_ADDR52_SHIFT                     0 /* WSEQ_ADDR52 - [13:0] */
-#define WM8995_WSEQ_ADDR52_WIDTH                    14 /* WSEQ_ADDR52 - [13:0] */
-
-/*
- * R12497 (0x30D1) - Write Sequencer 209
- */
-#define WM8995_WSEQ_DATA52_MASK                 0x00FF /* WSEQ_DATA52 - [7:0] */
-#define WM8995_WSEQ_DATA52_SHIFT                     0 /* WSEQ_DATA52 - [7:0] */
-#define WM8995_WSEQ_DATA52_WIDTH                     8 /* WSEQ_DATA52 - [7:0] */
-
-/*
- * R12498 (0x30D2) - Write Sequencer 210
- */
-#define WM8995_WSEQ_DATA_WIDTH52_MASK           0x0700 /* WSEQ_DATA_WIDTH52 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH52_SHIFT               8 /* WSEQ_DATA_WIDTH52 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH52_WIDTH               3 /* WSEQ_DATA_WIDTH52 - [10:8] */
-#define WM8995_WSEQ_DATA_START52_MASK           0x000F /* WSEQ_DATA_START52 - [3:0] */
-#define WM8995_WSEQ_DATA_START52_SHIFT               0 /* WSEQ_DATA_START52 - [3:0] */
-#define WM8995_WSEQ_DATA_START52_WIDTH               4 /* WSEQ_DATA_START52 - [3:0] */
-
-/*
- * R12499 (0x30D3) - Write Sequencer 211
- */
-#define WM8995_WSEQ_EOS52                       0x0100 /* WSEQ_EOS52 */
-#define WM8995_WSEQ_EOS52_MASK                  0x0100 /* WSEQ_EOS52 */
-#define WM8995_WSEQ_EOS52_SHIFT                      8 /* WSEQ_EOS52 */
-#define WM8995_WSEQ_EOS52_WIDTH                      1 /* WSEQ_EOS52 */
-#define WM8995_WSEQ_DELAY52_MASK                0x000F /* WSEQ_DELAY52 - [3:0] */
-#define WM8995_WSEQ_DELAY52_SHIFT                    0 /* WSEQ_DELAY52 - [3:0] */
-#define WM8995_WSEQ_DELAY52_WIDTH                    4 /* WSEQ_DELAY52 - [3:0] */
-
-/*
- * R12500 (0x30D4) - Write Sequencer 212
- */
-#define WM8995_WSEQ_ADDR53_MASK                 0x3FFF /* WSEQ_ADDR53 - [13:0] */
-#define WM8995_WSEQ_ADDR53_SHIFT                     0 /* WSEQ_ADDR53 - [13:0] */
-#define WM8995_WSEQ_ADDR53_WIDTH                    14 /* WSEQ_ADDR53 - [13:0] */
-
-/*
- * R12501 (0x30D5) - Write Sequencer 213
- */
-#define WM8995_WSEQ_DATA53_MASK                 0x00FF /* WSEQ_DATA53 - [7:0] */
-#define WM8995_WSEQ_DATA53_SHIFT                     0 /* WSEQ_DATA53 - [7:0] */
-#define WM8995_WSEQ_DATA53_WIDTH                     8 /* WSEQ_DATA53 - [7:0] */
-
-/*
- * R12502 (0x30D6) - Write Sequencer 214
- */
-#define WM8995_WSEQ_DATA_WIDTH53_MASK           0x0700 /* WSEQ_DATA_WIDTH53 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH53_SHIFT               8 /* WSEQ_DATA_WIDTH53 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH53_WIDTH               3 /* WSEQ_DATA_WIDTH53 - [10:8] */
-#define WM8995_WSEQ_DATA_START53_MASK           0x000F /* WSEQ_DATA_START53 - [3:0] */
-#define WM8995_WSEQ_DATA_START53_SHIFT               0 /* WSEQ_DATA_START53 - [3:0] */
-#define WM8995_WSEQ_DATA_START53_WIDTH               4 /* WSEQ_DATA_START53 - [3:0] */
-
-/*
- * R12503 (0x30D7) - Write Sequencer 215
- */
-#define WM8995_WSEQ_EOS53                       0x0100 /* WSEQ_EOS53 */
-#define WM8995_WSEQ_EOS53_MASK                  0x0100 /* WSEQ_EOS53 */
-#define WM8995_WSEQ_EOS53_SHIFT                      8 /* WSEQ_EOS53 */
-#define WM8995_WSEQ_EOS53_WIDTH                      1 /* WSEQ_EOS53 */
-#define WM8995_WSEQ_DELAY53_MASK                0x000F /* WSEQ_DELAY53 - [3:0] */
-#define WM8995_WSEQ_DELAY53_SHIFT                    0 /* WSEQ_DELAY53 - [3:0] */
-#define WM8995_WSEQ_DELAY53_WIDTH                    4 /* WSEQ_DELAY53 - [3:0] */
-
-/*
- * R12504 (0x30D8) - Write Sequencer 216
- */
-#define WM8995_WSEQ_ADDR54_MASK                 0x3FFF /* WSEQ_ADDR54 - [13:0] */
-#define WM8995_WSEQ_ADDR54_SHIFT                     0 /* WSEQ_ADDR54 - [13:0] */
-#define WM8995_WSEQ_ADDR54_WIDTH                    14 /* WSEQ_ADDR54 - [13:0] */
-
-/*
- * R12505 (0x30D9) - Write Sequencer 217
- */
-#define WM8995_WSEQ_DATA54_MASK                 0x00FF /* WSEQ_DATA54 - [7:0] */
-#define WM8995_WSEQ_DATA54_SHIFT                     0 /* WSEQ_DATA54 - [7:0] */
-#define WM8995_WSEQ_DATA54_WIDTH                     8 /* WSEQ_DATA54 - [7:0] */
-
-/*
- * R12506 (0x30DA) - Write Sequencer 218
- */
-#define WM8995_WSEQ_DATA_WIDTH54_MASK           0x0700 /* WSEQ_DATA_WIDTH54 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH54_SHIFT               8 /* WSEQ_DATA_WIDTH54 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH54_WIDTH               3 /* WSEQ_DATA_WIDTH54 - [10:8] */
-#define WM8995_WSEQ_DATA_START54_MASK           0x000F /* WSEQ_DATA_START54 - [3:0] */
-#define WM8995_WSEQ_DATA_START54_SHIFT               0 /* WSEQ_DATA_START54 - [3:0] */
-#define WM8995_WSEQ_DATA_START54_WIDTH               4 /* WSEQ_DATA_START54 - [3:0] */
-
-/*
- * R12507 (0x30DB) - Write Sequencer 219
- */
-#define WM8995_WSEQ_EOS54                       0x0100 /* WSEQ_EOS54 */
-#define WM8995_WSEQ_EOS54_MASK                  0x0100 /* WSEQ_EOS54 */
-#define WM8995_WSEQ_EOS54_SHIFT                      8 /* WSEQ_EOS54 */
-#define WM8995_WSEQ_EOS54_WIDTH                      1 /* WSEQ_EOS54 */
-#define WM8995_WSEQ_DELAY54_MASK                0x000F /* WSEQ_DELAY54 - [3:0] */
-#define WM8995_WSEQ_DELAY54_SHIFT                    0 /* WSEQ_DELAY54 - [3:0] */
-#define WM8995_WSEQ_DELAY54_WIDTH                    4 /* WSEQ_DELAY54 - [3:0] */
-
-/*
- * R12508 (0x30DC) - Write Sequencer 220
- */
-#define WM8995_WSEQ_ADDR55_MASK                 0x3FFF /* WSEQ_ADDR55 - [13:0] */
-#define WM8995_WSEQ_ADDR55_SHIFT                     0 /* WSEQ_ADDR55 - [13:0] */
-#define WM8995_WSEQ_ADDR55_WIDTH                    14 /* WSEQ_ADDR55 - [13:0] */
-
-/*
- * R12509 (0x30DD) - Write Sequencer 221
- */
-#define WM8995_WSEQ_DATA55_MASK                 0x00FF /* WSEQ_DATA55 - [7:0] */
-#define WM8995_WSEQ_DATA55_SHIFT                     0 /* WSEQ_DATA55 - [7:0] */
-#define WM8995_WSEQ_DATA55_WIDTH                     8 /* WSEQ_DATA55 - [7:0] */
-
-/*
- * R12510 (0x30DE) - Write Sequencer 222
- */
-#define WM8995_WSEQ_DATA_WIDTH55_MASK           0x0700 /* WSEQ_DATA_WIDTH55 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH55_SHIFT               8 /* WSEQ_DATA_WIDTH55 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH55_WIDTH               3 /* WSEQ_DATA_WIDTH55 - [10:8] */
-#define WM8995_WSEQ_DATA_START55_MASK           0x000F /* WSEQ_DATA_START55 - [3:0] */
-#define WM8995_WSEQ_DATA_START55_SHIFT               0 /* WSEQ_DATA_START55 - [3:0] */
-#define WM8995_WSEQ_DATA_START55_WIDTH               4 /* WSEQ_DATA_START55 - [3:0] */
-
-/*
- * R12511 (0x30DF) - Write Sequencer 223
- */
-#define WM8995_WSEQ_EOS55                       0x0100 /* WSEQ_EOS55 */
-#define WM8995_WSEQ_EOS55_MASK                  0x0100 /* WSEQ_EOS55 */
-#define WM8995_WSEQ_EOS55_SHIFT                      8 /* WSEQ_EOS55 */
-#define WM8995_WSEQ_EOS55_WIDTH                      1 /* WSEQ_EOS55 */
-#define WM8995_WSEQ_DELAY55_MASK                0x000F /* WSEQ_DELAY55 - [3:0] */
-#define WM8995_WSEQ_DELAY55_SHIFT                    0 /* WSEQ_DELAY55 - [3:0] */
-#define WM8995_WSEQ_DELAY55_WIDTH                    4 /* WSEQ_DELAY55 - [3:0] */
-
-/*
- * R12512 (0x30E0) - Write Sequencer 224
- */
-#define WM8995_WSEQ_ADDR56_MASK                 0x3FFF /* WSEQ_ADDR56 - [13:0] */
-#define WM8995_WSEQ_ADDR56_SHIFT                     0 /* WSEQ_ADDR56 - [13:0] */
-#define WM8995_WSEQ_ADDR56_WIDTH                    14 /* WSEQ_ADDR56 - [13:0] */
-
-/*
- * R12513 (0x30E1) - Write Sequencer 225
- */
-#define WM8995_WSEQ_DATA56_MASK                 0x00FF /* WSEQ_DATA56 - [7:0] */
-#define WM8995_WSEQ_DATA56_SHIFT                     0 /* WSEQ_DATA56 - [7:0] */
-#define WM8995_WSEQ_DATA56_WIDTH                     8 /* WSEQ_DATA56 - [7:0] */
-
-/*
- * R12514 (0x30E2) - Write Sequencer 226
- */
-#define WM8995_WSEQ_DATA_WIDTH56_MASK           0x0700 /* WSEQ_DATA_WIDTH56 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH56_SHIFT               8 /* WSEQ_DATA_WIDTH56 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH56_WIDTH               3 /* WSEQ_DATA_WIDTH56 - [10:8] */
-#define WM8995_WSEQ_DATA_START56_MASK           0x000F /* WSEQ_DATA_START56 - [3:0] */
-#define WM8995_WSEQ_DATA_START56_SHIFT               0 /* WSEQ_DATA_START56 - [3:0] */
-#define WM8995_WSEQ_DATA_START56_WIDTH               4 /* WSEQ_DATA_START56 - [3:0] */
-
-/*
- * R12515 (0x30E3) - Write Sequencer 227
- */
-#define WM8995_WSEQ_EOS56                       0x0100 /* WSEQ_EOS56 */
-#define WM8995_WSEQ_EOS56_MASK                  0x0100 /* WSEQ_EOS56 */
-#define WM8995_WSEQ_EOS56_SHIFT                      8 /* WSEQ_EOS56 */
-#define WM8995_WSEQ_EOS56_WIDTH                      1 /* WSEQ_EOS56 */
-#define WM8995_WSEQ_DELAY56_MASK                0x000F /* WSEQ_DELAY56 - [3:0] */
-#define WM8995_WSEQ_DELAY56_SHIFT                    0 /* WSEQ_DELAY56 - [3:0] */
-#define WM8995_WSEQ_DELAY56_WIDTH                    4 /* WSEQ_DELAY56 - [3:0] */
-
-/*
- * R12516 (0x30E4) - Write Sequencer 228
- */
-#define WM8995_WSEQ_ADDR57_MASK                 0x3FFF /* WSEQ_ADDR57 - [13:0] */
-#define WM8995_WSEQ_ADDR57_SHIFT                     0 /* WSEQ_ADDR57 - [13:0] */
-#define WM8995_WSEQ_ADDR57_WIDTH                    14 /* WSEQ_ADDR57 - [13:0] */
-
-/*
- * R12517 (0x30E5) - Write Sequencer 229
- */
-#define WM8995_WSEQ_DATA57_MASK                 0x00FF /* WSEQ_DATA57 - [7:0] */
-#define WM8995_WSEQ_DATA57_SHIFT                     0 /* WSEQ_DATA57 - [7:0] */
-#define WM8995_WSEQ_DATA57_WIDTH                     8 /* WSEQ_DATA57 - [7:0] */
-
-/*
- * R12518 (0x30E6) - Write Sequencer 230
- */
-#define WM8995_WSEQ_DATA_WIDTH57_MASK           0x0700 /* WSEQ_DATA_WIDTH57 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH57_SHIFT               8 /* WSEQ_DATA_WIDTH57 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH57_WIDTH               3 /* WSEQ_DATA_WIDTH57 - [10:8] */
-#define WM8995_WSEQ_DATA_START57_MASK           0x000F /* WSEQ_DATA_START57 - [3:0] */
-#define WM8995_WSEQ_DATA_START57_SHIFT               0 /* WSEQ_DATA_START57 - [3:0] */
-#define WM8995_WSEQ_DATA_START57_WIDTH               4 /* WSEQ_DATA_START57 - [3:0] */
-
-/*
- * R12519 (0x30E7) - Write Sequencer 231
- */
-#define WM8995_WSEQ_EOS57                       0x0100 /* WSEQ_EOS57 */
-#define WM8995_WSEQ_EOS57_MASK                  0x0100 /* WSEQ_EOS57 */
-#define WM8995_WSEQ_EOS57_SHIFT                      8 /* WSEQ_EOS57 */
-#define WM8995_WSEQ_EOS57_WIDTH                      1 /* WSEQ_EOS57 */
-#define WM8995_WSEQ_DELAY57_MASK                0x000F /* WSEQ_DELAY57 - [3:0] */
-#define WM8995_WSEQ_DELAY57_SHIFT                    0 /* WSEQ_DELAY57 - [3:0] */
-#define WM8995_WSEQ_DELAY57_WIDTH                    4 /* WSEQ_DELAY57 - [3:0] */
-
-/*
- * R12520 (0x30E8) - Write Sequencer 232
- */
-#define WM8995_WSEQ_ADDR58_MASK                 0x3FFF /* WSEQ_ADDR58 - [13:0] */
-#define WM8995_WSEQ_ADDR58_SHIFT                     0 /* WSEQ_ADDR58 - [13:0] */
-#define WM8995_WSEQ_ADDR58_WIDTH                    14 /* WSEQ_ADDR58 - [13:0] */
-
-/*
- * R12521 (0x30E9) - Write Sequencer 233
- */
-#define WM8995_WSEQ_DATA58_MASK                 0x00FF /* WSEQ_DATA58 - [7:0] */
-#define WM8995_WSEQ_DATA58_SHIFT                     0 /* WSEQ_DATA58 - [7:0] */
-#define WM8995_WSEQ_DATA58_WIDTH                     8 /* WSEQ_DATA58 - [7:0] */
-
-/*
- * R12522 (0x30EA) - Write Sequencer 234
- */
-#define WM8995_WSEQ_DATA_WIDTH58_MASK           0x0700 /* WSEQ_DATA_WIDTH58 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH58_SHIFT               8 /* WSEQ_DATA_WIDTH58 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH58_WIDTH               3 /* WSEQ_DATA_WIDTH58 - [10:8] */
-#define WM8995_WSEQ_DATA_START58_MASK           0x000F /* WSEQ_DATA_START58 - [3:0] */
-#define WM8995_WSEQ_DATA_START58_SHIFT               0 /* WSEQ_DATA_START58 - [3:0] */
-#define WM8995_WSEQ_DATA_START58_WIDTH               4 /* WSEQ_DATA_START58 - [3:0] */
-
-/*
- * R12523 (0x30EB) - Write Sequencer 235
- */
-#define WM8995_WSEQ_EOS58                       0x0100 /* WSEQ_EOS58 */
-#define WM8995_WSEQ_EOS58_MASK                  0x0100 /* WSEQ_EOS58 */
-#define WM8995_WSEQ_EOS58_SHIFT                      8 /* WSEQ_EOS58 */
-#define WM8995_WSEQ_EOS58_WIDTH                      1 /* WSEQ_EOS58 */
-#define WM8995_WSEQ_DELAY58_MASK                0x000F /* WSEQ_DELAY58 - [3:0] */
-#define WM8995_WSEQ_DELAY58_SHIFT                    0 /* WSEQ_DELAY58 - [3:0] */
-#define WM8995_WSEQ_DELAY58_WIDTH                    4 /* WSEQ_DELAY58 - [3:0] */
-
-/*
- * R12524 (0x30EC) - Write Sequencer 236
- */
-#define WM8995_WSEQ_ADDR59_MASK                 0x3FFF /* WSEQ_ADDR59 - [13:0] */
-#define WM8995_WSEQ_ADDR59_SHIFT                     0 /* WSEQ_ADDR59 - [13:0] */
-#define WM8995_WSEQ_ADDR59_WIDTH                    14 /* WSEQ_ADDR59 - [13:0] */
-
-/*
- * R12525 (0x30ED) - Write Sequencer 237
- */
-#define WM8995_WSEQ_DATA59_MASK                 0x00FF /* WSEQ_DATA59 - [7:0] */
-#define WM8995_WSEQ_DATA59_SHIFT                     0 /* WSEQ_DATA59 - [7:0] */
-#define WM8995_WSEQ_DATA59_WIDTH                     8 /* WSEQ_DATA59 - [7:0] */
-
-/*
- * R12526 (0x30EE) - Write Sequencer 238
- */
-#define WM8995_WSEQ_DATA_WIDTH59_MASK           0x0700 /* WSEQ_DATA_WIDTH59 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH59_SHIFT               8 /* WSEQ_DATA_WIDTH59 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH59_WIDTH               3 /* WSEQ_DATA_WIDTH59 - [10:8] */
-#define WM8995_WSEQ_DATA_START59_MASK           0x000F /* WSEQ_DATA_START59 - [3:0] */
-#define WM8995_WSEQ_DATA_START59_SHIFT               0 /* WSEQ_DATA_START59 - [3:0] */
-#define WM8995_WSEQ_DATA_START59_WIDTH               4 /* WSEQ_DATA_START59 - [3:0] */
-
-/*
- * R12527 (0x30EF) - Write Sequencer 239
- */
-#define WM8995_WSEQ_EOS59                       0x0100 /* WSEQ_EOS59 */
-#define WM8995_WSEQ_EOS59_MASK                  0x0100 /* WSEQ_EOS59 */
-#define WM8995_WSEQ_EOS59_SHIFT                      8 /* WSEQ_EOS59 */
-#define WM8995_WSEQ_EOS59_WIDTH                      1 /* WSEQ_EOS59 */
-#define WM8995_WSEQ_DELAY59_MASK                0x000F /* WSEQ_DELAY59 - [3:0] */
-#define WM8995_WSEQ_DELAY59_SHIFT                    0 /* WSEQ_DELAY59 - [3:0] */
-#define WM8995_WSEQ_DELAY59_WIDTH                    4 /* WSEQ_DELAY59 - [3:0] */
-
-/*
- * R12528 (0x30F0) - Write Sequencer 240
- */
-#define WM8995_WSEQ_ADDR60_MASK                 0x3FFF /* WSEQ_ADDR60 - [13:0] */
-#define WM8995_WSEQ_ADDR60_SHIFT                     0 /* WSEQ_ADDR60 - [13:0] */
-#define WM8995_WSEQ_ADDR60_WIDTH                    14 /* WSEQ_ADDR60 - [13:0] */
-
-/*
- * R12529 (0x30F1) - Write Sequencer 241
- */
-#define WM8995_WSEQ_DATA60_MASK                 0x00FF /* WSEQ_DATA60 - [7:0] */
-#define WM8995_WSEQ_DATA60_SHIFT                     0 /* WSEQ_DATA60 - [7:0] */
-#define WM8995_WSEQ_DATA60_WIDTH                     8 /* WSEQ_DATA60 - [7:0] */
-
-/*
- * R12530 (0x30F2) - Write Sequencer 242
- */
-#define WM8995_WSEQ_DATA_WIDTH60_MASK           0x0700 /* WSEQ_DATA_WIDTH60 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH60_SHIFT               8 /* WSEQ_DATA_WIDTH60 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH60_WIDTH               3 /* WSEQ_DATA_WIDTH60 - [10:8] */
-#define WM8995_WSEQ_DATA_START60_MASK           0x000F /* WSEQ_DATA_START60 - [3:0] */
-#define WM8995_WSEQ_DATA_START60_SHIFT               0 /* WSEQ_DATA_START60 - [3:0] */
-#define WM8995_WSEQ_DATA_START60_WIDTH               4 /* WSEQ_DATA_START60 - [3:0] */
-
-/*
- * R12531 (0x30F3) - Write Sequencer 243
- */
-#define WM8995_WSEQ_EOS60                       0x0100 /* WSEQ_EOS60 */
-#define WM8995_WSEQ_EOS60_MASK                  0x0100 /* WSEQ_EOS60 */
-#define WM8995_WSEQ_EOS60_SHIFT                      8 /* WSEQ_EOS60 */
-#define WM8995_WSEQ_EOS60_WIDTH                      1 /* WSEQ_EOS60 */
-#define WM8995_WSEQ_DELAY60_MASK                0x000F /* WSEQ_DELAY60 - [3:0] */
-#define WM8995_WSEQ_DELAY60_SHIFT                    0 /* WSEQ_DELAY60 - [3:0] */
-#define WM8995_WSEQ_DELAY60_WIDTH                    4 /* WSEQ_DELAY60 - [3:0] */
-
-/*
- * R12532 (0x30F4) - Write Sequencer 244
- */
-#define WM8995_WSEQ_ADDR61_MASK                 0x3FFF /* WSEQ_ADDR61 - [13:0] */
-#define WM8995_WSEQ_ADDR61_SHIFT                     0 /* WSEQ_ADDR61 - [13:0] */
-#define WM8995_WSEQ_ADDR61_WIDTH                    14 /* WSEQ_ADDR61 - [13:0] */
-
-/*
- * R12533 (0x30F5) - Write Sequencer 245
- */
-#define WM8995_WSEQ_DATA61_MASK                 0x00FF /* WSEQ_DATA61 - [7:0] */
-#define WM8995_WSEQ_DATA61_SHIFT                     0 /* WSEQ_DATA61 - [7:0] */
-#define WM8995_WSEQ_DATA61_WIDTH                     8 /* WSEQ_DATA61 - [7:0] */
-
-/*
- * R12534 (0x30F6) - Write Sequencer 246
- */
-#define WM8995_WSEQ_DATA_WIDTH61_MASK           0x0700 /* WSEQ_DATA_WIDTH61 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH61_SHIFT               8 /* WSEQ_DATA_WIDTH61 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH61_WIDTH               3 /* WSEQ_DATA_WIDTH61 - [10:8] */
-#define WM8995_WSEQ_DATA_START61_MASK           0x000F /* WSEQ_DATA_START61 - [3:0] */
-#define WM8995_WSEQ_DATA_START61_SHIFT               0 /* WSEQ_DATA_START61 - [3:0] */
-#define WM8995_WSEQ_DATA_START61_WIDTH               4 /* WSEQ_DATA_START61 - [3:0] */
-
-/*
- * R12535 (0x30F7) - Write Sequencer 247
- */
-#define WM8995_WSEQ_EOS61                       0x0100 /* WSEQ_EOS61 */
-#define WM8995_WSEQ_EOS61_MASK                  0x0100 /* WSEQ_EOS61 */
-#define WM8995_WSEQ_EOS61_SHIFT                      8 /* WSEQ_EOS61 */
-#define WM8995_WSEQ_EOS61_WIDTH                      1 /* WSEQ_EOS61 */
-#define WM8995_WSEQ_DELAY61_MASK                0x000F /* WSEQ_DELAY61 - [3:0] */
-#define WM8995_WSEQ_DELAY61_SHIFT                    0 /* WSEQ_DELAY61 - [3:0] */
-#define WM8995_WSEQ_DELAY61_WIDTH                    4 /* WSEQ_DELAY61 - [3:0] */
-
-/*
- * R12536 (0x30F8) - Write Sequencer 248
- */
-#define WM8995_WSEQ_ADDR62_MASK                 0x3FFF /* WSEQ_ADDR62 - [13:0] */
-#define WM8995_WSEQ_ADDR62_SHIFT                     0 /* WSEQ_ADDR62 - [13:0] */
-#define WM8995_WSEQ_ADDR62_WIDTH                    14 /* WSEQ_ADDR62 - [13:0] */
-
-/*
- * R12537 (0x30F9) - Write Sequencer 249
- */
-#define WM8995_WSEQ_DATA62_MASK                 0x00FF /* WSEQ_DATA62 - [7:0] */
-#define WM8995_WSEQ_DATA62_SHIFT                     0 /* WSEQ_DATA62 - [7:0] */
-#define WM8995_WSEQ_DATA62_WIDTH                     8 /* WSEQ_DATA62 - [7:0] */
-
-/*
- * R12538 (0x30FA) - Write Sequencer 250
- */
-#define WM8995_WSEQ_DATA_WIDTH62_MASK           0x0700 /* WSEQ_DATA_WIDTH62 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH62_SHIFT               8 /* WSEQ_DATA_WIDTH62 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH62_WIDTH               3 /* WSEQ_DATA_WIDTH62 - [10:8] */
-#define WM8995_WSEQ_DATA_START62_MASK           0x000F /* WSEQ_DATA_START62 - [3:0] */
-#define WM8995_WSEQ_DATA_START62_SHIFT               0 /* WSEQ_DATA_START62 - [3:0] */
-#define WM8995_WSEQ_DATA_START62_WIDTH               4 /* WSEQ_DATA_START62 - [3:0] */
-
-/*
- * R12539 (0x30FB) - Write Sequencer 251
- */
-#define WM8995_WSEQ_EOS62                       0x0100 /* WSEQ_EOS62 */
-#define WM8995_WSEQ_EOS62_MASK                  0x0100 /* WSEQ_EOS62 */
-#define WM8995_WSEQ_EOS62_SHIFT                      8 /* WSEQ_EOS62 */
-#define WM8995_WSEQ_EOS62_WIDTH                      1 /* WSEQ_EOS62 */
-#define WM8995_WSEQ_DELAY62_MASK                0x000F /* WSEQ_DELAY62 - [3:0] */
-#define WM8995_WSEQ_DELAY62_SHIFT                    0 /* WSEQ_DELAY62 - [3:0] */
-#define WM8995_WSEQ_DELAY62_WIDTH                    4 /* WSEQ_DELAY62 - [3:0] */
-
-/*
- * R12540 (0x30FC) - Write Sequencer 252
- */
-#define WM8995_WSEQ_ADDR63_MASK                 0x3FFF /* WSEQ_ADDR63 - [13:0] */
-#define WM8995_WSEQ_ADDR63_SHIFT                     0 /* WSEQ_ADDR63 - [13:0] */
-#define WM8995_WSEQ_ADDR63_WIDTH                    14 /* WSEQ_ADDR63 - [13:0] */
-
-/*
- * R12541 (0x30FD) - Write Sequencer 253
- */
-#define WM8995_WSEQ_DATA63_MASK                 0x00FF /* WSEQ_DATA63 - [7:0] */
-#define WM8995_WSEQ_DATA63_SHIFT                     0 /* WSEQ_DATA63 - [7:0] */
-#define WM8995_WSEQ_DATA63_WIDTH                     8 /* WSEQ_DATA63 - [7:0] */
-
-/*
- * R12542 (0x30FE) - Write Sequencer 254
- */
-#define WM8995_WSEQ_DATA_WIDTH63_MASK           0x0700 /* WSEQ_DATA_WIDTH63 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH63_SHIFT               8 /* WSEQ_DATA_WIDTH63 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH63_WIDTH               3 /* WSEQ_DATA_WIDTH63 - [10:8] */
-#define WM8995_WSEQ_DATA_START63_MASK           0x000F /* WSEQ_DATA_START63 - [3:0] */
-#define WM8995_WSEQ_DATA_START63_SHIFT               0 /* WSEQ_DATA_START63 - [3:0] */
-#define WM8995_WSEQ_DATA_START63_WIDTH               4 /* WSEQ_DATA_START63 - [3:0] */
-
-/*
- * R12543 (0x30FF) - Write Sequencer 255
- */
-#define WM8995_WSEQ_EOS63                       0x0100 /* WSEQ_EOS63 */
-#define WM8995_WSEQ_EOS63_MASK                  0x0100 /* WSEQ_EOS63 */
-#define WM8995_WSEQ_EOS63_SHIFT                      8 /* WSEQ_EOS63 */
-#define WM8995_WSEQ_EOS63_WIDTH                      1 /* WSEQ_EOS63 */
-#define WM8995_WSEQ_DELAY63_MASK                0x000F /* WSEQ_DELAY63 - [3:0] */
-#define WM8995_WSEQ_DELAY63_SHIFT                    0 /* WSEQ_DELAY63 - [3:0] */
-#define WM8995_WSEQ_DELAY63_WIDTH                    4 /* WSEQ_DELAY63 - [3:0] */
-
-/*
- * R12544 (0x3100) - Write Sequencer 256
- */
-#define WM8995_WSEQ_ADDR64_MASK                 0x3FFF /* WSEQ_ADDR64 - [13:0] */
-#define WM8995_WSEQ_ADDR64_SHIFT                     0 /* WSEQ_ADDR64 - [13:0] */
-#define WM8995_WSEQ_ADDR64_WIDTH                    14 /* WSEQ_ADDR64 - [13:0] */
-
-/*
- * R12545 (0x3101) - Write Sequencer 257
- */
-#define WM8995_WSEQ_DATA64_MASK                 0x00FF /* WSEQ_DATA64 - [7:0] */
-#define WM8995_WSEQ_DATA64_SHIFT                     0 /* WSEQ_DATA64 - [7:0] */
-#define WM8995_WSEQ_DATA64_WIDTH                     8 /* WSEQ_DATA64 - [7:0] */
-
-/*
- * R12546 (0x3102) - Write Sequencer 258
- */
-#define WM8995_WSEQ_DATA_WIDTH64_MASK           0x0700 /* WSEQ_DATA_WIDTH64 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH64_SHIFT               8 /* WSEQ_DATA_WIDTH64 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH64_WIDTH               3 /* WSEQ_DATA_WIDTH64 - [10:8] */
-#define WM8995_WSEQ_DATA_START64_MASK           0x000F /* WSEQ_DATA_START64 - [3:0] */
-#define WM8995_WSEQ_DATA_START64_SHIFT               0 /* WSEQ_DATA_START64 - [3:0] */
-#define WM8995_WSEQ_DATA_START64_WIDTH               4 /* WSEQ_DATA_START64 - [3:0] */
-
-/*
- * R12547 (0x3103) - Write Sequencer 259
- */
-#define WM8995_WSEQ_EOS64                       0x0100 /* WSEQ_EOS64 */
-#define WM8995_WSEQ_EOS64_MASK                  0x0100 /* WSEQ_EOS64 */
-#define WM8995_WSEQ_EOS64_SHIFT                      8 /* WSEQ_EOS64 */
-#define WM8995_WSEQ_EOS64_WIDTH                      1 /* WSEQ_EOS64 */
-#define WM8995_WSEQ_DELAY64_MASK                0x000F /* WSEQ_DELAY64 - [3:0] */
-#define WM8995_WSEQ_DELAY64_SHIFT                    0 /* WSEQ_DELAY64 - [3:0] */
-#define WM8995_WSEQ_DELAY64_WIDTH                    4 /* WSEQ_DELAY64 - [3:0] */
-
-/*
- * R12548 (0x3104) - Write Sequencer 260
- */
-#define WM8995_WSEQ_ADDR65_MASK                 0x3FFF /* WSEQ_ADDR65 - [13:0] */
-#define WM8995_WSEQ_ADDR65_SHIFT                     0 /* WSEQ_ADDR65 - [13:0] */
-#define WM8995_WSEQ_ADDR65_WIDTH                    14 /* WSEQ_ADDR65 - [13:0] */
-
-/*
- * R12549 (0x3105) - Write Sequencer 261
- */
-#define WM8995_WSEQ_DATA65_MASK                 0x00FF /* WSEQ_DATA65 - [7:0] */
-#define WM8995_WSEQ_DATA65_SHIFT                     0 /* WSEQ_DATA65 - [7:0] */
-#define WM8995_WSEQ_DATA65_WIDTH                     8 /* WSEQ_DATA65 - [7:0] */
-
-/*
- * R12550 (0x3106) - Write Sequencer 262
- */
-#define WM8995_WSEQ_DATA_WIDTH65_MASK           0x0700 /* WSEQ_DATA_WIDTH65 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH65_SHIFT               8 /* WSEQ_DATA_WIDTH65 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH65_WIDTH               3 /* WSEQ_DATA_WIDTH65 - [10:8] */
-#define WM8995_WSEQ_DATA_START65_MASK           0x000F /* WSEQ_DATA_START65 - [3:0] */
-#define WM8995_WSEQ_DATA_START65_SHIFT               0 /* WSEQ_DATA_START65 - [3:0] */
-#define WM8995_WSEQ_DATA_START65_WIDTH               4 /* WSEQ_DATA_START65 - [3:0] */
-
-/*
- * R12551 (0x3107) - Write Sequencer 263
- */
-#define WM8995_WSEQ_EOS65                       0x0100 /* WSEQ_EOS65 */
-#define WM8995_WSEQ_EOS65_MASK                  0x0100 /* WSEQ_EOS65 */
-#define WM8995_WSEQ_EOS65_SHIFT                      8 /* WSEQ_EOS65 */
-#define WM8995_WSEQ_EOS65_WIDTH                      1 /* WSEQ_EOS65 */
-#define WM8995_WSEQ_DELAY65_MASK                0x000F /* WSEQ_DELAY65 - [3:0] */
-#define WM8995_WSEQ_DELAY65_SHIFT                    0 /* WSEQ_DELAY65 - [3:0] */
-#define WM8995_WSEQ_DELAY65_WIDTH                    4 /* WSEQ_DELAY65 - [3:0] */
-
-/*
- * R12552 (0x3108) - Write Sequencer 264
- */
-#define WM8995_WSEQ_ADDR66_MASK                 0x3FFF /* WSEQ_ADDR66 - [13:0] */
-#define WM8995_WSEQ_ADDR66_SHIFT                     0 /* WSEQ_ADDR66 - [13:0] */
-#define WM8995_WSEQ_ADDR66_WIDTH                    14 /* WSEQ_ADDR66 - [13:0] */
-
-/*
- * R12553 (0x3109) - Write Sequencer 265
- */
-#define WM8995_WSEQ_DATA66_MASK                 0x00FF /* WSEQ_DATA66 - [7:0] */
-#define WM8995_WSEQ_DATA66_SHIFT                     0 /* WSEQ_DATA66 - [7:0] */
-#define WM8995_WSEQ_DATA66_WIDTH                     8 /* WSEQ_DATA66 - [7:0] */
-
-/*
- * R12554 (0x310A) - Write Sequencer 266
- */
-#define WM8995_WSEQ_DATA_WIDTH66_MASK           0x0700 /* WSEQ_DATA_WIDTH66 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH66_SHIFT               8 /* WSEQ_DATA_WIDTH66 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH66_WIDTH               3 /* WSEQ_DATA_WIDTH66 - [10:8] */
-#define WM8995_WSEQ_DATA_START66_MASK           0x000F /* WSEQ_DATA_START66 - [3:0] */
-#define WM8995_WSEQ_DATA_START66_SHIFT               0 /* WSEQ_DATA_START66 - [3:0] */
-#define WM8995_WSEQ_DATA_START66_WIDTH               4 /* WSEQ_DATA_START66 - [3:0] */
-
-/*
- * R12555 (0x310B) - Write Sequencer 267
- */
-#define WM8995_WSEQ_EOS66                       0x0100 /* WSEQ_EOS66 */
-#define WM8995_WSEQ_EOS66_MASK                  0x0100 /* WSEQ_EOS66 */
-#define WM8995_WSEQ_EOS66_SHIFT                      8 /* WSEQ_EOS66 */
-#define WM8995_WSEQ_EOS66_WIDTH                      1 /* WSEQ_EOS66 */
-#define WM8995_WSEQ_DELAY66_MASK                0x000F /* WSEQ_DELAY66 - [3:0] */
-#define WM8995_WSEQ_DELAY66_SHIFT                    0 /* WSEQ_DELAY66 - [3:0] */
-#define WM8995_WSEQ_DELAY66_WIDTH                    4 /* WSEQ_DELAY66 - [3:0] */
-
-/*
- * R12556 (0x310C) - Write Sequencer 268
- */
-#define WM8995_WSEQ_ADDR67_MASK                 0x3FFF /* WSEQ_ADDR67 - [13:0] */
-#define WM8995_WSEQ_ADDR67_SHIFT                     0 /* WSEQ_ADDR67 - [13:0] */
-#define WM8995_WSEQ_ADDR67_WIDTH                    14 /* WSEQ_ADDR67 - [13:0] */
-
-/*
- * R12557 (0x310D) - Write Sequencer 269
- */
-#define WM8995_WSEQ_DATA67_MASK                 0x00FF /* WSEQ_DATA67 - [7:0] */
-#define WM8995_WSEQ_DATA67_SHIFT                     0 /* WSEQ_DATA67 - [7:0] */
-#define WM8995_WSEQ_DATA67_WIDTH                     8 /* WSEQ_DATA67 - [7:0] */
-
-/*
- * R12558 (0x310E) - Write Sequencer 270
- */
-#define WM8995_WSEQ_DATA_WIDTH67_MASK           0x0700 /* WSEQ_DATA_WIDTH67 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH67_SHIFT               8 /* WSEQ_DATA_WIDTH67 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH67_WIDTH               3 /* WSEQ_DATA_WIDTH67 - [10:8] */
-#define WM8995_WSEQ_DATA_START67_MASK           0x000F /* WSEQ_DATA_START67 - [3:0] */
-#define WM8995_WSEQ_DATA_START67_SHIFT               0 /* WSEQ_DATA_START67 - [3:0] */
-#define WM8995_WSEQ_DATA_START67_WIDTH               4 /* WSEQ_DATA_START67 - [3:0] */
-
-/*
- * R12559 (0x310F) - Write Sequencer 271
- */
-#define WM8995_WSEQ_EOS67                       0x0100 /* WSEQ_EOS67 */
-#define WM8995_WSEQ_EOS67_MASK                  0x0100 /* WSEQ_EOS67 */
-#define WM8995_WSEQ_EOS67_SHIFT                      8 /* WSEQ_EOS67 */
-#define WM8995_WSEQ_EOS67_WIDTH                      1 /* WSEQ_EOS67 */
-#define WM8995_WSEQ_DELAY67_MASK                0x000F /* WSEQ_DELAY67 - [3:0] */
-#define WM8995_WSEQ_DELAY67_SHIFT                    0 /* WSEQ_DELAY67 - [3:0] */
-#define WM8995_WSEQ_DELAY67_WIDTH                    4 /* WSEQ_DELAY67 - [3:0] */
-
-/*
- * R12560 (0x3110) - Write Sequencer 272
- */
-#define WM8995_WSEQ_ADDR68_MASK                 0x3FFF /* WSEQ_ADDR68 - [13:0] */
-#define WM8995_WSEQ_ADDR68_SHIFT                     0 /* WSEQ_ADDR68 - [13:0] */
-#define WM8995_WSEQ_ADDR68_WIDTH                    14 /* WSEQ_ADDR68 - [13:0] */
-
-/*
- * R12561 (0x3111) - Write Sequencer 273
- */
-#define WM8995_WSEQ_DATA68_MASK                 0x00FF /* WSEQ_DATA68 - [7:0] */
-#define WM8995_WSEQ_DATA68_SHIFT                     0 /* WSEQ_DATA68 - [7:0] */
-#define WM8995_WSEQ_DATA68_WIDTH                     8 /* WSEQ_DATA68 - [7:0] */
-
-/*
- * R12562 (0x3112) - Write Sequencer 274
- */
-#define WM8995_WSEQ_DATA_WIDTH68_MASK           0x0700 /* WSEQ_DATA_WIDTH68 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH68_SHIFT               8 /* WSEQ_DATA_WIDTH68 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH68_WIDTH               3 /* WSEQ_DATA_WIDTH68 - [10:8] */
-#define WM8995_WSEQ_DATA_START68_MASK           0x000F /* WSEQ_DATA_START68 - [3:0] */
-#define WM8995_WSEQ_DATA_START68_SHIFT               0 /* WSEQ_DATA_START68 - [3:0] */
-#define WM8995_WSEQ_DATA_START68_WIDTH               4 /* WSEQ_DATA_START68 - [3:0] */
-
-/*
- * R12563 (0x3113) - Write Sequencer 275
- */
-#define WM8995_WSEQ_EOS68                       0x0100 /* WSEQ_EOS68 */
-#define WM8995_WSEQ_EOS68_MASK                  0x0100 /* WSEQ_EOS68 */
-#define WM8995_WSEQ_EOS68_SHIFT                      8 /* WSEQ_EOS68 */
-#define WM8995_WSEQ_EOS68_WIDTH                      1 /* WSEQ_EOS68 */
-#define WM8995_WSEQ_DELAY68_MASK                0x000F /* WSEQ_DELAY68 - [3:0] */
-#define WM8995_WSEQ_DELAY68_SHIFT                    0 /* WSEQ_DELAY68 - [3:0] */
-#define WM8995_WSEQ_DELAY68_WIDTH                    4 /* WSEQ_DELAY68 - [3:0] */
-
-/*
- * R12564 (0x3114) - Write Sequencer 276
- */
-#define WM8995_WSEQ_ADDR69_MASK                 0x3FFF /* WSEQ_ADDR69 - [13:0] */
-#define WM8995_WSEQ_ADDR69_SHIFT                     0 /* WSEQ_ADDR69 - [13:0] */
-#define WM8995_WSEQ_ADDR69_WIDTH                    14 /* WSEQ_ADDR69 - [13:0] */
-
-/*
- * R12565 (0x3115) - Write Sequencer 277
- */
-#define WM8995_WSEQ_DATA69_MASK                 0x00FF /* WSEQ_DATA69 - [7:0] */
-#define WM8995_WSEQ_DATA69_SHIFT                     0 /* WSEQ_DATA69 - [7:0] */
-#define WM8995_WSEQ_DATA69_WIDTH                     8 /* WSEQ_DATA69 - [7:0] */
-
-/*
- * R12566 (0x3116) - Write Sequencer 278
- */
-#define WM8995_WSEQ_DATA_WIDTH69_MASK           0x0700 /* WSEQ_DATA_WIDTH69 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH69_SHIFT               8 /* WSEQ_DATA_WIDTH69 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH69_WIDTH               3 /* WSEQ_DATA_WIDTH69 - [10:8] */
-#define WM8995_WSEQ_DATA_START69_MASK           0x000F /* WSEQ_DATA_START69 - [3:0] */
-#define WM8995_WSEQ_DATA_START69_SHIFT               0 /* WSEQ_DATA_START69 - [3:0] */
-#define WM8995_WSEQ_DATA_START69_WIDTH               4 /* WSEQ_DATA_START69 - [3:0] */
-
-/*
- * R12567 (0x3117) - Write Sequencer 279
- */
-#define WM8995_WSEQ_EOS69                       0x0100 /* WSEQ_EOS69 */
-#define WM8995_WSEQ_EOS69_MASK                  0x0100 /* WSEQ_EOS69 */
-#define WM8995_WSEQ_EOS69_SHIFT                      8 /* WSEQ_EOS69 */
-#define WM8995_WSEQ_EOS69_WIDTH                      1 /* WSEQ_EOS69 */
-#define WM8995_WSEQ_DELAY69_MASK                0x000F /* WSEQ_DELAY69 - [3:0] */
-#define WM8995_WSEQ_DELAY69_SHIFT                    0 /* WSEQ_DELAY69 - [3:0] */
-#define WM8995_WSEQ_DELAY69_WIDTH                    4 /* WSEQ_DELAY69 - [3:0] */
-
-/*
- * R12568 (0x3118) - Write Sequencer 280
- */
-#define WM8995_WSEQ_ADDR70_MASK                 0x3FFF /* WSEQ_ADDR70 - [13:0] */
-#define WM8995_WSEQ_ADDR70_SHIFT                     0 /* WSEQ_ADDR70 - [13:0] */
-#define WM8995_WSEQ_ADDR70_WIDTH                    14 /* WSEQ_ADDR70 - [13:0] */
-
-/*
- * R12569 (0x3119) - Write Sequencer 281
- */
-#define WM8995_WSEQ_DATA70_MASK                 0x00FF /* WSEQ_DATA70 - [7:0] */
-#define WM8995_WSEQ_DATA70_SHIFT                     0 /* WSEQ_DATA70 - [7:0] */
-#define WM8995_WSEQ_DATA70_WIDTH                     8 /* WSEQ_DATA70 - [7:0] */
-
-/*
- * R12570 (0x311A) - Write Sequencer 282
- */
-#define WM8995_WSEQ_DATA_WIDTH70_MASK           0x0700 /* WSEQ_DATA_WIDTH70 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH70_SHIFT               8 /* WSEQ_DATA_WIDTH70 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH70_WIDTH               3 /* WSEQ_DATA_WIDTH70 - [10:8] */
-#define WM8995_WSEQ_DATA_START70_MASK           0x000F /* WSEQ_DATA_START70 - [3:0] */
-#define WM8995_WSEQ_DATA_START70_SHIFT               0 /* WSEQ_DATA_START70 - [3:0] */
-#define WM8995_WSEQ_DATA_START70_WIDTH               4 /* WSEQ_DATA_START70 - [3:0] */
-
-/*
- * R12571 (0x311B) - Write Sequencer 283
- */
-#define WM8995_WSEQ_EOS70                       0x0100 /* WSEQ_EOS70 */
-#define WM8995_WSEQ_EOS70_MASK                  0x0100 /* WSEQ_EOS70 */
-#define WM8995_WSEQ_EOS70_SHIFT                      8 /* WSEQ_EOS70 */
-#define WM8995_WSEQ_EOS70_WIDTH                      1 /* WSEQ_EOS70 */
-#define WM8995_WSEQ_DELAY70_MASK                0x000F /* WSEQ_DELAY70 - [3:0] */
-#define WM8995_WSEQ_DELAY70_SHIFT                    0 /* WSEQ_DELAY70 - [3:0] */
-#define WM8995_WSEQ_DELAY70_WIDTH                    4 /* WSEQ_DELAY70 - [3:0] */
-
-/*
- * R12572 (0x311C) - Write Sequencer 284
- */
-#define WM8995_WSEQ_ADDR71_MASK                 0x3FFF /* WSEQ_ADDR71 - [13:0] */
-#define WM8995_WSEQ_ADDR71_SHIFT                     0 /* WSEQ_ADDR71 - [13:0] */
-#define WM8995_WSEQ_ADDR71_WIDTH                    14 /* WSEQ_ADDR71 - [13:0] */
-
-/*
- * R12573 (0x311D) - Write Sequencer 285
- */
-#define WM8995_WSEQ_DATA71_MASK                 0x00FF /* WSEQ_DATA71 - [7:0] */
-#define WM8995_WSEQ_DATA71_SHIFT                     0 /* WSEQ_DATA71 - [7:0] */
-#define WM8995_WSEQ_DATA71_WIDTH                     8 /* WSEQ_DATA71 - [7:0] */
-
-/*
- * R12574 (0x311E) - Write Sequencer 286
- */
-#define WM8995_WSEQ_DATA_WIDTH71_MASK           0x0700 /* WSEQ_DATA_WIDTH71 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH71_SHIFT               8 /* WSEQ_DATA_WIDTH71 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH71_WIDTH               3 /* WSEQ_DATA_WIDTH71 - [10:8] */
-#define WM8995_WSEQ_DATA_START71_MASK           0x000F /* WSEQ_DATA_START71 - [3:0] */
-#define WM8995_WSEQ_DATA_START71_SHIFT               0 /* WSEQ_DATA_START71 - [3:0] */
-#define WM8995_WSEQ_DATA_START71_WIDTH               4 /* WSEQ_DATA_START71 - [3:0] */
-
-/*
- * R12575 (0x311F) - Write Sequencer 287
- */
-#define WM8995_WSEQ_EOS71                       0x0100 /* WSEQ_EOS71 */
-#define WM8995_WSEQ_EOS71_MASK                  0x0100 /* WSEQ_EOS71 */
-#define WM8995_WSEQ_EOS71_SHIFT                      8 /* WSEQ_EOS71 */
-#define WM8995_WSEQ_EOS71_WIDTH                      1 /* WSEQ_EOS71 */
-#define WM8995_WSEQ_DELAY71_MASK                0x000F /* WSEQ_DELAY71 - [3:0] */
-#define WM8995_WSEQ_DELAY71_SHIFT                    0 /* WSEQ_DELAY71 - [3:0] */
-#define WM8995_WSEQ_DELAY71_WIDTH                    4 /* WSEQ_DELAY71 - [3:0] */
-
-/*
- * R12576 (0x3120) - Write Sequencer 288
- */
-#define WM8995_WSEQ_ADDR72_MASK                 0x3FFF /* WSEQ_ADDR72 - [13:0] */
-#define WM8995_WSEQ_ADDR72_SHIFT                     0 /* WSEQ_ADDR72 - [13:0] */
-#define WM8995_WSEQ_ADDR72_WIDTH                    14 /* WSEQ_ADDR72 - [13:0] */
-
-/*
- * R12577 (0x3121) - Write Sequencer 289
- */
-#define WM8995_WSEQ_DATA72_MASK                 0x00FF /* WSEQ_DATA72 - [7:0] */
-#define WM8995_WSEQ_DATA72_SHIFT                     0 /* WSEQ_DATA72 - [7:0] */
-#define WM8995_WSEQ_DATA72_WIDTH                     8 /* WSEQ_DATA72 - [7:0] */
-
-/*
- * R12578 (0x3122) - Write Sequencer 290
- */
-#define WM8995_WSEQ_DATA_WIDTH72_MASK           0x0700 /* WSEQ_DATA_WIDTH72 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH72_SHIFT               8 /* WSEQ_DATA_WIDTH72 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH72_WIDTH               3 /* WSEQ_DATA_WIDTH72 - [10:8] */
-#define WM8995_WSEQ_DATA_START72_MASK           0x000F /* WSEQ_DATA_START72 - [3:0] */
-#define WM8995_WSEQ_DATA_START72_SHIFT               0 /* WSEQ_DATA_START72 - [3:0] */
-#define WM8995_WSEQ_DATA_START72_WIDTH               4 /* WSEQ_DATA_START72 - [3:0] */
-
-/*
- * R12579 (0x3123) - Write Sequencer 291
- */
-#define WM8995_WSEQ_EOS72                       0x0100 /* WSEQ_EOS72 */
-#define WM8995_WSEQ_EOS72_MASK                  0x0100 /* WSEQ_EOS72 */
-#define WM8995_WSEQ_EOS72_SHIFT                      8 /* WSEQ_EOS72 */
-#define WM8995_WSEQ_EOS72_WIDTH                      1 /* WSEQ_EOS72 */
-#define WM8995_WSEQ_DELAY72_MASK                0x000F /* WSEQ_DELAY72 - [3:0] */
-#define WM8995_WSEQ_DELAY72_SHIFT                    0 /* WSEQ_DELAY72 - [3:0] */
-#define WM8995_WSEQ_DELAY72_WIDTH                    4 /* WSEQ_DELAY72 - [3:0] */
-
-/*
- * R12580 (0x3124) - Write Sequencer 292
- */
-#define WM8995_WSEQ_ADDR73_MASK                 0x3FFF /* WSEQ_ADDR73 - [13:0] */
-#define WM8995_WSEQ_ADDR73_SHIFT                     0 /* WSEQ_ADDR73 - [13:0] */
-#define WM8995_WSEQ_ADDR73_WIDTH                    14 /* WSEQ_ADDR73 - [13:0] */
-
-/*
- * R12581 (0x3125) - Write Sequencer 293
- */
-#define WM8995_WSEQ_DATA73_MASK                 0x00FF /* WSEQ_DATA73 - [7:0] */
-#define WM8995_WSEQ_DATA73_SHIFT                     0 /* WSEQ_DATA73 - [7:0] */
-#define WM8995_WSEQ_DATA73_WIDTH                     8 /* WSEQ_DATA73 - [7:0] */
-
-/*
- * R12582 (0x3126) - Write Sequencer 294
- */
-#define WM8995_WSEQ_DATA_WIDTH73_MASK           0x0700 /* WSEQ_DATA_WIDTH73 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH73_SHIFT               8 /* WSEQ_DATA_WIDTH73 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH73_WIDTH               3 /* WSEQ_DATA_WIDTH73 - [10:8] */
-#define WM8995_WSEQ_DATA_START73_MASK           0x000F /* WSEQ_DATA_START73 - [3:0] */
-#define WM8995_WSEQ_DATA_START73_SHIFT               0 /* WSEQ_DATA_START73 - [3:0] */
-#define WM8995_WSEQ_DATA_START73_WIDTH               4 /* WSEQ_DATA_START73 - [3:0] */
-
-/*
- * R12583 (0x3127) - Write Sequencer 295
- */
-#define WM8995_WSEQ_EOS73                       0x0100 /* WSEQ_EOS73 */
-#define WM8995_WSEQ_EOS73_MASK                  0x0100 /* WSEQ_EOS73 */
-#define WM8995_WSEQ_EOS73_SHIFT                      8 /* WSEQ_EOS73 */
-#define WM8995_WSEQ_EOS73_WIDTH                      1 /* WSEQ_EOS73 */
-#define WM8995_WSEQ_DELAY73_MASK                0x000F /* WSEQ_DELAY73 - [3:0] */
-#define WM8995_WSEQ_DELAY73_SHIFT                    0 /* WSEQ_DELAY73 - [3:0] */
-#define WM8995_WSEQ_DELAY73_WIDTH                    4 /* WSEQ_DELAY73 - [3:0] */
-
-/*
- * R12584 (0x3128) - Write Sequencer 296
- */
-#define WM8995_WSEQ_ADDR74_MASK                 0x3FFF /* WSEQ_ADDR74 - [13:0] */
-#define WM8995_WSEQ_ADDR74_SHIFT                     0 /* WSEQ_ADDR74 - [13:0] */
-#define WM8995_WSEQ_ADDR74_WIDTH                    14 /* WSEQ_ADDR74 - [13:0] */
-
-/*
- * R12585 (0x3129) - Write Sequencer 297
- */
-#define WM8995_WSEQ_DATA74_MASK                 0x00FF /* WSEQ_DATA74 - [7:0] */
-#define WM8995_WSEQ_DATA74_SHIFT                     0 /* WSEQ_DATA74 - [7:0] */
-#define WM8995_WSEQ_DATA74_WIDTH                     8 /* WSEQ_DATA74 - [7:0] */
-
-/*
- * R12586 (0x312A) - Write Sequencer 298
- */
-#define WM8995_WSEQ_DATA_WIDTH74_MASK           0x0700 /* WSEQ_DATA_WIDTH74 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH74_SHIFT               8 /* WSEQ_DATA_WIDTH74 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH74_WIDTH               3 /* WSEQ_DATA_WIDTH74 - [10:8] */
-#define WM8995_WSEQ_DATA_START74_MASK           0x000F /* WSEQ_DATA_START74 - [3:0] */
-#define WM8995_WSEQ_DATA_START74_SHIFT               0 /* WSEQ_DATA_START74 - [3:0] */
-#define WM8995_WSEQ_DATA_START74_WIDTH               4 /* WSEQ_DATA_START74 - [3:0] */
-
-/*
- * R12587 (0x312B) - Write Sequencer 299
- */
-#define WM8995_WSEQ_EOS74                       0x0100 /* WSEQ_EOS74 */
-#define WM8995_WSEQ_EOS74_MASK                  0x0100 /* WSEQ_EOS74 */
-#define WM8995_WSEQ_EOS74_SHIFT                      8 /* WSEQ_EOS74 */
-#define WM8995_WSEQ_EOS74_WIDTH                      1 /* WSEQ_EOS74 */
-#define WM8995_WSEQ_DELAY74_MASK                0x000F /* WSEQ_DELAY74 - [3:0] */
-#define WM8995_WSEQ_DELAY74_SHIFT                    0 /* WSEQ_DELAY74 - [3:0] */
-#define WM8995_WSEQ_DELAY74_WIDTH                    4 /* WSEQ_DELAY74 - [3:0] */
-
-/*
- * R12588 (0x312C) - Write Sequencer 300
- */
-#define WM8995_WSEQ_ADDR75_MASK                 0x3FFF /* WSEQ_ADDR75 - [13:0] */
-#define WM8995_WSEQ_ADDR75_SHIFT                     0 /* WSEQ_ADDR75 - [13:0] */
-#define WM8995_WSEQ_ADDR75_WIDTH                    14 /* WSEQ_ADDR75 - [13:0] */
-
-/*
- * R12589 (0x312D) - Write Sequencer 301
- */
-#define WM8995_WSEQ_DATA75_MASK                 0x00FF /* WSEQ_DATA75 - [7:0] */
-#define WM8995_WSEQ_DATA75_SHIFT                     0 /* WSEQ_DATA75 - [7:0] */
-#define WM8995_WSEQ_DATA75_WIDTH                     8 /* WSEQ_DATA75 - [7:0] */
-
-/*
- * R12590 (0x312E) - Write Sequencer 302
- */
-#define WM8995_WSEQ_DATA_WIDTH75_MASK           0x0700 /* WSEQ_DATA_WIDTH75 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH75_SHIFT               8 /* WSEQ_DATA_WIDTH75 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH75_WIDTH               3 /* WSEQ_DATA_WIDTH75 - [10:8] */
-#define WM8995_WSEQ_DATA_START75_MASK           0x000F /* WSEQ_DATA_START75 - [3:0] */
-#define WM8995_WSEQ_DATA_START75_SHIFT               0 /* WSEQ_DATA_START75 - [3:0] */
-#define WM8995_WSEQ_DATA_START75_WIDTH               4 /* WSEQ_DATA_START75 - [3:0] */
-
-/*
- * R12591 (0x312F) - Write Sequencer 303
- */
-#define WM8995_WSEQ_EOS75                       0x0100 /* WSEQ_EOS75 */
-#define WM8995_WSEQ_EOS75_MASK                  0x0100 /* WSEQ_EOS75 */
-#define WM8995_WSEQ_EOS75_SHIFT                      8 /* WSEQ_EOS75 */
-#define WM8995_WSEQ_EOS75_WIDTH                      1 /* WSEQ_EOS75 */
-#define WM8995_WSEQ_DELAY75_MASK                0x000F /* WSEQ_DELAY75 - [3:0] */
-#define WM8995_WSEQ_DELAY75_SHIFT                    0 /* WSEQ_DELAY75 - [3:0] */
-#define WM8995_WSEQ_DELAY75_WIDTH                    4 /* WSEQ_DELAY75 - [3:0] */
-
-/*
- * R12592 (0x3130) - Write Sequencer 304
- */
-#define WM8995_WSEQ_ADDR76_MASK                 0x3FFF /* WSEQ_ADDR76 - [13:0] */
-#define WM8995_WSEQ_ADDR76_SHIFT                     0 /* WSEQ_ADDR76 - [13:0] */
-#define WM8995_WSEQ_ADDR76_WIDTH                    14 /* WSEQ_ADDR76 - [13:0] */
-
-/*
- * R12593 (0x3131) - Write Sequencer 305
- */
-#define WM8995_WSEQ_DATA76_MASK                 0x00FF /* WSEQ_DATA76 - [7:0] */
-#define WM8995_WSEQ_DATA76_SHIFT                     0 /* WSEQ_DATA76 - [7:0] */
-#define WM8995_WSEQ_DATA76_WIDTH                     8 /* WSEQ_DATA76 - [7:0] */
-
-/*
- * R12594 (0x3132) - Write Sequencer 306
- */
-#define WM8995_WSEQ_DATA_WIDTH76_MASK           0x0700 /* WSEQ_DATA_WIDTH76 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH76_SHIFT               8 /* WSEQ_DATA_WIDTH76 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH76_WIDTH               3 /* WSEQ_DATA_WIDTH76 - [10:8] */
-#define WM8995_WSEQ_DATA_START76_MASK           0x000F /* WSEQ_DATA_START76 - [3:0] */
-#define WM8995_WSEQ_DATA_START76_SHIFT               0 /* WSEQ_DATA_START76 - [3:0] */
-#define WM8995_WSEQ_DATA_START76_WIDTH               4 /* WSEQ_DATA_START76 - [3:0] */
-
-/*
- * R12595 (0x3133) - Write Sequencer 307
- */
-#define WM8995_WSEQ_EOS76                       0x0100 /* WSEQ_EOS76 */
-#define WM8995_WSEQ_EOS76_MASK                  0x0100 /* WSEQ_EOS76 */
-#define WM8995_WSEQ_EOS76_SHIFT                      8 /* WSEQ_EOS76 */
-#define WM8995_WSEQ_EOS76_WIDTH                      1 /* WSEQ_EOS76 */
-#define WM8995_WSEQ_DELAY76_MASK                0x000F /* WSEQ_DELAY76 - [3:0] */
-#define WM8995_WSEQ_DELAY76_SHIFT                    0 /* WSEQ_DELAY76 - [3:0] */
-#define WM8995_WSEQ_DELAY76_WIDTH                    4 /* WSEQ_DELAY76 - [3:0] */
-
-/*
- * R12596 (0x3134) - Write Sequencer 308
- */
-#define WM8995_WSEQ_ADDR77_MASK                 0x3FFF /* WSEQ_ADDR77 - [13:0] */
-#define WM8995_WSEQ_ADDR77_SHIFT                     0 /* WSEQ_ADDR77 - [13:0] */
-#define WM8995_WSEQ_ADDR77_WIDTH                    14 /* WSEQ_ADDR77 - [13:0] */
-
-/*
- * R12597 (0x3135) - Write Sequencer 309
- */
-#define WM8995_WSEQ_DATA77_MASK                 0x00FF /* WSEQ_DATA77 - [7:0] */
-#define WM8995_WSEQ_DATA77_SHIFT                     0 /* WSEQ_DATA77 - [7:0] */
-#define WM8995_WSEQ_DATA77_WIDTH                     8 /* WSEQ_DATA77 - [7:0] */
-
-/*
- * R12598 (0x3136) - Write Sequencer 310
- */
-#define WM8995_WSEQ_DATA_WIDTH77_MASK           0x0700 /* WSEQ_DATA_WIDTH77 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH77_SHIFT               8 /* WSEQ_DATA_WIDTH77 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH77_WIDTH               3 /* WSEQ_DATA_WIDTH77 - [10:8] */
-#define WM8995_WSEQ_DATA_START77_MASK           0x000F /* WSEQ_DATA_START77 - [3:0] */
-#define WM8995_WSEQ_DATA_START77_SHIFT               0 /* WSEQ_DATA_START77 - [3:0] */
-#define WM8995_WSEQ_DATA_START77_WIDTH               4 /* WSEQ_DATA_START77 - [3:0] */
-
-/*
- * R12599 (0x3137) - Write Sequencer 311
- */
-#define WM8995_WSEQ_EOS77                       0x0100 /* WSEQ_EOS77 */
-#define WM8995_WSEQ_EOS77_MASK                  0x0100 /* WSEQ_EOS77 */
-#define WM8995_WSEQ_EOS77_SHIFT                      8 /* WSEQ_EOS77 */
-#define WM8995_WSEQ_EOS77_WIDTH                      1 /* WSEQ_EOS77 */
-#define WM8995_WSEQ_DELAY77_MASK                0x000F /* WSEQ_DELAY77 - [3:0] */
-#define WM8995_WSEQ_DELAY77_SHIFT                    0 /* WSEQ_DELAY77 - [3:0] */
-#define WM8995_WSEQ_DELAY77_WIDTH                    4 /* WSEQ_DELAY77 - [3:0] */
-
-/*
- * R12600 (0x3138) - Write Sequencer 312
- */
-#define WM8995_WSEQ_ADDR78_MASK                 0x3FFF /* WSEQ_ADDR78 - [13:0] */
-#define WM8995_WSEQ_ADDR78_SHIFT                     0 /* WSEQ_ADDR78 - [13:0] */
-#define WM8995_WSEQ_ADDR78_WIDTH                    14 /* WSEQ_ADDR78 - [13:0] */
-
-/*
- * R12601 (0x3139) - Write Sequencer 313
- */
-#define WM8995_WSEQ_DATA78_MASK                 0x00FF /* WSEQ_DATA78 - [7:0] */
-#define WM8995_WSEQ_DATA78_SHIFT                     0 /* WSEQ_DATA78 - [7:0] */
-#define WM8995_WSEQ_DATA78_WIDTH                     8 /* WSEQ_DATA78 - [7:0] */
-
-/*
- * R12602 (0x313A) - Write Sequencer 314
- */
-#define WM8995_WSEQ_DATA_WIDTH78_MASK           0x0700 /* WSEQ_DATA_WIDTH78 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH78_SHIFT               8 /* WSEQ_DATA_WIDTH78 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH78_WIDTH               3 /* WSEQ_DATA_WIDTH78 - [10:8] */
-#define WM8995_WSEQ_DATA_START78_MASK           0x000F /* WSEQ_DATA_START78 - [3:0] */
-#define WM8995_WSEQ_DATA_START78_SHIFT               0 /* WSEQ_DATA_START78 - [3:0] */
-#define WM8995_WSEQ_DATA_START78_WIDTH               4 /* WSEQ_DATA_START78 - [3:0] */
-
-/*
- * R12603 (0x313B) - Write Sequencer 315
- */
-#define WM8995_WSEQ_EOS78                       0x0100 /* WSEQ_EOS78 */
-#define WM8995_WSEQ_EOS78_MASK                  0x0100 /* WSEQ_EOS78 */
-#define WM8995_WSEQ_EOS78_SHIFT                      8 /* WSEQ_EOS78 */
-#define WM8995_WSEQ_EOS78_WIDTH                      1 /* WSEQ_EOS78 */
-#define WM8995_WSEQ_DELAY78_MASK                0x000F /* WSEQ_DELAY78 - [3:0] */
-#define WM8995_WSEQ_DELAY78_SHIFT                    0 /* WSEQ_DELAY78 - [3:0] */
-#define WM8995_WSEQ_DELAY78_WIDTH                    4 /* WSEQ_DELAY78 - [3:0] */
-
-/*
- * R12604 (0x313C) - Write Sequencer 316
- */
-#define WM8995_WSEQ_ADDR79_MASK                 0x3FFF /* WSEQ_ADDR79 - [13:0] */
-#define WM8995_WSEQ_ADDR79_SHIFT                     0 /* WSEQ_ADDR79 - [13:0] */
-#define WM8995_WSEQ_ADDR79_WIDTH                    14 /* WSEQ_ADDR79 - [13:0] */
-
-/*
- * R12605 (0x313D) - Write Sequencer 317
- */
-#define WM8995_WSEQ_DATA79_MASK                 0x00FF /* WSEQ_DATA79 - [7:0] */
-#define WM8995_WSEQ_DATA79_SHIFT                     0 /* WSEQ_DATA79 - [7:0] */
-#define WM8995_WSEQ_DATA79_WIDTH                     8 /* WSEQ_DATA79 - [7:0] */
-
-/*
- * R12606 (0x313E) - Write Sequencer 318
- */
-#define WM8995_WSEQ_DATA_WIDTH79_MASK           0x0700 /* WSEQ_DATA_WIDTH79 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH79_SHIFT               8 /* WSEQ_DATA_WIDTH79 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH79_WIDTH               3 /* WSEQ_DATA_WIDTH79 - [10:8] */
-#define WM8995_WSEQ_DATA_START79_MASK           0x000F /* WSEQ_DATA_START79 - [3:0] */
-#define WM8995_WSEQ_DATA_START79_SHIFT               0 /* WSEQ_DATA_START79 - [3:0] */
-#define WM8995_WSEQ_DATA_START79_WIDTH               4 /* WSEQ_DATA_START79 - [3:0] */
-
-/*
- * R12607 (0x313F) - Write Sequencer 319
- */
-#define WM8995_WSEQ_EOS79                       0x0100 /* WSEQ_EOS79 */
-#define WM8995_WSEQ_EOS79_MASK                  0x0100 /* WSEQ_EOS79 */
-#define WM8995_WSEQ_EOS79_SHIFT                      8 /* WSEQ_EOS79 */
-#define WM8995_WSEQ_EOS79_WIDTH                      1 /* WSEQ_EOS79 */
-#define WM8995_WSEQ_DELAY79_MASK                0x000F /* WSEQ_DELAY79 - [3:0] */
-#define WM8995_WSEQ_DELAY79_SHIFT                    0 /* WSEQ_DELAY79 - [3:0] */
-#define WM8995_WSEQ_DELAY79_WIDTH                    4 /* WSEQ_DELAY79 - [3:0] */
-
-/*
- * R12608 (0x3140) - Write Sequencer 320
- */
-#define WM8995_WSEQ_ADDR80_MASK                 0x3FFF /* WSEQ_ADDR80 - [13:0] */
-#define WM8995_WSEQ_ADDR80_SHIFT                     0 /* WSEQ_ADDR80 - [13:0] */
-#define WM8995_WSEQ_ADDR80_WIDTH                    14 /* WSEQ_ADDR80 - [13:0] */
-
-/*
- * R12609 (0x3141) - Write Sequencer 321
- */
-#define WM8995_WSEQ_DATA80_MASK                 0x00FF /* WSEQ_DATA80 - [7:0] */
-#define WM8995_WSEQ_DATA80_SHIFT                     0 /* WSEQ_DATA80 - [7:0] */
-#define WM8995_WSEQ_DATA80_WIDTH                     8 /* WSEQ_DATA80 - [7:0] */
-
-/*
- * R12610 (0x3142) - Write Sequencer 322
- */
-#define WM8995_WSEQ_DATA_WIDTH80_MASK           0x0700 /* WSEQ_DATA_WIDTH80 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH80_SHIFT               8 /* WSEQ_DATA_WIDTH80 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH80_WIDTH               3 /* WSEQ_DATA_WIDTH80 - [10:8] */
-#define WM8995_WSEQ_DATA_START80_MASK           0x000F /* WSEQ_DATA_START80 - [3:0] */
-#define WM8995_WSEQ_DATA_START80_SHIFT               0 /* WSEQ_DATA_START80 - [3:0] */
-#define WM8995_WSEQ_DATA_START80_WIDTH               4 /* WSEQ_DATA_START80 - [3:0] */
-
-/*
- * R12611 (0x3143) - Write Sequencer 323
- */
-#define WM8995_WSEQ_EOS80                       0x0100 /* WSEQ_EOS80 */
-#define WM8995_WSEQ_EOS80_MASK                  0x0100 /* WSEQ_EOS80 */
-#define WM8995_WSEQ_EOS80_SHIFT                      8 /* WSEQ_EOS80 */
-#define WM8995_WSEQ_EOS80_WIDTH                      1 /* WSEQ_EOS80 */
-#define WM8995_WSEQ_DELAY80_MASK                0x000F /* WSEQ_DELAY80 - [3:0] */
-#define WM8995_WSEQ_DELAY80_SHIFT                    0 /* WSEQ_DELAY80 - [3:0] */
-#define WM8995_WSEQ_DELAY80_WIDTH                    4 /* WSEQ_DELAY80 - [3:0] */
-
-/*
- * R12612 (0x3144) - Write Sequencer 324
- */
-#define WM8995_WSEQ_ADDR81_MASK                 0x3FFF /* WSEQ_ADDR81 - [13:0] */
-#define WM8995_WSEQ_ADDR81_SHIFT                     0 /* WSEQ_ADDR81 - [13:0] */
-#define WM8995_WSEQ_ADDR81_WIDTH                    14 /* WSEQ_ADDR81 - [13:0] */
-
-/*
- * R12613 (0x3145) - Write Sequencer 325
- */
-#define WM8995_WSEQ_DATA81_MASK                 0x00FF /* WSEQ_DATA81 - [7:0] */
-#define WM8995_WSEQ_DATA81_SHIFT                     0 /* WSEQ_DATA81 - [7:0] */
-#define WM8995_WSEQ_DATA81_WIDTH                     8 /* WSEQ_DATA81 - [7:0] */
-
-/*
- * R12614 (0x3146) - Write Sequencer 326
- */
-#define WM8995_WSEQ_DATA_WIDTH81_MASK           0x0700 /* WSEQ_DATA_WIDTH81 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH81_SHIFT               8 /* WSEQ_DATA_WIDTH81 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH81_WIDTH               3 /* WSEQ_DATA_WIDTH81 - [10:8] */
-#define WM8995_WSEQ_DATA_START81_MASK           0x000F /* WSEQ_DATA_START81 - [3:0] */
-#define WM8995_WSEQ_DATA_START81_SHIFT               0 /* WSEQ_DATA_START81 - [3:0] */
-#define WM8995_WSEQ_DATA_START81_WIDTH               4 /* WSEQ_DATA_START81 - [3:0] */
-
-/*
- * R12615 (0x3147) - Write Sequencer 327
- */
-#define WM8995_WSEQ_EOS81                       0x0100 /* WSEQ_EOS81 */
-#define WM8995_WSEQ_EOS81_MASK                  0x0100 /* WSEQ_EOS81 */
-#define WM8995_WSEQ_EOS81_SHIFT                      8 /* WSEQ_EOS81 */
-#define WM8995_WSEQ_EOS81_WIDTH                      1 /* WSEQ_EOS81 */
-#define WM8995_WSEQ_DELAY81_MASK                0x000F /* WSEQ_DELAY81 - [3:0] */
-#define WM8995_WSEQ_DELAY81_SHIFT                    0 /* WSEQ_DELAY81 - [3:0] */
-#define WM8995_WSEQ_DELAY81_WIDTH                    4 /* WSEQ_DELAY81 - [3:0] */
-
-/*
- * R12616 (0x3148) - Write Sequencer 328
- */
-#define WM8995_WSEQ_ADDR82_MASK                 0x3FFF /* WSEQ_ADDR82 - [13:0] */
-#define WM8995_WSEQ_ADDR82_SHIFT                     0 /* WSEQ_ADDR82 - [13:0] */
-#define WM8995_WSEQ_ADDR82_WIDTH                    14 /* WSEQ_ADDR82 - [13:0] */
-
-/*
- * R12617 (0x3149) - Write Sequencer 329
- */
-#define WM8995_WSEQ_DATA82_MASK                 0x00FF /* WSEQ_DATA82 - [7:0] */
-#define WM8995_WSEQ_DATA82_SHIFT                     0 /* WSEQ_DATA82 - [7:0] */
-#define WM8995_WSEQ_DATA82_WIDTH                     8 /* WSEQ_DATA82 - [7:0] */
-
-/*
- * R12618 (0x314A) - Write Sequencer 330
- */
-#define WM8995_WSEQ_DATA_WIDTH82_MASK           0x0700 /* WSEQ_DATA_WIDTH82 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH82_SHIFT               8 /* WSEQ_DATA_WIDTH82 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH82_WIDTH               3 /* WSEQ_DATA_WIDTH82 - [10:8] */
-#define WM8995_WSEQ_DATA_START82_MASK           0x000F /* WSEQ_DATA_START82 - [3:0] */
-#define WM8995_WSEQ_DATA_START82_SHIFT               0 /* WSEQ_DATA_START82 - [3:0] */
-#define WM8995_WSEQ_DATA_START82_WIDTH               4 /* WSEQ_DATA_START82 - [3:0] */
-
-/*
- * R12619 (0x314B) - Write Sequencer 331
- */
-#define WM8995_WSEQ_EOS82                       0x0100 /* WSEQ_EOS82 */
-#define WM8995_WSEQ_EOS82_MASK                  0x0100 /* WSEQ_EOS82 */
-#define WM8995_WSEQ_EOS82_SHIFT                      8 /* WSEQ_EOS82 */
-#define WM8995_WSEQ_EOS82_WIDTH                      1 /* WSEQ_EOS82 */
-#define WM8995_WSEQ_DELAY82_MASK                0x000F /* WSEQ_DELAY82 - [3:0] */
-#define WM8995_WSEQ_DELAY82_SHIFT                    0 /* WSEQ_DELAY82 - [3:0] */
-#define WM8995_WSEQ_DELAY82_WIDTH                    4 /* WSEQ_DELAY82 - [3:0] */
-
-/*
- * R12620 (0x314C) - Write Sequencer 332
- */
-#define WM8995_WSEQ_ADDR83_MASK                 0x3FFF /* WSEQ_ADDR83 - [13:0] */
-#define WM8995_WSEQ_ADDR83_SHIFT                     0 /* WSEQ_ADDR83 - [13:0] */
-#define WM8995_WSEQ_ADDR83_WIDTH                    14 /* WSEQ_ADDR83 - [13:0] */
-
-/*
- * R12621 (0x314D) - Write Sequencer 333
- */
-#define WM8995_WSEQ_DATA83_MASK                 0x00FF /* WSEQ_DATA83 - [7:0] */
-#define WM8995_WSEQ_DATA83_SHIFT                     0 /* WSEQ_DATA83 - [7:0] */
-#define WM8995_WSEQ_DATA83_WIDTH                     8 /* WSEQ_DATA83 - [7:0] */
-
-/*
- * R12622 (0x314E) - Write Sequencer 334
- */
-#define WM8995_WSEQ_DATA_WIDTH83_MASK           0x0700 /* WSEQ_DATA_WIDTH83 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH83_SHIFT               8 /* WSEQ_DATA_WIDTH83 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH83_WIDTH               3 /* WSEQ_DATA_WIDTH83 - [10:8] */
-#define WM8995_WSEQ_DATA_START83_MASK           0x000F /* WSEQ_DATA_START83 - [3:0] */
-#define WM8995_WSEQ_DATA_START83_SHIFT               0 /* WSEQ_DATA_START83 - [3:0] */
-#define WM8995_WSEQ_DATA_START83_WIDTH               4 /* WSEQ_DATA_START83 - [3:0] */
-
-/*
- * R12623 (0x314F) - Write Sequencer 335
- */
-#define WM8995_WSEQ_EOS83                       0x0100 /* WSEQ_EOS83 */
-#define WM8995_WSEQ_EOS83_MASK                  0x0100 /* WSEQ_EOS83 */
-#define WM8995_WSEQ_EOS83_SHIFT                      8 /* WSEQ_EOS83 */
-#define WM8995_WSEQ_EOS83_WIDTH                      1 /* WSEQ_EOS83 */
-#define WM8995_WSEQ_DELAY83_MASK                0x000F /* WSEQ_DELAY83 - [3:0] */
-#define WM8995_WSEQ_DELAY83_SHIFT                    0 /* WSEQ_DELAY83 - [3:0] */
-#define WM8995_WSEQ_DELAY83_WIDTH                    4 /* WSEQ_DELAY83 - [3:0] */
-
-/*
- * R12624 (0x3150) - Write Sequencer 336
- */
-#define WM8995_WSEQ_ADDR84_MASK                 0x3FFF /* WSEQ_ADDR84 - [13:0] */
-#define WM8995_WSEQ_ADDR84_SHIFT                     0 /* WSEQ_ADDR84 - [13:0] */
-#define WM8995_WSEQ_ADDR84_WIDTH                    14 /* WSEQ_ADDR84 - [13:0] */
-
-/*
- * R12625 (0x3151) - Write Sequencer 337
- */
-#define WM8995_WSEQ_DATA84_MASK                 0x00FF /* WSEQ_DATA84 - [7:0] */
-#define WM8995_WSEQ_DATA84_SHIFT                     0 /* WSEQ_DATA84 - [7:0] */
-#define WM8995_WSEQ_DATA84_WIDTH                     8 /* WSEQ_DATA84 - [7:0] */
-
-/*
- * R12626 (0x3152) - Write Sequencer 338
- */
-#define WM8995_WSEQ_DATA_WIDTH84_MASK           0x0700 /* WSEQ_DATA_WIDTH84 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH84_SHIFT               8 /* WSEQ_DATA_WIDTH84 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH84_WIDTH               3 /* WSEQ_DATA_WIDTH84 - [10:8] */
-#define WM8995_WSEQ_DATA_START84_MASK           0x000F /* WSEQ_DATA_START84 - [3:0] */
-#define WM8995_WSEQ_DATA_START84_SHIFT               0 /* WSEQ_DATA_START84 - [3:0] */
-#define WM8995_WSEQ_DATA_START84_WIDTH               4 /* WSEQ_DATA_START84 - [3:0] */
-
-/*
- * R12627 (0x3153) - Write Sequencer 339
- */
-#define WM8995_WSEQ_EOS84                       0x0100 /* WSEQ_EOS84 */
-#define WM8995_WSEQ_EOS84_MASK                  0x0100 /* WSEQ_EOS84 */
-#define WM8995_WSEQ_EOS84_SHIFT                      8 /* WSEQ_EOS84 */
-#define WM8995_WSEQ_EOS84_WIDTH                      1 /* WSEQ_EOS84 */
-#define WM8995_WSEQ_DELAY84_MASK                0x000F /* WSEQ_DELAY84 - [3:0] */
-#define WM8995_WSEQ_DELAY84_SHIFT                    0 /* WSEQ_DELAY84 - [3:0] */
-#define WM8995_WSEQ_DELAY84_WIDTH                    4 /* WSEQ_DELAY84 - [3:0] */
-
-/*
- * R12628 (0x3154) - Write Sequencer 340
- */
-#define WM8995_WSEQ_ADDR85_MASK                 0x3FFF /* WSEQ_ADDR85 - [13:0] */
-#define WM8995_WSEQ_ADDR85_SHIFT                     0 /* WSEQ_ADDR85 - [13:0] */
-#define WM8995_WSEQ_ADDR85_WIDTH                    14 /* WSEQ_ADDR85 - [13:0] */
-
-/*
- * R12629 (0x3155) - Write Sequencer 341
- */
-#define WM8995_WSEQ_DATA85_MASK                 0x00FF /* WSEQ_DATA85 - [7:0] */
-#define WM8995_WSEQ_DATA85_SHIFT                     0 /* WSEQ_DATA85 - [7:0] */
-#define WM8995_WSEQ_DATA85_WIDTH                     8 /* WSEQ_DATA85 - [7:0] */
-
-/*
- * R12630 (0x3156) - Write Sequencer 342
- */
-#define WM8995_WSEQ_DATA_WIDTH85_MASK           0x0700 /* WSEQ_DATA_WIDTH85 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH85_SHIFT               8 /* WSEQ_DATA_WIDTH85 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH85_WIDTH               3 /* WSEQ_DATA_WIDTH85 - [10:8] */
-#define WM8995_WSEQ_DATA_START85_MASK           0x000F /* WSEQ_DATA_START85 - [3:0] */
-#define WM8995_WSEQ_DATA_START85_SHIFT               0 /* WSEQ_DATA_START85 - [3:0] */
-#define WM8995_WSEQ_DATA_START85_WIDTH               4 /* WSEQ_DATA_START85 - [3:0] */
-
-/*
- * R12631 (0x3157) - Write Sequencer 343
- */
-#define WM8995_WSEQ_EOS85                       0x0100 /* WSEQ_EOS85 */
-#define WM8995_WSEQ_EOS85_MASK                  0x0100 /* WSEQ_EOS85 */
-#define WM8995_WSEQ_EOS85_SHIFT                      8 /* WSEQ_EOS85 */
-#define WM8995_WSEQ_EOS85_WIDTH                      1 /* WSEQ_EOS85 */
-#define WM8995_WSEQ_DELAY85_MASK                0x000F /* WSEQ_DELAY85 - [3:0] */
-#define WM8995_WSEQ_DELAY85_SHIFT                    0 /* WSEQ_DELAY85 - [3:0] */
-#define WM8995_WSEQ_DELAY85_WIDTH                    4 /* WSEQ_DELAY85 - [3:0] */
-
-/*
- * R12632 (0x3158) - Write Sequencer 344
- */
-#define WM8995_WSEQ_ADDR86_MASK                 0x3FFF /* WSEQ_ADDR86 - [13:0] */
-#define WM8995_WSEQ_ADDR86_SHIFT                     0 /* WSEQ_ADDR86 - [13:0] */
-#define WM8995_WSEQ_ADDR86_WIDTH                    14 /* WSEQ_ADDR86 - [13:0] */
-
-/*
- * R12633 (0x3159) - Write Sequencer 345
- */
-#define WM8995_WSEQ_DATA86_MASK                 0x00FF /* WSEQ_DATA86 - [7:0] */
-#define WM8995_WSEQ_DATA86_SHIFT                     0 /* WSEQ_DATA86 - [7:0] */
-#define WM8995_WSEQ_DATA86_WIDTH                     8 /* WSEQ_DATA86 - [7:0] */
-
-/*
- * R12634 (0x315A) - Write Sequencer 346
- */
-#define WM8995_WSEQ_DATA_WIDTH86_MASK           0x0700 /* WSEQ_DATA_WIDTH86 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH86_SHIFT               8 /* WSEQ_DATA_WIDTH86 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH86_WIDTH               3 /* WSEQ_DATA_WIDTH86 - [10:8] */
-#define WM8995_WSEQ_DATA_START86_MASK           0x000F /* WSEQ_DATA_START86 - [3:0] */
-#define WM8995_WSEQ_DATA_START86_SHIFT               0 /* WSEQ_DATA_START86 - [3:0] */
-#define WM8995_WSEQ_DATA_START86_WIDTH               4 /* WSEQ_DATA_START86 - [3:0] */
-
-/*
- * R12635 (0x315B) - Write Sequencer 347
- */
-#define WM8995_WSEQ_EOS86                       0x0100 /* WSEQ_EOS86 */
-#define WM8995_WSEQ_EOS86_MASK                  0x0100 /* WSEQ_EOS86 */
-#define WM8995_WSEQ_EOS86_SHIFT                      8 /* WSEQ_EOS86 */
-#define WM8995_WSEQ_EOS86_WIDTH                      1 /* WSEQ_EOS86 */
-#define WM8995_WSEQ_DELAY86_MASK                0x000F /* WSEQ_DELAY86 - [3:0] */
-#define WM8995_WSEQ_DELAY86_SHIFT                    0 /* WSEQ_DELAY86 - [3:0] */
-#define WM8995_WSEQ_DELAY86_WIDTH                    4 /* WSEQ_DELAY86 - [3:0] */
-
-/*
- * R12636 (0x315C) - Write Sequencer 348
- */
-#define WM8995_WSEQ_ADDR87_MASK                 0x3FFF /* WSEQ_ADDR87 - [13:0] */
-#define WM8995_WSEQ_ADDR87_SHIFT                     0 /* WSEQ_ADDR87 - [13:0] */
-#define WM8995_WSEQ_ADDR87_WIDTH                    14 /* WSEQ_ADDR87 - [13:0] */
-
-/*
- * R12637 (0x315D) - Write Sequencer 349
- */
-#define WM8995_WSEQ_DATA87_MASK                 0x00FF /* WSEQ_DATA87 - [7:0] */
-#define WM8995_WSEQ_DATA87_SHIFT                     0 /* WSEQ_DATA87 - [7:0] */
-#define WM8995_WSEQ_DATA87_WIDTH                     8 /* WSEQ_DATA87 - [7:0] */
-
-/*
- * R12638 (0x315E) - Write Sequencer 350
- */
-#define WM8995_WSEQ_DATA_WIDTH87_MASK           0x0700 /* WSEQ_DATA_WIDTH87 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH87_SHIFT               8 /* WSEQ_DATA_WIDTH87 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH87_WIDTH               3 /* WSEQ_DATA_WIDTH87 - [10:8] */
-#define WM8995_WSEQ_DATA_START87_MASK           0x000F /* WSEQ_DATA_START87 - [3:0] */
-#define WM8995_WSEQ_DATA_START87_SHIFT               0 /* WSEQ_DATA_START87 - [3:0] */
-#define WM8995_WSEQ_DATA_START87_WIDTH               4 /* WSEQ_DATA_START87 - [3:0] */
-
-/*
- * R12639 (0x315F) - Write Sequencer 351
- */
-#define WM8995_WSEQ_EOS87                       0x0100 /* WSEQ_EOS87 */
-#define WM8995_WSEQ_EOS87_MASK                  0x0100 /* WSEQ_EOS87 */
-#define WM8995_WSEQ_EOS87_SHIFT                      8 /* WSEQ_EOS87 */
-#define WM8995_WSEQ_EOS87_WIDTH                      1 /* WSEQ_EOS87 */
-#define WM8995_WSEQ_DELAY87_MASK                0x000F /* WSEQ_DELAY87 - [3:0] */
-#define WM8995_WSEQ_DELAY87_SHIFT                    0 /* WSEQ_DELAY87 - [3:0] */
-#define WM8995_WSEQ_DELAY87_WIDTH                    4 /* WSEQ_DELAY87 - [3:0] */
-
-/*
- * R12640 (0x3160) - Write Sequencer 352
- */
-#define WM8995_WSEQ_ADDR88_MASK                 0x3FFF /* WSEQ_ADDR88 - [13:0] */
-#define WM8995_WSEQ_ADDR88_SHIFT                     0 /* WSEQ_ADDR88 - [13:0] */
-#define WM8995_WSEQ_ADDR88_WIDTH                    14 /* WSEQ_ADDR88 - [13:0] */
-
-/*
- * R12641 (0x3161) - Write Sequencer 353
- */
-#define WM8995_WSEQ_DATA88_MASK                 0x00FF /* WSEQ_DATA88 - [7:0] */
-#define WM8995_WSEQ_DATA88_SHIFT                     0 /* WSEQ_DATA88 - [7:0] */
-#define WM8995_WSEQ_DATA88_WIDTH                     8 /* WSEQ_DATA88 - [7:0] */
-
-/*
- * R12642 (0x3162) - Write Sequencer 354
- */
-#define WM8995_WSEQ_DATA_WIDTH88_MASK           0x0700 /* WSEQ_DATA_WIDTH88 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH88_SHIFT               8 /* WSEQ_DATA_WIDTH88 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH88_WIDTH               3 /* WSEQ_DATA_WIDTH88 - [10:8] */
-#define WM8995_WSEQ_DATA_START88_MASK           0x000F /* WSEQ_DATA_START88 - [3:0] */
-#define WM8995_WSEQ_DATA_START88_SHIFT               0 /* WSEQ_DATA_START88 - [3:0] */
-#define WM8995_WSEQ_DATA_START88_WIDTH               4 /* WSEQ_DATA_START88 - [3:0] */
-
-/*
- * R12643 (0x3163) - Write Sequencer 355
- */
-#define WM8995_WSEQ_EOS88                       0x0100 /* WSEQ_EOS88 */
-#define WM8995_WSEQ_EOS88_MASK                  0x0100 /* WSEQ_EOS88 */
-#define WM8995_WSEQ_EOS88_SHIFT                      8 /* WSEQ_EOS88 */
-#define WM8995_WSEQ_EOS88_WIDTH                      1 /* WSEQ_EOS88 */
-#define WM8995_WSEQ_DELAY88_MASK                0x000F /* WSEQ_DELAY88 - [3:0] */
-#define WM8995_WSEQ_DELAY88_SHIFT                    0 /* WSEQ_DELAY88 - [3:0] */
-#define WM8995_WSEQ_DELAY88_WIDTH                    4 /* WSEQ_DELAY88 - [3:0] */
-
-/*
- * R12644 (0x3164) - Write Sequencer 356
- */
-#define WM8995_WSEQ_ADDR89_MASK                 0x3FFF /* WSEQ_ADDR89 - [13:0] */
-#define WM8995_WSEQ_ADDR89_SHIFT                     0 /* WSEQ_ADDR89 - [13:0] */
-#define WM8995_WSEQ_ADDR89_WIDTH                    14 /* WSEQ_ADDR89 - [13:0] */
-
-/*
- * R12645 (0x3165) - Write Sequencer 357
- */
-#define WM8995_WSEQ_DATA89_MASK                 0x00FF /* WSEQ_DATA89 - [7:0] */
-#define WM8995_WSEQ_DATA89_SHIFT                     0 /* WSEQ_DATA89 - [7:0] */
-#define WM8995_WSEQ_DATA89_WIDTH                     8 /* WSEQ_DATA89 - [7:0] */
-
-/*
- * R12646 (0x3166) - Write Sequencer 358
- */
-#define WM8995_WSEQ_DATA_WIDTH89_MASK           0x0700 /* WSEQ_DATA_WIDTH89 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH89_SHIFT               8 /* WSEQ_DATA_WIDTH89 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH89_WIDTH               3 /* WSEQ_DATA_WIDTH89 - [10:8] */
-#define WM8995_WSEQ_DATA_START89_MASK           0x000F /* WSEQ_DATA_START89 - [3:0] */
-#define WM8995_WSEQ_DATA_START89_SHIFT               0 /* WSEQ_DATA_START89 - [3:0] */
-#define WM8995_WSEQ_DATA_START89_WIDTH               4 /* WSEQ_DATA_START89 - [3:0] */
-
-/*
- * R12647 (0x3167) - Write Sequencer 359
- */
-#define WM8995_WSEQ_EOS89                       0x0100 /* WSEQ_EOS89 */
-#define WM8995_WSEQ_EOS89_MASK                  0x0100 /* WSEQ_EOS89 */
-#define WM8995_WSEQ_EOS89_SHIFT                      8 /* WSEQ_EOS89 */
-#define WM8995_WSEQ_EOS89_WIDTH                      1 /* WSEQ_EOS89 */
-#define WM8995_WSEQ_DELAY89_MASK                0x000F /* WSEQ_DELAY89 - [3:0] */
-#define WM8995_WSEQ_DELAY89_SHIFT                    0 /* WSEQ_DELAY89 - [3:0] */
-#define WM8995_WSEQ_DELAY89_WIDTH                    4 /* WSEQ_DELAY89 - [3:0] */
-
-/*
- * R12648 (0x3168) - Write Sequencer 360
- */
-#define WM8995_WSEQ_ADDR90_MASK                 0x3FFF /* WSEQ_ADDR90 - [13:0] */
-#define WM8995_WSEQ_ADDR90_SHIFT                     0 /* WSEQ_ADDR90 - [13:0] */
-#define WM8995_WSEQ_ADDR90_WIDTH                    14 /* WSEQ_ADDR90 - [13:0] */
-
-/*
- * R12649 (0x3169) - Write Sequencer 361
- */
-#define WM8995_WSEQ_DATA90_MASK                 0x00FF /* WSEQ_DATA90 - [7:0] */
-#define WM8995_WSEQ_DATA90_SHIFT                     0 /* WSEQ_DATA90 - [7:0] */
-#define WM8995_WSEQ_DATA90_WIDTH                     8 /* WSEQ_DATA90 - [7:0] */
-
-/*
- * R12650 (0x316A) - Write Sequencer 362
- */
-#define WM8995_WSEQ_DATA_WIDTH90_MASK           0x0700 /* WSEQ_DATA_WIDTH90 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH90_SHIFT               8 /* WSEQ_DATA_WIDTH90 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH90_WIDTH               3 /* WSEQ_DATA_WIDTH90 - [10:8] */
-#define WM8995_WSEQ_DATA_START90_MASK           0x000F /* WSEQ_DATA_START90 - [3:0] */
-#define WM8995_WSEQ_DATA_START90_SHIFT               0 /* WSEQ_DATA_START90 - [3:0] */
-#define WM8995_WSEQ_DATA_START90_WIDTH               4 /* WSEQ_DATA_START90 - [3:0] */
-
-/*
- * R12651 (0x316B) - Write Sequencer 363
- */
-#define WM8995_WSEQ_EOS90                       0x0100 /* WSEQ_EOS90 */
-#define WM8995_WSEQ_EOS90_MASK                  0x0100 /* WSEQ_EOS90 */
-#define WM8995_WSEQ_EOS90_SHIFT                      8 /* WSEQ_EOS90 */
-#define WM8995_WSEQ_EOS90_WIDTH                      1 /* WSEQ_EOS90 */
-#define WM8995_WSEQ_DELAY90_MASK                0x000F /* WSEQ_DELAY90 - [3:0] */
-#define WM8995_WSEQ_DELAY90_SHIFT                    0 /* WSEQ_DELAY90 - [3:0] */
-#define WM8995_WSEQ_DELAY90_WIDTH                    4 /* WSEQ_DELAY90 - [3:0] */
-
-/*
- * R12652 (0x316C) - Write Sequencer 364
- */
-#define WM8995_WSEQ_ADDR91_MASK                 0x3FFF /* WSEQ_ADDR91 - [13:0] */
-#define WM8995_WSEQ_ADDR91_SHIFT                     0 /* WSEQ_ADDR91 - [13:0] */
-#define WM8995_WSEQ_ADDR91_WIDTH                    14 /* WSEQ_ADDR91 - [13:0] */
-
-/*
- * R12653 (0x316D) - Write Sequencer 365
- */
-#define WM8995_WSEQ_DATA91_MASK                 0x00FF /* WSEQ_DATA91 - [7:0] */
-#define WM8995_WSEQ_DATA91_SHIFT                     0 /* WSEQ_DATA91 - [7:0] */
-#define WM8995_WSEQ_DATA91_WIDTH                     8 /* WSEQ_DATA91 - [7:0] */
-
-/*
- * R12654 (0x316E) - Write Sequencer 366
- */
-#define WM8995_WSEQ_DATA_WIDTH91_MASK           0x0700 /* WSEQ_DATA_WIDTH91 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH91_SHIFT               8 /* WSEQ_DATA_WIDTH91 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH91_WIDTH               3 /* WSEQ_DATA_WIDTH91 - [10:8] */
-#define WM8995_WSEQ_DATA_START91_MASK           0x000F /* WSEQ_DATA_START91 - [3:0] */
-#define WM8995_WSEQ_DATA_START91_SHIFT               0 /* WSEQ_DATA_START91 - [3:0] */
-#define WM8995_WSEQ_DATA_START91_WIDTH               4 /* WSEQ_DATA_START91 - [3:0] */
-
-/*
- * R12655 (0x316F) - Write Sequencer 367
- */
-#define WM8995_WSEQ_EOS91                       0x0100 /* WSEQ_EOS91 */
-#define WM8995_WSEQ_EOS91_MASK                  0x0100 /* WSEQ_EOS91 */
-#define WM8995_WSEQ_EOS91_SHIFT                      8 /* WSEQ_EOS91 */
-#define WM8995_WSEQ_EOS91_WIDTH                      1 /* WSEQ_EOS91 */
-#define WM8995_WSEQ_DELAY91_MASK                0x000F /* WSEQ_DELAY91 - [3:0] */
-#define WM8995_WSEQ_DELAY91_SHIFT                    0 /* WSEQ_DELAY91 - [3:0] */
-#define WM8995_WSEQ_DELAY91_WIDTH                    4 /* WSEQ_DELAY91 - [3:0] */
-
-/*
- * R12656 (0x3170) - Write Sequencer 368
- */
-#define WM8995_WSEQ_ADDR92_MASK                 0x3FFF /* WSEQ_ADDR92 - [13:0] */
-#define WM8995_WSEQ_ADDR92_SHIFT                     0 /* WSEQ_ADDR92 - [13:0] */
-#define WM8995_WSEQ_ADDR92_WIDTH                    14 /* WSEQ_ADDR92 - [13:0] */
-
-/*
- * R12657 (0x3171) - Write Sequencer 369
- */
-#define WM8995_WSEQ_DATA92_MASK                 0x00FF /* WSEQ_DATA92 - [7:0] */
-#define WM8995_WSEQ_DATA92_SHIFT                     0 /* WSEQ_DATA92 - [7:0] */
-#define WM8995_WSEQ_DATA92_WIDTH                     8 /* WSEQ_DATA92 - [7:0] */
-
-/*
- * R12658 (0x3172) - Write Sequencer 370
- */
-#define WM8995_WSEQ_DATA_WIDTH92_MASK           0x0700 /* WSEQ_DATA_WIDTH92 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH92_SHIFT               8 /* WSEQ_DATA_WIDTH92 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH92_WIDTH               3 /* WSEQ_DATA_WIDTH92 - [10:8] */
-#define WM8995_WSEQ_DATA_START92_MASK           0x000F /* WSEQ_DATA_START92 - [3:0] */
-#define WM8995_WSEQ_DATA_START92_SHIFT               0 /* WSEQ_DATA_START92 - [3:0] */
-#define WM8995_WSEQ_DATA_START92_WIDTH               4 /* WSEQ_DATA_START92 - [3:0] */
-
-/*
- * R12659 (0x3173) - Write Sequencer 371
- */
-#define WM8995_WSEQ_EOS92                       0x0100 /* WSEQ_EOS92 */
-#define WM8995_WSEQ_EOS92_MASK                  0x0100 /* WSEQ_EOS92 */
-#define WM8995_WSEQ_EOS92_SHIFT                      8 /* WSEQ_EOS92 */
-#define WM8995_WSEQ_EOS92_WIDTH                      1 /* WSEQ_EOS92 */
-#define WM8995_WSEQ_DELAY92_MASK                0x000F /* WSEQ_DELAY92 - [3:0] */
-#define WM8995_WSEQ_DELAY92_SHIFT                    0 /* WSEQ_DELAY92 - [3:0] */
-#define WM8995_WSEQ_DELAY92_WIDTH                    4 /* WSEQ_DELAY92 - [3:0] */
-
-/*
- * R12660 (0x3174) - Write Sequencer 372
- */
-#define WM8995_WSEQ_ADDR93_MASK                 0x3FFF /* WSEQ_ADDR93 - [13:0] */
-#define WM8995_WSEQ_ADDR93_SHIFT                     0 /* WSEQ_ADDR93 - [13:0] */
-#define WM8995_WSEQ_ADDR93_WIDTH                    14 /* WSEQ_ADDR93 - [13:0] */
-
-/*
- * R12661 (0x3175) - Write Sequencer 373
- */
-#define WM8995_WSEQ_DATA93_MASK                 0x00FF /* WSEQ_DATA93 - [7:0] */
-#define WM8995_WSEQ_DATA93_SHIFT                     0 /* WSEQ_DATA93 - [7:0] */
-#define WM8995_WSEQ_DATA93_WIDTH                     8 /* WSEQ_DATA93 - [7:0] */
-
-/*
- * R12662 (0x3176) - Write Sequencer 374
- */
-#define WM8995_WSEQ_DATA_WIDTH93_MASK           0x0700 /* WSEQ_DATA_WIDTH93 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH93_SHIFT               8 /* WSEQ_DATA_WIDTH93 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH93_WIDTH               3 /* WSEQ_DATA_WIDTH93 - [10:8] */
-#define WM8995_WSEQ_DATA_START93_MASK           0x000F /* WSEQ_DATA_START93 - [3:0] */
-#define WM8995_WSEQ_DATA_START93_SHIFT               0 /* WSEQ_DATA_START93 - [3:0] */
-#define WM8995_WSEQ_DATA_START93_WIDTH               4 /* WSEQ_DATA_START93 - [3:0] */
-
-/*
- * R12663 (0x3177) - Write Sequencer 375
- */
-#define WM8995_WSEQ_EOS93                       0x0100 /* WSEQ_EOS93 */
-#define WM8995_WSEQ_EOS93_MASK                  0x0100 /* WSEQ_EOS93 */
-#define WM8995_WSEQ_EOS93_SHIFT                      8 /* WSEQ_EOS93 */
-#define WM8995_WSEQ_EOS93_WIDTH                      1 /* WSEQ_EOS93 */
-#define WM8995_WSEQ_DELAY93_MASK                0x000F /* WSEQ_DELAY93 - [3:0] */
-#define WM8995_WSEQ_DELAY93_SHIFT                    0 /* WSEQ_DELAY93 - [3:0] */
-#define WM8995_WSEQ_DELAY93_WIDTH                    4 /* WSEQ_DELAY93 - [3:0] */
-
-/*
- * R12664 (0x3178) - Write Sequencer 376
- */
-#define WM8995_WSEQ_ADDR94_MASK                 0x3FFF /* WSEQ_ADDR94 - [13:0] */
-#define WM8995_WSEQ_ADDR94_SHIFT                     0 /* WSEQ_ADDR94 - [13:0] */
-#define WM8995_WSEQ_ADDR94_WIDTH                    14 /* WSEQ_ADDR94 - [13:0] */
-
-/*
- * R12665 (0x3179) - Write Sequencer 377
- */
-#define WM8995_WSEQ_DATA94_MASK                 0x00FF /* WSEQ_DATA94 - [7:0] */
-#define WM8995_WSEQ_DATA94_SHIFT                     0 /* WSEQ_DATA94 - [7:0] */
-#define WM8995_WSEQ_DATA94_WIDTH                     8 /* WSEQ_DATA94 - [7:0] */
-
-/*
- * R12666 (0x317A) - Write Sequencer 378
- */
-#define WM8995_WSEQ_DATA_WIDTH94_MASK           0x0700 /* WSEQ_DATA_WIDTH94 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH94_SHIFT               8 /* WSEQ_DATA_WIDTH94 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH94_WIDTH               3 /* WSEQ_DATA_WIDTH94 - [10:8] */
-#define WM8995_WSEQ_DATA_START94_MASK           0x000F /* WSEQ_DATA_START94 - [3:0] */
-#define WM8995_WSEQ_DATA_START94_SHIFT               0 /* WSEQ_DATA_START94 - [3:0] */
-#define WM8995_WSEQ_DATA_START94_WIDTH               4 /* WSEQ_DATA_START94 - [3:0] */
-
-/*
- * R12667 (0x317B) - Write Sequencer 379
- */
-#define WM8995_WSEQ_EOS94                       0x0100 /* WSEQ_EOS94 */
-#define WM8995_WSEQ_EOS94_MASK                  0x0100 /* WSEQ_EOS94 */
-#define WM8995_WSEQ_EOS94_SHIFT                      8 /* WSEQ_EOS94 */
-#define WM8995_WSEQ_EOS94_WIDTH                      1 /* WSEQ_EOS94 */
-#define WM8995_WSEQ_DELAY94_MASK                0x000F /* WSEQ_DELAY94 - [3:0] */
-#define WM8995_WSEQ_DELAY94_SHIFT                    0 /* WSEQ_DELAY94 - [3:0] */
-#define WM8995_WSEQ_DELAY94_WIDTH                    4 /* WSEQ_DELAY94 - [3:0] */
-
-/*
- * R12668 (0x317C) - Write Sequencer 380
- */
-#define WM8995_WSEQ_ADDR95_MASK                 0x3FFF /* WSEQ_ADDR95 - [13:0] */
-#define WM8995_WSEQ_ADDR95_SHIFT                     0 /* WSEQ_ADDR95 - [13:0] */
-#define WM8995_WSEQ_ADDR95_WIDTH                    14 /* WSEQ_ADDR95 - [13:0] */
-
-/*
- * R12669 (0x317D) - Write Sequencer 381
- */
-#define WM8995_WSEQ_DATA95_MASK                 0x00FF /* WSEQ_DATA95 - [7:0] */
-#define WM8995_WSEQ_DATA95_SHIFT                     0 /* WSEQ_DATA95 - [7:0] */
-#define WM8995_WSEQ_DATA95_WIDTH                     8 /* WSEQ_DATA95 - [7:0] */
-
-/*
- * R12670 (0x317E) - Write Sequencer 382
- */
-#define WM8995_WSEQ_DATA_WIDTH95_MASK           0x0700 /* WSEQ_DATA_WIDTH95 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH95_SHIFT               8 /* WSEQ_DATA_WIDTH95 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH95_WIDTH               3 /* WSEQ_DATA_WIDTH95 - [10:8] */
-#define WM8995_WSEQ_DATA_START95_MASK           0x000F /* WSEQ_DATA_START95 - [3:0] */
-#define WM8995_WSEQ_DATA_START95_SHIFT               0 /* WSEQ_DATA_START95 - [3:0] */
-#define WM8995_WSEQ_DATA_START95_WIDTH               4 /* WSEQ_DATA_START95 - [3:0] */
-
-/*
- * R12671 (0x317F) - Write Sequencer 383
- */
-#define WM8995_WSEQ_EOS95                       0x0100 /* WSEQ_EOS95 */
-#define WM8995_WSEQ_EOS95_MASK                  0x0100 /* WSEQ_EOS95 */
-#define WM8995_WSEQ_EOS95_SHIFT                      8 /* WSEQ_EOS95 */
-#define WM8995_WSEQ_EOS95_WIDTH                      1 /* WSEQ_EOS95 */
-#define WM8995_WSEQ_DELAY95_MASK                0x000F /* WSEQ_DELAY95 - [3:0] */
-#define WM8995_WSEQ_DELAY95_SHIFT                    0 /* WSEQ_DELAY95 - [3:0] */
-#define WM8995_WSEQ_DELAY95_WIDTH                    4 /* WSEQ_DELAY95 - [3:0] */
-
-/*
- * R12672 (0x3180) - Write Sequencer 384
- */
-#define WM8995_WSEQ_ADDR96_MASK                 0x3FFF /* WSEQ_ADDR96 - [13:0] */
-#define WM8995_WSEQ_ADDR96_SHIFT                     0 /* WSEQ_ADDR96 - [13:0] */
-#define WM8995_WSEQ_ADDR96_WIDTH                    14 /* WSEQ_ADDR96 - [13:0] */
-
-/*
- * R12673 (0x3181) - Write Sequencer 385
- */
-#define WM8995_WSEQ_DATA96_MASK                 0x00FF /* WSEQ_DATA96 - [7:0] */
-#define WM8995_WSEQ_DATA96_SHIFT                     0 /* WSEQ_DATA96 - [7:0] */
-#define WM8995_WSEQ_DATA96_WIDTH                     8 /* WSEQ_DATA96 - [7:0] */
-
-/*
- * R12674 (0x3182) - Write Sequencer 386
- */
-#define WM8995_WSEQ_DATA_WIDTH96_MASK           0x0700 /* WSEQ_DATA_WIDTH96 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH96_SHIFT               8 /* WSEQ_DATA_WIDTH96 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH96_WIDTH               3 /* WSEQ_DATA_WIDTH96 - [10:8] */
-#define WM8995_WSEQ_DATA_START96_MASK           0x000F /* WSEQ_DATA_START96 - [3:0] */
-#define WM8995_WSEQ_DATA_START96_SHIFT               0 /* WSEQ_DATA_START96 - [3:0] */
-#define WM8995_WSEQ_DATA_START96_WIDTH               4 /* WSEQ_DATA_START96 - [3:0] */
-
-/*
- * R12675 (0x3183) - Write Sequencer 387
- */
-#define WM8995_WSEQ_EOS96                       0x0100 /* WSEQ_EOS96 */
-#define WM8995_WSEQ_EOS96_MASK                  0x0100 /* WSEQ_EOS96 */
-#define WM8995_WSEQ_EOS96_SHIFT                      8 /* WSEQ_EOS96 */
-#define WM8995_WSEQ_EOS96_WIDTH                      1 /* WSEQ_EOS96 */
-#define WM8995_WSEQ_DELAY96_MASK                0x000F /* WSEQ_DELAY96 - [3:0] */
-#define WM8995_WSEQ_DELAY96_SHIFT                    0 /* WSEQ_DELAY96 - [3:0] */
-#define WM8995_WSEQ_DELAY96_WIDTH                    4 /* WSEQ_DELAY96 - [3:0] */
-
-/*
- * R12676 (0x3184) - Write Sequencer 388
- */
-#define WM8995_WSEQ_ADDR97_MASK                 0x3FFF /* WSEQ_ADDR97 - [13:0] */
-#define WM8995_WSEQ_ADDR97_SHIFT                     0 /* WSEQ_ADDR97 - [13:0] */
-#define WM8995_WSEQ_ADDR97_WIDTH                    14 /* WSEQ_ADDR97 - [13:0] */
-
-/*
- * R12677 (0x3185) - Write Sequencer 389
- */
-#define WM8995_WSEQ_DATA97_MASK                 0x00FF /* WSEQ_DATA97 - [7:0] */
-#define WM8995_WSEQ_DATA97_SHIFT                     0 /* WSEQ_DATA97 - [7:0] */
-#define WM8995_WSEQ_DATA97_WIDTH                     8 /* WSEQ_DATA97 - [7:0] */
-
-/*
- * R12678 (0x3186) - Write Sequencer 390
- */
-#define WM8995_WSEQ_DATA_WIDTH97_MASK           0x0700 /* WSEQ_DATA_WIDTH97 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH97_SHIFT               8 /* WSEQ_DATA_WIDTH97 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH97_WIDTH               3 /* WSEQ_DATA_WIDTH97 - [10:8] */
-#define WM8995_WSEQ_DATA_START97_MASK           0x000F /* WSEQ_DATA_START97 - [3:0] */
-#define WM8995_WSEQ_DATA_START97_SHIFT               0 /* WSEQ_DATA_START97 - [3:0] */
-#define WM8995_WSEQ_DATA_START97_WIDTH               4 /* WSEQ_DATA_START97 - [3:0] */
-
-/*
- * R12679 (0x3187) - Write Sequencer 391
- */
-#define WM8995_WSEQ_EOS97                       0x0100 /* WSEQ_EOS97 */
-#define WM8995_WSEQ_EOS97_MASK                  0x0100 /* WSEQ_EOS97 */
-#define WM8995_WSEQ_EOS97_SHIFT                      8 /* WSEQ_EOS97 */
-#define WM8995_WSEQ_EOS97_WIDTH                      1 /* WSEQ_EOS97 */
-#define WM8995_WSEQ_DELAY97_MASK                0x000F /* WSEQ_DELAY97 - [3:0] */
-#define WM8995_WSEQ_DELAY97_SHIFT                    0 /* WSEQ_DELAY97 - [3:0] */
-#define WM8995_WSEQ_DELAY97_WIDTH                    4 /* WSEQ_DELAY97 - [3:0] */
-
-/*
- * R12680 (0x3188) - Write Sequencer 392
- */
-#define WM8995_WSEQ_ADDR98_MASK                 0x3FFF /* WSEQ_ADDR98 - [13:0] */
-#define WM8995_WSEQ_ADDR98_SHIFT                     0 /* WSEQ_ADDR98 - [13:0] */
-#define WM8995_WSEQ_ADDR98_WIDTH                    14 /* WSEQ_ADDR98 - [13:0] */
-
-/*
- * R12681 (0x3189) - Write Sequencer 393
- */
-#define WM8995_WSEQ_DATA98_MASK                 0x00FF /* WSEQ_DATA98 - [7:0] */
-#define WM8995_WSEQ_DATA98_SHIFT                     0 /* WSEQ_DATA98 - [7:0] */
-#define WM8995_WSEQ_DATA98_WIDTH                     8 /* WSEQ_DATA98 - [7:0] */
-
-/*
- * R12682 (0x318A) - Write Sequencer 394
- */
-#define WM8995_WSEQ_DATA_WIDTH98_MASK           0x0700 /* WSEQ_DATA_WIDTH98 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH98_SHIFT               8 /* WSEQ_DATA_WIDTH98 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH98_WIDTH               3 /* WSEQ_DATA_WIDTH98 - [10:8] */
-#define WM8995_WSEQ_DATA_START98_MASK           0x000F /* WSEQ_DATA_START98 - [3:0] */
-#define WM8995_WSEQ_DATA_START98_SHIFT               0 /* WSEQ_DATA_START98 - [3:0] */
-#define WM8995_WSEQ_DATA_START98_WIDTH               4 /* WSEQ_DATA_START98 - [3:0] */
-
-/*
- * R12683 (0x318B) - Write Sequencer 395
- */
-#define WM8995_WSEQ_EOS98                       0x0100 /* WSEQ_EOS98 */
-#define WM8995_WSEQ_EOS98_MASK                  0x0100 /* WSEQ_EOS98 */
-#define WM8995_WSEQ_EOS98_SHIFT                      8 /* WSEQ_EOS98 */
-#define WM8995_WSEQ_EOS98_WIDTH                      1 /* WSEQ_EOS98 */
-#define WM8995_WSEQ_DELAY98_MASK                0x000F /* WSEQ_DELAY98 - [3:0] */
-#define WM8995_WSEQ_DELAY98_SHIFT                    0 /* WSEQ_DELAY98 - [3:0] */
-#define WM8995_WSEQ_DELAY98_WIDTH                    4 /* WSEQ_DELAY98 - [3:0] */
-
-/*
- * R12684 (0x318C) - Write Sequencer 396
- */
-#define WM8995_WSEQ_ADDR99_MASK                 0x3FFF /* WSEQ_ADDR99 - [13:0] */
-#define WM8995_WSEQ_ADDR99_SHIFT                     0 /* WSEQ_ADDR99 - [13:0] */
-#define WM8995_WSEQ_ADDR99_WIDTH                    14 /* WSEQ_ADDR99 - [13:0] */
-
-/*
- * R12685 (0x318D) - Write Sequencer 397
- */
-#define WM8995_WSEQ_DATA99_MASK                 0x00FF /* WSEQ_DATA99 - [7:0] */
-#define WM8995_WSEQ_DATA99_SHIFT                     0 /* WSEQ_DATA99 - [7:0] */
-#define WM8995_WSEQ_DATA99_WIDTH                     8 /* WSEQ_DATA99 - [7:0] */
-
-/*
- * R12686 (0x318E) - Write Sequencer 398
- */
-#define WM8995_WSEQ_DATA_WIDTH99_MASK           0x0700 /* WSEQ_DATA_WIDTH99 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH99_SHIFT               8 /* WSEQ_DATA_WIDTH99 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH99_WIDTH               3 /* WSEQ_DATA_WIDTH99 - [10:8] */
-#define WM8995_WSEQ_DATA_START99_MASK           0x000F /* WSEQ_DATA_START99 - [3:0] */
-#define WM8995_WSEQ_DATA_START99_SHIFT               0 /* WSEQ_DATA_START99 - [3:0] */
-#define WM8995_WSEQ_DATA_START99_WIDTH               4 /* WSEQ_DATA_START99 - [3:0] */
-
-/*
- * R12687 (0x318F) - Write Sequencer 399
- */
-#define WM8995_WSEQ_EOS99                       0x0100 /* WSEQ_EOS99 */
-#define WM8995_WSEQ_EOS99_MASK                  0x0100 /* WSEQ_EOS99 */
-#define WM8995_WSEQ_EOS99_SHIFT                      8 /* WSEQ_EOS99 */
-#define WM8995_WSEQ_EOS99_WIDTH                      1 /* WSEQ_EOS99 */
-#define WM8995_WSEQ_DELAY99_MASK                0x000F /* WSEQ_DELAY99 - [3:0] */
-#define WM8995_WSEQ_DELAY99_SHIFT                    0 /* WSEQ_DELAY99 - [3:0] */
-#define WM8995_WSEQ_DELAY99_WIDTH                    4 /* WSEQ_DELAY99 - [3:0] */
-
-/*
- * R12688 (0x3190) - Write Sequencer 400
- */
-#define WM8995_WSEQ_ADDR100_MASK                0x3FFF /* WSEQ_ADDR100 - [13:0] */
-#define WM8995_WSEQ_ADDR100_SHIFT                    0 /* WSEQ_ADDR100 - [13:0] */
-#define WM8995_WSEQ_ADDR100_WIDTH                   14 /* WSEQ_ADDR100 - [13:0] */
-
-/*
- * R12689 (0x3191) - Write Sequencer 401
- */
-#define WM8995_WSEQ_DATA100_MASK                0x00FF /* WSEQ_DATA100 - [7:0] */
-#define WM8995_WSEQ_DATA100_SHIFT                    0 /* WSEQ_DATA100 - [7:0] */
-#define WM8995_WSEQ_DATA100_WIDTH                    8 /* WSEQ_DATA100 - [7:0] */
-
-/*
- * R12690 (0x3192) - Write Sequencer 402
- */
-#define WM8995_WSEQ_DATA_WIDTH100_MASK          0x0700 /* WSEQ_DATA_WIDTH100 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH100_SHIFT              8 /* WSEQ_DATA_WIDTH100 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH100_WIDTH              3 /* WSEQ_DATA_WIDTH100 - [10:8] */
-#define WM8995_WSEQ_DATA_START100_MASK          0x000F /* WSEQ_DATA_START100 - [3:0] */
-#define WM8995_WSEQ_DATA_START100_SHIFT              0 /* WSEQ_DATA_START100 - [3:0] */
-#define WM8995_WSEQ_DATA_START100_WIDTH              4 /* WSEQ_DATA_START100 - [3:0] */
-
-/*
- * R12691 (0x3193) - Write Sequencer 403
- */
-#define WM8995_WSEQ_EOS100                      0x0100 /* WSEQ_EOS100 */
-#define WM8995_WSEQ_EOS100_MASK                 0x0100 /* WSEQ_EOS100 */
-#define WM8995_WSEQ_EOS100_SHIFT                     8 /* WSEQ_EOS100 */
-#define WM8995_WSEQ_EOS100_WIDTH                     1 /* WSEQ_EOS100 */
-#define WM8995_WSEQ_DELAY100_MASK               0x000F /* WSEQ_DELAY100 - [3:0] */
-#define WM8995_WSEQ_DELAY100_SHIFT                   0 /* WSEQ_DELAY100 - [3:0] */
-#define WM8995_WSEQ_DELAY100_WIDTH                   4 /* WSEQ_DELAY100 - [3:0] */
-
-/*
- * R12692 (0x3194) - Write Sequencer 404
- */
-#define WM8995_WSEQ_ADDR101_MASK                0x3FFF /* WSEQ_ADDR101 - [13:0] */
-#define WM8995_WSEQ_ADDR101_SHIFT                    0 /* WSEQ_ADDR101 - [13:0] */
-#define WM8995_WSEQ_ADDR101_WIDTH                   14 /* WSEQ_ADDR101 - [13:0] */
-
-/*
- * R12693 (0x3195) - Write Sequencer 405
- */
-#define WM8995_WSEQ_DATA101_MASK                0x00FF /* WSEQ_DATA101 - [7:0] */
-#define WM8995_WSEQ_DATA101_SHIFT                    0 /* WSEQ_DATA101 - [7:0] */
-#define WM8995_WSEQ_DATA101_WIDTH                    8 /* WSEQ_DATA101 - [7:0] */
-
-/*
- * R12694 (0x3196) - Write Sequencer 406
- */
-#define WM8995_WSEQ_DATA_WIDTH101_MASK          0x0700 /* WSEQ_DATA_WIDTH101 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH101_SHIFT              8 /* WSEQ_DATA_WIDTH101 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH101_WIDTH              3 /* WSEQ_DATA_WIDTH101 - [10:8] */
-#define WM8995_WSEQ_DATA_START101_MASK          0x000F /* WSEQ_DATA_START101 - [3:0] */
-#define WM8995_WSEQ_DATA_START101_SHIFT              0 /* WSEQ_DATA_START101 - [3:0] */
-#define WM8995_WSEQ_DATA_START101_WIDTH              4 /* WSEQ_DATA_START101 - [3:0] */
-
-/*
- * R12695 (0x3197) - Write Sequencer 407
- */
-#define WM8995_WSEQ_EOS101                      0x0100 /* WSEQ_EOS101 */
-#define WM8995_WSEQ_EOS101_MASK                 0x0100 /* WSEQ_EOS101 */
-#define WM8995_WSEQ_EOS101_SHIFT                     8 /* WSEQ_EOS101 */
-#define WM8995_WSEQ_EOS101_WIDTH                     1 /* WSEQ_EOS101 */
-#define WM8995_WSEQ_DELAY101_MASK               0x000F /* WSEQ_DELAY101 - [3:0] */
-#define WM8995_WSEQ_DELAY101_SHIFT                   0 /* WSEQ_DELAY101 - [3:0] */
-#define WM8995_WSEQ_DELAY101_WIDTH                   4 /* WSEQ_DELAY101 - [3:0] */
-
-/*
- * R12696 (0x3198) - Write Sequencer 408
- */
-#define WM8995_WSEQ_ADDR102_MASK                0x3FFF /* WSEQ_ADDR102 - [13:0] */
-#define WM8995_WSEQ_ADDR102_SHIFT                    0 /* WSEQ_ADDR102 - [13:0] */
-#define WM8995_WSEQ_ADDR102_WIDTH                   14 /* WSEQ_ADDR102 - [13:0] */
-
-/*
- * R12697 (0x3199) - Write Sequencer 409
- */
-#define WM8995_WSEQ_DATA102_MASK                0x00FF /* WSEQ_DATA102 - [7:0] */
-#define WM8995_WSEQ_DATA102_SHIFT                    0 /* WSEQ_DATA102 - [7:0] */
-#define WM8995_WSEQ_DATA102_WIDTH                    8 /* WSEQ_DATA102 - [7:0] */
-
-/*
- * R12698 (0x319A) - Write Sequencer 410
- */
-#define WM8995_WSEQ_DATA_WIDTH102_MASK          0x0700 /* WSEQ_DATA_WIDTH102 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH102_SHIFT              8 /* WSEQ_DATA_WIDTH102 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH102_WIDTH              3 /* WSEQ_DATA_WIDTH102 - [10:8] */
-#define WM8995_WSEQ_DATA_START102_MASK          0x000F /* WSEQ_DATA_START102 - [3:0] */
-#define WM8995_WSEQ_DATA_START102_SHIFT              0 /* WSEQ_DATA_START102 - [3:0] */
-#define WM8995_WSEQ_DATA_START102_WIDTH              4 /* WSEQ_DATA_START102 - [3:0] */
-
-/*
- * R12699 (0x319B) - Write Sequencer 411
- */
-#define WM8995_WSEQ_EOS102                      0x0100 /* WSEQ_EOS102 */
-#define WM8995_WSEQ_EOS102_MASK                 0x0100 /* WSEQ_EOS102 */
-#define WM8995_WSEQ_EOS102_SHIFT                     8 /* WSEQ_EOS102 */
-#define WM8995_WSEQ_EOS102_WIDTH                     1 /* WSEQ_EOS102 */
-#define WM8995_WSEQ_DELAY102_MASK               0x000F /* WSEQ_DELAY102 - [3:0] */
-#define WM8995_WSEQ_DELAY102_SHIFT                   0 /* WSEQ_DELAY102 - [3:0] */
-#define WM8995_WSEQ_DELAY102_WIDTH                   4 /* WSEQ_DELAY102 - [3:0] */
-
-/*
- * R12700 (0x319C) - Write Sequencer 412
- */
-#define WM8995_WSEQ_ADDR103_MASK                0x3FFF /* WSEQ_ADDR103 - [13:0] */
-#define WM8995_WSEQ_ADDR103_SHIFT                    0 /* WSEQ_ADDR103 - [13:0] */
-#define WM8995_WSEQ_ADDR103_WIDTH                   14 /* WSEQ_ADDR103 - [13:0] */
-
-/*
- * R12701 (0x319D) - Write Sequencer 413
- */
-#define WM8995_WSEQ_DATA103_MASK                0x00FF /* WSEQ_DATA103 - [7:0] */
-#define WM8995_WSEQ_DATA103_SHIFT                    0 /* WSEQ_DATA103 - [7:0] */
-#define WM8995_WSEQ_DATA103_WIDTH                    8 /* WSEQ_DATA103 - [7:0] */
-
-/*
- * R12702 (0x319E) - Write Sequencer 414
- */
-#define WM8995_WSEQ_DATA_WIDTH103_MASK          0x0700 /* WSEQ_DATA_WIDTH103 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH103_SHIFT              8 /* WSEQ_DATA_WIDTH103 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH103_WIDTH              3 /* WSEQ_DATA_WIDTH103 - [10:8] */
-#define WM8995_WSEQ_DATA_START103_MASK          0x000F /* WSEQ_DATA_START103 - [3:0] */
-#define WM8995_WSEQ_DATA_START103_SHIFT              0 /* WSEQ_DATA_START103 - [3:0] */
-#define WM8995_WSEQ_DATA_START103_WIDTH              4 /* WSEQ_DATA_START103 - [3:0] */
-
-/*
- * R12703 (0x319F) - Write Sequencer 415
- */
-#define WM8995_WSEQ_EOS103                      0x0100 /* WSEQ_EOS103 */
-#define WM8995_WSEQ_EOS103_MASK                 0x0100 /* WSEQ_EOS103 */
-#define WM8995_WSEQ_EOS103_SHIFT                     8 /* WSEQ_EOS103 */
-#define WM8995_WSEQ_EOS103_WIDTH                     1 /* WSEQ_EOS103 */
-#define WM8995_WSEQ_DELAY103_MASK               0x000F /* WSEQ_DELAY103 - [3:0] */
-#define WM8995_WSEQ_DELAY103_SHIFT                   0 /* WSEQ_DELAY103 - [3:0] */
-#define WM8995_WSEQ_DELAY103_WIDTH                   4 /* WSEQ_DELAY103 - [3:0] */
-
-/*
- * R12704 (0x31A0) - Write Sequencer 416
- */
-#define WM8995_WSEQ_ADDR104_MASK                0x3FFF /* WSEQ_ADDR104 - [13:0] */
-#define WM8995_WSEQ_ADDR104_SHIFT                    0 /* WSEQ_ADDR104 - [13:0] */
-#define WM8995_WSEQ_ADDR104_WIDTH                   14 /* WSEQ_ADDR104 - [13:0] */
-
-/*
- * R12705 (0x31A1) - Write Sequencer 417
- */
-#define WM8995_WSEQ_DATA104_MASK                0x00FF /* WSEQ_DATA104 - [7:0] */
-#define WM8995_WSEQ_DATA104_SHIFT                    0 /* WSEQ_DATA104 - [7:0] */
-#define WM8995_WSEQ_DATA104_WIDTH                    8 /* WSEQ_DATA104 - [7:0] */
-
-/*
- * R12706 (0x31A2) - Write Sequencer 418
- */
-#define WM8995_WSEQ_DATA_WIDTH104_MASK          0x0700 /* WSEQ_DATA_WIDTH104 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH104_SHIFT              8 /* WSEQ_DATA_WIDTH104 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH104_WIDTH              3 /* WSEQ_DATA_WIDTH104 - [10:8] */
-#define WM8995_WSEQ_DATA_START104_MASK          0x000F /* WSEQ_DATA_START104 - [3:0] */
-#define WM8995_WSEQ_DATA_START104_SHIFT              0 /* WSEQ_DATA_START104 - [3:0] */
-#define WM8995_WSEQ_DATA_START104_WIDTH              4 /* WSEQ_DATA_START104 - [3:0] */
-
-/*
- * R12707 (0x31A3) - Write Sequencer 419
- */
-#define WM8995_WSEQ_EOS104                      0x0100 /* WSEQ_EOS104 */
-#define WM8995_WSEQ_EOS104_MASK                 0x0100 /* WSEQ_EOS104 */
-#define WM8995_WSEQ_EOS104_SHIFT                     8 /* WSEQ_EOS104 */
-#define WM8995_WSEQ_EOS104_WIDTH                     1 /* WSEQ_EOS104 */
-#define WM8995_WSEQ_DELAY104_MASK               0x000F /* WSEQ_DELAY104 - [3:0] */
-#define WM8995_WSEQ_DELAY104_SHIFT                   0 /* WSEQ_DELAY104 - [3:0] */
-#define WM8995_WSEQ_DELAY104_WIDTH                   4 /* WSEQ_DELAY104 - [3:0] */
-
-/*
- * R12708 (0x31A4) - Write Sequencer 420
- */
-#define WM8995_WSEQ_ADDR105_MASK                0x3FFF /* WSEQ_ADDR105 - [13:0] */
-#define WM8995_WSEQ_ADDR105_SHIFT                    0 /* WSEQ_ADDR105 - [13:0] */
-#define WM8995_WSEQ_ADDR105_WIDTH                   14 /* WSEQ_ADDR105 - [13:0] */
-
-/*
- * R12709 (0x31A5) - Write Sequencer 421
- */
-#define WM8995_WSEQ_DATA105_MASK                0x00FF /* WSEQ_DATA105 - [7:0] */
-#define WM8995_WSEQ_DATA105_SHIFT                    0 /* WSEQ_DATA105 - [7:0] */
-#define WM8995_WSEQ_DATA105_WIDTH                    8 /* WSEQ_DATA105 - [7:0] */
-
-/*
- * R12710 (0x31A6) - Write Sequencer 422
- */
-#define WM8995_WSEQ_DATA_WIDTH105_MASK          0x0700 /* WSEQ_DATA_WIDTH105 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH105_SHIFT              8 /* WSEQ_DATA_WIDTH105 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH105_WIDTH              3 /* WSEQ_DATA_WIDTH105 - [10:8] */
-#define WM8995_WSEQ_DATA_START105_MASK          0x000F /* WSEQ_DATA_START105 - [3:0] */
-#define WM8995_WSEQ_DATA_START105_SHIFT              0 /* WSEQ_DATA_START105 - [3:0] */
-#define WM8995_WSEQ_DATA_START105_WIDTH              4 /* WSEQ_DATA_START105 - [3:0] */
-
-/*
- * R12711 (0x31A7) - Write Sequencer 423
- */
-#define WM8995_WSEQ_EOS105                      0x0100 /* WSEQ_EOS105 */
-#define WM8995_WSEQ_EOS105_MASK                 0x0100 /* WSEQ_EOS105 */
-#define WM8995_WSEQ_EOS105_SHIFT                     8 /* WSEQ_EOS105 */
-#define WM8995_WSEQ_EOS105_WIDTH                     1 /* WSEQ_EOS105 */
-#define WM8995_WSEQ_DELAY105_MASK               0x000F /* WSEQ_DELAY105 - [3:0] */
-#define WM8995_WSEQ_DELAY105_SHIFT                   0 /* WSEQ_DELAY105 - [3:0] */
-#define WM8995_WSEQ_DELAY105_WIDTH                   4 /* WSEQ_DELAY105 - [3:0] */
-
-/*
- * R12712 (0x31A8) - Write Sequencer 424
- */
-#define WM8995_WSEQ_ADDR106_MASK                0x3FFF /* WSEQ_ADDR106 - [13:0] */
-#define WM8995_WSEQ_ADDR106_SHIFT                    0 /* WSEQ_ADDR106 - [13:0] */
-#define WM8995_WSEQ_ADDR106_WIDTH                   14 /* WSEQ_ADDR106 - [13:0] */
-
-/*
- * R12713 (0x31A9) - Write Sequencer 425
- */
-#define WM8995_WSEQ_DATA106_MASK                0x00FF /* WSEQ_DATA106 - [7:0] */
-#define WM8995_WSEQ_DATA106_SHIFT                    0 /* WSEQ_DATA106 - [7:0] */
-#define WM8995_WSEQ_DATA106_WIDTH                    8 /* WSEQ_DATA106 - [7:0] */
-
-/*
- * R12714 (0x31AA) - Write Sequencer 426
- */
-#define WM8995_WSEQ_DATA_WIDTH106_MASK          0x0700 /* WSEQ_DATA_WIDTH106 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH106_SHIFT              8 /* WSEQ_DATA_WIDTH106 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH106_WIDTH              3 /* WSEQ_DATA_WIDTH106 - [10:8] */
-#define WM8995_WSEQ_DATA_START106_MASK          0x000F /* WSEQ_DATA_START106 - [3:0] */
-#define WM8995_WSEQ_DATA_START106_SHIFT              0 /* WSEQ_DATA_START106 - [3:0] */
-#define WM8995_WSEQ_DATA_START106_WIDTH              4 /* WSEQ_DATA_START106 - [3:0] */
-
-/*
- * R12715 (0x31AB) - Write Sequencer 427
- */
-#define WM8995_WSEQ_EOS106                      0x0100 /* WSEQ_EOS106 */
-#define WM8995_WSEQ_EOS106_MASK                 0x0100 /* WSEQ_EOS106 */
-#define WM8995_WSEQ_EOS106_SHIFT                     8 /* WSEQ_EOS106 */
-#define WM8995_WSEQ_EOS106_WIDTH                     1 /* WSEQ_EOS106 */
-#define WM8995_WSEQ_DELAY106_MASK               0x000F /* WSEQ_DELAY106 - [3:0] */
-#define WM8995_WSEQ_DELAY106_SHIFT                   0 /* WSEQ_DELAY106 - [3:0] */
-#define WM8995_WSEQ_DELAY106_WIDTH                   4 /* WSEQ_DELAY106 - [3:0] */
-
-/*
- * R12716 (0x31AC) - Write Sequencer 428
- */
-#define WM8995_WSEQ_ADDR107_MASK                0x3FFF /* WSEQ_ADDR107 - [13:0] */
-#define WM8995_WSEQ_ADDR107_SHIFT                    0 /* WSEQ_ADDR107 - [13:0] */
-#define WM8995_WSEQ_ADDR107_WIDTH                   14 /* WSEQ_ADDR107 - [13:0] */
-
-/*
- * R12717 (0x31AD) - Write Sequencer 429
- */
-#define WM8995_WSEQ_DATA107_MASK                0x00FF /* WSEQ_DATA107 - [7:0] */
-#define WM8995_WSEQ_DATA107_SHIFT                    0 /* WSEQ_DATA107 - [7:0] */
-#define WM8995_WSEQ_DATA107_WIDTH                    8 /* WSEQ_DATA107 - [7:0] */
-
-/*
- * R12718 (0x31AE) - Write Sequencer 430
- */
-#define WM8995_WSEQ_DATA_WIDTH107_MASK          0x0700 /* WSEQ_DATA_WIDTH107 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH107_SHIFT              8 /* WSEQ_DATA_WIDTH107 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH107_WIDTH              3 /* WSEQ_DATA_WIDTH107 - [10:8] */
-#define WM8995_WSEQ_DATA_START107_MASK          0x000F /* WSEQ_DATA_START107 - [3:0] */
-#define WM8995_WSEQ_DATA_START107_SHIFT              0 /* WSEQ_DATA_START107 - [3:0] */
-#define WM8995_WSEQ_DATA_START107_WIDTH              4 /* WSEQ_DATA_START107 - [3:0] */
-
-/*
- * R12719 (0x31AF) - Write Sequencer 431
- */
-#define WM8995_WSEQ_EOS107                      0x0100 /* WSEQ_EOS107 */
-#define WM8995_WSEQ_EOS107_MASK                 0x0100 /* WSEQ_EOS107 */
-#define WM8995_WSEQ_EOS107_SHIFT                     8 /* WSEQ_EOS107 */
-#define WM8995_WSEQ_EOS107_WIDTH                     1 /* WSEQ_EOS107 */
-#define WM8995_WSEQ_DELAY107_MASK               0x000F /* WSEQ_DELAY107 - [3:0] */
-#define WM8995_WSEQ_DELAY107_SHIFT                   0 /* WSEQ_DELAY107 - [3:0] */
-#define WM8995_WSEQ_DELAY107_WIDTH                   4 /* WSEQ_DELAY107 - [3:0] */
-
-/*
- * R12720 (0x31B0) - Write Sequencer 432
- */
-#define WM8995_WSEQ_ADDR108_MASK                0x3FFF /* WSEQ_ADDR108 - [13:0] */
-#define WM8995_WSEQ_ADDR108_SHIFT                    0 /* WSEQ_ADDR108 - [13:0] */
-#define WM8995_WSEQ_ADDR108_WIDTH                   14 /* WSEQ_ADDR108 - [13:0] */
-
-/*
- * R12721 (0x31B1) - Write Sequencer 433
- */
-#define WM8995_WSEQ_DATA108_MASK                0x00FF /* WSEQ_DATA108 - [7:0] */
-#define WM8995_WSEQ_DATA108_SHIFT                    0 /* WSEQ_DATA108 - [7:0] */
-#define WM8995_WSEQ_DATA108_WIDTH                    8 /* WSEQ_DATA108 - [7:0] */
-
-/*
- * R12722 (0x31B2) - Write Sequencer 434
- */
-#define WM8995_WSEQ_DATA_WIDTH108_MASK          0x0700 /* WSEQ_DATA_WIDTH108 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH108_SHIFT              8 /* WSEQ_DATA_WIDTH108 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH108_WIDTH              3 /* WSEQ_DATA_WIDTH108 - [10:8] */
-#define WM8995_WSEQ_DATA_START108_MASK          0x000F /* WSEQ_DATA_START108 - [3:0] */
-#define WM8995_WSEQ_DATA_START108_SHIFT              0 /* WSEQ_DATA_START108 - [3:0] */
-#define WM8995_WSEQ_DATA_START108_WIDTH              4 /* WSEQ_DATA_START108 - [3:0] */
-
-/*
- * R12723 (0x31B3) - Write Sequencer 435
- */
-#define WM8995_WSEQ_EOS108                      0x0100 /* WSEQ_EOS108 */
-#define WM8995_WSEQ_EOS108_MASK                 0x0100 /* WSEQ_EOS108 */
-#define WM8995_WSEQ_EOS108_SHIFT                     8 /* WSEQ_EOS108 */
-#define WM8995_WSEQ_EOS108_WIDTH                     1 /* WSEQ_EOS108 */
-#define WM8995_WSEQ_DELAY108_MASK               0x000F /* WSEQ_DELAY108 - [3:0] */
-#define WM8995_WSEQ_DELAY108_SHIFT                   0 /* WSEQ_DELAY108 - [3:0] */
-#define WM8995_WSEQ_DELAY108_WIDTH                   4 /* WSEQ_DELAY108 - [3:0] */
-
-/*
- * R12724 (0x31B4) - Write Sequencer 436
- */
-#define WM8995_WSEQ_ADDR109_MASK                0x3FFF /* WSEQ_ADDR109 - [13:0] */
-#define WM8995_WSEQ_ADDR109_SHIFT                    0 /* WSEQ_ADDR109 - [13:0] */
-#define WM8995_WSEQ_ADDR109_WIDTH                   14 /* WSEQ_ADDR109 - [13:0] */
-
-/*
- * R12725 (0x31B5) - Write Sequencer 437
- */
-#define WM8995_WSEQ_DATA109_MASK                0x00FF /* WSEQ_DATA109 - [7:0] */
-#define WM8995_WSEQ_DATA109_SHIFT                    0 /* WSEQ_DATA109 - [7:0] */
-#define WM8995_WSEQ_DATA109_WIDTH                    8 /* WSEQ_DATA109 - [7:0] */
-
-/*
- * R12726 (0x31B6) - Write Sequencer 438
- */
-#define WM8995_WSEQ_DATA_WIDTH109_MASK          0x0700 /* WSEQ_DATA_WIDTH109 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH109_SHIFT              8 /* WSEQ_DATA_WIDTH109 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH109_WIDTH              3 /* WSEQ_DATA_WIDTH109 - [10:8] */
-#define WM8995_WSEQ_DATA_START109_MASK          0x000F /* WSEQ_DATA_START109 - [3:0] */
-#define WM8995_WSEQ_DATA_START109_SHIFT              0 /* WSEQ_DATA_START109 - [3:0] */
-#define WM8995_WSEQ_DATA_START109_WIDTH              4 /* WSEQ_DATA_START109 - [3:0] */
-
-/*
- * R12727 (0x31B7) - Write Sequencer 439
- */
-#define WM8995_WSEQ_EOS109                      0x0100 /* WSEQ_EOS109 */
-#define WM8995_WSEQ_EOS109_MASK                 0x0100 /* WSEQ_EOS109 */
-#define WM8995_WSEQ_EOS109_SHIFT                     8 /* WSEQ_EOS109 */
-#define WM8995_WSEQ_EOS109_WIDTH                     1 /* WSEQ_EOS109 */
-#define WM8995_WSEQ_DELAY109_MASK               0x000F /* WSEQ_DELAY109 - [3:0] */
-#define WM8995_WSEQ_DELAY109_SHIFT                   0 /* WSEQ_DELAY109 - [3:0] */
-#define WM8995_WSEQ_DELAY109_WIDTH                   4 /* WSEQ_DELAY109 - [3:0] */
-
-/*
- * R12728 (0x31B8) - Write Sequencer 440
- */
-#define WM8995_WSEQ_ADDR110_MASK                0x3FFF /* WSEQ_ADDR110 - [13:0] */
-#define WM8995_WSEQ_ADDR110_SHIFT                    0 /* WSEQ_ADDR110 - [13:0] */
-#define WM8995_WSEQ_ADDR110_WIDTH                   14 /* WSEQ_ADDR110 - [13:0] */
-
-/*
- * R12729 (0x31B9) - Write Sequencer 441
- */
-#define WM8995_WSEQ_DATA110_MASK                0x00FF /* WSEQ_DATA110 - [7:0] */
-#define WM8995_WSEQ_DATA110_SHIFT                    0 /* WSEQ_DATA110 - [7:0] */
-#define WM8995_WSEQ_DATA110_WIDTH                    8 /* WSEQ_DATA110 - [7:0] */
-
-/*
- * R12730 (0x31BA) - Write Sequencer 442
- */
-#define WM8995_WSEQ_DATA_WIDTH110_MASK          0x0700 /* WSEQ_DATA_WIDTH110 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH110_SHIFT              8 /* WSEQ_DATA_WIDTH110 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH110_WIDTH              3 /* WSEQ_DATA_WIDTH110 - [10:8] */
-#define WM8995_WSEQ_DATA_START110_MASK          0x000F /* WSEQ_DATA_START110 - [3:0] */
-#define WM8995_WSEQ_DATA_START110_SHIFT              0 /* WSEQ_DATA_START110 - [3:0] */
-#define WM8995_WSEQ_DATA_START110_WIDTH              4 /* WSEQ_DATA_START110 - [3:0] */
-
-/*
- * R12731 (0x31BB) - Write Sequencer 443
- */
-#define WM8995_WSEQ_EOS110                      0x0100 /* WSEQ_EOS110 */
-#define WM8995_WSEQ_EOS110_MASK                 0x0100 /* WSEQ_EOS110 */
-#define WM8995_WSEQ_EOS110_SHIFT                     8 /* WSEQ_EOS110 */
-#define WM8995_WSEQ_EOS110_WIDTH                     1 /* WSEQ_EOS110 */
-#define WM8995_WSEQ_DELAY110_MASK               0x000F /* WSEQ_DELAY110 - [3:0] */
-#define WM8995_WSEQ_DELAY110_SHIFT                   0 /* WSEQ_DELAY110 - [3:0] */
-#define WM8995_WSEQ_DELAY110_WIDTH                   4 /* WSEQ_DELAY110 - [3:0] */
-
-/*
- * R12732 (0x31BC) - Write Sequencer 444
- */
-#define WM8995_WSEQ_ADDR111_MASK                0x3FFF /* WSEQ_ADDR111 - [13:0] */
-#define WM8995_WSEQ_ADDR111_SHIFT                    0 /* WSEQ_ADDR111 - [13:0] */
-#define WM8995_WSEQ_ADDR111_WIDTH                   14 /* WSEQ_ADDR111 - [13:0] */
-
-/*
- * R12733 (0x31BD) - Write Sequencer 445
- */
-#define WM8995_WSEQ_DATA111_MASK                0x00FF /* WSEQ_DATA111 - [7:0] */
-#define WM8995_WSEQ_DATA111_SHIFT                    0 /* WSEQ_DATA111 - [7:0] */
-#define WM8995_WSEQ_DATA111_WIDTH                    8 /* WSEQ_DATA111 - [7:0] */
-
-/*
- * R12734 (0x31BE) - Write Sequencer 446
- */
-#define WM8995_WSEQ_DATA_WIDTH111_MASK          0x0700 /* WSEQ_DATA_WIDTH111 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH111_SHIFT              8 /* WSEQ_DATA_WIDTH111 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH111_WIDTH              3 /* WSEQ_DATA_WIDTH111 - [10:8] */
-#define WM8995_WSEQ_DATA_START111_MASK          0x000F /* WSEQ_DATA_START111 - [3:0] */
-#define WM8995_WSEQ_DATA_START111_SHIFT              0 /* WSEQ_DATA_START111 - [3:0] */
-#define WM8995_WSEQ_DATA_START111_WIDTH              4 /* WSEQ_DATA_START111 - [3:0] */
-
-/*
- * R12735 (0x31BF) - Write Sequencer 447
- */
-#define WM8995_WSEQ_EOS111                      0x0100 /* WSEQ_EOS111 */
-#define WM8995_WSEQ_EOS111_MASK                 0x0100 /* WSEQ_EOS111 */
-#define WM8995_WSEQ_EOS111_SHIFT                     8 /* WSEQ_EOS111 */
-#define WM8995_WSEQ_EOS111_WIDTH                     1 /* WSEQ_EOS111 */
-#define WM8995_WSEQ_DELAY111_MASK               0x000F /* WSEQ_DELAY111 - [3:0] */
-#define WM8995_WSEQ_DELAY111_SHIFT                   0 /* WSEQ_DELAY111 - [3:0] */
-#define WM8995_WSEQ_DELAY111_WIDTH                   4 /* WSEQ_DELAY111 - [3:0] */
-
-/*
- * R12736 (0x31C0) - Write Sequencer 448
- */
-#define WM8995_WSEQ_ADDR112_MASK                0x3FFF /* WSEQ_ADDR112 - [13:0] */
-#define WM8995_WSEQ_ADDR112_SHIFT                    0 /* WSEQ_ADDR112 - [13:0] */
-#define WM8995_WSEQ_ADDR112_WIDTH                   14 /* WSEQ_ADDR112 - [13:0] */
-
-/*
- * R12737 (0x31C1) - Write Sequencer 449
- */
-#define WM8995_WSEQ_DATA112_MASK                0x00FF /* WSEQ_DATA112 - [7:0] */
-#define WM8995_WSEQ_DATA112_SHIFT                    0 /* WSEQ_DATA112 - [7:0] */
-#define WM8995_WSEQ_DATA112_WIDTH                    8 /* WSEQ_DATA112 - [7:0] */
-
-/*
- * R12738 (0x31C2) - Write Sequencer 450
- */
-#define WM8995_WSEQ_DATA_WIDTH112_MASK          0x0700 /* WSEQ_DATA_WIDTH112 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH112_SHIFT              8 /* WSEQ_DATA_WIDTH112 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH112_WIDTH              3 /* WSEQ_DATA_WIDTH112 - [10:8] */
-#define WM8995_WSEQ_DATA_START112_MASK          0x000F /* WSEQ_DATA_START112 - [3:0] */
-#define WM8995_WSEQ_DATA_START112_SHIFT              0 /* WSEQ_DATA_START112 - [3:0] */
-#define WM8995_WSEQ_DATA_START112_WIDTH              4 /* WSEQ_DATA_START112 - [3:0] */
-
-/*
- * R12739 (0x31C3) - Write Sequencer 451
- */
-#define WM8995_WSEQ_EOS112                      0x0100 /* WSEQ_EOS112 */
-#define WM8995_WSEQ_EOS112_MASK                 0x0100 /* WSEQ_EOS112 */
-#define WM8995_WSEQ_EOS112_SHIFT                     8 /* WSEQ_EOS112 */
-#define WM8995_WSEQ_EOS112_WIDTH                     1 /* WSEQ_EOS112 */
-#define WM8995_WSEQ_DELAY112_MASK               0x000F /* WSEQ_DELAY112 - [3:0] */
-#define WM8995_WSEQ_DELAY112_SHIFT                   0 /* WSEQ_DELAY112 - [3:0] */
-#define WM8995_WSEQ_DELAY112_WIDTH                   4 /* WSEQ_DELAY112 - [3:0] */
-
-/*
- * R12740 (0x31C4) - Write Sequencer 452
- */
-#define WM8995_WSEQ_ADDR113_MASK                0x3FFF /* WSEQ_ADDR113 - [13:0] */
-#define WM8995_WSEQ_ADDR113_SHIFT                    0 /* WSEQ_ADDR113 - [13:0] */
-#define WM8995_WSEQ_ADDR113_WIDTH                   14 /* WSEQ_ADDR113 - [13:0] */
-
-/*
- * R12741 (0x31C5) - Write Sequencer 453
- */
-#define WM8995_WSEQ_DATA113_MASK                0x00FF /* WSEQ_DATA113 - [7:0] */
-#define WM8995_WSEQ_DATA113_SHIFT                    0 /* WSEQ_DATA113 - [7:0] */
-#define WM8995_WSEQ_DATA113_WIDTH                    8 /* WSEQ_DATA113 - [7:0] */
-
-/*
- * R12742 (0x31C6) - Write Sequencer 454
- */
-#define WM8995_WSEQ_DATA_WIDTH113_MASK          0x0700 /* WSEQ_DATA_WIDTH113 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH113_SHIFT              8 /* WSEQ_DATA_WIDTH113 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH113_WIDTH              3 /* WSEQ_DATA_WIDTH113 - [10:8] */
-#define WM8995_WSEQ_DATA_START113_MASK          0x000F /* WSEQ_DATA_START113 - [3:0] */
-#define WM8995_WSEQ_DATA_START113_SHIFT              0 /* WSEQ_DATA_START113 - [3:0] */
-#define WM8995_WSEQ_DATA_START113_WIDTH              4 /* WSEQ_DATA_START113 - [3:0] */
-
-/*
- * R12743 (0x31C7) - Write Sequencer 455
- */
-#define WM8995_WSEQ_EOS113                      0x0100 /* WSEQ_EOS113 */
-#define WM8995_WSEQ_EOS113_MASK                 0x0100 /* WSEQ_EOS113 */
-#define WM8995_WSEQ_EOS113_SHIFT                     8 /* WSEQ_EOS113 */
-#define WM8995_WSEQ_EOS113_WIDTH                     1 /* WSEQ_EOS113 */
-#define WM8995_WSEQ_DELAY113_MASK               0x000F /* WSEQ_DELAY113 - [3:0] */
-#define WM8995_WSEQ_DELAY113_SHIFT                   0 /* WSEQ_DELAY113 - [3:0] */
-#define WM8995_WSEQ_DELAY113_WIDTH                   4 /* WSEQ_DELAY113 - [3:0] */
-
-/*
- * R12744 (0x31C8) - Write Sequencer 456
- */
-#define WM8995_WSEQ_ADDR114_MASK                0x3FFF /* WSEQ_ADDR114 - [13:0] */
-#define WM8995_WSEQ_ADDR114_SHIFT                    0 /* WSEQ_ADDR114 - [13:0] */
-#define WM8995_WSEQ_ADDR114_WIDTH                   14 /* WSEQ_ADDR114 - [13:0] */
-
-/*
- * R12745 (0x31C9) - Write Sequencer 457
- */
-#define WM8995_WSEQ_DATA114_MASK                0x00FF /* WSEQ_DATA114 - [7:0] */
-#define WM8995_WSEQ_DATA114_SHIFT                    0 /* WSEQ_DATA114 - [7:0] */
-#define WM8995_WSEQ_DATA114_WIDTH                    8 /* WSEQ_DATA114 - [7:0] */
-
-/*
- * R12746 (0x31CA) - Write Sequencer 458
- */
-#define WM8995_WSEQ_DATA_WIDTH114_MASK          0x0700 /* WSEQ_DATA_WIDTH114 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH114_SHIFT              8 /* WSEQ_DATA_WIDTH114 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH114_WIDTH              3 /* WSEQ_DATA_WIDTH114 - [10:8] */
-#define WM8995_WSEQ_DATA_START114_MASK          0x000F /* WSEQ_DATA_START114 - [3:0] */
-#define WM8995_WSEQ_DATA_START114_SHIFT              0 /* WSEQ_DATA_START114 - [3:0] */
-#define WM8995_WSEQ_DATA_START114_WIDTH              4 /* WSEQ_DATA_START114 - [3:0] */
-
-/*
- * R12747 (0x31CB) - Write Sequencer 459
- */
-#define WM8995_WSEQ_EOS114                      0x0100 /* WSEQ_EOS114 */
-#define WM8995_WSEQ_EOS114_MASK                 0x0100 /* WSEQ_EOS114 */
-#define WM8995_WSEQ_EOS114_SHIFT                     8 /* WSEQ_EOS114 */
-#define WM8995_WSEQ_EOS114_WIDTH                     1 /* WSEQ_EOS114 */
-#define WM8995_WSEQ_DELAY114_MASK               0x000F /* WSEQ_DELAY114 - [3:0] */
-#define WM8995_WSEQ_DELAY114_SHIFT                   0 /* WSEQ_DELAY114 - [3:0] */
-#define WM8995_WSEQ_DELAY114_WIDTH                   4 /* WSEQ_DELAY114 - [3:0] */
-
-/*
- * R12748 (0x31CC) - Write Sequencer 460
- */
-#define WM8995_WSEQ_ADDR115_MASK                0x3FFF /* WSEQ_ADDR115 - [13:0] */
-#define WM8995_WSEQ_ADDR115_SHIFT                    0 /* WSEQ_ADDR115 - [13:0] */
-#define WM8995_WSEQ_ADDR115_WIDTH                   14 /* WSEQ_ADDR115 - [13:0] */
-
-/*
- * R12749 (0x31CD) - Write Sequencer 461
- */
-#define WM8995_WSEQ_DATA115_MASK                0x00FF /* WSEQ_DATA115 - [7:0] */
-#define WM8995_WSEQ_DATA115_SHIFT                    0 /* WSEQ_DATA115 - [7:0] */
-#define WM8995_WSEQ_DATA115_WIDTH                    8 /* WSEQ_DATA115 - [7:0] */
-
-/*
- * R12750 (0x31CE) - Write Sequencer 462
- */
-#define WM8995_WSEQ_DATA_WIDTH115_MASK          0x0700 /* WSEQ_DATA_WIDTH115 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH115_SHIFT              8 /* WSEQ_DATA_WIDTH115 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH115_WIDTH              3 /* WSEQ_DATA_WIDTH115 - [10:8] */
-#define WM8995_WSEQ_DATA_START115_MASK          0x000F /* WSEQ_DATA_START115 - [3:0] */
-#define WM8995_WSEQ_DATA_START115_SHIFT              0 /* WSEQ_DATA_START115 - [3:0] */
-#define WM8995_WSEQ_DATA_START115_WIDTH              4 /* WSEQ_DATA_START115 - [3:0] */
-
-/*
- * R12751 (0x31CF) - Write Sequencer 463
- */
-#define WM8995_WSEQ_EOS115                      0x0100 /* WSEQ_EOS115 */
-#define WM8995_WSEQ_EOS115_MASK                 0x0100 /* WSEQ_EOS115 */
-#define WM8995_WSEQ_EOS115_SHIFT                     8 /* WSEQ_EOS115 */
-#define WM8995_WSEQ_EOS115_WIDTH                     1 /* WSEQ_EOS115 */
-#define WM8995_WSEQ_DELAY115_MASK               0x000F /* WSEQ_DELAY115 - [3:0] */
-#define WM8995_WSEQ_DELAY115_SHIFT                   0 /* WSEQ_DELAY115 - [3:0] */
-#define WM8995_WSEQ_DELAY115_WIDTH                   4 /* WSEQ_DELAY115 - [3:0] */
-
-/*
- * R12752 (0x31D0) - Write Sequencer 464
- */
-#define WM8995_WSEQ_ADDR116_MASK                0x3FFF /* WSEQ_ADDR116 - [13:0] */
-#define WM8995_WSEQ_ADDR116_SHIFT                    0 /* WSEQ_ADDR116 - [13:0] */
-#define WM8995_WSEQ_ADDR116_WIDTH                   14 /* WSEQ_ADDR116 - [13:0] */
-
-/*
- * R12753 (0x31D1) - Write Sequencer 465
- */
-#define WM8995_WSEQ_DATA116_MASK                0x00FF /* WSEQ_DATA116 - [7:0] */
-#define WM8995_WSEQ_DATA116_SHIFT                    0 /* WSEQ_DATA116 - [7:0] */
-#define WM8995_WSEQ_DATA116_WIDTH                    8 /* WSEQ_DATA116 - [7:0] */
-
-/*
- * R12754 (0x31D2) - Write Sequencer 466
- */
-#define WM8995_WSEQ_DATA_WIDTH116_MASK          0x0700 /* WSEQ_DATA_WIDTH116 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH116_SHIFT              8 /* WSEQ_DATA_WIDTH116 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH116_WIDTH              3 /* WSEQ_DATA_WIDTH116 - [10:8] */
-#define WM8995_WSEQ_DATA_START116_MASK          0x000F /* WSEQ_DATA_START116 - [3:0] */
-#define WM8995_WSEQ_DATA_START116_SHIFT              0 /* WSEQ_DATA_START116 - [3:0] */
-#define WM8995_WSEQ_DATA_START116_WIDTH              4 /* WSEQ_DATA_START116 - [3:0] */
-
-/*
- * R12755 (0x31D3) - Write Sequencer 467
- */
-#define WM8995_WSEQ_EOS116                      0x0100 /* WSEQ_EOS116 */
-#define WM8995_WSEQ_EOS116_MASK                 0x0100 /* WSEQ_EOS116 */
-#define WM8995_WSEQ_EOS116_SHIFT                     8 /* WSEQ_EOS116 */
-#define WM8995_WSEQ_EOS116_WIDTH                     1 /* WSEQ_EOS116 */
-#define WM8995_WSEQ_DELAY116_MASK               0x000F /* WSEQ_DELAY116 - [3:0] */
-#define WM8995_WSEQ_DELAY116_SHIFT                   0 /* WSEQ_DELAY116 - [3:0] */
-#define WM8995_WSEQ_DELAY116_WIDTH                   4 /* WSEQ_DELAY116 - [3:0] */
-
-/*
- * R12756 (0x31D4) - Write Sequencer 468
- */
-#define WM8995_WSEQ_ADDR117_MASK                0x3FFF /* WSEQ_ADDR117 - [13:0] */
-#define WM8995_WSEQ_ADDR117_SHIFT                    0 /* WSEQ_ADDR117 - [13:0] */
-#define WM8995_WSEQ_ADDR117_WIDTH                   14 /* WSEQ_ADDR117 - [13:0] */
-
-/*
- * R12757 (0x31D5) - Write Sequencer 469
- */
-#define WM8995_WSEQ_DATA117_MASK                0x00FF /* WSEQ_DATA117 - [7:0] */
-#define WM8995_WSEQ_DATA117_SHIFT                    0 /* WSEQ_DATA117 - [7:0] */
-#define WM8995_WSEQ_DATA117_WIDTH                    8 /* WSEQ_DATA117 - [7:0] */
-
-/*
- * R12758 (0x31D6) - Write Sequencer 470
- */
-#define WM8995_WSEQ_DATA_WIDTH117_MASK          0x0700 /* WSEQ_DATA_WIDTH117 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH117_SHIFT              8 /* WSEQ_DATA_WIDTH117 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH117_WIDTH              3 /* WSEQ_DATA_WIDTH117 - [10:8] */
-#define WM8995_WSEQ_DATA_START117_MASK          0x000F /* WSEQ_DATA_START117 - [3:0] */
-#define WM8995_WSEQ_DATA_START117_SHIFT              0 /* WSEQ_DATA_START117 - [3:0] */
-#define WM8995_WSEQ_DATA_START117_WIDTH              4 /* WSEQ_DATA_START117 - [3:0] */
-
-/*
- * R12759 (0x31D7) - Write Sequencer 471
- */
-#define WM8995_WSEQ_EOS117                      0x0100 /* WSEQ_EOS117 */
-#define WM8995_WSEQ_EOS117_MASK                 0x0100 /* WSEQ_EOS117 */
-#define WM8995_WSEQ_EOS117_SHIFT                     8 /* WSEQ_EOS117 */
-#define WM8995_WSEQ_EOS117_WIDTH                     1 /* WSEQ_EOS117 */
-#define WM8995_WSEQ_DELAY117_MASK               0x000F /* WSEQ_DELAY117 - [3:0] */
-#define WM8995_WSEQ_DELAY117_SHIFT                   0 /* WSEQ_DELAY117 - [3:0] */
-#define WM8995_WSEQ_DELAY117_WIDTH                   4 /* WSEQ_DELAY117 - [3:0] */
-
-/*
- * R12760 (0x31D8) - Write Sequencer 472
- */
-#define WM8995_WSEQ_ADDR118_MASK                0x3FFF /* WSEQ_ADDR118 - [13:0] */
-#define WM8995_WSEQ_ADDR118_SHIFT                    0 /* WSEQ_ADDR118 - [13:0] */
-#define WM8995_WSEQ_ADDR118_WIDTH                   14 /* WSEQ_ADDR118 - [13:0] */
-
-/*
- * R12761 (0x31D9) - Write Sequencer 473
- */
-#define WM8995_WSEQ_DATA118_MASK                0x00FF /* WSEQ_DATA118 - [7:0] */
-#define WM8995_WSEQ_DATA118_SHIFT                    0 /* WSEQ_DATA118 - [7:0] */
-#define WM8995_WSEQ_DATA118_WIDTH                    8 /* WSEQ_DATA118 - [7:0] */
-
-/*
- * R12762 (0x31DA) - Write Sequencer 474
- */
-#define WM8995_WSEQ_DATA_WIDTH118_MASK          0x0700 /* WSEQ_DATA_WIDTH118 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH118_SHIFT              8 /* WSEQ_DATA_WIDTH118 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH118_WIDTH              3 /* WSEQ_DATA_WIDTH118 - [10:8] */
-#define WM8995_WSEQ_DATA_START118_MASK          0x000F /* WSEQ_DATA_START118 - [3:0] */
-#define WM8995_WSEQ_DATA_START118_SHIFT              0 /* WSEQ_DATA_START118 - [3:0] */
-#define WM8995_WSEQ_DATA_START118_WIDTH              4 /* WSEQ_DATA_START118 - [3:0] */
-
-/*
- * R12763 (0x31DB) - Write Sequencer 475
- */
-#define WM8995_WSEQ_EOS118                      0x0100 /* WSEQ_EOS118 */
-#define WM8995_WSEQ_EOS118_MASK                 0x0100 /* WSEQ_EOS118 */
-#define WM8995_WSEQ_EOS118_SHIFT                     8 /* WSEQ_EOS118 */
-#define WM8995_WSEQ_EOS118_WIDTH                     1 /* WSEQ_EOS118 */
-#define WM8995_WSEQ_DELAY118_MASK               0x000F /* WSEQ_DELAY118 - [3:0] */
-#define WM8995_WSEQ_DELAY118_SHIFT                   0 /* WSEQ_DELAY118 - [3:0] */
-#define WM8995_WSEQ_DELAY118_WIDTH                   4 /* WSEQ_DELAY118 - [3:0] */
-
-/*
- * R12764 (0x31DC) - Write Sequencer 476
- */
-#define WM8995_WSEQ_ADDR119_MASK                0x3FFF /* WSEQ_ADDR119 - [13:0] */
-#define WM8995_WSEQ_ADDR119_SHIFT                    0 /* WSEQ_ADDR119 - [13:0] */
-#define WM8995_WSEQ_ADDR119_WIDTH                   14 /* WSEQ_ADDR119 - [13:0] */
-
-/*
- * R12765 (0x31DD) - Write Sequencer 477
- */
-#define WM8995_WSEQ_DATA119_MASK                0x00FF /* WSEQ_DATA119 - [7:0] */
-#define WM8995_WSEQ_DATA119_SHIFT                    0 /* WSEQ_DATA119 - [7:0] */
-#define WM8995_WSEQ_DATA119_WIDTH                    8 /* WSEQ_DATA119 - [7:0] */
-
-/*
- * R12766 (0x31DE) - Write Sequencer 478
- */
-#define WM8995_WSEQ_DATA_WIDTH119_MASK          0x0700 /* WSEQ_DATA_WIDTH119 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH119_SHIFT              8 /* WSEQ_DATA_WIDTH119 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH119_WIDTH              3 /* WSEQ_DATA_WIDTH119 - [10:8] */
-#define WM8995_WSEQ_DATA_START119_MASK          0x000F /* WSEQ_DATA_START119 - [3:0] */
-#define WM8995_WSEQ_DATA_START119_SHIFT              0 /* WSEQ_DATA_START119 - [3:0] */
-#define WM8995_WSEQ_DATA_START119_WIDTH              4 /* WSEQ_DATA_START119 - [3:0] */
-
-/*
- * R12767 (0x31DF) - Write Sequencer 479
- */
-#define WM8995_WSEQ_EOS119                      0x0100 /* WSEQ_EOS119 */
-#define WM8995_WSEQ_EOS119_MASK                 0x0100 /* WSEQ_EOS119 */
-#define WM8995_WSEQ_EOS119_SHIFT                     8 /* WSEQ_EOS119 */
-#define WM8995_WSEQ_EOS119_WIDTH                     1 /* WSEQ_EOS119 */
-#define WM8995_WSEQ_DELAY119_MASK               0x000F /* WSEQ_DELAY119 - [3:0] */
-#define WM8995_WSEQ_DELAY119_SHIFT                   0 /* WSEQ_DELAY119 - [3:0] */
-#define WM8995_WSEQ_DELAY119_WIDTH                   4 /* WSEQ_DELAY119 - [3:0] */
-
-/*
- * R12768 (0x31E0) - Write Sequencer 480
- */
-#define WM8995_WSEQ_ADDR120_MASK                0x3FFF /* WSEQ_ADDR120 - [13:0] */
-#define WM8995_WSEQ_ADDR120_SHIFT                    0 /* WSEQ_ADDR120 - [13:0] */
-#define WM8995_WSEQ_ADDR120_WIDTH                   14 /* WSEQ_ADDR120 - [13:0] */
-
-/*
- * R12769 (0x31E1) - Write Sequencer 481
- */
-#define WM8995_WSEQ_DATA120_MASK                0x00FF /* WSEQ_DATA120 - [7:0] */
-#define WM8995_WSEQ_DATA120_SHIFT                    0 /* WSEQ_DATA120 - [7:0] */
-#define WM8995_WSEQ_DATA120_WIDTH                    8 /* WSEQ_DATA120 - [7:0] */
-
-/*
- * R12770 (0x31E2) - Write Sequencer 482
- */
-#define WM8995_WSEQ_DATA_WIDTH120_MASK          0x0700 /* WSEQ_DATA_WIDTH120 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH120_SHIFT              8 /* WSEQ_DATA_WIDTH120 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH120_WIDTH              3 /* WSEQ_DATA_WIDTH120 - [10:8] */
-#define WM8995_WSEQ_DATA_START120_MASK          0x000F /* WSEQ_DATA_START120 - [3:0] */
-#define WM8995_WSEQ_DATA_START120_SHIFT              0 /* WSEQ_DATA_START120 - [3:0] */
-#define WM8995_WSEQ_DATA_START120_WIDTH              4 /* WSEQ_DATA_START120 - [3:0] */
-
-/*
- * R12771 (0x31E3) - Write Sequencer 483
- */
-#define WM8995_WSEQ_EOS120                      0x0100 /* WSEQ_EOS120 */
-#define WM8995_WSEQ_EOS120_MASK                 0x0100 /* WSEQ_EOS120 */
-#define WM8995_WSEQ_EOS120_SHIFT                     8 /* WSEQ_EOS120 */
-#define WM8995_WSEQ_EOS120_WIDTH                     1 /* WSEQ_EOS120 */
-#define WM8995_WSEQ_DELAY120_MASK               0x000F /* WSEQ_DELAY120 - [3:0] */
-#define WM8995_WSEQ_DELAY120_SHIFT                   0 /* WSEQ_DELAY120 - [3:0] */
-#define WM8995_WSEQ_DELAY120_WIDTH                   4 /* WSEQ_DELAY120 - [3:0] */
-
-/*
- * R12772 (0x31E4) - Write Sequencer 484
- */
-#define WM8995_WSEQ_ADDR121_MASK                0x3FFF /* WSEQ_ADDR121 - [13:0] */
-#define WM8995_WSEQ_ADDR121_SHIFT                    0 /* WSEQ_ADDR121 - [13:0] */
-#define WM8995_WSEQ_ADDR121_WIDTH                   14 /* WSEQ_ADDR121 - [13:0] */
-
-/*
- * R12773 (0x31E5) - Write Sequencer 485
- */
-#define WM8995_WSEQ_DATA121_MASK                0x00FF /* WSEQ_DATA121 - [7:0] */
-#define WM8995_WSEQ_DATA121_SHIFT                    0 /* WSEQ_DATA121 - [7:0] */
-#define WM8995_WSEQ_DATA121_WIDTH                    8 /* WSEQ_DATA121 - [7:0] */
-
-/*
- * R12774 (0x31E6) - Write Sequencer 486
- */
-#define WM8995_WSEQ_DATA_WIDTH121_MASK          0x0700 /* WSEQ_DATA_WIDTH121 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH121_SHIFT              8 /* WSEQ_DATA_WIDTH121 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH121_WIDTH              3 /* WSEQ_DATA_WIDTH121 - [10:8] */
-#define WM8995_WSEQ_DATA_START121_MASK          0x000F /* WSEQ_DATA_START121 - [3:0] */
-#define WM8995_WSEQ_DATA_START121_SHIFT              0 /* WSEQ_DATA_START121 - [3:0] */
-#define WM8995_WSEQ_DATA_START121_WIDTH              4 /* WSEQ_DATA_START121 - [3:0] */
-
-/*
- * R12775 (0x31E7) - Write Sequencer 487
- */
-#define WM8995_WSEQ_EOS121                      0x0100 /* WSEQ_EOS121 */
-#define WM8995_WSEQ_EOS121_MASK                 0x0100 /* WSEQ_EOS121 */
-#define WM8995_WSEQ_EOS121_SHIFT                     8 /* WSEQ_EOS121 */
-#define WM8995_WSEQ_EOS121_WIDTH                     1 /* WSEQ_EOS121 */
-#define WM8995_WSEQ_DELAY121_MASK               0x000F /* WSEQ_DELAY121 - [3:0] */
-#define WM8995_WSEQ_DELAY121_SHIFT                   0 /* WSEQ_DELAY121 - [3:0] */
-#define WM8995_WSEQ_DELAY121_WIDTH                   4 /* WSEQ_DELAY121 - [3:0] */
-
-/*
- * R12776 (0x31E8) - Write Sequencer 488
- */
-#define WM8995_WSEQ_ADDR122_MASK                0x3FFF /* WSEQ_ADDR122 - [13:0] */
-#define WM8995_WSEQ_ADDR122_SHIFT                    0 /* WSEQ_ADDR122 - [13:0] */
-#define WM8995_WSEQ_ADDR122_WIDTH                   14 /* WSEQ_ADDR122 - [13:0] */
-
-/*
- * R12777 (0x31E9) - Write Sequencer 489
- */
-#define WM8995_WSEQ_DATA122_MASK                0x00FF /* WSEQ_DATA122 - [7:0] */
-#define WM8995_WSEQ_DATA122_SHIFT                    0 /* WSEQ_DATA122 - [7:0] */
-#define WM8995_WSEQ_DATA122_WIDTH                    8 /* WSEQ_DATA122 - [7:0] */
-
-/*
- * R12778 (0x31EA) - Write Sequencer 490
- */
-#define WM8995_WSEQ_DATA_WIDTH122_MASK          0x0700 /* WSEQ_DATA_WIDTH122 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH122_SHIFT              8 /* WSEQ_DATA_WIDTH122 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH122_WIDTH              3 /* WSEQ_DATA_WIDTH122 - [10:8] */
-#define WM8995_WSEQ_DATA_START122_MASK          0x000F /* WSEQ_DATA_START122 - [3:0] */
-#define WM8995_WSEQ_DATA_START122_SHIFT              0 /* WSEQ_DATA_START122 - [3:0] */
-#define WM8995_WSEQ_DATA_START122_WIDTH              4 /* WSEQ_DATA_START122 - [3:0] */
-
-/*
- * R12779 (0x31EB) - Write Sequencer 491
- */
-#define WM8995_WSEQ_EOS122                      0x0100 /* WSEQ_EOS122 */
-#define WM8995_WSEQ_EOS122_MASK                 0x0100 /* WSEQ_EOS122 */
-#define WM8995_WSEQ_EOS122_SHIFT                     8 /* WSEQ_EOS122 */
-#define WM8995_WSEQ_EOS122_WIDTH                     1 /* WSEQ_EOS122 */
-#define WM8995_WSEQ_DELAY122_MASK               0x000F /* WSEQ_DELAY122 - [3:0] */
-#define WM8995_WSEQ_DELAY122_SHIFT                   0 /* WSEQ_DELAY122 - [3:0] */
-#define WM8995_WSEQ_DELAY122_WIDTH                   4 /* WSEQ_DELAY122 - [3:0] */
-
-/*
- * R12780 (0x31EC) - Write Sequencer 492
- */
-#define WM8995_WSEQ_ADDR123_MASK                0x3FFF /* WSEQ_ADDR123 - [13:0] */
-#define WM8995_WSEQ_ADDR123_SHIFT                    0 /* WSEQ_ADDR123 - [13:0] */
-#define WM8995_WSEQ_ADDR123_WIDTH                   14 /* WSEQ_ADDR123 - [13:0] */
-
-/*
- * R12781 (0x31ED) - Write Sequencer 493
- */
-#define WM8995_WSEQ_DATA123_MASK                0x00FF /* WSEQ_DATA123 - [7:0] */
-#define WM8995_WSEQ_DATA123_SHIFT                    0 /* WSEQ_DATA123 - [7:0] */
-#define WM8995_WSEQ_DATA123_WIDTH                    8 /* WSEQ_DATA123 - [7:0] */
-
-/*
- * R12782 (0x31EE) - Write Sequencer 494
- */
-#define WM8995_WSEQ_DATA_WIDTH123_MASK          0x0700 /* WSEQ_DATA_WIDTH123 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH123_SHIFT              8 /* WSEQ_DATA_WIDTH123 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH123_WIDTH              3 /* WSEQ_DATA_WIDTH123 - [10:8] */
-#define WM8995_WSEQ_DATA_START123_MASK          0x000F /* WSEQ_DATA_START123 - [3:0] */
-#define WM8995_WSEQ_DATA_START123_SHIFT              0 /* WSEQ_DATA_START123 - [3:0] */
-#define WM8995_WSEQ_DATA_START123_WIDTH              4 /* WSEQ_DATA_START123 - [3:0] */
-
-/*
- * R12783 (0x31EF) - Write Sequencer 495
- */
-#define WM8995_WSEQ_EOS123                      0x0100 /* WSEQ_EOS123 */
-#define WM8995_WSEQ_EOS123_MASK                 0x0100 /* WSEQ_EOS123 */
-#define WM8995_WSEQ_EOS123_SHIFT                     8 /* WSEQ_EOS123 */
-#define WM8995_WSEQ_EOS123_WIDTH                     1 /* WSEQ_EOS123 */
-#define WM8995_WSEQ_DELAY123_MASK               0x000F /* WSEQ_DELAY123 - [3:0] */
-#define WM8995_WSEQ_DELAY123_SHIFT                   0 /* WSEQ_DELAY123 - [3:0] */
-#define WM8995_WSEQ_DELAY123_WIDTH                   4 /* WSEQ_DELAY123 - [3:0] */
-
-/*
- * R12784 (0x31F0) - Write Sequencer 496
- */
-#define WM8995_WSEQ_ADDR124_MASK                0x3FFF /* WSEQ_ADDR124 - [13:0] */
-#define WM8995_WSEQ_ADDR124_SHIFT                    0 /* WSEQ_ADDR124 - [13:0] */
-#define WM8995_WSEQ_ADDR124_WIDTH                   14 /* WSEQ_ADDR124 - [13:0] */
-
-/*
- * R12785 (0x31F1) - Write Sequencer 497
- */
-#define WM8995_WSEQ_DATA124_MASK                0x00FF /* WSEQ_DATA124 - [7:0] */
-#define WM8995_WSEQ_DATA124_SHIFT                    0 /* WSEQ_DATA124 - [7:0] */
-#define WM8995_WSEQ_DATA124_WIDTH                    8 /* WSEQ_DATA124 - [7:0] */
-
-/*
- * R12786 (0x31F2) - Write Sequencer 498
- */
-#define WM8995_WSEQ_DATA_WIDTH124_MASK          0x0700 /* WSEQ_DATA_WIDTH124 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH124_SHIFT              8 /* WSEQ_DATA_WIDTH124 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH124_WIDTH              3 /* WSEQ_DATA_WIDTH124 - [10:8] */
-#define WM8995_WSEQ_DATA_START124_MASK          0x000F /* WSEQ_DATA_START124 - [3:0] */
-#define WM8995_WSEQ_DATA_START124_SHIFT              0 /* WSEQ_DATA_START124 - [3:0] */
-#define WM8995_WSEQ_DATA_START124_WIDTH              4 /* WSEQ_DATA_START124 - [3:0] */
-
-/*
- * R12787 (0x31F3) - Write Sequencer 499
- */
-#define WM8995_WSEQ_EOS124                      0x0100 /* WSEQ_EOS124 */
-#define WM8995_WSEQ_EOS124_MASK                 0x0100 /* WSEQ_EOS124 */
-#define WM8995_WSEQ_EOS124_SHIFT                     8 /* WSEQ_EOS124 */
-#define WM8995_WSEQ_EOS124_WIDTH                     1 /* WSEQ_EOS124 */
-#define WM8995_WSEQ_DELAY124_MASK               0x000F /* WSEQ_DELAY124 - [3:0] */
-#define WM8995_WSEQ_DELAY124_SHIFT                   0 /* WSEQ_DELAY124 - [3:0] */
-#define WM8995_WSEQ_DELAY124_WIDTH                   4 /* WSEQ_DELAY124 - [3:0] */
-
-/*
- * R12788 (0x31F4) - Write Sequencer 500
- */
-#define WM8995_WSEQ_ADDR125_MASK                0x3FFF /* WSEQ_ADDR125 - [13:0] */
-#define WM8995_WSEQ_ADDR125_SHIFT                    0 /* WSEQ_ADDR125 - [13:0] */
-#define WM8995_WSEQ_ADDR125_WIDTH                   14 /* WSEQ_ADDR125 - [13:0] */
-
-/*
- * R12789 (0x31F5) - Write Sequencer 501
- */
-#define WM8995_WSEQ_DATA125_MASK                0x00FF /* WSEQ_DATA125 - [7:0] */
-#define WM8995_WSEQ_DATA125_SHIFT                    0 /* WSEQ_DATA125 - [7:0] */
-#define WM8995_WSEQ_DATA125_WIDTH                    8 /* WSEQ_DATA125 - [7:0] */
-
-/*
- * R12790 (0x31F6) - Write Sequencer 502
- */
-#define WM8995_WSEQ_DATA_WIDTH125_MASK          0x0700 /* WSEQ_DATA_WIDTH125 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH125_SHIFT              8 /* WSEQ_DATA_WIDTH125 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH125_WIDTH              3 /* WSEQ_DATA_WIDTH125 - [10:8] */
-#define WM8995_WSEQ_DATA_START125_MASK          0x000F /* WSEQ_DATA_START125 - [3:0] */
-#define WM8995_WSEQ_DATA_START125_SHIFT              0 /* WSEQ_DATA_START125 - [3:0] */
-#define WM8995_WSEQ_DATA_START125_WIDTH              4 /* WSEQ_DATA_START125 - [3:0] */
-
-/*
- * R12791 (0x31F7) - Write Sequencer 503
- */
-#define WM8995_WSEQ_EOS125                      0x0100 /* WSEQ_EOS125 */
-#define WM8995_WSEQ_EOS125_MASK                 0x0100 /* WSEQ_EOS125 */
-#define WM8995_WSEQ_EOS125_SHIFT                     8 /* WSEQ_EOS125 */
-#define WM8995_WSEQ_EOS125_WIDTH                     1 /* WSEQ_EOS125 */
-#define WM8995_WSEQ_DELAY125_MASK               0x000F /* WSEQ_DELAY125 - [3:0] */
-#define WM8995_WSEQ_DELAY125_SHIFT                   0 /* WSEQ_DELAY125 - [3:0] */
-#define WM8995_WSEQ_DELAY125_WIDTH                   4 /* WSEQ_DELAY125 - [3:0] */
-
-/*
- * R12792 (0x31F8) - Write Sequencer 504
- */
-#define WM8995_WSEQ_ADDR126_MASK                0x3FFF /* WSEQ_ADDR126 - [13:0] */
-#define WM8995_WSEQ_ADDR126_SHIFT                    0 /* WSEQ_ADDR126 - [13:0] */
-#define WM8995_WSEQ_ADDR126_WIDTH                   14 /* WSEQ_ADDR126 - [13:0] */
-
-/*
- * R12793 (0x31F9) - Write Sequencer 505
- */
-#define WM8995_WSEQ_DATA126_MASK                0x00FF /* WSEQ_DATA126 - [7:0] */
-#define WM8995_WSEQ_DATA126_SHIFT                    0 /* WSEQ_DATA126 - [7:0] */
-#define WM8995_WSEQ_DATA126_WIDTH                    8 /* WSEQ_DATA126 - [7:0] */
-
-/*
- * R12794 (0x31FA) - Write Sequencer 506
- */
-#define WM8995_WSEQ_DATA_WIDTH126_MASK          0x0700 /* WSEQ_DATA_WIDTH126 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH126_SHIFT              8 /* WSEQ_DATA_WIDTH126 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH126_WIDTH              3 /* WSEQ_DATA_WIDTH126 - [10:8] */
-#define WM8995_WSEQ_DATA_START126_MASK          0x000F /* WSEQ_DATA_START126 - [3:0] */
-#define WM8995_WSEQ_DATA_START126_SHIFT              0 /* WSEQ_DATA_START126 - [3:0] */
-#define WM8995_WSEQ_DATA_START126_WIDTH              4 /* WSEQ_DATA_START126 - [3:0] */
-
-/*
- * R12795 (0x31FB) - Write Sequencer 507
- */
-#define WM8995_WSEQ_EOS126                      0x0100 /* WSEQ_EOS126 */
-#define WM8995_WSEQ_EOS126_MASK                 0x0100 /* WSEQ_EOS126 */
-#define WM8995_WSEQ_EOS126_SHIFT                     8 /* WSEQ_EOS126 */
-#define WM8995_WSEQ_EOS126_WIDTH                     1 /* WSEQ_EOS126 */
-#define WM8995_WSEQ_DELAY126_MASK               0x000F /* WSEQ_DELAY126 - [3:0] */
-#define WM8995_WSEQ_DELAY126_SHIFT                   0 /* WSEQ_DELAY126 - [3:0] */
-#define WM8995_WSEQ_DELAY126_WIDTH                   4 /* WSEQ_DELAY126 - [3:0] */
-
-/*
- * R12796 (0x31FC) - Write Sequencer 508
- */
-#define WM8995_WSEQ_ADDR127_MASK                0x3FFF /* WSEQ_ADDR127 - [13:0] */
-#define WM8995_WSEQ_ADDR127_SHIFT                    0 /* WSEQ_ADDR127 - [13:0] */
-#define WM8995_WSEQ_ADDR127_WIDTH                   14 /* WSEQ_ADDR127 - [13:0] */
-
-/*
- * R12797 (0x31FD) - Write Sequencer 509
- */
-#define WM8995_WSEQ_DATA127_MASK                0x00FF /* WSEQ_DATA127 - [7:0] */
-#define WM8995_WSEQ_DATA127_SHIFT                    0 /* WSEQ_DATA127 - [7:0] */
-#define WM8995_WSEQ_DATA127_WIDTH                    8 /* WSEQ_DATA127 - [7:0] */
-
-/*
- * R12798 (0x31FE) - Write Sequencer 510
- */
-#define WM8995_WSEQ_DATA_WIDTH127_MASK          0x0700 /* WSEQ_DATA_WIDTH127 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH127_SHIFT              8 /* WSEQ_DATA_WIDTH127 - [10:8] */
-#define WM8995_WSEQ_DATA_WIDTH127_WIDTH              3 /* WSEQ_DATA_WIDTH127 - [10:8] */
-#define WM8995_WSEQ_DATA_START127_MASK          0x000F /* WSEQ_DATA_START127 - [3:0] */
-#define WM8995_WSEQ_DATA_START127_SHIFT              0 /* WSEQ_DATA_START127 - [3:0] */
-#define WM8995_WSEQ_DATA_START127_WIDTH              4 /* WSEQ_DATA_START127 - [3:0] */
-
-/*
- * R12799 (0x31FF) - Write Sequencer 511
- */
-#define WM8995_WSEQ_EOS127                      0x0100 /* WSEQ_EOS127 */
-#define WM8995_WSEQ_EOS127_MASK                 0x0100 /* WSEQ_EOS127 */
-#define WM8995_WSEQ_EOS127_SHIFT                     8 /* WSEQ_EOS127 */
-#define WM8995_WSEQ_EOS127_WIDTH                     1 /* WSEQ_EOS127 */
-#define WM8995_WSEQ_DELAY127_MASK               0x000F /* WSEQ_DELAY127 - [3:0] */
-#define WM8995_WSEQ_DELAY127_SHIFT                   0 /* WSEQ_DELAY127 - [3:0] */
-#define WM8995_WSEQ_DELAY127_WIDTH                   4 /* WSEQ_DELAY127 - [3:0] */
-
 #define WM8995_CLASS_W_SWITCH(xname, reg, shift, max, invert) \
 {      .iface = SNDRV_CTL_ELEM_IFACE_MIXER, .name = xname, \
        .info = snd_soc_info_volsw, \