[PARISC] PA7200 also supports prefetch for read
authorKyle McMartin <kyle@parisc-linux.org>
Mon, 14 Aug 2006 00:37:26 +0000 (20:37 -0400)
committerMatthew Wilcox <willy@parisc-linux.org>
Wed, 4 Oct 2006 12:44:58 +0000 (06:44 -0600)
It seems PA7200 processors also suppress traps on loads to
%r0. This means we can prefetch for read on these cpus. Of course,
we can't support prefetch for write, since that requires
LOAD DOUBLEWORD which was added with PA2.0

Signed-off-by: Kyle McMartin <kyle@parisc-linux.org>
arch/parisc/Kconfig
include/asm-parisc/prefetch.h

index 6dd0ea8..d210123 100644 (file)
@@ -127,7 +127,7 @@ config PA11
 
 config PREFETCH
        def_bool y
-       depends on PA8X00
+       depends on PA8X00 || PA7200
 
 config 64BIT
        bool "64-bit kernel"
index f5a2e7a..5d02172 100644 (file)
@@ -24,11 +24,14 @@ extern inline void prefetch(const void *addr)
        __asm__("ldw 0(%0), %%r0" : : "r" (addr));
 }
 
+/* LDD is a PA2.0 addition. */
+#ifdef CONFIG_PA20
 #define ARCH_HAS_PREFETCHW
 extern inline void prefetchw(const void *addr)
 {
        __asm__("ldd 0(%0), %%r0" : : "r" (addr));
 }
+#endif /* CONFIG_PA20 */
 
 #endif /* CONFIG_PREFETCH */
 #endif /* __ASSEMBLY__ */