powerpc/4xx: Workaround for PPC440EPx/GRx PCI_28 Errata
authorJosh Boyer <jwboyer@linux.vnet.ibm.com>
Tue, 17 Jun 2008 23:01:38 +0000 (19:01 -0400)
committerJosh Boyer <jwboyer@linux.vnet.ibm.com>
Tue, 17 Jun 2008 23:01:38 +0000 (19:01 -0400)
commit5ce4b59653b2c2053cd9a011918ac1e4747f24cc
tree9dd8ba43094c80c31459caa43d2014668617c2e2
parentd2146cb274e494dd14e50f5b4cdeb7a5e5af5421
powerpc/4xx: Workaround for PPC440EPx/GRx PCI_28 Errata

The 440EPx/GRx chips don't support PCI MRM commands.  Drivers determine this
by looking for a zero value in the PCI cache line size register.  However,
some drivers write to this register upon initialization.  This can cause
MRMs to be used on these chips, which may cause deadlocks on PLB4.

The workaround implemented here introduces a new indirect_type flag, called
PPC_INDIRECT_TYPE_BROKEN_MRM.  This is set in the pci_controller structure in
the pci fixup function for 4xx PCI bridges by determining if the bridge is
compatible with 440EPx/GRx.  The flag is checked in the indirect_write_config
function, and forces any writes to the PCI_CACHE_LINE_SIZE register to be
zero, which will disable MRMs for these chips.

A similar workaround has been tested by AMCC on various PCI cards, such as
the Silicon Image ATA card and Intel E1000 GIGE card.  Hangs were seen with
the Silicon Image card, and MRMs were seen on the bus with a PCI analyzer.
With the workaround in place, the card functioned properly and only Memory
Reads were seen on the bus with the analyzer.

Acked-by: Stefan Roese <sr@denx.de>
Signed-off-by: Josh Boyer <jwboyer@linux.vnet.ibm.com>
arch/powerpc/sysdev/indirect_pci.c
arch/powerpc/sysdev/ppc4xx_pci.c
include/asm-powerpc/pci-bridge.h