resource: allow MMIO exclusivity for device drivers
[pandora-kernel.git] / include / linux / pci.h
1 /*
2  *      pci.h
3  *
4  *      PCI defines and function prototypes
5  *      Copyright 1994, Drew Eckhardt
6  *      Copyright 1997--1999 Martin Mares <mj@ucw.cz>
7  *
8  *      For more information, please consult the following manuals (look at
9  *      http://www.pcisig.com/ for how to get them):
10  *
11  *      PCI BIOS Specification
12  *      PCI Local Bus Specification
13  *      PCI to PCI Bridge Specification
14  *      PCI System Design Guide
15  */
16
17 #ifndef LINUX_PCI_H
18 #define LINUX_PCI_H
19
20 #include <linux/pci_regs.h>     /* The pci register defines */
21
22 /*
23  * The PCI interface treats multi-function devices as independent
24  * devices.  The slot/function address of each device is encoded
25  * in a single byte as follows:
26  *
27  *      7:3 = slot
28  *      2:0 = function
29  */
30 #define PCI_DEVFN(slot, func)   ((((slot) & 0x1f) << 3) | ((func) & 0x07))
31 #define PCI_SLOT(devfn)         (((devfn) >> 3) & 0x1f)
32 #define PCI_FUNC(devfn)         ((devfn) & 0x07)
33
34 /* Ioctls for /proc/bus/pci/X/Y nodes. */
35 #define PCIIOC_BASE             ('P' << 24 | 'C' << 16 | 'I' << 8)
36 #define PCIIOC_CONTROLLER       (PCIIOC_BASE | 0x00)    /* Get controller for PCI device. */
37 #define PCIIOC_MMAP_IS_IO       (PCIIOC_BASE | 0x01)    /* Set mmap state to I/O space. */
38 #define PCIIOC_MMAP_IS_MEM      (PCIIOC_BASE | 0x02)    /* Set mmap state to MEM space. */
39 #define PCIIOC_WRITE_COMBINE    (PCIIOC_BASE | 0x03)    /* Enable/disable write-combining. */
40
41 #ifdef __KERNEL__
42
43 #include <linux/mod_devicetable.h>
44
45 #include <linux/types.h>
46 #include <linux/init.h>
47 #include <linux/ioport.h>
48 #include <linux/list.h>
49 #include <linux/compiler.h>
50 #include <linux/errno.h>
51 #include <linux/kobject.h>
52 #include <asm/atomic.h>
53 #include <linux/device.h>
54 #include <linux/io.h>
55
56 /* Include the ID list */
57 #include <linux/pci_ids.h>
58
59 /* pci_slot represents a physical slot */
60 struct pci_slot {
61         struct pci_bus *bus;            /* The bus this slot is on */
62         struct list_head list;          /* node in list of slots on this bus */
63         struct hotplug_slot *hotplug;   /* Hotplug info (migrate over time) */
64         unsigned char number;           /* PCI_SLOT(pci_dev->devfn) */
65         struct kobject kobj;
66 };
67
68 static inline const char *pci_slot_name(const struct pci_slot *slot)
69 {
70         return kobject_name(&slot->kobj);
71 }
72
73 /* File state for mmap()s on /proc/bus/pci/X/Y */
74 enum pci_mmap_state {
75         pci_mmap_io,
76         pci_mmap_mem
77 };
78
79 /* This defines the direction arg to the DMA mapping routines. */
80 #define PCI_DMA_BIDIRECTIONAL   0
81 #define PCI_DMA_TODEVICE        1
82 #define PCI_DMA_FROMDEVICE      2
83 #define PCI_DMA_NONE            3
84
85 #define DEVICE_COUNT_RESOURCE   12
86
87 typedef int __bitwise pci_power_t;
88
89 #define PCI_D0          ((pci_power_t __force) 0)
90 #define PCI_D1          ((pci_power_t __force) 1)
91 #define PCI_D2          ((pci_power_t __force) 2)
92 #define PCI_D3hot       ((pci_power_t __force) 3)
93 #define PCI_D3cold      ((pci_power_t __force) 4)
94 #define PCI_UNKNOWN     ((pci_power_t __force) 5)
95 #define PCI_POWER_ERROR ((pci_power_t __force) -1)
96
97 /** The pci_channel state describes connectivity between the CPU and
98  *  the pci device.  If some PCI bus between here and the pci device
99  *  has crashed or locked up, this info is reflected here.
100  */
101 typedef unsigned int __bitwise pci_channel_state_t;
102
103 enum pci_channel_state {
104         /* I/O channel is in normal state */
105         pci_channel_io_normal = (__force pci_channel_state_t) 1,
106
107         /* I/O to channel is blocked */
108         pci_channel_io_frozen = (__force pci_channel_state_t) 2,
109
110         /* PCI card is dead */
111         pci_channel_io_perm_failure = (__force pci_channel_state_t) 3,
112 };
113
114 typedef unsigned int __bitwise pcie_reset_state_t;
115
116 enum pcie_reset_state {
117         /* Reset is NOT asserted (Use to deassert reset) */
118         pcie_deassert_reset = (__force pcie_reset_state_t) 1,
119
120         /* Use #PERST to reset PCI-E device */
121         pcie_warm_reset = (__force pcie_reset_state_t) 2,
122
123         /* Use PCI-E Hot Reset to reset device */
124         pcie_hot_reset = (__force pcie_reset_state_t) 3
125 };
126
127 typedef unsigned short __bitwise pci_dev_flags_t;
128 enum pci_dev_flags {
129         /* INTX_DISABLE in PCI_COMMAND register disables MSI
130          * generation too.
131          */
132         PCI_DEV_FLAGS_MSI_INTX_DISABLE_BUG = (__force pci_dev_flags_t) 1,
133         /* Device configuration is irrevocably lost if disabled into D3 */
134         PCI_DEV_FLAGS_NO_D3 = (__force pci_dev_flags_t) 2,
135 };
136
137 enum pci_irq_reroute_variant {
138         INTEL_IRQ_REROUTE_VARIANT = 1,
139         MAX_IRQ_REROUTE_VARIANTS = 3
140 };
141
142 typedef unsigned short __bitwise pci_bus_flags_t;
143 enum pci_bus_flags {
144         PCI_BUS_FLAGS_NO_MSI   = (__force pci_bus_flags_t) 1,
145         PCI_BUS_FLAGS_NO_MMRBC = (__force pci_bus_flags_t) 2,
146 };
147
148 struct pci_cap_saved_state {
149         struct hlist_node next;
150         char cap_nr;
151         u32 data[0];
152 };
153
154 struct pcie_link_state;
155 struct pci_vpd;
156
157 /*
158  * The pci_dev structure is used to describe PCI devices.
159  */
160 struct pci_dev {
161         struct list_head bus_list;      /* node in per-bus list */
162         struct pci_bus  *bus;           /* bus this device is on */
163         struct pci_bus  *subordinate;   /* bus this device bridges to */
164
165         void            *sysdata;       /* hook for sys-specific extension */
166         struct proc_dir_entry *procent; /* device entry in /proc/bus/pci */
167         struct pci_slot *slot;          /* Physical slot this device is in */
168
169         unsigned int    devfn;          /* encoded device & function index */
170         unsigned short  vendor;
171         unsigned short  device;
172         unsigned short  subsystem_vendor;
173         unsigned short  subsystem_device;
174         unsigned int    class;          /* 3 bytes: (base,sub,prog-if) */
175         u8              revision;       /* PCI revision, low byte of class word */
176         u8              hdr_type;       /* PCI header type (`multi' flag masked out) */
177         u8              pcie_type;      /* PCI-E device/port type */
178         u8              rom_base_reg;   /* which config register controls the ROM */
179         u8              pin;            /* which interrupt pin this device uses */
180
181         struct pci_driver *driver;      /* which driver has allocated this device */
182         u64             dma_mask;       /* Mask of the bits of bus address this
183                                            device implements.  Normally this is
184                                            0xffffffff.  You only need to change
185                                            this if your device has broken DMA
186                                            or supports 64-bit transfers.  */
187
188         struct device_dma_parameters dma_parms;
189
190         pci_power_t     current_state;  /* Current operating state. In ACPI-speak,
191                                            this is D0-D3, D0 being fully functional,
192                                            and D3 being off. */
193         int             pm_cap;         /* PM capability offset in the
194                                            configuration space */
195         unsigned int    pme_support:5;  /* Bitmask of states from which PME#
196                                            can be generated */
197         unsigned int    d1_support:1;   /* Low power state D1 is supported */
198         unsigned int    d2_support:1;   /* Low power state D2 is supported */
199         unsigned int    no_d1d2:1;      /* Only allow D0 and D3 */
200
201 #ifdef CONFIG_PCIEASPM
202         struct pcie_link_state  *link_state;    /* ASPM link state. */
203 #endif
204
205         pci_channel_state_t error_state;        /* current connectivity state */
206         struct  device  dev;            /* Generic device interface */
207
208         int             cfg_size;       /* Size of configuration space */
209
210         /*
211          * Instead of touching interrupt line and base address registers
212          * directly, use the values stored here. They might be different!
213          */
214         unsigned int    irq;
215         struct resource resource[DEVICE_COUNT_RESOURCE]; /* I/O and memory regions + expansion ROMs */
216
217         /* These fields are used by common fixups */
218         unsigned int    transparent:1;  /* Transparent PCI bridge */
219         unsigned int    multifunction:1;/* Part of multi-function device */
220         /* keep track of device state */
221         unsigned int    is_added:1;
222         unsigned int    is_busmaster:1; /* device is busmaster */
223         unsigned int    no_msi:1;       /* device may not use msi */
224         unsigned int    block_ucfg_access:1;    /* userspace config space access is blocked */
225         unsigned int    broken_parity_status:1; /* Device generates false positive parity */
226         unsigned int    irq_reroute_variant:2;  /* device needs IRQ rerouting variant */
227         unsigned int    msi_enabled:1;
228         unsigned int    msix_enabled:1;
229         unsigned int    ari_enabled:1;  /* ARI forwarding */
230         unsigned int    is_managed:1;
231         unsigned int    is_pcie:1;
232         pci_dev_flags_t dev_flags;
233         atomic_t        enable_cnt;     /* pci_enable_device has been called */
234
235         u32             saved_config_space[16]; /* config space saved at suspend time */
236         struct hlist_head saved_cap_space;
237         struct bin_attribute *rom_attr; /* attribute descriptor for sysfs ROM entry */
238         int rom_attr_enabled;           /* has display of the rom attribute been enabled? */
239         struct bin_attribute *res_attr[DEVICE_COUNT_RESOURCE]; /* sysfs file for resources */
240         struct bin_attribute *res_attr_wc[DEVICE_COUNT_RESOURCE]; /* sysfs file for WC mapping of resources */
241 #ifdef CONFIG_PCI_MSI
242         struct list_head msi_list;
243 #endif
244         struct pci_vpd *vpd;
245 };
246
247 extern struct pci_dev *alloc_pci_dev(void);
248
249 #define pci_dev_b(n) list_entry(n, struct pci_dev, bus_list)
250 #define to_pci_dev(n) container_of(n, struct pci_dev, dev)
251 #define for_each_pci_dev(d) while ((d = pci_get_device(PCI_ANY_ID, PCI_ANY_ID, d)) != NULL)
252
253 static inline int pci_channel_offline(struct pci_dev *pdev)
254 {
255         return (pdev->error_state != pci_channel_io_normal);
256 }
257
258 static inline struct pci_cap_saved_state *pci_find_saved_cap(
259         struct pci_dev *pci_dev, char cap)
260 {
261         struct pci_cap_saved_state *tmp;
262         struct hlist_node *pos;
263
264         hlist_for_each_entry(tmp, pos, &pci_dev->saved_cap_space, next) {
265                 if (tmp->cap_nr == cap)
266                         return tmp;
267         }
268         return NULL;
269 }
270
271 static inline void pci_add_saved_cap(struct pci_dev *pci_dev,
272         struct pci_cap_saved_state *new_cap)
273 {
274         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
275 }
276
277 /*
278  *  For PCI devices, the region numbers are assigned this way:
279  *
280  *      0-5     standard PCI regions
281  *      6       expansion ROM
282  *      7-10    bridges: address space assigned to buses behind the bridge
283  */
284
285 #define PCI_ROM_RESOURCE        6
286 #define PCI_BRIDGE_RESOURCES    7
287 #define PCI_NUM_RESOURCES       11
288
289 #ifndef PCI_BUS_NUM_RESOURCES
290 #define PCI_BUS_NUM_RESOURCES   16
291 #endif
292
293 #define PCI_REGION_FLAG_MASK    0x0fU   /* These bits of resource flags tell us the PCI region flags */
294
295 struct pci_bus {
296         struct list_head node;          /* node in list of buses */
297         struct pci_bus  *parent;        /* parent bus this bridge is on */
298         struct list_head children;      /* list of child buses */
299         struct list_head devices;       /* list of devices on this bus */
300         struct pci_dev  *self;          /* bridge device as seen by parent */
301         struct list_head slots;         /* list of slots on this bus */
302         struct resource *resource[PCI_BUS_NUM_RESOURCES];
303                                         /* address space routed to this bus */
304
305         struct pci_ops  *ops;           /* configuration access functions */
306         void            *sysdata;       /* hook for sys-specific extension */
307         struct proc_dir_entry *procdir; /* directory entry in /proc/bus/pci */
308
309         unsigned char   number;         /* bus number */
310         unsigned char   primary;        /* number of primary bridge */
311         unsigned char   secondary;      /* number of secondary bridge */
312         unsigned char   subordinate;    /* max number of subordinate buses */
313
314         char            name[48];
315
316         unsigned short  bridge_ctl;     /* manage NO_ISA/FBB/et al behaviors */
317         pci_bus_flags_t bus_flags;      /* Inherited by child busses */
318         struct device           *bridge;
319         struct device           dev;
320         struct bin_attribute    *legacy_io; /* legacy I/O for this bus */
321         struct bin_attribute    *legacy_mem; /* legacy mem */
322         unsigned int            is_added:1;
323 };
324
325 #define pci_bus_b(n)    list_entry(n, struct pci_bus, node)
326 #define to_pci_bus(n)   container_of(n, struct pci_bus, dev)
327
328 /*
329  * Error values that may be returned by PCI functions.
330  */
331 #define PCIBIOS_SUCCESSFUL              0x00
332 #define PCIBIOS_FUNC_NOT_SUPPORTED      0x81
333 #define PCIBIOS_BAD_VENDOR_ID           0x83
334 #define PCIBIOS_DEVICE_NOT_FOUND        0x86
335 #define PCIBIOS_BAD_REGISTER_NUMBER     0x87
336 #define PCIBIOS_SET_FAILED              0x88
337 #define PCIBIOS_BUFFER_TOO_SMALL        0x89
338
339 /* Low-level architecture-dependent routines */
340
341 struct pci_ops {
342         int (*read)(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 *val);
343         int (*write)(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 val);
344 };
345
346 /*
347  * ACPI needs to be able to access PCI config space before we've done a
348  * PCI bus scan and created pci_bus structures.
349  */
350 extern int raw_pci_read(unsigned int domain, unsigned int bus,
351                         unsigned int devfn, int reg, int len, u32 *val);
352 extern int raw_pci_write(unsigned int domain, unsigned int bus,
353                         unsigned int devfn, int reg, int len, u32 val);
354
355 struct pci_bus_region {
356         resource_size_t start;
357         resource_size_t end;
358 };
359
360 struct pci_dynids {
361         spinlock_t lock;            /* protects list, index */
362         struct list_head list;      /* for IDs added at runtime */
363 };
364
365 /* ---------------------------------------------------------------- */
366 /** PCI Error Recovery System (PCI-ERS).  If a PCI device driver provides
367  *  a set of callbacks in struct pci_error_handlers, then that device driver
368  *  will be notified of PCI bus errors, and will be driven to recovery
369  *  when an error occurs.
370  */
371
372 typedef unsigned int __bitwise pci_ers_result_t;
373
374 enum pci_ers_result {
375         /* no result/none/not supported in device driver */
376         PCI_ERS_RESULT_NONE = (__force pci_ers_result_t) 1,
377
378         /* Device driver can recover without slot reset */
379         PCI_ERS_RESULT_CAN_RECOVER = (__force pci_ers_result_t) 2,
380
381         /* Device driver wants slot to be reset. */
382         PCI_ERS_RESULT_NEED_RESET = (__force pci_ers_result_t) 3,
383
384         /* Device has completely failed, is unrecoverable */
385         PCI_ERS_RESULT_DISCONNECT = (__force pci_ers_result_t) 4,
386
387         /* Device driver is fully recovered and operational */
388         PCI_ERS_RESULT_RECOVERED = (__force pci_ers_result_t) 5,
389 };
390
391 /* PCI bus error event callbacks */
392 struct pci_error_handlers {
393         /* PCI bus error detected on this device */
394         pci_ers_result_t (*error_detected)(struct pci_dev *dev,
395                                            enum pci_channel_state error);
396
397         /* MMIO has been re-enabled, but not DMA */
398         pci_ers_result_t (*mmio_enabled)(struct pci_dev *dev);
399
400         /* PCI Express link has been reset */
401         pci_ers_result_t (*link_reset)(struct pci_dev *dev);
402
403         /* PCI slot has been reset */
404         pci_ers_result_t (*slot_reset)(struct pci_dev *dev);
405
406         /* Device driver may resume normal operations */
407         void (*resume)(struct pci_dev *dev);
408 };
409
410 /* ---------------------------------------------------------------- */
411
412 struct module;
413 struct pci_driver {
414         struct list_head node;
415         char *name;
416         const struct pci_device_id *id_table;   /* must be non-NULL for probe to be called */
417         int  (*probe)  (struct pci_dev *dev, const struct pci_device_id *id);   /* New device inserted */
418         void (*remove) (struct pci_dev *dev);   /* Device removed (NULL if not a hot-plug capable driver) */
419         int  (*suspend) (struct pci_dev *dev, pm_message_t state);      /* Device suspended */
420         int  (*suspend_late) (struct pci_dev *dev, pm_message_t state);
421         int  (*resume_early) (struct pci_dev *dev);
422         int  (*resume) (struct pci_dev *dev);                   /* Device woken up */
423         void (*shutdown) (struct pci_dev *dev);
424         struct pci_error_handlers *err_handler;
425         struct device_driver    driver;
426         struct pci_dynids dynids;
427 };
428
429 #define to_pci_driver(drv) container_of(drv, struct pci_driver, driver)
430
431 /**
432  * DEFINE_PCI_DEVICE_TABLE - macro used to describe a pci device table
433  * @_table: device table name
434  *
435  * This macro is used to create a struct pci_device_id array (a device table)
436  * in a generic manner.
437  */
438 #define DEFINE_PCI_DEVICE_TABLE(_table) \
439         const struct pci_device_id _table[] __devinitconst
440
441 /**
442  * PCI_DEVICE - macro used to describe a specific pci device
443  * @vend: the 16 bit PCI Vendor ID
444  * @dev: the 16 bit PCI Device ID
445  *
446  * This macro is used to create a struct pci_device_id that matches a
447  * specific device.  The subvendor and subdevice fields will be set to
448  * PCI_ANY_ID.
449  */
450 #define PCI_DEVICE(vend,dev) \
451         .vendor = (vend), .device = (dev), \
452         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
453
454 /**
455  * PCI_DEVICE_CLASS - macro used to describe a specific pci device class
456  * @dev_class: the class, subclass, prog-if triple for this device
457  * @dev_class_mask: the class mask for this device
458  *
459  * This macro is used to create a struct pci_device_id that matches a
460  * specific PCI class.  The vendor, device, subvendor, and subdevice
461  * fields will be set to PCI_ANY_ID.
462  */
463 #define PCI_DEVICE_CLASS(dev_class,dev_class_mask) \
464         .class = (dev_class), .class_mask = (dev_class_mask), \
465         .vendor = PCI_ANY_ID, .device = PCI_ANY_ID, \
466         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
467
468 /**
469  * PCI_VDEVICE - macro used to describe a specific pci device in short form
470  * @vendor: the vendor name
471  * @device: the 16 bit PCI Device ID
472  *
473  * This macro is used to create a struct pci_device_id that matches a
474  * specific PCI device.  The subvendor, and subdevice fields will be set
475  * to PCI_ANY_ID. The macro allows the next field to follow as the device
476  * private data.
477  */
478
479 #define PCI_VDEVICE(vendor, device)             \
480         PCI_VENDOR_ID_##vendor, (device),       \
481         PCI_ANY_ID, PCI_ANY_ID, 0, 0
482
483 /* these external functions are only available when PCI support is enabled */
484 #ifdef CONFIG_PCI
485
486 extern struct bus_type pci_bus_type;
487
488 /* Do NOT directly access these two variables, unless you are arch specific pci
489  * code, or pci core code. */
490 extern struct list_head pci_root_buses; /* list of all known PCI buses */
491 /* Some device drivers need know if pci is initiated */
492 extern int no_pci_devices(void);
493
494 void pcibios_fixup_bus(struct pci_bus *);
495 int __must_check pcibios_enable_device(struct pci_dev *, int mask);
496 char *pcibios_setup(char *str);
497
498 /* Used only when drivers/pci/setup.c is used */
499 void pcibios_align_resource(void *, struct resource *, resource_size_t,
500                                 resource_size_t);
501 void pcibios_update_irq(struct pci_dev *, int irq);
502
503 /* Generic PCI functions used internally */
504
505 extern struct pci_bus *pci_find_bus(int domain, int busnr);
506 void pci_bus_add_devices(struct pci_bus *bus);
507 struct pci_bus *pci_scan_bus_parented(struct device *parent, int bus,
508                                       struct pci_ops *ops, void *sysdata);
509 static inline struct pci_bus * __devinit pci_scan_bus(int bus, struct pci_ops *ops,
510                                            void *sysdata)
511 {
512         struct pci_bus *root_bus;
513         root_bus = pci_scan_bus_parented(NULL, bus, ops, sysdata);
514         if (root_bus)
515                 pci_bus_add_devices(root_bus);
516         return root_bus;
517 }
518 struct pci_bus *pci_create_bus(struct device *parent, int bus,
519                                struct pci_ops *ops, void *sysdata);
520 struct pci_bus *pci_add_new_bus(struct pci_bus *parent, struct pci_dev *dev,
521                                 int busnr);
522 struct pci_slot *pci_create_slot(struct pci_bus *parent, int slot_nr,
523                                  const char *name,
524                                  struct hotplug_slot *hotplug);
525 void pci_destroy_slot(struct pci_slot *slot);
526 void pci_renumber_slot(struct pci_slot *slot, int slot_nr);
527 int pci_scan_slot(struct pci_bus *bus, int devfn);
528 struct pci_dev *pci_scan_single_device(struct pci_bus *bus, int devfn);
529 void pci_device_add(struct pci_dev *dev, struct pci_bus *bus);
530 unsigned int pci_scan_child_bus(struct pci_bus *bus);
531 int __must_check pci_bus_add_device(struct pci_dev *dev);
532 void pci_read_bridge_bases(struct pci_bus *child);
533 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
534                                           struct resource *res);
535 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge);
536 extern struct pci_dev *pci_dev_get(struct pci_dev *dev);
537 extern void pci_dev_put(struct pci_dev *dev);
538 extern void pci_remove_bus(struct pci_bus *b);
539 extern void pci_remove_bus_device(struct pci_dev *dev);
540 extern void pci_stop_bus_device(struct pci_dev *dev);
541 void pci_setup_cardbus(struct pci_bus *bus);
542 extern void pci_sort_breadthfirst(void);
543
544 /* Generic PCI functions exported to card drivers */
545
546 #ifdef CONFIG_PCI_LEGACY
547 struct pci_dev __deprecated *pci_find_device(unsigned int vendor,
548                                              unsigned int device,
549                                              struct pci_dev *from);
550 struct pci_dev __deprecated *pci_find_slot(unsigned int bus,
551                                            unsigned int devfn);
552 #endif /* CONFIG_PCI_LEGACY */
553
554 enum pci_lost_interrupt_reason {
555         PCI_LOST_IRQ_NO_INFORMATION = 0,
556         PCI_LOST_IRQ_DISABLE_MSI,
557         PCI_LOST_IRQ_DISABLE_MSIX,
558         PCI_LOST_IRQ_DISABLE_ACPI,
559 };
560 enum pci_lost_interrupt_reason pci_lost_interrupt(struct pci_dev *dev);
561 int pci_find_capability(struct pci_dev *dev, int cap);
562 int pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap);
563 int pci_find_ext_capability(struct pci_dev *dev, int cap);
564 int pci_find_ht_capability(struct pci_dev *dev, int ht_cap);
565 int pci_find_next_ht_capability(struct pci_dev *dev, int pos, int ht_cap);
566 struct pci_bus *pci_find_next_bus(const struct pci_bus *from);
567
568 struct pci_dev *pci_get_device(unsigned int vendor, unsigned int device,
569                                 struct pci_dev *from);
570 struct pci_dev *pci_get_subsys(unsigned int vendor, unsigned int device,
571                                 unsigned int ss_vendor, unsigned int ss_device,
572                                 struct pci_dev *from);
573 struct pci_dev *pci_get_slot(struct pci_bus *bus, unsigned int devfn);
574 struct pci_dev *pci_get_bus_and_slot(unsigned int bus, unsigned int devfn);
575 struct pci_dev *pci_get_class(unsigned int class, struct pci_dev *from);
576 int pci_dev_present(const struct pci_device_id *ids);
577
578 int pci_bus_read_config_byte(struct pci_bus *bus, unsigned int devfn,
579                              int where, u8 *val);
580 int pci_bus_read_config_word(struct pci_bus *bus, unsigned int devfn,
581                              int where, u16 *val);
582 int pci_bus_read_config_dword(struct pci_bus *bus, unsigned int devfn,
583                               int where, u32 *val);
584 int pci_bus_write_config_byte(struct pci_bus *bus, unsigned int devfn,
585                               int where, u8 val);
586 int pci_bus_write_config_word(struct pci_bus *bus, unsigned int devfn,
587                               int where, u16 val);
588 int pci_bus_write_config_dword(struct pci_bus *bus, unsigned int devfn,
589                                int where, u32 val);
590
591 static inline int pci_read_config_byte(struct pci_dev *dev, int where, u8 *val)
592 {
593         return pci_bus_read_config_byte(dev->bus, dev->devfn, where, val);
594 }
595 static inline int pci_read_config_word(struct pci_dev *dev, int where, u16 *val)
596 {
597         return pci_bus_read_config_word(dev->bus, dev->devfn, where, val);
598 }
599 static inline int pci_read_config_dword(struct pci_dev *dev, int where,
600                                         u32 *val)
601 {
602         return pci_bus_read_config_dword(dev->bus, dev->devfn, where, val);
603 }
604 static inline int pci_write_config_byte(struct pci_dev *dev, int where, u8 val)
605 {
606         return pci_bus_write_config_byte(dev->bus, dev->devfn, where, val);
607 }
608 static inline int pci_write_config_word(struct pci_dev *dev, int where, u16 val)
609 {
610         return pci_bus_write_config_word(dev->bus, dev->devfn, where, val);
611 }
612 static inline int pci_write_config_dword(struct pci_dev *dev, int where,
613                                          u32 val)
614 {
615         return pci_bus_write_config_dword(dev->bus, dev->devfn, where, val);
616 }
617
618 int __must_check pci_enable_device(struct pci_dev *dev);
619 int __must_check pci_enable_device_io(struct pci_dev *dev);
620 int __must_check pci_enable_device_mem(struct pci_dev *dev);
621 int __must_check pci_reenable_device(struct pci_dev *);
622 int __must_check pcim_enable_device(struct pci_dev *pdev);
623 void pcim_pin_device(struct pci_dev *pdev);
624
625 static inline int pci_is_managed(struct pci_dev *pdev)
626 {
627         return pdev->is_managed;
628 }
629
630 void pci_disable_device(struct pci_dev *dev);
631 void pci_set_master(struct pci_dev *dev);
632 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state);
633 #define HAVE_PCI_SET_MWI
634 int __must_check pci_set_mwi(struct pci_dev *dev);
635 int pci_try_set_mwi(struct pci_dev *dev);
636 void pci_clear_mwi(struct pci_dev *dev);
637 void pci_intx(struct pci_dev *dev, int enable);
638 void pci_msi_off(struct pci_dev *dev);
639 int pci_set_dma_mask(struct pci_dev *dev, u64 mask);
640 int pci_set_consistent_dma_mask(struct pci_dev *dev, u64 mask);
641 int pci_set_dma_max_seg_size(struct pci_dev *dev, unsigned int size);
642 int pci_set_dma_seg_boundary(struct pci_dev *dev, unsigned long mask);
643 int pcix_get_max_mmrbc(struct pci_dev *dev);
644 int pcix_get_mmrbc(struct pci_dev *dev);
645 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc);
646 int pcie_get_readrq(struct pci_dev *dev);
647 int pcie_set_readrq(struct pci_dev *dev, int rq);
648 int pci_reset_function(struct pci_dev *dev);
649 int pci_execute_reset_function(struct pci_dev *dev);
650 void pci_update_resource(struct pci_dev *dev, struct resource *res, int resno);
651 int __must_check pci_assign_resource(struct pci_dev *dev, int i);
652 int pci_select_bars(struct pci_dev *dev, unsigned long flags);
653
654 /* ROM control related routines */
655 int pci_enable_rom(struct pci_dev *pdev);
656 void pci_disable_rom(struct pci_dev *pdev);
657 void __iomem __must_check *pci_map_rom(struct pci_dev *pdev, size_t *size);
658 void pci_unmap_rom(struct pci_dev *pdev, void __iomem *rom);
659 size_t pci_get_rom_size(void __iomem *rom, size_t size);
660
661 /* Power management related routines */
662 int pci_save_state(struct pci_dev *dev);
663 int pci_restore_state(struct pci_dev *dev);
664 int pci_set_power_state(struct pci_dev *dev, pci_power_t state);
665 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state);
666 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state);
667 void pci_pme_active(struct pci_dev *dev, bool enable);
668 int pci_enable_wake(struct pci_dev *dev, pci_power_t state, int enable);
669 int pci_wake_from_d3(struct pci_dev *dev, bool enable);
670 pci_power_t pci_target_state(struct pci_dev *dev);
671 int pci_prepare_to_sleep(struct pci_dev *dev);
672 int pci_back_from_sleep(struct pci_dev *dev);
673
674 /* Functions for PCI Hotplug drivers to use */
675 int pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap);
676
677 /* Helper functions for low-level code (drivers/pci/setup-[bus,res].c) */
678 void pci_bus_assign_resources(struct pci_bus *bus);
679 void pci_bus_size_bridges(struct pci_bus *bus);
680 int pci_claim_resource(struct pci_dev *, int);
681 void pci_assign_unassigned_resources(void);
682 void pdev_enable_device(struct pci_dev *);
683 void pdev_sort_resources(struct pci_dev *, struct resource_list *);
684 int pci_enable_resources(struct pci_dev *, int mask);
685 void pci_fixup_irqs(u8 (*)(struct pci_dev *, u8 *),
686                     int (*)(struct pci_dev *, u8, u8));
687 #define HAVE_PCI_REQ_REGIONS    2
688 int __must_check pci_request_regions(struct pci_dev *, const char *);
689 int __must_check pci_request_regions_exclusive(struct pci_dev *, const char *);
690 void pci_release_regions(struct pci_dev *);
691 int __must_check pci_request_region(struct pci_dev *, int, const char *);
692 int __must_check pci_request_region_exclusive(struct pci_dev *, int, const char *);
693 void pci_release_region(struct pci_dev *, int);
694 int pci_request_selected_regions(struct pci_dev *, int, const char *);
695 int pci_request_selected_regions_exclusive(struct pci_dev *, int, const char *);
696 void pci_release_selected_regions(struct pci_dev *, int);
697
698 /* drivers/pci/bus.c */
699 int __must_check pci_bus_alloc_resource(struct pci_bus *bus,
700                         struct resource *res, resource_size_t size,
701                         resource_size_t align, resource_size_t min,
702                         unsigned int type_mask,
703                         void (*alignf)(void *, struct resource *,
704                                 resource_size_t, resource_size_t),
705                         void *alignf_data);
706 void pci_enable_bridges(struct pci_bus *bus);
707
708 /* Proper probing supporting hot-pluggable devices */
709 int __must_check __pci_register_driver(struct pci_driver *, struct module *,
710                                        const char *mod_name);
711
712 /*
713  * pci_register_driver must be a macro so that KBUILD_MODNAME can be expanded
714  */
715 #define pci_register_driver(driver)             \
716         __pci_register_driver(driver, THIS_MODULE, KBUILD_MODNAME)
717
718 void pci_unregister_driver(struct pci_driver *dev);
719 void pci_remove_behind_bridge(struct pci_dev *dev);
720 struct pci_driver *pci_dev_driver(const struct pci_dev *dev);
721 const struct pci_device_id *pci_match_id(const struct pci_device_id *ids,
722                                          struct pci_dev *dev);
723 int pci_scan_bridge(struct pci_bus *bus, struct pci_dev *dev, int max,
724                     int pass);
725
726 void pci_walk_bus(struct pci_bus *top, void (*cb)(struct pci_dev *, void *),
727                   void *userdata);
728 int pci_cfg_space_size_ext(struct pci_dev *dev);
729 int pci_cfg_space_size(struct pci_dev *dev);
730 unsigned char pci_bus_max_busnr(struct pci_bus *bus);
731
732 /* kmem_cache style wrapper around pci_alloc_consistent() */
733
734 #include <linux/dmapool.h>
735
736 #define pci_pool dma_pool
737 #define pci_pool_create(name, pdev, size, align, allocation) \
738                 dma_pool_create(name, &pdev->dev, size, align, allocation)
739 #define pci_pool_destroy(pool) dma_pool_destroy(pool)
740 #define pci_pool_alloc(pool, flags, handle) dma_pool_alloc(pool, flags, handle)
741 #define pci_pool_free(pool, vaddr, addr) dma_pool_free(pool, vaddr, addr)
742
743 enum pci_dma_burst_strategy {
744         PCI_DMA_BURST_INFINITY, /* make bursts as large as possible,
745                                    strategy_parameter is N/A */
746         PCI_DMA_BURST_BOUNDARY, /* disconnect at every strategy_parameter
747                                    byte boundaries */
748         PCI_DMA_BURST_MULTIPLE, /* disconnect at some multiple of
749                                    strategy_parameter byte boundaries */
750 };
751
752 struct msix_entry {
753         u32     vector; /* kernel uses to write allocated vector */
754         u16     entry;  /* driver uses to specify entry, OS writes */
755 };
756
757
758 #ifndef CONFIG_PCI_MSI
759 static inline int pci_enable_msi(struct pci_dev *dev)
760 {
761         return -1;
762 }
763
764 static inline void pci_msi_shutdown(struct pci_dev *dev)
765 { }
766 static inline void pci_disable_msi(struct pci_dev *dev)
767 { }
768
769 static inline int pci_enable_msix(struct pci_dev *dev,
770                                   struct msix_entry *entries, int nvec)
771 {
772         return -1;
773 }
774
775 static inline void pci_msix_shutdown(struct pci_dev *dev)
776 { }
777 static inline void pci_disable_msix(struct pci_dev *dev)
778 { }
779
780 static inline void msi_remove_pci_irq_vectors(struct pci_dev *dev)
781 { }
782
783 static inline void pci_restore_msi_state(struct pci_dev *dev)
784 { }
785 static inline int pci_msi_enabled(void)
786 {
787         return 0;
788 }
789 #else
790 extern int pci_enable_msi(struct pci_dev *dev);
791 extern void pci_msi_shutdown(struct pci_dev *dev);
792 extern void pci_disable_msi(struct pci_dev *dev);
793 extern int pci_enable_msix(struct pci_dev *dev,
794         struct msix_entry *entries, int nvec);
795 extern void pci_msix_shutdown(struct pci_dev *dev);
796 extern void pci_disable_msix(struct pci_dev *dev);
797 extern void msi_remove_pci_irq_vectors(struct pci_dev *dev);
798 extern void pci_restore_msi_state(struct pci_dev *dev);
799 extern int pci_msi_enabled(void);
800 #endif
801
802 #ifndef CONFIG_PCIEASPM
803 static inline int pcie_aspm_enabled(void)
804 {
805         return 0;
806 }
807 #else
808 extern int pcie_aspm_enabled(void);
809 #endif
810
811 #ifdef CONFIG_HT_IRQ
812 /* The functions a driver should call */
813 int  ht_create_irq(struct pci_dev *dev, int idx);
814 void ht_destroy_irq(unsigned int irq);
815 #endif /* CONFIG_HT_IRQ */
816
817 extern void pci_block_user_cfg_access(struct pci_dev *dev);
818 extern void pci_unblock_user_cfg_access(struct pci_dev *dev);
819
820 /*
821  * PCI domain support.  Sometimes called PCI segment (eg by ACPI),
822  * a PCI domain is defined to be a set of PCI busses which share
823  * configuration space.
824  */
825 #ifdef CONFIG_PCI_DOMAINS
826 extern int pci_domains_supported;
827 #else
828 enum { pci_domains_supported = 0 };
829 static inline int pci_domain_nr(struct pci_bus *bus)
830 {
831         return 0;
832 }
833
834 static inline int pci_proc_domain(struct pci_bus *bus)
835 {
836         return 0;
837 }
838 #endif /* CONFIG_PCI_DOMAINS */
839
840 #else /* CONFIG_PCI is not enabled */
841
842 /*
843  *  If the system does not have PCI, clearly these return errors.  Define
844  *  these as simple inline functions to avoid hair in drivers.
845  */
846
847 #define _PCI_NOP(o, s, t) \
848         static inline int pci_##o##_config_##s(struct pci_dev *dev, \
849                                                 int where, t val) \
850                 { return PCIBIOS_FUNC_NOT_SUPPORTED; }
851
852 #define _PCI_NOP_ALL(o, x)      _PCI_NOP(o, byte, u8 x) \
853                                 _PCI_NOP(o, word, u16 x) \
854                                 _PCI_NOP(o, dword, u32 x)
855 _PCI_NOP_ALL(read, *)
856 _PCI_NOP_ALL(write,)
857
858 static inline struct pci_dev *pci_find_device(unsigned int vendor,
859                                               unsigned int device,
860                                               struct pci_dev *from)
861 {
862         return NULL;
863 }
864
865 static inline struct pci_dev *pci_find_slot(unsigned int bus,
866                                             unsigned int devfn)
867 {
868         return NULL;
869 }
870
871 static inline struct pci_dev *pci_get_device(unsigned int vendor,
872                                              unsigned int device,
873                                              struct pci_dev *from)
874 {
875         return NULL;
876 }
877
878 static inline struct pci_dev *pci_get_subsys(unsigned int vendor,
879                                              unsigned int device,
880                                              unsigned int ss_vendor,
881                                              unsigned int ss_device,
882                                              struct pci_dev *from)
883 {
884         return NULL;
885 }
886
887 static inline struct pci_dev *pci_get_class(unsigned int class,
888                                             struct pci_dev *from)
889 {
890         return NULL;
891 }
892
893 #define pci_dev_present(ids)    (0)
894 #define no_pci_devices()        (1)
895 #define pci_dev_put(dev)        do { } while (0)
896
897 static inline void pci_set_master(struct pci_dev *dev)
898 { }
899
900 static inline int pci_enable_device(struct pci_dev *dev)
901 {
902         return -EIO;
903 }
904
905 static inline void pci_disable_device(struct pci_dev *dev)
906 { }
907
908 static inline int pci_set_dma_mask(struct pci_dev *dev, u64 mask)
909 {
910         return -EIO;
911 }
912
913 static inline int pci_set_consistent_dma_mask(struct pci_dev *dev, u64 mask)
914 {
915         return -EIO;
916 }
917
918 static inline int pci_set_dma_max_seg_size(struct pci_dev *dev,
919                                         unsigned int size)
920 {
921         return -EIO;
922 }
923
924 static inline int pci_set_dma_seg_boundary(struct pci_dev *dev,
925                                         unsigned long mask)
926 {
927         return -EIO;
928 }
929
930 static inline int pci_assign_resource(struct pci_dev *dev, int i)
931 {
932         return -EBUSY;
933 }
934
935 static inline int __pci_register_driver(struct pci_driver *drv,
936                                         struct module *owner)
937 {
938         return 0;
939 }
940
941 static inline int pci_register_driver(struct pci_driver *drv)
942 {
943         return 0;
944 }
945
946 static inline void pci_unregister_driver(struct pci_driver *drv)
947 { }
948
949 static inline int pci_find_capability(struct pci_dev *dev, int cap)
950 {
951         return 0;
952 }
953
954 static inline int pci_find_next_capability(struct pci_dev *dev, u8 post,
955                                            int cap)
956 {
957         return 0;
958 }
959
960 static inline int pci_find_ext_capability(struct pci_dev *dev, int cap)
961 {
962         return 0;
963 }
964
965 /* Power management related routines */
966 static inline int pci_save_state(struct pci_dev *dev)
967 {
968         return 0;
969 }
970
971 static inline int pci_restore_state(struct pci_dev *dev)
972 {
973         return 0;
974 }
975
976 static inline int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
977 {
978         return 0;
979 }
980
981 static inline pci_power_t pci_choose_state(struct pci_dev *dev,
982                                            pm_message_t state)
983 {
984         return PCI_D0;
985 }
986
987 static inline int pci_enable_wake(struct pci_dev *dev, pci_power_t state,
988                                   int enable)
989 {
990         return 0;
991 }
992
993 static inline int pci_request_regions(struct pci_dev *dev, const char *res_name)
994 {
995         return -EIO;
996 }
997
998 static inline void pci_release_regions(struct pci_dev *dev)
999 { }
1000
1001 #define pci_dma_burst_advice(pdev, strat, strategy_parameter) do { } while (0)
1002
1003 static inline void pci_block_user_cfg_access(struct pci_dev *dev)
1004 { }
1005
1006 static inline void pci_unblock_user_cfg_access(struct pci_dev *dev)
1007 { }
1008
1009 static inline struct pci_bus *pci_find_next_bus(const struct pci_bus *from)
1010 { return NULL; }
1011
1012 static inline struct pci_dev *pci_get_slot(struct pci_bus *bus,
1013                                                 unsigned int devfn)
1014 { return NULL; }
1015
1016 static inline struct pci_dev *pci_get_bus_and_slot(unsigned int bus,
1017                                                 unsigned int devfn)
1018 { return NULL; }
1019
1020 #endif /* CONFIG_PCI */
1021
1022 /* Include architecture-dependent settings and functions */
1023
1024 #include <asm/pci.h>
1025
1026 /* these helpers provide future and backwards compatibility
1027  * for accessing popular PCI BAR info */
1028 #define pci_resource_start(dev, bar)    ((dev)->resource[(bar)].start)
1029 #define pci_resource_end(dev, bar)      ((dev)->resource[(bar)].end)
1030 #define pci_resource_flags(dev, bar)    ((dev)->resource[(bar)].flags)
1031 #define pci_resource_len(dev,bar) \
1032         ((pci_resource_start((dev), (bar)) == 0 &&      \
1033           pci_resource_end((dev), (bar)) ==             \
1034           pci_resource_start((dev), (bar))) ? 0 :       \
1035                                                         \
1036          (pci_resource_end((dev), (bar)) -              \
1037           pci_resource_start((dev), (bar)) + 1))
1038
1039 /* Similar to the helpers above, these manipulate per-pci_dev
1040  * driver-specific data.  They are really just a wrapper around
1041  * the generic device structure functions of these calls.
1042  */
1043 static inline void *pci_get_drvdata(struct pci_dev *pdev)
1044 {
1045         return dev_get_drvdata(&pdev->dev);
1046 }
1047
1048 static inline void pci_set_drvdata(struct pci_dev *pdev, void *data)
1049 {
1050         dev_set_drvdata(&pdev->dev, data);
1051 }
1052
1053 /* If you want to know what to call your pci_dev, ask this function.
1054  * Again, it's a wrapper around the generic device.
1055  */
1056 static inline const char *pci_name(struct pci_dev *pdev)
1057 {
1058         return dev_name(&pdev->dev);
1059 }
1060
1061
1062 /* Some archs don't want to expose struct resource to userland as-is
1063  * in sysfs and /proc
1064  */
1065 #ifndef HAVE_ARCH_PCI_RESOURCE_TO_USER
1066 static inline void pci_resource_to_user(const struct pci_dev *dev, int bar,
1067                 const struct resource *rsrc, resource_size_t *start,
1068                 resource_size_t *end)
1069 {
1070         *start = rsrc->start;
1071         *end = rsrc->end;
1072 }
1073 #endif /* HAVE_ARCH_PCI_RESOURCE_TO_USER */
1074
1075
1076 /*
1077  *  The world is not perfect and supplies us with broken PCI devices.
1078  *  For at least a part of these bugs we need a work-around, so both
1079  *  generic (drivers/pci/quirks.c) and per-architecture code can define
1080  *  fixup hooks to be called for particular buggy devices.
1081  */
1082
1083 struct pci_fixup {
1084         u16 vendor, device;     /* You can use PCI_ANY_ID here of course */
1085         void (*hook)(struct pci_dev *dev);
1086 };
1087
1088 enum pci_fixup_pass {
1089         pci_fixup_early,        /* Before probing BARs */
1090         pci_fixup_header,       /* After reading configuration header */
1091         pci_fixup_final,        /* Final phase of device fixups */
1092         pci_fixup_enable,       /* pci_enable_device() time */
1093         pci_fixup_resume,       /* pci_device_resume() */
1094         pci_fixup_suspend,      /* pci_device_suspend */
1095         pci_fixup_resume_early, /* pci_device_resume_early() */
1096 };
1097
1098 /* Anonymous variables would be nice... */
1099 #define DECLARE_PCI_FIXUP_SECTION(section, name, vendor, device, hook)  \
1100         static const struct pci_fixup __pci_fixup_##name __used         \
1101         __attribute__((__section__(#section))) = { vendor, device, hook };
1102 #define DECLARE_PCI_FIXUP_EARLY(vendor, device, hook)                   \
1103         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_early,                     \
1104                         vendor##device##hook, vendor, device, hook)
1105 #define DECLARE_PCI_FIXUP_HEADER(vendor, device, hook)                  \
1106         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_header,                    \
1107                         vendor##device##hook, vendor, device, hook)
1108 #define DECLARE_PCI_FIXUP_FINAL(vendor, device, hook)                   \
1109         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_final,                     \
1110                         vendor##device##hook, vendor, device, hook)
1111 #define DECLARE_PCI_FIXUP_ENABLE(vendor, device, hook)                  \
1112         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_enable,                    \
1113                         vendor##device##hook, vendor, device, hook)
1114 #define DECLARE_PCI_FIXUP_RESUME(vendor, device, hook)                  \
1115         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume,                    \
1116                         resume##vendor##device##hook, vendor, device, hook)
1117 #define DECLARE_PCI_FIXUP_RESUME_EARLY(vendor, device, hook)            \
1118         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume_early,              \
1119                         resume_early##vendor##device##hook, vendor, device, hook)
1120 #define DECLARE_PCI_FIXUP_SUSPEND(vendor, device, hook)                 \
1121         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_suspend,                   \
1122                         suspend##vendor##device##hook, vendor, device, hook)
1123
1124
1125 void pci_fixup_device(enum pci_fixup_pass pass, struct pci_dev *dev);
1126
1127 void __iomem *pcim_iomap(struct pci_dev *pdev, int bar, unsigned long maxlen);
1128 void pcim_iounmap(struct pci_dev *pdev, void __iomem *addr);
1129 void __iomem * const *pcim_iomap_table(struct pci_dev *pdev);
1130 int pcim_iomap_regions(struct pci_dev *pdev, u16 mask, const char *name);
1131 int pcim_iomap_regions_request_all(struct pci_dev *pdev, u16 mask,
1132                                    const char *name);
1133 void pcim_iounmap_regions(struct pci_dev *pdev, u16 mask);
1134
1135 extern int pci_pci_problems;
1136 #define PCIPCI_FAIL             1       /* No PCI PCI DMA */
1137 #define PCIPCI_TRITON           2
1138 #define PCIPCI_NATOMA           4
1139 #define PCIPCI_VIAETBF          8
1140 #define PCIPCI_VSFX             16
1141 #define PCIPCI_ALIMAGIK         32      /* Need low latency setting */
1142 #define PCIAGP_FAIL             64      /* No PCI to AGP DMA */
1143
1144 extern unsigned long pci_cardbus_io_size;
1145 extern unsigned long pci_cardbus_mem_size;
1146
1147 int pcibios_add_platform_entries(struct pci_dev *dev);
1148 void pcibios_disable_device(struct pci_dev *dev);
1149 int pcibios_set_pcie_reset_state(struct pci_dev *dev,
1150                                  enum pcie_reset_state state);
1151
1152 #ifdef CONFIG_PCI_MMCONFIG
1153 extern void __init pci_mmcfg_early_init(void);
1154 extern void __init pci_mmcfg_late_init(void);
1155 #else
1156 static inline void pci_mmcfg_early_init(void) { }
1157 static inline void pci_mmcfg_late_init(void) { }
1158 #endif
1159
1160 int pci_ext_cfg_avail(struct pci_dev *dev);
1161
1162 #ifdef CONFIG_HAS_IOMEM
1163 static inline void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar)
1164 {
1165         /*
1166          * Make sure the BAR is actually a memory resource, not an IO resource
1167          */
1168         if (!(pci_resource_flags(pdev, bar) & IORESOURCE_MEM)) {
1169                 WARN_ON(1);
1170                 return NULL;
1171         }
1172         return ioremap_nocache(pci_resource_start(pdev, bar),
1173                                      pci_resource_len(pdev, bar));
1174 }
1175 #endif
1176
1177 #endif /* __KERNEL__ */
1178 #endif /* LINUX_PCI_H */