DSS2: Added global alpha support.
[pandora-kernel.git] / drivers / video / omap2 / dss / dss.h
1 /*
2  * linux/drivers/video/omap2/dss/dss.h
3  *
4  * Copyright (C) 2009 Nokia Corporation
5  * Author: Tomi Valkeinen <tomi.valkeinen@nokia.com>
6  *
7  * Some code and ideas taken from drivers/video/omap/ driver
8  * by Imre Deak.
9  *
10  * This program is free software; you can redistribute it and/or modify it
11  * under the terms of the GNU General Public License version 2 as published by
12  * the Free Software Foundation.
13  *
14  * This program is distributed in the hope that it will be useful, but WITHOUT
15  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
16  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
17  * more details.
18  *
19  * You should have received a copy of the GNU General Public License along with
20  * this program.  If not, see <http://www.gnu.org/licenses/>.
21  */
22
23 #ifndef __OMAP2_DSS_H
24 #define __OMAP2_DSS_H
25
26 #ifdef CONFIG_OMAP2_DSS_DEBUG_SUPPORT
27 #define DEBUG
28 #endif
29
30 #ifdef DEBUG
31 extern unsigned int dss_debug;
32 #ifdef DSS_SUBSYS_NAME
33 #define DSSDBG(format, ...) \
34         if (dss_debug) \
35                 printk(KERN_DEBUG "omapdss " DSS_SUBSYS_NAME ": " format, \
36                 ## __VA_ARGS__)
37 #else
38 #define DSSDBG(format, ...) \
39         if (dss_debug) \
40                 printk(KERN_DEBUG "omapdss: " format, ## __VA_ARGS__)
41 #endif
42
43 #ifdef DSS_SUBSYS_NAME
44 #define DSSDBGF(format, ...) \
45         if (dss_debug) \
46                 printk(KERN_DEBUG "omapdss " DSS_SUBSYS_NAME \
47                                 ": %s(" format ")\n", \
48                                 __func__, \
49                                 ## __VA_ARGS__)
50 #else
51 #define DSSDBGF(format, ...) \
52         if (dss_debug) \
53                 printk(KERN_DEBUG "omapdss: " \
54                                 ": %s(" format ")\n", \
55                                 __func__, \
56                                 ## __VA_ARGS__)
57 #endif
58
59 #else /* DEBUG */
60 #define DSSDBG(format, ...)
61 #define DSSDBGF(format, ...)
62 #endif
63
64
65 #ifdef DSS_SUBSYS_NAME
66 #define DSSERR(format, ...) \
67         printk(KERN_ERR "omapdss " DSS_SUBSYS_NAME " error: " format, \
68         ## __VA_ARGS__)
69 #else
70 #define DSSERR(format, ...) \
71         printk(KERN_ERR "omapdss error: " format, ## __VA_ARGS__)
72 #endif
73
74 #ifdef DSS_SUBSYS_NAME
75 #define DSSINFO(format, ...) \
76         printk(KERN_INFO "omapdss " DSS_SUBSYS_NAME ": " format, \
77         ## __VA_ARGS__)
78 #else
79 #define DSSINFO(format, ...) \
80         printk(KERN_INFO "omapdss: " format, ## __VA_ARGS__)
81 #endif
82
83 #ifdef DSS_SUBSYS_NAME
84 #define DSSWARN(format, ...) \
85         printk(KERN_WARNING "omapdss " DSS_SUBSYS_NAME ": " format, \
86         ## __VA_ARGS__)
87 #else
88 #define DSSWARN(format, ...) \
89         printk(KERN_WARNING "omapdss: " format, ## __VA_ARGS__)
90 #endif
91
92 /* OMAP TRM gives bitfields as start:end, where start is the higher bit
93    number. For example 7:0 */
94 #define FLD_MASK(start, end)    (((1 << (start - end + 1)) - 1) << (end))
95 #define FLD_VAL(val, start, end) (((val) << end) & FLD_MASK(start, end))
96 #define FLD_GET(val, start, end) (((val) & FLD_MASK(start, end)) >> (end))
97 #define FLD_MOD(orig, val, start, end) \
98         (((orig) & ~FLD_MASK(start, end)) | FLD_VAL(val, start, end))
99
100 #define DISPC_MAX_FCK 173000000
101
102 enum omap_burst_size {
103         OMAP_DSS_BURST_4x32 = 0,
104         OMAP_DSS_BURST_8x32 = 1,
105         OMAP_DSS_BURST_16x32 = 2,
106 };
107
108 enum omap_parallel_interface_mode {
109         OMAP_DSS_PARALLELMODE_BYPASS,           /* MIPI DPI */
110         OMAP_DSS_PARALLELMODE_RFBI,             /* MIPI DBI */
111         OMAP_DSS_PARALLELMODE_DSI,
112 };
113
114 enum dss_clock {
115         DSS_CLK_ICK     = 1 << 0,
116         DSS_CLK_FCK1    = 1 << 1,
117         DSS_CLK_FCK2    = 1 << 2,
118         DSS_CLK_54M     = 1 << 3,
119         DSS_CLK_96M     = 1 << 4,
120 };
121
122 struct dispc_clock_info {
123         /* rates that we get with dividers below */
124         unsigned long fck;
125         unsigned long lck;
126         unsigned long pck;
127
128         /* dividers */
129         u16 fck_div;
130         u16 lck_div;
131         u16 pck_div;
132 };
133
134 struct dsi_clock_info {
135         /* rates that we get with dividers below */
136         unsigned long fint;
137         unsigned long dsiphy;
138         unsigned long clkin;
139         unsigned long dsi1_pll_fclk;
140         unsigned long dsi2_pll_fclk;
141         unsigned long lck;
142         unsigned long pck;
143
144         /* dividers */
145         u16 regn;
146         u16 regm;
147         u16 regm3;
148         u16 regm4;
149
150         u16 lck_div;
151         u16 pck_div;
152
153         u8 highfreq;
154         bool use_dss2_fck;
155 };
156
157 struct seq_file;
158 struct platform_device;
159
160 /* core */
161 void dss_clk_enable(enum dss_clock clks);
162 void dss_clk_disable(enum dss_clock clks);
163 unsigned long dss_clk_get_rate(enum dss_clock clk);
164 int dss_need_ctx_restore(void);
165 void dss_dump_clocks(struct seq_file *s);
166
167 int dss_dsi_power_up(void);
168 void dss_dsi_power_down(void);
169
170 /* display */
171 void dss_init_displays(struct platform_device *pdev);
172 void dss_uninit_displays(struct platform_device *pdev);
173 int dss_suspend_all_displays(void);
174 int dss_resume_all_displays(void);
175 struct omap_display *dss_get_display(int no);
176
177 /* manager */
178 int dss_init_overlay_managers(struct platform_device *pdev);
179 void dss_uninit_overlay_managers(struct platform_device *pdev);
180
181 /* overlay */
182 void dss_init_overlays(struct platform_device *pdev, const char *def_disp_name);
183 void dss_uninit_overlays(struct platform_device *pdev);
184 int dss_check_overlay(struct omap_overlay *ovl, struct omap_display *display);
185 void dss_overlay_setup_dispc_manager(struct omap_overlay_manager *mgr);
186
187 /* DSS */
188 int dss_init(bool skip_init);
189 void dss_exit(void);
190
191 void dss_save_context(void);
192 void dss_restore_context(void);
193
194 void dss_dump_regs(struct seq_file *s);
195
196 void dss_sdi_init(u8 datapairs);
197 void dss_sdi_enable(void);
198 void dss_sdi_disable(void);
199
200 void dss_select_clk_source(bool dsi, bool dispc);
201 int dss_get_dsi_clk_source(void);
202 int dss_get_dispc_clk_source(void);
203 void dss_set_venc_output(enum omap_dss_venc_type type);
204 void dss_set_dac_pwrdn_bgz(bool enable);
205
206 /* SDI */
207 int sdi_init(bool skip_init);
208 void sdi_exit(void);
209 void sdi_init_display(struct omap_display *display);
210
211 /* DSI */
212 int dsi_init(void);
213 void dsi_exit(void);
214
215 void dsi_dump_clocks(struct seq_file *s);
216 void dsi_dump_regs(struct seq_file *s);
217
218 void dsi_save_context(void);
219 void dsi_restore_context(void);
220
221 void dsi_init_display(struct omap_display *display);
222 void dsi_irq_handler(void);
223 unsigned long dsi_get_dsi1_pll_rate(void);
224 unsigned long dsi_get_dsi2_pll_rate(void);
225 int dsi_pll_calc_pck(bool is_tft, unsigned long req_pck,
226                 struct dsi_clock_info *cinfo);
227 int dsi_pll_program(struct dsi_clock_info *cinfo);
228 int dsi_pll_init(bool enable_hsclk, bool enable_hsdiv);
229 void dsi_pll_uninit(void);
230
231 /* DPI */
232 int dpi_init(void);
233 void dpi_exit(void);
234 void dpi_init_display(struct omap_display *display);
235
236 /* DISPC */
237 int dispc_init(void);
238 void dispc_exit(void);
239 void dispc_dump_clocks(struct seq_file *s);
240 void dispc_dump_regs(struct seq_file *s);
241 void dispc_irq_handler(void);
242 void dispc_fake_vsync_irq(void);
243
244 void dispc_save_context(void);
245 void dispc_restore_context(void);
246
247 void dispc_enable_sidle(void);
248 void dispc_disable_sidle(void);
249
250 void dispc_lcd_enable_signal_polarity(bool act_high);
251 void dispc_lcd_enable_signal(bool enable);
252 void dispc_pck_free_enable(bool enable);
253 void dispc_enable_fifohandcheck(bool enable);
254
255 void dispc_set_lcd_size(u16 width, u16 height);
256 void dispc_set_digit_size(u16 width, u16 height);
257 u32 dispc_get_plane_fifo_size(enum omap_plane plane);
258 void dispc_setup_plane_fifo(enum omap_plane plane, u32 low, u32 high);
259 void dispc_enable_fifomerge(bool enable);
260 void dispc_set_burst_size(enum omap_plane plane,
261                 enum omap_burst_size burst_size);
262
263 void dispc_set_plane_ba0(enum omap_plane plane, u32 paddr);
264 void dispc_set_plane_ba1(enum omap_plane plane, u32 paddr);
265 void dispc_set_plane_pos(enum omap_plane plane, u16 x, u16 y);
266 void dispc_set_plane_size(enum omap_plane plane, u16 width, u16 height);
267
268 int dispc_setup_plane(enum omap_plane plane, enum omap_channel channel_out,
269                       u32 paddr, u16 screen_width,
270                       u16 pos_x, u16 pos_y,
271                       u16 width, u16 height,
272                       u16 out_width, u16 out_height,
273                       enum omap_color_mode color_mode,
274                       bool ilace,
275                       enum omap_dss_rotation_type rotation_type,
276                       u8 rotation, bool mirror,
277                       u8 global_alpha);
278
279 void dispc_go(enum omap_channel channel);
280 void dispc_enable_lcd_out(bool enable);
281 void dispc_enable_digit_out(bool enable);
282 int dispc_enable_plane(enum omap_plane plane, bool enable);
283
284 void dispc_set_parallel_interface_mode(enum omap_parallel_interface_mode mode);
285 void dispc_set_tft_data_lines(u8 data_lines);
286 void dispc_set_lcd_display_type(enum omap_lcd_display_type type);
287 void dispc_set_loadmode(enum omap_dss_load_mode mode);
288
289 void dispc_set_default_color(enum omap_channel channel, u32 color);
290 u32 dispc_get_default_color(enum omap_channel channel);
291 void dispc_set_trans_key(enum omap_channel ch,
292                 enum omap_dss_color_key_type type,
293                 u32 trans_key);
294 void dispc_get_trans_key(enum omap_channel ch,
295                 enum omap_dss_color_key_type *type,
296                 u32 *trans_key);
297 void dispc_enable_trans_key(enum omap_channel ch, bool enable);
298 void dispc_enable_alpha_blending(enum omap_channel ch, bool enable);
299 bool dispc_trans_key_enabled(enum omap_channel ch);
300 bool dispc_alpha_blending_enabled(enum omap_channel ch);
301
302 void dispc_set_lcd_timings(struct omap_video_timings *timings);
303 unsigned long dispc_fclk_rate(void);
304 unsigned long dispc_lclk_rate(void);
305 unsigned long dispc_pclk_rate(void);
306 void dispc_set_pol_freq(struct omap_panel *panel);
307 void find_lck_pck_divs(bool is_tft, unsigned long req_pck, unsigned long fck,
308                 u16 *lck_div, u16 *pck_div);
309 int dispc_calc_clock_div(bool is_tft, unsigned long req_pck,
310                 struct dispc_clock_info *cinfo);
311 int dispc_set_clock_div(struct dispc_clock_info *cinfo);
312 int dispc_get_clock_div(struct dispc_clock_info *cinfo);
313 void dispc_set_lcd_divisor(u16 lck_div, u16 pck_div);
314
315 void dispc_setup_partial_planes(struct omap_display *display,
316                                 u16 *x, u16 *y, u16 *w, u16 *h);
317 void dispc_draw_partial_planes(struct omap_display *display);
318
319
320 /* VENC */
321 int venc_init(void);
322 void venc_exit(void);
323 void venc_dump_regs(struct seq_file *s);
324 void venc_init_display(struct omap_display *display);
325
326 /* RFBI */
327 int rfbi_init(void);
328 void rfbi_exit(void);
329 void rfbi_dump_regs(struct seq_file *s);
330
331 int rfbi_configure(int rfbi_module, int bpp, int lines);
332 void rfbi_enable_rfbi(bool enable);
333 void rfbi_transfer_area(u16 width, u16 height,
334                              void (callback)(void *data), void *data);
335 void rfbi_set_timings(int rfbi_module, struct rfbi_timings *t);
336 unsigned long rfbi_get_max_tx_rate(void);
337 void rfbi_init_display(struct omap_display *display);
338
339 #endif