Merge branch 'stable-3.2' into pandora-3.2
[pandora-kernel.git] / drivers / pci / quirks.c
1 /*
2  *  This file contains work-arounds for many known PCI hardware
3  *  bugs.  Devices present only on certain architectures (host
4  *  bridges et cetera) should be handled in arch-specific code.
5  *
6  *  Note: any quirks for hotpluggable devices must _NOT_ be declared __init.
7  *
8  *  Copyright (c) 1999 Martin Mares <mj@ucw.cz>
9  *
10  *  Init/reset quirks for USB host controllers should be in the
11  *  USB quirks file, where their drivers can access reuse it.
12  *
13  *  The bridge optimization stuff has been removed. If you really
14  *  have a silly BIOS which is unable to set your host bridge right,
15  *  use the PowerTweak utility (see http://powertweak.sourceforge.net).
16  */
17
18 #include <linux/types.h>
19 #include <linux/kernel.h>
20 #include <linux/export.h>
21 #include <linux/pci.h>
22 #include <linux/init.h>
23 #include <linux/delay.h>
24 #include <linux/acpi.h>
25 #include <linux/kallsyms.h>
26 #include <linux/dmi.h>
27 #include <linux/pci-aspm.h>
28 #include <linux/ioport.h>
29 #include <linux/mm.h>
30 #include <asm/dma.h>    /* isa_dma_bridge_buggy */
31 #include "pci.h"
32
33 /*
34  * This quirk function disables memory decoding and releases memory resources
35  * of the device specified by kernel's boot parameter 'pci=resource_alignment='.
36  * It also rounds up size to specified alignment.
37  * Later on, the kernel will assign page-aligned memory resource back
38  * to the device.
39  */
40 static void __devinit quirk_resource_alignment(struct pci_dev *dev)
41 {
42         int i;
43         struct resource *r;
44         resource_size_t align, size;
45         u16 command;
46
47         if (!pci_is_reassigndev(dev))
48                 return;
49
50         if (dev->hdr_type == PCI_HEADER_TYPE_NORMAL &&
51             (dev->class >> 8) == PCI_CLASS_BRIDGE_HOST) {
52                 dev_warn(&dev->dev,
53                         "Can't reassign resources to host bridge.\n");
54                 return;
55         }
56
57         dev_info(&dev->dev,
58                 "Disabling memory decoding and releasing memory resources.\n");
59         pci_read_config_word(dev, PCI_COMMAND, &command);
60         command &= ~PCI_COMMAND_MEMORY;
61         pci_write_config_word(dev, PCI_COMMAND, command);
62
63         align = pci_specified_resource_alignment(dev);
64         for (i=0; i < PCI_BRIDGE_RESOURCES; i++) {
65                 r = &dev->resource[i];
66                 if (!(r->flags & IORESOURCE_MEM))
67                         continue;
68                 size = resource_size(r);
69                 if (size < align) {
70                         size = align;
71                         dev_info(&dev->dev,
72                                 "Rounding up size of resource #%d to %#llx.\n",
73                                 i, (unsigned long long)size);
74                 }
75                 r->end = size - 1;
76                 r->start = 0;
77         }
78         /* Need to disable bridge's resource window,
79          * to enable the kernel to reassign new resource
80          * window later on.
81          */
82         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE &&
83             (dev->class >> 8) == PCI_CLASS_BRIDGE_PCI) {
84                 for (i = PCI_BRIDGE_RESOURCES; i < PCI_NUM_RESOURCES; i++) {
85                         r = &dev->resource[i];
86                         if (!(r->flags & IORESOURCE_MEM))
87                                 continue;
88                         r->end = resource_size(r) - 1;
89                         r->start = 0;
90                 }
91                 pci_disable_bridge_window(dev);
92         }
93 }
94 DECLARE_PCI_FIXUP_HEADER(PCI_ANY_ID, PCI_ANY_ID, quirk_resource_alignment);
95
96 /*
97  * Decoding should be disabled for a PCI device during BAR sizing to avoid
98  * conflict. But doing so may cause problems on host bridge and perhaps other
99  * key system devices. For devices that need to have mmio decoding always-on,
100  * we need to set the dev->mmio_always_on bit.
101  */
102 static void __devinit quirk_mmio_always_on(struct pci_dev *dev)
103 {
104         if ((dev->class >> 8) == PCI_CLASS_BRIDGE_HOST)
105                 dev->mmio_always_on = 1;
106 }
107 DECLARE_PCI_FIXUP_EARLY(PCI_ANY_ID, PCI_ANY_ID, quirk_mmio_always_on);
108
109 /* The Mellanox Tavor device gives false positive parity errors
110  * Mark this device with a broken_parity_status, to allow
111  * PCI scanning code to "skip" this now blacklisted device.
112  */
113 static void __devinit quirk_mellanox_tavor(struct pci_dev *dev)
114 {
115         dev->broken_parity_status = 1;  /* This device gives false positives */
116 }
117 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_MELLANOX,PCI_DEVICE_ID_MELLANOX_TAVOR,quirk_mellanox_tavor);
118 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_MELLANOX,PCI_DEVICE_ID_MELLANOX_TAVOR_BRIDGE,quirk_mellanox_tavor);
119
120 /* Deal with broken BIOS'es that neglect to enable passive release,
121    which can cause problems in combination with the 82441FX/PPro MTRRs */
122 static void quirk_passive_release(struct pci_dev *dev)
123 {
124         struct pci_dev *d = NULL;
125         unsigned char dlc;
126
127         /* We have to make sure a particular bit is set in the PIIX3
128            ISA bridge, so we have to go out and find it. */
129         while ((d = pci_get_device(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_82371SB_0, d))) {
130                 pci_read_config_byte(d, 0x82, &dlc);
131                 if (!(dlc & 1<<1)) {
132                         dev_info(&d->dev, "PIIX3: Enabling Passive Release\n");
133                         dlc |= 1<<1;
134                         pci_write_config_byte(d, 0x82, dlc);
135                 }
136         }
137 }
138 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82441,      quirk_passive_release);
139 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82441,      quirk_passive_release);
140
141 /*  The VIA VP2/VP3/MVP3 seem to have some 'features'. There may be a workaround
142     but VIA don't answer queries. If you happen to have good contacts at VIA
143     ask them for me please -- Alan 
144     
145     This appears to be BIOS not version dependent. So presumably there is a 
146     chipset level fix */
147     
148 static void __devinit quirk_isa_dma_hangs(struct pci_dev *dev)
149 {
150         if (!isa_dma_bridge_buggy) {
151                 isa_dma_bridge_buggy=1;
152                 dev_info(&dev->dev, "Activating ISA DMA hang workarounds\n");
153         }
154 }
155         /*
156          * Its not totally clear which chipsets are the problematic ones
157          * We know 82C586 and 82C596 variants are affected.
158          */
159 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_82C586_0,     quirk_isa_dma_hangs);
160 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_82C596,       quirk_isa_dma_hangs);
161 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82371SB_0,  quirk_isa_dma_hangs);
162 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AL,       PCI_DEVICE_ID_AL_M1533,         quirk_isa_dma_hangs);
163 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_NEC,      PCI_DEVICE_ID_NEC_CBUS_1,       quirk_isa_dma_hangs);
164 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_NEC,      PCI_DEVICE_ID_NEC_CBUS_2,       quirk_isa_dma_hangs);
165 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_NEC,      PCI_DEVICE_ID_NEC_CBUS_3,       quirk_isa_dma_hangs);
166
167 /*
168  * Intel NM10 "TigerPoint" LPC PM1a_STS.BM_STS must be clear
169  * for some HT machines to use C4 w/o hanging.
170  */
171 static void __devinit quirk_tigerpoint_bm_sts(struct pci_dev *dev)
172 {
173         u32 pmbase;
174         u16 pm1a;
175
176         pci_read_config_dword(dev, 0x40, &pmbase);
177         pmbase = pmbase & 0xff80;
178         pm1a = inw(pmbase);
179
180         if (pm1a & 0x10) {
181                 dev_info(&dev->dev, FW_BUG "TigerPoint LPC.BM_STS cleared\n");
182                 outw(0x10, pmbase);
183         }
184 }
185 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_TGP_LPC, quirk_tigerpoint_bm_sts);
186
187 /*
188  *      Chipsets where PCI->PCI transfers vanish or hang
189  */
190 static void __devinit quirk_nopcipci(struct pci_dev *dev)
191 {
192         if ((pci_pci_problems & PCIPCI_FAIL)==0) {
193                 dev_info(&dev->dev, "Disabling direct PCI/PCI transfers\n");
194                 pci_pci_problems |= PCIPCI_FAIL;
195         }
196 }
197 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_SI,       PCI_DEVICE_ID_SI_5597,          quirk_nopcipci);
198 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_SI,       PCI_DEVICE_ID_SI_496,           quirk_nopcipci);
199
200 static void __devinit quirk_nopciamd(struct pci_dev *dev)
201 {
202         u8 rev;
203         pci_read_config_byte(dev, 0x08, &rev);
204         if (rev == 0x13) {
205                 /* Erratum 24 */
206                 dev_info(&dev->dev, "Chipset erratum: Disabling direct PCI/AGP transfers\n");
207                 pci_pci_problems |= PCIAGP_FAIL;
208         }
209 }
210 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD,      PCI_DEVICE_ID_AMD_8151_0,       quirk_nopciamd);
211
212 /*
213  *      Triton requires workarounds to be used by the drivers
214  */
215 static void __devinit quirk_triton(struct pci_dev *dev)
216 {
217         if ((pci_pci_problems&PCIPCI_TRITON)==0) {
218                 dev_info(&dev->dev, "Limiting direct PCI/PCI transfers\n");
219                 pci_pci_problems |= PCIPCI_TRITON;
220         }
221 }
222 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82437,      quirk_triton);
223 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82437VX,    quirk_triton);
224 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82439,      quirk_triton);
225 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82439TX,    quirk_triton);
226
227 /*
228  *      VIA Apollo KT133 needs PCI latency patch
229  *      Made according to a windows driver based patch by George E. Breese
230  *      see PCI Latency Adjust on http://www.viahardware.com/download/viatweak.shtm
231  *      and http://www.georgebreese.com/net/software/#PCI
232  *      Also see http://www.au-ja.org/review-kt133a-1-en.phtml for
233  *      the info on which Mr Breese based his work.
234  *
235  *      Updated based on further information from the site and also on
236  *      information provided by VIA 
237  */
238 static void quirk_vialatency(struct pci_dev *dev)
239 {
240         struct pci_dev *p;
241         u8 busarb;
242         /* Ok we have a potential problem chipset here. Now see if we have
243            a buggy southbridge */
244            
245         p = pci_get_device(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_82C686, NULL);
246         if (p!=NULL) {
247                 /* 0x40 - 0x4f == 686B, 0x10 - 0x2f == 686A; thanks Dan Hollis */
248                 /* Check for buggy part revisions */
249                 if (p->revision < 0x40 || p->revision > 0x42)
250                         goto exit;
251         } else {
252                 p = pci_get_device(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_8231, NULL);
253                 if (p==NULL)    /* No problem parts */
254                         goto exit;
255                 /* Check for buggy part revisions */
256                 if (p->revision < 0x10 || p->revision > 0x12)
257                         goto exit;
258         }
259         
260         /*
261          *      Ok we have the problem. Now set the PCI master grant to 
262          *      occur every master grant. The apparent bug is that under high
263          *      PCI load (quite common in Linux of course) you can get data
264          *      loss when the CPU is held off the bus for 3 bus master requests
265          *      This happens to include the IDE controllers....
266          *
267          *      VIA only apply this fix when an SB Live! is present but under
268          *      both Linux and Windows this isn't enough, and we have seen
269          *      corruption without SB Live! but with things like 3 UDMA IDE
270          *      controllers. So we ignore that bit of the VIA recommendation..
271          */
272
273         pci_read_config_byte(dev, 0x76, &busarb);
274         /* Set bit 4 and bi 5 of byte 76 to 0x01 
275            "Master priority rotation on every PCI master grant */
276         busarb &= ~(1<<5);
277         busarb |= (1<<4);
278         pci_write_config_byte(dev, 0x76, busarb);
279         dev_info(&dev->dev, "Applying VIA southbridge workaround\n");
280 exit:
281         pci_dev_put(p);
282 }
283 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_8363_0,       quirk_vialatency);
284 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_8371_1,       quirk_vialatency);
285 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_8361,         quirk_vialatency);
286 /* Must restore this on a resume from RAM */
287 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8363_0,       quirk_vialatency);
288 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8371_1,       quirk_vialatency);
289 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8361,         quirk_vialatency);
290
291 /*
292  *      VIA Apollo VP3 needs ETBF on BT848/878
293  */
294 static void __devinit quirk_viaetbf(struct pci_dev *dev)
295 {
296         if ((pci_pci_problems&PCIPCI_VIAETBF)==0) {
297                 dev_info(&dev->dev, "Limiting direct PCI/PCI transfers\n");
298                 pci_pci_problems |= PCIPCI_VIAETBF;
299         }
300 }
301 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_82C597_0,     quirk_viaetbf);
302
303 static void __devinit quirk_vsfx(struct pci_dev *dev)
304 {
305         if ((pci_pci_problems&PCIPCI_VSFX)==0) {
306                 dev_info(&dev->dev, "Limiting direct PCI/PCI transfers\n");
307                 pci_pci_problems |= PCIPCI_VSFX;
308         }
309 }
310 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_82C576,       quirk_vsfx);
311
312 /*
313  *      Ali Magik requires workarounds to be used by the drivers
314  *      that DMA to AGP space. Latency must be set to 0xA and triton
315  *      workaround applied too
316  *      [Info kindly provided by ALi]
317  */     
318 static void __init quirk_alimagik(struct pci_dev *dev)
319 {
320         if ((pci_pci_problems&PCIPCI_ALIMAGIK)==0) {
321                 dev_info(&dev->dev, "Limiting direct PCI/PCI transfers\n");
322                 pci_pci_problems |= PCIPCI_ALIMAGIK|PCIPCI_TRITON;
323         }
324 }
325 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AL,       PCI_DEVICE_ID_AL_M1647,         quirk_alimagik);
326 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AL,       PCI_DEVICE_ID_AL_M1651,         quirk_alimagik);
327
328 /*
329  *      Natoma has some interesting boundary conditions with Zoran stuff
330  *      at least
331  */
332 static void __devinit quirk_natoma(struct pci_dev *dev)
333 {
334         if ((pci_pci_problems&PCIPCI_NATOMA)==0) {
335                 dev_info(&dev->dev, "Limiting direct PCI/PCI transfers\n");
336                 pci_pci_problems |= PCIPCI_NATOMA;
337         }
338 }
339 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82441,      quirk_natoma);
340 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82443LX_0,  quirk_natoma);
341 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82443LX_1,  quirk_natoma);
342 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82443BX_0,  quirk_natoma);
343 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82443BX_1,  quirk_natoma);
344 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82443BX_2,  quirk_natoma);
345
346 /*
347  *  This chip can cause PCI parity errors if config register 0xA0 is read
348  *  while DMAs are occurring.
349  */
350 static void __devinit quirk_citrine(struct pci_dev *dev)
351 {
352         dev->cfg_size = 0xA0;
353 }
354 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_IBM,     PCI_DEVICE_ID_IBM_CITRINE,      quirk_citrine);
355
356 /*  On IBM Crocodile ipr SAS adapters, expand BAR to system page size */
357 static void quirk_extend_bar_to_page(struct pci_dev *dev)
358 {
359         int i;
360
361         for (i = 0; i < PCI_STD_RESOURCE_END; i++) {
362                 struct resource *r = &dev->resource[i];
363
364                 if (r->flags & IORESOURCE_MEM && resource_size(r) < PAGE_SIZE) {
365                         r->end = PAGE_SIZE - 1;
366                         r->start = 0;
367                         r->flags |= IORESOURCE_UNSET;
368                         dev_info(&dev->dev, "expanded BAR %d to page size: %pR\n",
369                                  i, r);
370                 }
371         }
372 }
373 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_IBM, 0x034a, quirk_extend_bar_to_page);
374
375 /*
376  *  S3 868 and 968 chips report region size equal to 32M, but they decode 64M.
377  *  If it's needed, re-allocate the region.
378  */
379 static void __devinit quirk_s3_64M(struct pci_dev *dev)
380 {
381         struct resource *r = &dev->resource[0];
382
383         if ((r->start & 0x3ffffff) || r->end != r->start + 0x3ffffff) {
384                 r->start = 0;
385                 r->end = 0x3ffffff;
386         }
387 }
388 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_S3,      PCI_DEVICE_ID_S3_868,           quirk_s3_64M);
389 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_S3,      PCI_DEVICE_ID_S3_968,           quirk_s3_64M);
390
391 static void quirk_io(struct pci_dev *dev, int pos, unsigned size,
392                      const char *name)
393 {
394         u32 region;
395         struct pci_bus_region bus_region;
396         struct resource *res = dev->resource + pos;
397
398         pci_read_config_dword(dev, PCI_BASE_ADDRESS_0 + (pos << 2), &region);
399
400         if (!region)
401                 return;
402
403         res->name = pci_name(dev);
404         res->flags = region & ~PCI_BASE_ADDRESS_IO_MASK;
405         res->flags |=
406                 (IORESOURCE_IO | IORESOURCE_PCI_FIXED | IORESOURCE_SIZEALIGN);
407         region &= ~(size - 1);
408
409         /* Convert from PCI bus to resource space */
410         bus_region.start = region;
411         bus_region.end = region + size - 1;
412         pcibios_bus_to_resource(dev, res, &bus_region);
413
414         dev_info(&dev->dev, FW_BUG "%s quirk: reg 0x%x: %pR\n",
415                  name, PCI_BASE_ADDRESS_0 + (pos << 2), res);
416 }
417
418 /*
419  * Some CS5536 BIOSes (for example, the Soekris NET5501 board w/ comBIOS
420  * ver. 1.33  20070103) don't set the correct ISA PCI region header info.
421  * BAR0 should be 8 bytes; instead, it may be set to something like 8k
422  * (which conflicts w/ BAR1's memory range).
423  *
424  * CS553x's ISA PCI BARs may also be read-only (ref:
425  * https://bugzilla.kernel.org/show_bug.cgi?id=85991 - Comment #4 forward).
426  */
427 static void __devinit quirk_cs5536_vsa(struct pci_dev *dev)
428 {
429         static char *name = "CS5536 ISA bridge";
430
431         if (pci_resource_len(dev, 0) != 8) {
432                 quirk_io(dev, 0,   8, name);    /* SMB */
433                 quirk_io(dev, 1, 256, name);    /* GPIO */
434                 quirk_io(dev, 2,  64, name);    /* MFGPT */
435                 dev_info(&dev->dev, "%s bug detected (incorrect header); workaround applied\n",
436                          name);
437         }
438 }
439 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_AMD, PCI_DEVICE_ID_AMD_CS5536_ISA, quirk_cs5536_vsa);
440
441 static void __devinit quirk_io_region(struct pci_dev *dev, unsigned region,
442         unsigned size, int nr, const char *name)
443 {
444         region &= ~(size-1);
445         if (region) {
446                 struct pci_bus_region bus_region;
447                 struct resource *res = dev->resource + nr;
448
449                 res->name = pci_name(dev);
450                 res->start = region;
451                 res->end = region + size - 1;
452                 res->flags = IORESOURCE_IO;
453
454                 /* Convert from PCI bus to resource space.  */
455                 bus_region.start = res->start;
456                 bus_region.end = res->end;
457                 pcibios_bus_to_resource(dev, res, &bus_region);
458
459                 if (pci_claim_resource(dev, nr) == 0)
460                         dev_info(&dev->dev, "quirk: %pR claimed by %s\n",
461                                  res, name);
462         }
463 }       
464
465 /*
466  *      ATI Northbridge setups MCE the processor if you even
467  *      read somewhere between 0x3b0->0x3bb or read 0x3d3
468  */
469 static void __devinit quirk_ati_exploding_mce(struct pci_dev *dev)
470 {
471         dev_info(&dev->dev, "ATI Northbridge, reserving I/O ports 0x3b0 to 0x3bb\n");
472         /* Mae rhaid i ni beidio ag edrych ar y lleoliadiau I/O hyn */
473         request_region(0x3b0, 0x0C, "RadeonIGP");
474         request_region(0x3d3, 0x01, "RadeonIGP");
475 }
476 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI,      PCI_DEVICE_ID_ATI_RS100,   quirk_ati_exploding_mce);
477
478 /*
479  * Let's make the southbridge information explicit instead
480  * of having to worry about people probing the ACPI areas,
481  * for example.. (Yes, it happens, and if you read the wrong
482  * ACPI register it will put the machine to sleep with no
483  * way of waking it up again. Bummer).
484  *
485  * ALI M7101: Two IO regions pointed to by words at
486  *      0xE0 (64 bytes of ACPI registers)
487  *      0xE2 (32 bytes of SMB registers)
488  */
489 static void __devinit quirk_ali7101_acpi(struct pci_dev *dev)
490 {
491         u16 region;
492
493         pci_read_config_word(dev, 0xE0, &region);
494         quirk_io_region(dev, region, 64, PCI_BRIDGE_RESOURCES, "ali7101 ACPI");
495         pci_read_config_word(dev, 0xE2, &region);
496         quirk_io_region(dev, region, 32, PCI_BRIDGE_RESOURCES+1, "ali7101 SMB");
497 }
498 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_AL,      PCI_DEVICE_ID_AL_M7101,         quirk_ali7101_acpi);
499
500 static void piix4_io_quirk(struct pci_dev *dev, const char *name, unsigned int port, unsigned int enable)
501 {
502         u32 devres;
503         u32 mask, size, base;
504
505         pci_read_config_dword(dev, port, &devres);
506         if ((devres & enable) != enable)
507                 return;
508         mask = (devres >> 16) & 15;
509         base = devres & 0xffff;
510         size = 16;
511         for (;;) {
512                 unsigned bit = size >> 1;
513                 if ((bit & mask) == bit)
514                         break;
515                 size = bit;
516         }
517         /*
518          * For now we only print it out. Eventually we'll want to
519          * reserve it (at least if it's in the 0x1000+ range), but
520          * let's get enough confirmation reports first. 
521          */
522         base &= -size;
523         dev_info(&dev->dev, "%s PIO at %04x-%04x\n", name, base, base + size - 1);
524 }
525
526 static void piix4_mem_quirk(struct pci_dev *dev, const char *name, unsigned int port, unsigned int enable)
527 {
528         u32 devres;
529         u32 mask, size, base;
530
531         pci_read_config_dword(dev, port, &devres);
532         if ((devres & enable) != enable)
533                 return;
534         base = devres & 0xffff0000;
535         mask = (devres & 0x3f) << 16;
536         size = 128 << 16;
537         for (;;) {
538                 unsigned bit = size >> 1;
539                 if ((bit & mask) == bit)
540                         break;
541                 size = bit;
542         }
543         /*
544          * For now we only print it out. Eventually we'll want to
545          * reserve it, but let's get enough confirmation reports first. 
546          */
547         base &= -size;
548         dev_info(&dev->dev, "%s MMIO at %04x-%04x\n", name, base, base + size - 1);
549 }
550
551 /*
552  * PIIX4 ACPI: Two IO regions pointed to by longwords at
553  *      0x40 (64 bytes of ACPI registers)
554  *      0x90 (16 bytes of SMB registers)
555  * and a few strange programmable PIIX4 device resources.
556  */
557 static void __devinit quirk_piix4_acpi(struct pci_dev *dev)
558 {
559         u32 region, res_a;
560
561         pci_read_config_dword(dev, 0x40, &region);
562         quirk_io_region(dev, region, 64, PCI_BRIDGE_RESOURCES, "PIIX4 ACPI");
563         pci_read_config_dword(dev, 0x90, &region);
564         quirk_io_region(dev, region, 16, PCI_BRIDGE_RESOURCES+1, "PIIX4 SMB");
565
566         /* Device resource A has enables for some of the other ones */
567         pci_read_config_dword(dev, 0x5c, &res_a);
568
569         piix4_io_quirk(dev, "PIIX4 devres B", 0x60, 3 << 21);
570         piix4_io_quirk(dev, "PIIX4 devres C", 0x64, 3 << 21);
571
572         /* Device resource D is just bitfields for static resources */
573
574         /* Device 12 enabled? */
575         if (res_a & (1 << 29)) {
576                 piix4_io_quirk(dev, "PIIX4 devres E", 0x68, 1 << 20);
577                 piix4_mem_quirk(dev, "PIIX4 devres F", 0x6c, 1 << 7);
578         }
579         /* Device 13 enabled? */
580         if (res_a & (1 << 30)) {
581                 piix4_io_quirk(dev, "PIIX4 devres G", 0x70, 1 << 20);
582                 piix4_mem_quirk(dev, "PIIX4 devres H", 0x74, 1 << 7);
583         }
584         piix4_io_quirk(dev, "PIIX4 devres I", 0x78, 1 << 20);
585         piix4_io_quirk(dev, "PIIX4 devres J", 0x7c, 1 << 20);
586 }
587 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82371AB_3,  quirk_piix4_acpi);
588 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82443MX_3,  quirk_piix4_acpi);
589
590 #define ICH_PMBASE      0x40
591 #define ICH_ACPI_CNTL   0x44
592 #define  ICH4_ACPI_EN   0x10
593 #define  ICH6_ACPI_EN   0x80
594 #define ICH4_GPIOBASE   0x58
595 #define ICH4_GPIO_CNTL  0x5c
596 #define  ICH4_GPIO_EN   0x10
597 #define ICH6_GPIOBASE   0x48
598 #define ICH6_GPIO_CNTL  0x4c
599 #define  ICH6_GPIO_EN   0x10
600
601 /*
602  * ICH4, ICH4-M, ICH5, ICH5-M ACPI: Three IO regions pointed to by longwords at
603  *      0x40 (128 bytes of ACPI, GPIO & TCO registers)
604  *      0x58 (64 bytes of GPIO I/O space)
605  */
606 static void __devinit quirk_ich4_lpc_acpi(struct pci_dev *dev)
607 {
608         u32 region;
609         u8 enable;
610
611         /*
612          * The check for PCIBIOS_MIN_IO is to ensure we won't create a conflict
613          * with low legacy (and fixed) ports. We don't know the decoding
614          * priority and can't tell whether the legacy device or the one created
615          * here is really at that address.  This happens on boards with broken
616          * BIOSes.
617         */
618
619         pci_read_config_byte(dev, ICH_ACPI_CNTL, &enable);
620         if (enable & ICH4_ACPI_EN) {
621                 pci_read_config_dword(dev, ICH_PMBASE, &region);
622                 region &= PCI_BASE_ADDRESS_IO_MASK;
623                 if (region >= PCIBIOS_MIN_IO)
624                         quirk_io_region(dev, region, 128, PCI_BRIDGE_RESOURCES,
625                                         "ICH4 ACPI/GPIO/TCO");
626         }
627
628         pci_read_config_byte(dev, ICH4_GPIO_CNTL, &enable);
629         if (enable & ICH4_GPIO_EN) {
630                 pci_read_config_dword(dev, ICH4_GPIOBASE, &region);
631                 region &= PCI_BASE_ADDRESS_IO_MASK;
632                 if (region >= PCIBIOS_MIN_IO)
633                         quirk_io_region(dev, region, 64,
634                                         PCI_BRIDGE_RESOURCES + 1, "ICH4 GPIO");
635         }
636 }
637 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801AA_0,         quirk_ich4_lpc_acpi);
638 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801AB_0,         quirk_ich4_lpc_acpi);
639 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801BA_0,         quirk_ich4_lpc_acpi);
640 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801BA_10,        quirk_ich4_lpc_acpi);
641 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801CA_0,         quirk_ich4_lpc_acpi);
642 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801CA_12,        quirk_ich4_lpc_acpi);
643 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801DB_0,         quirk_ich4_lpc_acpi);
644 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801DB_12,        quirk_ich4_lpc_acpi);
645 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801EB_0,         quirk_ich4_lpc_acpi);
646 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_ESB_1,             quirk_ich4_lpc_acpi);
647
648 static void __devinit ich6_lpc_acpi_gpio(struct pci_dev *dev)
649 {
650         u32 region;
651         u8 enable;
652
653         pci_read_config_byte(dev, ICH_ACPI_CNTL, &enable);
654         if (enable & ICH6_ACPI_EN) {
655                 pci_read_config_dword(dev, ICH_PMBASE, &region);
656                 region &= PCI_BASE_ADDRESS_IO_MASK;
657                 if (region >= PCIBIOS_MIN_IO)
658                         quirk_io_region(dev, region, 128, PCI_BRIDGE_RESOURCES,
659                                         "ICH6 ACPI/GPIO/TCO");
660         }
661
662         pci_read_config_byte(dev, ICH6_GPIO_CNTL, &enable);
663         if (enable & ICH6_GPIO_EN) {
664                 pci_read_config_dword(dev, ICH6_GPIOBASE, &region);
665                 region &= PCI_BASE_ADDRESS_IO_MASK;
666                 if (region >= PCIBIOS_MIN_IO)
667                         quirk_io_region(dev, region, 64,
668                                         PCI_BRIDGE_RESOURCES + 1, "ICH6 GPIO");
669         }
670 }
671
672 static void __devinit ich6_lpc_generic_decode(struct pci_dev *dev, unsigned reg, const char *name, int dynsize)
673 {
674         u32 val;
675         u32 size, base;
676
677         pci_read_config_dword(dev, reg, &val);
678
679         /* Enabled? */
680         if (!(val & 1))
681                 return;
682         base = val & 0xfffc;
683         if (dynsize) {
684                 /*
685                  * This is not correct. It is 16, 32 or 64 bytes depending on
686                  * register D31:F0:ADh bits 5:4.
687                  *
688                  * But this gets us at least _part_ of it.
689                  */
690                 size = 16;
691         } else {
692                 size = 128;
693         }
694         base &= ~(size-1);
695
696         /* Just print it out for now. We should reserve it after more debugging */
697         dev_info(&dev->dev, "%s PIO at %04x-%04x\n", name, base, base+size-1);
698 }
699
700 static void __devinit quirk_ich6_lpc(struct pci_dev *dev)
701 {
702         /* Shared ACPI/GPIO decode with all ICH6+ */
703         ich6_lpc_acpi_gpio(dev);
704
705         /* ICH6-specific generic IO decode */
706         ich6_lpc_generic_decode(dev, 0x84, "LPC Generic IO decode 1", 0);
707         ich6_lpc_generic_decode(dev, 0x88, "LPC Generic IO decode 2", 1);
708 }
709 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH6_0, quirk_ich6_lpc);
710 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH6_1, quirk_ich6_lpc);
711
712 static void __devinit ich7_lpc_generic_decode(struct pci_dev *dev, unsigned reg, const char *name)
713 {
714         u32 val;
715         u32 mask, base;
716
717         pci_read_config_dword(dev, reg, &val);
718
719         /* Enabled? */
720         if (!(val & 1))
721                 return;
722
723         /*
724          * IO base in bits 15:2, mask in bits 23:18, both
725          * are dword-based
726          */
727         base = val & 0xfffc;
728         mask = (val >> 16) & 0xfc;
729         mask |= 3;
730
731         /* Just print it out for now. We should reserve it after more debugging */
732         dev_info(&dev->dev, "%s PIO at %04x (mask %04x)\n", name, base, mask);
733 }
734
735 /* ICH7-10 has the same common LPC generic IO decode registers */
736 static void __devinit quirk_ich7_lpc(struct pci_dev *dev)
737 {
738         /* We share the common ACPI/GPIO decode with ICH6 */
739         ich6_lpc_acpi_gpio(dev);
740
741         /* And have 4 ICH7+ generic decodes */
742         ich7_lpc_generic_decode(dev, 0x84, "ICH7 LPC Generic IO decode 1");
743         ich7_lpc_generic_decode(dev, 0x88, "ICH7 LPC Generic IO decode 2");
744         ich7_lpc_generic_decode(dev, 0x8c, "ICH7 LPC Generic IO decode 3");
745         ich7_lpc_generic_decode(dev, 0x90, "ICH7 LPC Generic IO decode 4");
746 }
747 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH7_0, quirk_ich7_lpc);
748 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH7_1, quirk_ich7_lpc);
749 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH7_31, quirk_ich7_lpc);
750 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH8_0, quirk_ich7_lpc);
751 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH8_2, quirk_ich7_lpc);
752 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH8_3, quirk_ich7_lpc);
753 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH8_1, quirk_ich7_lpc);
754 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH8_4, quirk_ich7_lpc);
755 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH9_2, quirk_ich7_lpc);
756 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH9_4, quirk_ich7_lpc);
757 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH9_7, quirk_ich7_lpc);
758 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH9_8, quirk_ich7_lpc);
759 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH10_1, quirk_ich7_lpc);
760
761 /*
762  * VIA ACPI: One IO region pointed to by longword at
763  *      0x48 or 0x20 (256 bytes of ACPI registers)
764  */
765 static void __devinit quirk_vt82c586_acpi(struct pci_dev *dev)
766 {
767         u32 region;
768
769         if (dev->revision & 0x10) {
770                 pci_read_config_dword(dev, 0x48, &region);
771                 region &= PCI_BASE_ADDRESS_IO_MASK;
772                 quirk_io_region(dev, region, 256, PCI_BRIDGE_RESOURCES, "vt82c586 ACPI");
773         }
774 }
775 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_82C586_3,     quirk_vt82c586_acpi);
776
777 /*
778  * VIA VT82C686 ACPI: Three IO region pointed to by (long)words at
779  *      0x48 (256 bytes of ACPI registers)
780  *      0x70 (128 bytes of hardware monitoring register)
781  *      0x90 (16 bytes of SMB registers)
782  */
783 static void __devinit quirk_vt82c686_acpi(struct pci_dev *dev)
784 {
785         u16 hm;
786         u32 smb;
787
788         quirk_vt82c586_acpi(dev);
789
790         pci_read_config_word(dev, 0x70, &hm);
791         hm &= PCI_BASE_ADDRESS_IO_MASK;
792         quirk_io_region(dev, hm, 128, PCI_BRIDGE_RESOURCES + 1, "vt82c686 HW-mon");
793
794         pci_read_config_dword(dev, 0x90, &smb);
795         smb &= PCI_BASE_ADDRESS_IO_MASK;
796         quirk_io_region(dev, smb, 16, PCI_BRIDGE_RESOURCES + 2, "vt82c686 SMB");
797 }
798 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_82C686_4,     quirk_vt82c686_acpi);
799
800 /*
801  * VIA VT8235 ISA Bridge: Two IO regions pointed to by words at
802  *      0x88 (128 bytes of power management registers)
803  *      0xd0 (16 bytes of SMB registers)
804  */
805 static void __devinit quirk_vt8235_acpi(struct pci_dev *dev)
806 {
807         u16 pm, smb;
808
809         pci_read_config_word(dev, 0x88, &pm);
810         pm &= PCI_BASE_ADDRESS_IO_MASK;
811         quirk_io_region(dev, pm, 128, PCI_BRIDGE_RESOURCES, "vt8235 PM");
812
813         pci_read_config_word(dev, 0xd0, &smb);
814         smb &= PCI_BASE_ADDRESS_IO_MASK;
815         quirk_io_region(dev, smb, 16, PCI_BRIDGE_RESOURCES + 1, "vt8235 SMB");
816 }
817 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8235, quirk_vt8235_acpi);
818
819 /*
820  * TI XIO2000a PCIe-PCI Bridge erroneously reports it supports fast back-to-back:
821  *      Disable fast back-to-back on the secondary bus segment
822  */
823 static void __devinit quirk_xio2000a(struct pci_dev *dev)
824 {
825         struct pci_dev *pdev;
826         u16 command;
827
828         dev_warn(&dev->dev, "TI XIO2000a quirk detected; "
829                 "secondary bus fast back-to-back transfers disabled\n");
830         list_for_each_entry(pdev, &dev->subordinate->devices, bus_list) {
831                 pci_read_config_word(pdev, PCI_COMMAND, &command);
832                 if (command & PCI_COMMAND_FAST_BACK)
833                         pci_write_config_word(pdev, PCI_COMMAND, command & ~PCI_COMMAND_FAST_BACK);
834         }
835 }
836 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_TI, PCI_DEVICE_ID_TI_XIO2000A,
837                         quirk_xio2000a);
838
839 #ifdef CONFIG_X86_IO_APIC 
840
841 #include <asm/io_apic.h>
842
843 /*
844  * VIA 686A/B: If an IO-APIC is active, we need to route all on-chip
845  * devices to the external APIC.
846  *
847  * TODO: When we have device-specific interrupt routers,
848  * this code will go away from quirks.
849  */
850 static void quirk_via_ioapic(struct pci_dev *dev)
851 {
852         u8 tmp;
853         
854         if (nr_ioapics < 1)
855                 tmp = 0;    /* nothing routed to external APIC */
856         else
857                 tmp = 0x1f; /* all known bits (4-0) routed to external APIC */
858                 
859         dev_info(&dev->dev, "%sbling VIA external APIC routing\n",
860                tmp == 0 ? "Disa" : "Ena");
861
862         /* Offset 0x58: External APIC IRQ output control */
863         pci_write_config_byte (dev, 0x58, tmp);
864 }
865 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_82C686,       quirk_via_ioapic);
866 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_VIA,       PCI_DEVICE_ID_VIA_82C686,       quirk_via_ioapic);
867
868 /*
869  * VIA 8237: Some BIOSs don't set the 'Bypass APIC De-Assert Message' Bit.
870  * This leads to doubled level interrupt rates.
871  * Set this bit to get rid of cycle wastage.
872  * Otherwise uncritical.
873  */
874 static void quirk_via_vt8237_bypass_apic_deassert(struct pci_dev *dev)
875 {
876         u8 misc_control2;
877 #define BYPASS_APIC_DEASSERT 8
878
879         pci_read_config_byte(dev, 0x5B, &misc_control2);
880         if (!(misc_control2 & BYPASS_APIC_DEASSERT)) {
881                 dev_info(&dev->dev, "Bypassing VIA 8237 APIC De-Assert Message\n");
882                 pci_write_config_byte(dev, 0x5B, misc_control2|BYPASS_APIC_DEASSERT);
883         }
884 }
885 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_8237,         quirk_via_vt8237_bypass_apic_deassert);
886 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_VIA,       PCI_DEVICE_ID_VIA_8237,         quirk_via_vt8237_bypass_apic_deassert);
887
888 /*
889  * The AMD io apic can hang the box when an apic irq is masked.
890  * We check all revs >= B0 (yet not in the pre production!) as the bug
891  * is currently marked NoFix
892  *
893  * We have multiple reports of hangs with this chipset that went away with
894  * noapic specified. For the moment we assume it's the erratum. We may be wrong
895  * of course. However the advice is demonstrably good even if so..
896  */
897 static void __devinit quirk_amd_ioapic(struct pci_dev *dev)
898 {
899         if (dev->revision >= 0x02) {
900                 dev_warn(&dev->dev, "I/O APIC: AMD Erratum #22 may be present. In the event of instability try\n");
901                 dev_warn(&dev->dev, "        : booting with the \"noapic\" option\n");
902         }
903 }
904 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD,      PCI_DEVICE_ID_AMD_VIPER_7410,   quirk_amd_ioapic);
905
906 static void __init quirk_ioapic_rmw(struct pci_dev *dev)
907 {
908         if (dev->devfn == 0 && dev->bus->number == 0)
909                 sis_apic_bug = 1;
910 }
911 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_SI,       PCI_ANY_ID,                     quirk_ioapic_rmw);
912 #endif /* CONFIG_X86_IO_APIC */
913
914 /*
915  * Some settings of MMRBC can lead to data corruption so block changes.
916  * See AMD 8131 HyperTransport PCI-X Tunnel Revision Guide
917  */
918 static void __init quirk_amd_8131_mmrbc(struct pci_dev *dev)
919 {
920         if (dev->subordinate && dev->revision <= 0x12) {
921                 dev_info(&dev->dev, "AMD8131 rev %x detected; "
922                         "disabling PCI-X MMRBC\n", dev->revision);
923                 dev->subordinate->bus_flags |= PCI_BUS_FLAGS_NO_MMRBC;
924         }
925 }
926 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD, PCI_DEVICE_ID_AMD_8131_BRIDGE, quirk_amd_8131_mmrbc);
927
928 /*
929  * FIXME: it is questionable that quirk_via_acpi
930  * is needed.  It shows up as an ISA bridge, and does not
931  * support the PCI_INTERRUPT_LINE register at all.  Therefore
932  * it seems like setting the pci_dev's 'irq' to the
933  * value of the ACPI SCI interrupt is only done for convenience.
934  *      -jgarzik
935  */
936 static void __devinit quirk_via_acpi(struct pci_dev *d)
937 {
938         /*
939          * VIA ACPI device: SCI IRQ line in PCI config byte 0x42
940          */
941         u8 irq;
942         pci_read_config_byte(d, 0x42, &irq);
943         irq &= 0xf;
944         if (irq && (irq != 2))
945                 d->irq = irq;
946 }
947 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_82C586_3,     quirk_via_acpi);
948 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_82C686_4,     quirk_via_acpi);
949
950
951 /*
952  *      VIA bridges which have VLink
953  */
954
955 static int via_vlink_dev_lo = -1, via_vlink_dev_hi = 18;
956
957 static void quirk_via_bridge(struct pci_dev *dev)
958 {
959         /* See what bridge we have and find the device ranges */
960         switch (dev->device) {
961         case PCI_DEVICE_ID_VIA_82C686:
962                 /* The VT82C686 is special, it attaches to PCI and can have
963                    any device number. All its subdevices are functions of
964                    that single device. */
965                 via_vlink_dev_lo = PCI_SLOT(dev->devfn);
966                 via_vlink_dev_hi = PCI_SLOT(dev->devfn);
967                 break;
968         case PCI_DEVICE_ID_VIA_8237:
969         case PCI_DEVICE_ID_VIA_8237A:
970                 via_vlink_dev_lo = 15;
971                 break;
972         case PCI_DEVICE_ID_VIA_8235:
973                 via_vlink_dev_lo = 16;
974                 break;
975         case PCI_DEVICE_ID_VIA_8231:
976         case PCI_DEVICE_ID_VIA_8233_0:
977         case PCI_DEVICE_ID_VIA_8233A:
978         case PCI_DEVICE_ID_VIA_8233C_0:
979                 via_vlink_dev_lo = 17;
980                 break;
981         }
982 }
983 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_82C686,       quirk_via_bridge);
984 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8231,         quirk_via_bridge);
985 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8233_0,       quirk_via_bridge);
986 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8233A,        quirk_via_bridge);
987 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8233C_0,      quirk_via_bridge);
988 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8235,         quirk_via_bridge);
989 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8237,         quirk_via_bridge);
990 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8237A,        quirk_via_bridge);
991
992 /**
993  *      quirk_via_vlink         -       VIA VLink IRQ number update
994  *      @dev: PCI device
995  *
996  *      If the device we are dealing with is on a PIC IRQ we need to
997  *      ensure that the IRQ line register which usually is not relevant
998  *      for PCI cards, is actually written so that interrupts get sent
999  *      to the right place.
1000  *      We only do this on systems where a VIA south bridge was detected,
1001  *      and only for VIA devices on the motherboard (see quirk_via_bridge
1002  *      above).
1003  */
1004
1005 static void quirk_via_vlink(struct pci_dev *dev)
1006 {
1007         u8 irq, new_irq;
1008
1009         /* Check if we have VLink at all */
1010         if (via_vlink_dev_lo == -1)
1011                 return;
1012
1013         new_irq = dev->irq;
1014
1015         /* Don't quirk interrupts outside the legacy IRQ range */
1016         if (!new_irq || new_irq > 15)
1017                 return;
1018
1019         /* Internal device ? */
1020         if (dev->bus->number != 0 || PCI_SLOT(dev->devfn) > via_vlink_dev_hi ||
1021             PCI_SLOT(dev->devfn) < via_vlink_dev_lo)
1022                 return;
1023
1024         /* This is an internal VLink device on a PIC interrupt. The BIOS
1025            ought to have set this but may not have, so we redo it */
1026
1027         pci_read_config_byte(dev, PCI_INTERRUPT_LINE, &irq);
1028         if (new_irq != irq) {
1029                 dev_info(&dev->dev, "VIA VLink IRQ fixup, from %d to %d\n",
1030                         irq, new_irq);
1031                 udelay(15);     /* unknown if delay really needed */
1032                 pci_write_config_byte(dev, PCI_INTERRUPT_LINE, new_irq);
1033         }
1034 }
1035 DECLARE_PCI_FIXUP_ENABLE(PCI_VENDOR_ID_VIA, PCI_ANY_ID, quirk_via_vlink);
1036
1037 /*
1038  * VIA VT82C598 has its device ID settable and many BIOSes
1039  * set it to the ID of VT82C597 for backward compatibility.
1040  * We need to switch it off to be able to recognize the real
1041  * type of the chip.
1042  */
1043 static void __devinit quirk_vt82c598_id(struct pci_dev *dev)
1044 {
1045         pci_write_config_byte(dev, 0xfc, 0);
1046         pci_read_config_word(dev, PCI_DEVICE_ID, &dev->device);
1047 }
1048 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_82C597_0,     quirk_vt82c598_id);
1049
1050 /*
1051  * CardBus controllers have a legacy base address that enables them
1052  * to respond as i82365 pcmcia controllers.  We don't want them to
1053  * do this even if the Linux CardBus driver is not loaded, because
1054  * the Linux i82365 driver does not (and should not) handle CardBus.
1055  */
1056 static void quirk_cardbus_legacy(struct pci_dev *dev)
1057 {
1058         if ((PCI_CLASS_BRIDGE_CARDBUS << 8) ^ dev->class)
1059                 return;
1060         pci_write_config_dword(dev, PCI_CB_LEGACY_MODE_BASE, 0);
1061 }
1062 DECLARE_PCI_FIXUP_FINAL(PCI_ANY_ID, PCI_ANY_ID, quirk_cardbus_legacy);
1063 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_ANY_ID, PCI_ANY_ID, quirk_cardbus_legacy);
1064
1065 /*
1066  * Following the PCI ordering rules is optional on the AMD762. I'm not
1067  * sure what the designers were smoking but let's not inhale...
1068  *
1069  * To be fair to AMD, it follows the spec by default, its BIOS people
1070  * who turn it off!
1071  */
1072 static void quirk_amd_ordering(struct pci_dev *dev)
1073 {
1074         u32 pcic;
1075         pci_read_config_dword(dev, 0x4C, &pcic);
1076         if ((pcic&6)!=6) {
1077                 pcic |= 6;
1078                 dev_warn(&dev->dev, "BIOS failed to enable PCI standards compliance; fixing this error\n");
1079                 pci_write_config_dword(dev, 0x4C, pcic);
1080                 pci_read_config_dword(dev, 0x84, &pcic);
1081                 pcic |= (1<<23);        /* Required in this mode */
1082                 pci_write_config_dword(dev, 0x84, pcic);
1083         }
1084 }
1085 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD,      PCI_DEVICE_ID_AMD_FE_GATE_700C, quirk_amd_ordering);
1086 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_AMD,       PCI_DEVICE_ID_AMD_FE_GATE_700C, quirk_amd_ordering);
1087
1088 /*
1089  *      DreamWorks provided workaround for Dunord I-3000 problem
1090  *
1091  *      This card decodes and responds to addresses not apparently
1092  *      assigned to it. We force a larger allocation to ensure that
1093  *      nothing gets put too close to it.
1094  */
1095 static void __devinit quirk_dunord ( struct pci_dev * dev )
1096 {
1097         struct resource *r = &dev->resource [1];
1098         r->start = 0;
1099         r->end = 0xffffff;
1100 }
1101 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_DUNORD,  PCI_DEVICE_ID_DUNORD_I3000,     quirk_dunord);
1102
1103 /*
1104  * i82380FB mobile docking controller: its PCI-to-PCI bridge
1105  * is subtractive decoding (transparent), and does indicate this
1106  * in the ProgIf. Unfortunately, the ProgIf value is wrong - 0x80
1107  * instead of 0x01.
1108  */
1109 static void __devinit quirk_transparent_bridge(struct pci_dev *dev)
1110 {
1111         dev->transparent = 1;
1112 }
1113 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82380FB,    quirk_transparent_bridge);
1114 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_TOSHIBA, 0x605,  quirk_transparent_bridge);
1115
1116 /*
1117  * Common misconfiguration of the MediaGX/Geode PCI master that will
1118  * reduce PCI bandwidth from 70MB/s to 25MB/s.  See the GXM/GXLV/GX1
1119  * datasheets found at http://www.national.com/analog for info on what
1120  * these bits do.  <christer@weinigel.se>
1121  */
1122 static void quirk_mediagx_master(struct pci_dev *dev)
1123 {
1124         u8 reg;
1125         pci_read_config_byte(dev, 0x41, &reg);
1126         if (reg & 2) {
1127                 reg &= ~2;
1128                 dev_info(&dev->dev, "Fixup for MediaGX/Geode Slave Disconnect Boundary (0x41=0x%02x)\n", reg);
1129                 pci_write_config_byte(dev, 0x41, reg);
1130         }
1131 }
1132 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_CYRIX,    PCI_DEVICE_ID_CYRIX_PCI_MASTER, quirk_mediagx_master);
1133 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_CYRIX,   PCI_DEVICE_ID_CYRIX_PCI_MASTER, quirk_mediagx_master);
1134
1135 /*
1136  *      Ensure C0 rev restreaming is off. This is normally done by
1137  *      the BIOS but in the odd case it is not the results are corruption
1138  *      hence the presence of a Linux check
1139  */
1140 static void quirk_disable_pxb(struct pci_dev *pdev)
1141 {
1142         u16 config;
1143         
1144         if (pdev->revision != 0x04)             /* Only C0 requires this */
1145                 return;
1146         pci_read_config_word(pdev, 0x40, &config);
1147         if (config & (1<<6)) {
1148                 config &= ~(1<<6);
1149                 pci_write_config_word(pdev, 0x40, config);
1150                 dev_info(&pdev->dev, "C0 revision 450NX. Disabling PCI restreaming\n");
1151         }
1152 }
1153 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82454NX,    quirk_disable_pxb);
1154 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_INTEL,     PCI_DEVICE_ID_INTEL_82454NX,    quirk_disable_pxb);
1155
1156 static void __devinit quirk_amd_ide_mode(struct pci_dev *pdev)
1157 {
1158         /* set SBX00/Hudson-2 SATA in IDE mode to AHCI mode */
1159         u8 tmp;
1160
1161         pci_read_config_byte(pdev, PCI_CLASS_DEVICE, &tmp);
1162         if (tmp == 0x01) {
1163                 pci_read_config_byte(pdev, 0x40, &tmp);
1164                 pci_write_config_byte(pdev, 0x40, tmp|1);
1165                 pci_write_config_byte(pdev, 0x9, 1);
1166                 pci_write_config_byte(pdev, 0xa, 6);
1167                 pci_write_config_byte(pdev, 0x40, tmp);
1168
1169                 pdev->class = PCI_CLASS_STORAGE_SATA_AHCI;
1170                 dev_info(&pdev->dev, "set SATA to AHCI mode\n");
1171         }
1172 }
1173 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_ATI, PCI_DEVICE_ID_ATI_IXP600_SATA, quirk_amd_ide_mode);
1174 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_ATI, PCI_DEVICE_ID_ATI_IXP600_SATA, quirk_amd_ide_mode);
1175 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_ATI, PCI_DEVICE_ID_ATI_IXP700_SATA, quirk_amd_ide_mode);
1176 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_ATI, PCI_DEVICE_ID_ATI_IXP700_SATA, quirk_amd_ide_mode);
1177 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_AMD, PCI_DEVICE_ID_AMD_HUDSON2_SATA_IDE, quirk_amd_ide_mode);
1178 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_AMD, PCI_DEVICE_ID_AMD_HUDSON2_SATA_IDE, quirk_amd_ide_mode);
1179 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_AMD, 0x7900, quirk_amd_ide_mode);
1180 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_AMD, 0x7900, quirk_amd_ide_mode);
1181
1182 /*
1183  *      Serverworks CSB5 IDE does not fully support native mode
1184  */
1185 static void __devinit quirk_svwks_csb5ide(struct pci_dev *pdev)
1186 {
1187         u8 prog;
1188         pci_read_config_byte(pdev, PCI_CLASS_PROG, &prog);
1189         if (prog & 5) {
1190                 prog &= ~5;
1191                 pdev->class &= ~5;
1192                 pci_write_config_byte(pdev, PCI_CLASS_PROG, prog);
1193                 /* PCI layer will sort out resources */
1194         }
1195 }
1196 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_SERVERWORKS, PCI_DEVICE_ID_SERVERWORKS_CSB5IDE, quirk_svwks_csb5ide);
1197
1198 /*
1199  *      Intel 82801CAM ICH3-M datasheet says IDE modes must be the same
1200  */
1201 static void __init quirk_ide_samemode(struct pci_dev *pdev)
1202 {
1203         u8 prog;
1204
1205         pci_read_config_byte(pdev, PCI_CLASS_PROG, &prog);
1206
1207         if (((prog & 1) && !(prog & 4)) || ((prog & 4) && !(prog & 1))) {
1208                 dev_info(&pdev->dev, "IDE mode mismatch; forcing legacy mode\n");
1209                 prog &= ~5;
1210                 pdev->class &= ~5;
1211                 pci_write_config_byte(pdev, PCI_CLASS_PROG, prog);
1212         }
1213 }
1214 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_82801CA_10, quirk_ide_samemode);
1215
1216 /*
1217  * Some ATA devices break if put into D3
1218  */
1219
1220 static void __devinit quirk_no_ata_d3(struct pci_dev *pdev)
1221 {
1222         /* Quirk the legacy ATA devices only. The AHCI ones are ok */
1223         if ((pdev->class >> 8) == PCI_CLASS_STORAGE_IDE)
1224                 pdev->dev_flags |= PCI_DEV_FLAGS_NO_D3;
1225 }
1226 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_SERVERWORKS, PCI_ANY_ID, quirk_no_ata_d3);
1227 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_ATI, PCI_ANY_ID, quirk_no_ata_d3);
1228 /* ALi loses some register settings that we cannot then restore */
1229 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_AL, PCI_ANY_ID, quirk_no_ata_d3);
1230 /* VIA comes back fine but we need to keep it alive or ACPI GTM failures
1231    occur when mode detecting */
1232 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_VIA, PCI_ANY_ID, quirk_no_ata_d3);
1233
1234 /* This was originally an Alpha specific thing, but it really fits here.
1235  * The i82375 PCI/EISA bridge appears as non-classified. Fix that.
1236  */
1237 static void __init quirk_eisa_bridge(struct pci_dev *dev)
1238 {
1239         dev->class = PCI_CLASS_BRIDGE_EISA << 8;
1240 }
1241 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82375,      quirk_eisa_bridge);
1242
1243
1244 /*
1245  * On ASUS P4B boards, the SMBus PCI Device within the ICH2/4 southbridge
1246  * is not activated. The myth is that Asus said that they do not want the
1247  * users to be irritated by just another PCI Device in the Win98 device
1248  * manager. (see the file prog/hotplug/README.p4b in the lm_sensors 
1249  * package 2.7.0 for details)
1250  *
1251  * The SMBus PCI Device can be activated by setting a bit in the ICH LPC 
1252  * bridge. Unfortunately, this device has no subvendor/subdevice ID. So it 
1253  * becomes necessary to do this tweak in two steps -- the chosen trigger
1254  * is either the Host bridge (preferred) or on-board VGA controller.
1255  *
1256  * Note that we used to unhide the SMBus that way on Toshiba laptops
1257  * (Satellite A40 and Tecra M2) but then found that the thermal management
1258  * was done by SMM code, which could cause unsynchronized concurrent
1259  * accesses to the SMBus registers, with potentially bad effects. Thus you
1260  * should be very careful when adding new entries: if SMM is accessing the
1261  * Intel SMBus, this is a very good reason to leave it hidden.
1262  *
1263  * Likewise, many recent laptops use ACPI for thermal management. If the
1264  * ACPI DSDT code accesses the SMBus, then Linux should not access it
1265  * natively, and keeping the SMBus hidden is the right thing to do. If you
1266  * are about to add an entry in the table below, please first disassemble
1267  * the DSDT and double-check that there is no code accessing the SMBus.
1268  */
1269 static int asus_hides_smbus;
1270
1271 static void __init asus_hides_smbus_hostbridge(struct pci_dev *dev)
1272 {
1273         if (unlikely(dev->subsystem_vendor == PCI_VENDOR_ID_ASUSTEK)) {
1274                 if (dev->device == PCI_DEVICE_ID_INTEL_82845_HB)
1275                         switch(dev->subsystem_device) {
1276                         case 0x8025: /* P4B-LX */
1277                         case 0x8070: /* P4B */
1278                         case 0x8088: /* P4B533 */
1279                         case 0x1626: /* L3C notebook */
1280                                 asus_hides_smbus = 1;
1281                         }
1282                 else if (dev->device == PCI_DEVICE_ID_INTEL_82845G_HB)
1283                         switch(dev->subsystem_device) {
1284                         case 0x80b1: /* P4GE-V */
1285                         case 0x80b2: /* P4PE */
1286                         case 0x8093: /* P4B533-V */
1287                                 asus_hides_smbus = 1;
1288                         }
1289                 else if (dev->device == PCI_DEVICE_ID_INTEL_82850_HB)
1290                         switch(dev->subsystem_device) {
1291                         case 0x8030: /* P4T533 */
1292                                 asus_hides_smbus = 1;
1293                         }
1294                 else if (dev->device == PCI_DEVICE_ID_INTEL_7205_0)
1295                         switch (dev->subsystem_device) {
1296                         case 0x8070: /* P4G8X Deluxe */
1297                                 asus_hides_smbus = 1;
1298                         }
1299                 else if (dev->device == PCI_DEVICE_ID_INTEL_E7501_MCH)
1300                         switch (dev->subsystem_device) {
1301                         case 0x80c9: /* PU-DLS */
1302                                 asus_hides_smbus = 1;
1303                         }
1304                 else if (dev->device == PCI_DEVICE_ID_INTEL_82855GM_HB)
1305                         switch (dev->subsystem_device) {
1306                         case 0x1751: /* M2N notebook */
1307                         case 0x1821: /* M5N notebook */
1308                         case 0x1897: /* A6L notebook */
1309                                 asus_hides_smbus = 1;
1310                         }
1311                 else if (dev->device == PCI_DEVICE_ID_INTEL_82855PM_HB)
1312                         switch (dev->subsystem_device) {
1313                         case 0x184b: /* W1N notebook */
1314                         case 0x186a: /* M6Ne notebook */
1315                                 asus_hides_smbus = 1;
1316                         }
1317                 else if (dev->device == PCI_DEVICE_ID_INTEL_82865_HB)
1318                         switch (dev->subsystem_device) {
1319                         case 0x80f2: /* P4P800-X */
1320                                 asus_hides_smbus = 1;
1321                         }
1322                 else if (dev->device == PCI_DEVICE_ID_INTEL_82915GM_HB)
1323                         switch (dev->subsystem_device) {
1324                         case 0x1882: /* M6V notebook */
1325                         case 0x1977: /* A6VA notebook */
1326                                 asus_hides_smbus = 1;
1327                         }
1328         } else if (unlikely(dev->subsystem_vendor == PCI_VENDOR_ID_HP)) {
1329                 if (dev->device ==  PCI_DEVICE_ID_INTEL_82855PM_HB)
1330                         switch(dev->subsystem_device) {
1331                         case 0x088C: /* HP Compaq nc8000 */
1332                         case 0x0890: /* HP Compaq nc6000 */
1333                                 asus_hides_smbus = 1;
1334                         }
1335                 else if (dev->device == PCI_DEVICE_ID_INTEL_82865_HB)
1336                         switch (dev->subsystem_device) {
1337                         case 0x12bc: /* HP D330L */
1338                         case 0x12bd: /* HP D530 */
1339                         case 0x006a: /* HP Compaq nx9500 */
1340                                 asus_hides_smbus = 1;
1341                         }
1342                 else if (dev->device == PCI_DEVICE_ID_INTEL_82875_HB)
1343                         switch (dev->subsystem_device) {
1344                         case 0x12bf: /* HP xw4100 */
1345                                 asus_hides_smbus = 1;
1346                         }
1347        } else if (unlikely(dev->subsystem_vendor == PCI_VENDOR_ID_SAMSUNG)) {
1348                if (dev->device ==  PCI_DEVICE_ID_INTEL_82855PM_HB)
1349                        switch(dev->subsystem_device) {
1350                        case 0xC00C: /* Samsung P35 notebook */
1351                                asus_hides_smbus = 1;
1352                        }
1353         } else if (unlikely(dev->subsystem_vendor == PCI_VENDOR_ID_COMPAQ)) {
1354                 if (dev->device == PCI_DEVICE_ID_INTEL_82855PM_HB)
1355                         switch(dev->subsystem_device) {
1356                         case 0x0058: /* Compaq Evo N620c */
1357                                 asus_hides_smbus = 1;
1358                         }
1359                 else if (dev->device == PCI_DEVICE_ID_INTEL_82810_IG3)
1360                         switch(dev->subsystem_device) {
1361                         case 0xB16C: /* Compaq Deskpro EP 401963-001 (PCA# 010174) */
1362                                 /* Motherboard doesn't have Host bridge
1363                                  * subvendor/subdevice IDs, therefore checking
1364                                  * its on-board VGA controller */
1365                                 asus_hides_smbus = 1;
1366                         }
1367                 else if (dev->device == PCI_DEVICE_ID_INTEL_82801DB_2)
1368                         switch(dev->subsystem_device) {
1369                         case 0x00b8: /* Compaq Evo D510 CMT */
1370                         case 0x00b9: /* Compaq Evo D510 SFF */
1371                         case 0x00ba: /* Compaq Evo D510 USDT */
1372                                 /* Motherboard doesn't have Host bridge
1373                                  * subvendor/subdevice IDs and on-board VGA
1374                                  * controller is disabled if an AGP card is
1375                                  * inserted, therefore checking USB UHCI
1376                                  * Controller #1 */
1377                                 asus_hides_smbus = 1;
1378                         }
1379                 else if (dev->device == PCI_DEVICE_ID_INTEL_82815_CGC)
1380                         switch (dev->subsystem_device) {
1381                         case 0x001A: /* Compaq Deskpro EN SSF P667 815E */
1382                                 /* Motherboard doesn't have host bridge
1383                                  * subvendor/subdevice IDs, therefore checking
1384                                  * its on-board VGA controller */
1385                                 asus_hides_smbus = 1;
1386                         }
1387         }
1388 }
1389 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82845_HB,   asus_hides_smbus_hostbridge);
1390 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82845G_HB,  asus_hides_smbus_hostbridge);
1391 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82850_HB,   asus_hides_smbus_hostbridge);
1392 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82865_HB,   asus_hides_smbus_hostbridge);
1393 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82875_HB,   asus_hides_smbus_hostbridge);
1394 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_7205_0,     asus_hides_smbus_hostbridge);
1395 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_E7501_MCH,  asus_hides_smbus_hostbridge);
1396 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82855PM_HB, asus_hides_smbus_hostbridge);
1397 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82855GM_HB, asus_hides_smbus_hostbridge);
1398 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82915GM_HB, asus_hides_smbus_hostbridge);
1399
1400 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82810_IG3,  asus_hides_smbus_hostbridge);
1401 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801DB_2,  asus_hides_smbus_hostbridge);
1402 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82815_CGC,  asus_hides_smbus_hostbridge);
1403
1404 static void asus_hides_smbus_lpc(struct pci_dev *dev)
1405 {
1406         u16 val;
1407         
1408         if (likely(!asus_hides_smbus))
1409                 return;
1410
1411         pci_read_config_word(dev, 0xF2, &val);
1412         if (val & 0x8) {
1413                 pci_write_config_word(dev, 0xF2, val & (~0x8));
1414                 pci_read_config_word(dev, 0xF2, &val);
1415                 if (val & 0x8)
1416                         dev_info(&dev->dev, "i801 SMBus device continues to play 'hide and seek'! 0x%x\n", val);
1417                 else
1418                         dev_info(&dev->dev, "Enabled i801 SMBus device\n");
1419         }
1420 }
1421 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801AA_0,  asus_hides_smbus_lpc);
1422 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801DB_0,  asus_hides_smbus_lpc);
1423 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801BA_0,  asus_hides_smbus_lpc);
1424 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801CA_0,  asus_hides_smbus_lpc);
1425 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801CA_12, asus_hides_smbus_lpc);
1426 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801DB_12, asus_hides_smbus_lpc);
1427 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801EB_0,  asus_hides_smbus_lpc);
1428 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_INTEL,     PCI_DEVICE_ID_INTEL_82801AA_0,  asus_hides_smbus_lpc);
1429 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_INTEL,     PCI_DEVICE_ID_INTEL_82801DB_0,  asus_hides_smbus_lpc);
1430 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_INTEL,     PCI_DEVICE_ID_INTEL_82801BA_0,  asus_hides_smbus_lpc);
1431 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_INTEL,     PCI_DEVICE_ID_INTEL_82801CA_0,  asus_hides_smbus_lpc);
1432 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_INTEL,     PCI_DEVICE_ID_INTEL_82801CA_12, asus_hides_smbus_lpc);
1433 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_INTEL,     PCI_DEVICE_ID_INTEL_82801DB_12, asus_hides_smbus_lpc);
1434 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_INTEL,     PCI_DEVICE_ID_INTEL_82801EB_0,  asus_hides_smbus_lpc);
1435
1436 /* It appears we just have one such device. If not, we have a warning */
1437 static void __iomem *asus_rcba_base;
1438 static void asus_hides_smbus_lpc_ich6_suspend(struct pci_dev *dev)
1439 {
1440         u32 rcba;
1441
1442         if (likely(!asus_hides_smbus))
1443                 return;
1444         WARN_ON(asus_rcba_base);
1445
1446         pci_read_config_dword(dev, 0xF0, &rcba);
1447         /* use bits 31:14, 16 kB aligned */
1448         asus_rcba_base = ioremap_nocache(rcba & 0xFFFFC000, 0x4000);
1449         if (asus_rcba_base == NULL)
1450                 return;
1451 }
1452
1453 static void asus_hides_smbus_lpc_ich6_resume_early(struct pci_dev *dev)
1454 {
1455         u32 val;
1456
1457         if (likely(!asus_hides_smbus || !asus_rcba_base))
1458                 return;
1459         /* read the Function Disable register, dword mode only */
1460         val = readl(asus_rcba_base + 0x3418);
1461         writel(val & 0xFFFFFFF7, asus_rcba_base + 0x3418); /* enable the SMBus device */
1462 }
1463
1464 static void asus_hides_smbus_lpc_ich6_resume(struct pci_dev *dev)
1465 {
1466         if (likely(!asus_hides_smbus || !asus_rcba_base))
1467                 return;
1468         iounmap(asus_rcba_base);
1469         asus_rcba_base = NULL;
1470         dev_info(&dev->dev, "Enabled ICH6/i801 SMBus device\n");
1471 }
1472
1473 static void asus_hides_smbus_lpc_ich6(struct pci_dev *dev)
1474 {
1475         asus_hides_smbus_lpc_ich6_suspend(dev);
1476         asus_hides_smbus_lpc_ich6_resume_early(dev);
1477         asus_hides_smbus_lpc_ich6_resume(dev);
1478 }
1479 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH6_1,     asus_hides_smbus_lpc_ich6);
1480 DECLARE_PCI_FIXUP_SUSPEND(PCI_VENDOR_ID_INTEL,  PCI_DEVICE_ID_INTEL_ICH6_1,     asus_hides_smbus_lpc_ich6_suspend);
1481 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH6_1,     asus_hides_smbus_lpc_ich6_resume);
1482 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_INTEL,     PCI_DEVICE_ID_INTEL_ICH6_1,     asus_hides_smbus_lpc_ich6_resume_early);
1483
1484 /*
1485  * SiS 96x south bridge: BIOS typically hides SMBus device...
1486  */
1487 static void quirk_sis_96x_smbus(struct pci_dev *dev)
1488 {
1489         u8 val = 0;
1490         pci_read_config_byte(dev, 0x77, &val);
1491         if (val & 0x10) {
1492                 dev_info(&dev->dev, "Enabling SiS 96x SMBus\n");
1493                 pci_write_config_byte(dev, 0x77, val & ~0x10);
1494         }
1495 }
1496 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_961,           quirk_sis_96x_smbus);
1497 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_962,           quirk_sis_96x_smbus);
1498 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_963,           quirk_sis_96x_smbus);
1499 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_LPC,           quirk_sis_96x_smbus);
1500 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_SI,        PCI_DEVICE_ID_SI_961,           quirk_sis_96x_smbus);
1501 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_SI,        PCI_DEVICE_ID_SI_962,           quirk_sis_96x_smbus);
1502 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_SI,        PCI_DEVICE_ID_SI_963,           quirk_sis_96x_smbus);
1503 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_SI,        PCI_DEVICE_ID_SI_LPC,           quirk_sis_96x_smbus);
1504
1505 /*
1506  * ... This is further complicated by the fact that some SiS96x south
1507  * bridges pretend to be 85C503/5513 instead.  In that case see if we
1508  * spotted a compatible north bridge to make sure.
1509  * (pci_find_device doesn't work yet)
1510  *
1511  * We can also enable the sis96x bit in the discovery register..
1512  */
1513 #define SIS_DETECT_REGISTER 0x40
1514
1515 static void quirk_sis_503(struct pci_dev *dev)
1516 {
1517         u8 reg;
1518         u16 devid;
1519
1520         pci_read_config_byte(dev, SIS_DETECT_REGISTER, &reg);
1521         pci_write_config_byte(dev, SIS_DETECT_REGISTER, reg | (1 << 6));
1522         pci_read_config_word(dev, PCI_DEVICE_ID, &devid);
1523         if (((devid & 0xfff0) != 0x0960) && (devid != 0x0018)) {
1524                 pci_write_config_byte(dev, SIS_DETECT_REGISTER, reg);
1525                 return;
1526         }
1527
1528         /*
1529          * Ok, it now shows up as a 96x.. run the 96x quirk by
1530          * hand in case it has already been processed.
1531          * (depends on link order, which is apparently not guaranteed)
1532          */
1533         dev->device = devid;
1534         quirk_sis_96x_smbus(dev);
1535 }
1536 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_503,           quirk_sis_503);
1537 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_SI,        PCI_DEVICE_ID_SI_503,           quirk_sis_503);
1538
1539
1540 /*
1541  * On ASUS A8V and A8V Deluxe boards, the onboard AC97 audio controller
1542  * and MC97 modem controller are disabled when a second PCI soundcard is
1543  * present. This patch, tweaking the VT8237 ISA bridge, enables them.
1544  * -- bjd
1545  */
1546 static void asus_hides_ac97_lpc(struct pci_dev *dev)
1547 {
1548         u8 val;
1549         int asus_hides_ac97 = 0;
1550
1551         if (likely(dev->subsystem_vendor == PCI_VENDOR_ID_ASUSTEK)) {
1552                 if (dev->device == PCI_DEVICE_ID_VIA_8237)
1553                         asus_hides_ac97 = 1;
1554         }
1555
1556         if (!asus_hides_ac97)
1557                 return;
1558
1559         pci_read_config_byte(dev, 0x50, &val);
1560         if (val & 0xc0) {
1561                 pci_write_config_byte(dev, 0x50, val & (~0xc0));
1562                 pci_read_config_byte(dev, 0x50, &val);
1563                 if (val & 0xc0)
1564                         dev_info(&dev->dev, "Onboard AC97/MC97 devices continue to play 'hide and seek'! 0x%x\n", val);
1565                 else
1566                         dev_info(&dev->dev, "Enabled onboard AC97/MC97 devices\n");
1567         }
1568 }
1569 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8237, asus_hides_ac97_lpc);
1570 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_VIA,       PCI_DEVICE_ID_VIA_8237, asus_hides_ac97_lpc);
1571
1572 #if defined(CONFIG_ATA) || defined(CONFIG_ATA_MODULE)
1573
1574 /*
1575  *      If we are using libata we can drive this chip properly but must
1576  *      do this early on to make the additional device appear during
1577  *      the PCI scanning.
1578  */
1579 static void quirk_jmicron_ata(struct pci_dev *pdev)
1580 {
1581         u32 conf1, conf5, class;
1582         u8 hdr;
1583
1584         /* Only poke fn 0 */
1585         if (PCI_FUNC(pdev->devfn))
1586                 return;
1587
1588         pci_read_config_dword(pdev, 0x40, &conf1);
1589         pci_read_config_dword(pdev, 0x80, &conf5);
1590
1591         conf1 &= ~0x00CFF302; /* Clear bit 1, 8, 9, 12-19, 22, 23 */
1592         conf5 &= ~(1 << 24);  /* Clear bit 24 */
1593
1594         switch (pdev->device) {
1595         case PCI_DEVICE_ID_JMICRON_JMB360: /* SATA single port */
1596         case PCI_DEVICE_ID_JMICRON_JMB362: /* SATA dual ports */
1597         case PCI_DEVICE_ID_JMICRON_JMB364: /* SATA dual ports */
1598                 /* The controller should be in single function ahci mode */
1599                 conf1 |= 0x0002A100; /* Set 8, 13, 15, 17 */
1600                 break;
1601
1602         case PCI_DEVICE_ID_JMICRON_JMB365:
1603         case PCI_DEVICE_ID_JMICRON_JMB366:
1604                 /* Redirect IDE second PATA port to the right spot */
1605                 conf5 |= (1 << 24);
1606                 /* Fall through */
1607         case PCI_DEVICE_ID_JMICRON_JMB361:
1608         case PCI_DEVICE_ID_JMICRON_JMB363:
1609         case PCI_DEVICE_ID_JMICRON_JMB369:
1610                 /* Enable dual function mode, AHCI on fn 0, IDE fn1 */
1611                 /* Set the class codes correctly and then direct IDE 0 */
1612                 conf1 |= 0x00C2A1B3; /* Set 0, 1, 4, 5, 7, 8, 13, 15, 17, 22, 23 */
1613                 break;
1614
1615         case PCI_DEVICE_ID_JMICRON_JMB368:
1616                 /* The controller should be in single function IDE mode */
1617                 conf1 |= 0x00C00000; /* Set 22, 23 */
1618                 break;
1619         }
1620
1621         pci_write_config_dword(pdev, 0x40, conf1);
1622         pci_write_config_dword(pdev, 0x80, conf5);
1623
1624         /* Update pdev accordingly */
1625         pci_read_config_byte(pdev, PCI_HEADER_TYPE, &hdr);
1626         pdev->hdr_type = hdr & 0x7f;
1627         pdev->multifunction = !!(hdr & 0x80);
1628
1629         pci_read_config_dword(pdev, PCI_CLASS_REVISION, &class);
1630         pdev->class = class >> 8;
1631 }
1632 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB360, quirk_jmicron_ata);
1633 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB361, quirk_jmicron_ata);
1634 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB362, quirk_jmicron_ata);
1635 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB363, quirk_jmicron_ata);
1636 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB364, quirk_jmicron_ata);
1637 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB365, quirk_jmicron_ata);
1638 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB366, quirk_jmicron_ata);
1639 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB368, quirk_jmicron_ata);
1640 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB369, quirk_jmicron_ata);
1641 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB360, quirk_jmicron_ata);
1642 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB361, quirk_jmicron_ata);
1643 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB362, quirk_jmicron_ata);
1644 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB363, quirk_jmicron_ata);
1645 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB364, quirk_jmicron_ata);
1646 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB365, quirk_jmicron_ata);
1647 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB366, quirk_jmicron_ata);
1648 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB368, quirk_jmicron_ata);
1649 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB369, quirk_jmicron_ata);
1650
1651 #endif
1652
1653 #ifdef CONFIG_X86_IO_APIC
1654 static void __init quirk_alder_ioapic(struct pci_dev *pdev)
1655 {
1656         int i;
1657
1658         if ((pdev->class >> 8) != 0xff00)
1659                 return;
1660
1661         /* the first BAR is the location of the IO APIC...we must
1662          * not touch this (and it's already covered by the fixmap), so
1663          * forcibly insert it into the resource tree */
1664         if (pci_resource_start(pdev, 0) && pci_resource_len(pdev, 0))
1665                 insert_resource(&iomem_resource, &pdev->resource[0]);
1666
1667         /* The next five BARs all seem to be rubbish, so just clean
1668          * them out */
1669         for (i=1; i < 6; i++) {
1670                 memset(&pdev->resource[i], 0, sizeof(pdev->resource[i]));
1671         }
1672
1673 }
1674 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_EESSC,      quirk_alder_ioapic);
1675 #endif
1676
1677 static void __devinit quirk_pcie_mch(struct pci_dev *pdev)
1678 {
1679         pci_msi_off(pdev);
1680         pdev->no_msi = 1;
1681 }
1682 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_E7520_MCH,  quirk_pcie_mch);
1683 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_E7320_MCH,  quirk_pcie_mch);
1684 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_E7525_MCH,  quirk_pcie_mch);
1685
1686
1687 /*
1688  * It's possible for the MSI to get corrupted if shpc and acpi
1689  * are used together on certain PXH-based systems.
1690  */
1691 static void __devinit quirk_pcie_pxh(struct pci_dev *dev)
1692 {
1693         pci_msi_off(dev);
1694         dev->no_msi = 1;
1695         dev_warn(&dev->dev, "PXH quirk detected; SHPC device MSI disabled\n");
1696 }
1697 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXHD_0,     quirk_pcie_pxh);
1698 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXHD_1,     quirk_pcie_pxh);
1699 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXH_0,      quirk_pcie_pxh);
1700 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXH_1,      quirk_pcie_pxh);
1701 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXHV,       quirk_pcie_pxh);
1702
1703 /*
1704  * Some Intel PCI Express chipsets have trouble with downstream
1705  * device power management.
1706  */
1707 static void quirk_intel_pcie_pm(struct pci_dev * dev)
1708 {
1709         pci_pm_d3_delay = 120;
1710         dev->no_d1d2 = 1;
1711 }
1712
1713 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25e2, quirk_intel_pcie_pm);
1714 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25e3, quirk_intel_pcie_pm);
1715 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25e4, quirk_intel_pcie_pm);
1716 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25e5, quirk_intel_pcie_pm);
1717 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25e6, quirk_intel_pcie_pm);
1718 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25e7, quirk_intel_pcie_pm);
1719 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25f7, quirk_intel_pcie_pm);
1720 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25f8, quirk_intel_pcie_pm);
1721 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25f9, quirk_intel_pcie_pm);
1722 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25fa, quirk_intel_pcie_pm);
1723 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2601, quirk_intel_pcie_pm);
1724 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2602, quirk_intel_pcie_pm);
1725 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2603, quirk_intel_pcie_pm);
1726 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2604, quirk_intel_pcie_pm);
1727 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2605, quirk_intel_pcie_pm);
1728 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2606, quirk_intel_pcie_pm);
1729 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2607, quirk_intel_pcie_pm);
1730 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2608, quirk_intel_pcie_pm);
1731 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2609, quirk_intel_pcie_pm);
1732 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x260a, quirk_intel_pcie_pm);
1733 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x260b, quirk_intel_pcie_pm);
1734
1735 #ifdef CONFIG_X86_IO_APIC
1736 static int dmi_disable_ioapicreroute(const struct dmi_system_id *d)
1737 {
1738         noioapicreroute = 1;
1739         pr_info("%s detected: disable boot interrupt reroute\n", d->ident);
1740
1741         return 0;
1742 }
1743
1744 static struct dmi_system_id boot_interrupt_dmi_table[] = {
1745         /*
1746          * Systems to exclude from boot interrupt reroute quirks
1747          */
1748         {
1749                 .callback = dmi_disable_ioapicreroute,
1750                 .ident = "ASUSTek Computer INC. M2N-LR",
1751                 .matches = {
1752                         DMI_MATCH(DMI_SYS_VENDOR, "ASUSTek Computer INC."),
1753                         DMI_MATCH(DMI_PRODUCT_NAME, "M2N-LR"),
1754                 },
1755         },
1756         {}
1757 };
1758
1759 /*
1760  * Boot interrupts on some chipsets cannot be turned off. For these chipsets,
1761  * remap the original interrupt in the linux kernel to the boot interrupt, so
1762  * that a PCI device's interrupt handler is installed on the boot interrupt
1763  * line instead.
1764  */
1765 static void quirk_reroute_to_boot_interrupts_intel(struct pci_dev *dev)
1766 {
1767         dmi_check_system(boot_interrupt_dmi_table);
1768         if (noioapicquirk || noioapicreroute)
1769                 return;
1770
1771         dev->irq_reroute_variant = INTEL_IRQ_REROUTE_VARIANT;
1772         dev_info(&dev->dev, "rerouting interrupts for [%04x:%04x]\n",
1773                  dev->vendor, dev->device);
1774 }
1775 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_80333_0,    quirk_reroute_to_boot_interrupts_intel);
1776 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_80333_1,    quirk_reroute_to_boot_interrupts_intel);
1777 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_ESB2_0,     quirk_reroute_to_boot_interrupts_intel);
1778 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXH_0,      quirk_reroute_to_boot_interrupts_intel);
1779 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXH_1,      quirk_reroute_to_boot_interrupts_intel);
1780 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXHV,       quirk_reroute_to_boot_interrupts_intel);
1781 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_80332_0,    quirk_reroute_to_boot_interrupts_intel);
1782 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_80332_1,    quirk_reroute_to_boot_interrupts_intel);
1783 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_80333_0,    quirk_reroute_to_boot_interrupts_intel);
1784 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_80333_1,    quirk_reroute_to_boot_interrupts_intel);
1785 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ESB2_0,     quirk_reroute_to_boot_interrupts_intel);
1786 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_PXH_0,      quirk_reroute_to_boot_interrupts_intel);
1787 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_PXH_1,      quirk_reroute_to_boot_interrupts_intel);
1788 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_PXHV,       quirk_reroute_to_boot_interrupts_intel);
1789 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_80332_0,    quirk_reroute_to_boot_interrupts_intel);
1790 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_80332_1,    quirk_reroute_to_boot_interrupts_intel);
1791
1792 /*
1793  * On some chipsets we can disable the generation of legacy INTx boot
1794  * interrupts.
1795  */
1796
1797 /*
1798  * IO-APIC1 on 6300ESB generates boot interrupts, see intel order no
1799  * 300641-004US, section 5.7.3.
1800  */
1801 #define INTEL_6300_IOAPIC_ABAR          0x40
1802 #define INTEL_6300_DISABLE_BOOT_IRQ     (1<<14)
1803
1804 static void quirk_disable_intel_boot_interrupt(struct pci_dev *dev)
1805 {
1806         u16 pci_config_word;
1807
1808         if (noioapicquirk)
1809                 return;
1810
1811         pci_read_config_word(dev, INTEL_6300_IOAPIC_ABAR, &pci_config_word);
1812         pci_config_word |= INTEL_6300_DISABLE_BOOT_IRQ;
1813         pci_write_config_word(dev, INTEL_6300_IOAPIC_ABAR, pci_config_word);
1814
1815         dev_info(&dev->dev, "disabled boot interrupts on device [%04x:%04x]\n",
1816                  dev->vendor, dev->device);
1817 }
1818 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ESB_10,      quirk_disable_intel_boot_interrupt);
1819 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ESB_10,     quirk_disable_intel_boot_interrupt);
1820
1821 /*
1822  * disable boot interrupts on HT-1000
1823  */
1824 #define BC_HT1000_FEATURE_REG           0x64
1825 #define BC_HT1000_PIC_REGS_ENABLE       (1<<0)
1826 #define BC_HT1000_MAP_IDX               0xC00
1827 #define BC_HT1000_MAP_DATA              0xC01
1828
1829 static void quirk_disable_broadcom_boot_interrupt(struct pci_dev *dev)
1830 {
1831         u32 pci_config_dword;
1832         u8 irq;
1833
1834         if (noioapicquirk)
1835                 return;
1836
1837         pci_read_config_dword(dev, BC_HT1000_FEATURE_REG, &pci_config_dword);
1838         pci_write_config_dword(dev, BC_HT1000_FEATURE_REG, pci_config_dword |
1839                         BC_HT1000_PIC_REGS_ENABLE);
1840
1841         for (irq = 0x10; irq < 0x10 + 32; irq++) {
1842                 outb(irq, BC_HT1000_MAP_IDX);
1843                 outb(0x00, BC_HT1000_MAP_DATA);
1844         }
1845
1846         pci_write_config_dword(dev, BC_HT1000_FEATURE_REG, pci_config_dword);
1847
1848         dev_info(&dev->dev, "disabled boot interrupts on device [%04x:%04x]\n",
1849                  dev->vendor, dev->device);
1850 }
1851 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_SERVERWORKS,   PCI_DEVICE_ID_SERVERWORKS_HT1000SB,        quirk_disable_broadcom_boot_interrupt);
1852 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_SERVERWORKS,   PCI_DEVICE_ID_SERVERWORKS_HT1000SB,       quirk_disable_broadcom_boot_interrupt);
1853
1854 /*
1855  * disable boot interrupts on AMD and ATI chipsets
1856  */
1857 /*
1858  * NOIOAMODE needs to be disabled to disable "boot interrupts". For AMD 8131
1859  * rev. A0 and B0, NOIOAMODE needs to be disabled anyway to fix IO-APIC mode
1860  * (due to an erratum).
1861  */
1862 #define AMD_813X_MISC                   0x40
1863 #define AMD_813X_NOIOAMODE              (1<<0)
1864 #define AMD_813X_REV_B1                 0x12
1865 #define AMD_813X_REV_B2                 0x13
1866
1867 static void quirk_disable_amd_813x_boot_interrupt(struct pci_dev *dev)
1868 {
1869         u32 pci_config_dword;
1870
1871         if (noioapicquirk)
1872                 return;
1873         if ((dev->revision == AMD_813X_REV_B1) ||
1874             (dev->revision == AMD_813X_REV_B2))
1875                 return;
1876
1877         pci_read_config_dword(dev, AMD_813X_MISC, &pci_config_dword);
1878         pci_config_dword &= ~AMD_813X_NOIOAMODE;
1879         pci_write_config_dword(dev, AMD_813X_MISC, pci_config_dword);
1880
1881         dev_info(&dev->dev, "disabled boot interrupts on device [%04x:%04x]\n",
1882                  dev->vendor, dev->device);
1883 }
1884 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD,      PCI_DEVICE_ID_AMD_8131_BRIDGE,  quirk_disable_amd_813x_boot_interrupt);
1885 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_AMD,     PCI_DEVICE_ID_AMD_8131_BRIDGE,  quirk_disable_amd_813x_boot_interrupt);
1886 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD,      PCI_DEVICE_ID_AMD_8132_BRIDGE,  quirk_disable_amd_813x_boot_interrupt);
1887 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_AMD,     PCI_DEVICE_ID_AMD_8132_BRIDGE,  quirk_disable_amd_813x_boot_interrupt);
1888
1889 #define AMD_8111_PCI_IRQ_ROUTING        0x56
1890
1891 static void quirk_disable_amd_8111_boot_interrupt(struct pci_dev *dev)
1892 {
1893         u16 pci_config_word;
1894
1895         if (noioapicquirk)
1896                 return;
1897
1898         pci_read_config_word(dev, AMD_8111_PCI_IRQ_ROUTING, &pci_config_word);
1899         if (!pci_config_word) {
1900                 dev_info(&dev->dev, "boot interrupts on device [%04x:%04x] "
1901                          "already disabled\n", dev->vendor, dev->device);
1902                 return;
1903         }
1904         pci_write_config_word(dev, AMD_8111_PCI_IRQ_ROUTING, 0);
1905         dev_info(&dev->dev, "disabled boot interrupts on device [%04x:%04x]\n",
1906                  dev->vendor, dev->device);
1907 }
1908 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD,   PCI_DEVICE_ID_AMD_8111_SMBUS,      quirk_disable_amd_8111_boot_interrupt);
1909 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_AMD,   PCI_DEVICE_ID_AMD_8111_SMBUS,     quirk_disable_amd_8111_boot_interrupt);
1910 #endif /* CONFIG_X86_IO_APIC */
1911
1912 /*
1913  * Toshiba TC86C001 IDE controller reports the standard 8-byte BAR0 size
1914  * but the PIO transfers won't work if BAR0 falls at the odd 8 bytes.
1915  * Re-allocate the region if needed...
1916  */
1917 static void __init quirk_tc86c001_ide(struct pci_dev *dev)
1918 {
1919         struct resource *r = &dev->resource[0];
1920
1921         if (r->start & 0x8) {
1922                 r->start = 0;
1923                 r->end = 0xf;
1924         }
1925 }
1926 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_TOSHIBA_2,
1927                          PCI_DEVICE_ID_TOSHIBA_TC86C001_IDE,
1928                          quirk_tc86c001_ide);
1929
1930 static void __devinit quirk_netmos(struct pci_dev *dev)
1931 {
1932         unsigned int num_parallel = (dev->subsystem_device & 0xf0) >> 4;
1933         unsigned int num_serial = dev->subsystem_device & 0xf;
1934
1935         /*
1936          * These Netmos parts are multiport serial devices with optional
1937          * parallel ports.  Even when parallel ports are present, they
1938          * are identified as class SERIAL, which means the serial driver
1939          * will claim them.  To prevent this, mark them as class OTHER.
1940          * These combo devices should be claimed by parport_serial.
1941          *
1942          * The subdevice ID is of the form 0x00PS, where <P> is the number
1943          * of parallel ports and <S> is the number of serial ports.
1944          */
1945         switch (dev->device) {
1946         case PCI_DEVICE_ID_NETMOS_9835:
1947                 /* Well, this rule doesn't hold for the following 9835 device */
1948                 if (dev->subsystem_vendor == PCI_VENDOR_ID_IBM &&
1949                                 dev->subsystem_device == 0x0299)
1950                         return;
1951         case PCI_DEVICE_ID_NETMOS_9735:
1952         case PCI_DEVICE_ID_NETMOS_9745:
1953         case PCI_DEVICE_ID_NETMOS_9845:
1954         case PCI_DEVICE_ID_NETMOS_9855:
1955                 if ((dev->class >> 8) == PCI_CLASS_COMMUNICATION_SERIAL &&
1956                     num_parallel) {
1957                         dev_info(&dev->dev, "Netmos %04x (%u parallel, "
1958                                 "%u serial); changing class SERIAL to OTHER "
1959                                 "(use parport_serial)\n",
1960                                 dev->device, num_parallel, num_serial);
1961                         dev->class = (PCI_CLASS_COMMUNICATION_OTHER << 8) |
1962                             (dev->class & 0xff);
1963                 }
1964         }
1965 }
1966 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_NETMOS, PCI_ANY_ID, quirk_netmos);
1967
1968 /*
1969  * Quirk non-zero PCI functions to route VPD access through function 0 for
1970  * devices that share VPD resources between functions.  The functions are
1971  * expected to be identical devices.
1972  */
1973 static void quirk_f0_vpd_link(struct pci_dev *dev)
1974 {
1975         struct pci_dev *f0;
1976
1977         if ((dev->class >> 8) != PCI_CLASS_NETWORK_ETHERNET ||
1978             !PCI_FUNC(dev->devfn))
1979                 return;
1980
1981         f0 = pci_get_slot(dev->bus, PCI_DEVFN(PCI_SLOT(dev->devfn), 0));
1982         if (!f0)
1983                 return;
1984
1985         if (f0->vpd && dev->class == f0->class &&
1986             dev->vendor == f0->vendor && dev->device == f0->device)
1987                 dev->dev_flags |= PCI_DEV_FLAGS_VPD_REF_F0;
1988
1989         pci_dev_put(f0);
1990 }
1991 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL, PCI_ANY_ID, quirk_f0_vpd_link);
1992
1993 static void __devinit quirk_e100_interrupt(struct pci_dev *dev)
1994 {
1995         u16 command, pmcsr;
1996         u8 __iomem *csr;
1997         u8 cmd_hi;
1998         int pm;
1999
2000         switch (dev->device) {
2001         /* PCI IDs taken from drivers/net/e100.c */
2002         case 0x1029:
2003         case 0x1030 ... 0x1034:
2004         case 0x1038 ... 0x103E:
2005         case 0x1050 ... 0x1057:
2006         case 0x1059:
2007         case 0x1064 ... 0x106B:
2008         case 0x1091 ... 0x1095:
2009         case 0x1209:
2010         case 0x1229:
2011         case 0x2449:
2012         case 0x2459:
2013         case 0x245D:
2014         case 0x27DC:
2015                 break;
2016         default:
2017                 return;
2018         }
2019
2020         /*
2021          * Some firmware hands off the e100 with interrupts enabled,
2022          * which can cause a flood of interrupts if packets are
2023          * received before the driver attaches to the device.  So
2024          * disable all e100 interrupts here.  The driver will
2025          * re-enable them when it's ready.
2026          */
2027         pci_read_config_word(dev, PCI_COMMAND, &command);
2028
2029         if (!(command & PCI_COMMAND_MEMORY) || !pci_resource_start(dev, 0))
2030                 return;
2031
2032         /*
2033          * Check that the device is in the D0 power state. If it's not,
2034          * there is no point to look any further.
2035          */
2036         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
2037         if (pm) {
2038                 pci_read_config_word(dev, pm + PCI_PM_CTRL, &pmcsr);
2039                 if ((pmcsr & PCI_PM_CTRL_STATE_MASK) != PCI_D0)
2040                         return;
2041         }
2042
2043         /* Convert from PCI bus to resource space.  */
2044         csr = ioremap(pci_resource_start(dev, 0), 8);
2045         if (!csr) {
2046                 dev_warn(&dev->dev, "Can't map e100 registers\n");
2047                 return;
2048         }
2049
2050         cmd_hi = readb(csr + 3);
2051         if (cmd_hi == 0) {
2052                 dev_warn(&dev->dev, "Firmware left e100 interrupts enabled; "
2053                         "disabling\n");
2054                 writeb(1, csr + 3);
2055         }
2056
2057         iounmap(csr);
2058 }
2059 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, PCI_ANY_ID, quirk_e100_interrupt);
2060
2061 /*
2062  * The 82575 and 82598 may experience data corruption issues when transitioning
2063  * out of L0S.  To prevent this we need to disable L0S on the pci-e link
2064  */
2065 static void __devinit quirk_disable_aspm_l0s(struct pci_dev *dev)
2066 {
2067         dev_info(&dev->dev, "Disabling L0s\n");
2068         pci_disable_link_state(dev, PCIE_LINK_STATE_L0S);
2069 }
2070 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10a7, quirk_disable_aspm_l0s);
2071 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10a9, quirk_disable_aspm_l0s);
2072 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10b6, quirk_disable_aspm_l0s);
2073 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10c6, quirk_disable_aspm_l0s);
2074 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10c7, quirk_disable_aspm_l0s);
2075 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10c8, quirk_disable_aspm_l0s);
2076 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10d6, quirk_disable_aspm_l0s);
2077 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10db, quirk_disable_aspm_l0s);
2078 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10dd, quirk_disable_aspm_l0s);
2079 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10e1, quirk_disable_aspm_l0s);
2080 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10ec, quirk_disable_aspm_l0s);
2081 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10f1, quirk_disable_aspm_l0s);
2082 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10f4, quirk_disable_aspm_l0s);
2083 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x1508, quirk_disable_aspm_l0s);
2084
2085 static void __devinit fixup_rev1_53c810(struct pci_dev* dev)
2086 {
2087         /* rev 1 ncr53c810 chips don't set the class at all which means
2088          * they don't get their resources remapped. Fix that here.
2089          */
2090
2091         if (dev->class == PCI_CLASS_NOT_DEFINED) {
2092                 dev_info(&dev->dev, "NCR 53c810 rev 1 detected; setting PCI class\n");
2093                 dev->class = PCI_CLASS_STORAGE_SCSI;
2094         }
2095 }
2096 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_NCR, PCI_DEVICE_ID_NCR_53C810, fixup_rev1_53c810);
2097
2098 /* Enable 1k I/O space granularity on the Intel P64H2 */
2099 static void __devinit quirk_p64h2_1k_io(struct pci_dev *dev)
2100 {
2101         u16 en1k;
2102         u8 io_base_lo, io_limit_lo;
2103         unsigned long base, limit;
2104         struct resource *res = dev->resource + PCI_BRIDGE_RESOURCES;
2105
2106         pci_read_config_word(dev, 0x40, &en1k);
2107
2108         if (en1k & 0x200) {
2109                 dev_info(&dev->dev, "Enable I/O Space to 1KB granularity\n");
2110
2111                 pci_read_config_byte(dev, PCI_IO_BASE, &io_base_lo);
2112                 pci_read_config_byte(dev, PCI_IO_LIMIT, &io_limit_lo);
2113                 base = (io_base_lo & (PCI_IO_RANGE_MASK | 0x0c)) << 8;
2114                 limit = (io_limit_lo & (PCI_IO_RANGE_MASK | 0x0c)) << 8;
2115
2116                 if (base <= limit) {
2117                         res->start = base;
2118                         res->end = limit + 0x3ff;
2119                 }
2120         }
2121 }
2122 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   0x1460,         quirk_p64h2_1k_io);
2123
2124 /* Fix the IOBL_ADR for 1k I/O space granularity on the Intel P64H2
2125  * The IOBL_ADR gets re-written to 4k boundaries in pci_setup_bridge()
2126  * in drivers/pci/setup-bus.c
2127  */
2128 static void __devinit quirk_p64h2_1k_io_fix_iobl(struct pci_dev *dev)
2129 {
2130         u16 en1k, iobl_adr, iobl_adr_1k;
2131         struct resource *res = dev->resource + PCI_BRIDGE_RESOURCES;
2132
2133         pci_read_config_word(dev, 0x40, &en1k);
2134
2135         if (en1k & 0x200) {
2136                 pci_read_config_word(dev, PCI_IO_BASE, &iobl_adr);
2137
2138                 iobl_adr_1k = iobl_adr | (res->start >> 8) | (res->end & 0xfc00);
2139
2140                 if (iobl_adr != iobl_adr_1k) {
2141                         dev_info(&dev->dev, "Fixing P64H2 IOBL_ADR from 0x%x to 0x%x for 1KB granularity\n",
2142                                 iobl_adr,iobl_adr_1k);
2143                         pci_write_config_word(dev, PCI_IO_BASE, iobl_adr_1k);
2144                 }
2145         }
2146 }
2147 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x1460,         quirk_p64h2_1k_io_fix_iobl);
2148
2149 /* Under some circumstances, AER is not linked with extended capabilities.
2150  * Force it to be linked by setting the corresponding control bit in the
2151  * config space.
2152  */
2153 static void quirk_nvidia_ck804_pcie_aer_ext_cap(struct pci_dev *dev)
2154 {
2155         uint8_t b;
2156         if (pci_read_config_byte(dev, 0xf41, &b) == 0) {
2157                 if (!(b & 0x20)) {
2158                         pci_write_config_byte(dev, 0xf41, b | 0x20);
2159                         dev_info(&dev->dev,
2160                                "Linking AER extended capability\n");
2161                 }
2162         }
2163 }
2164 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_NVIDIA,  PCI_DEVICE_ID_NVIDIA_CK804_PCIE,
2165                         quirk_nvidia_ck804_pcie_aer_ext_cap);
2166 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_NVIDIA,  PCI_DEVICE_ID_NVIDIA_CK804_PCIE,
2167                         quirk_nvidia_ck804_pcie_aer_ext_cap);
2168
2169 static void __devinit quirk_via_cx700_pci_parking_caching(struct pci_dev *dev)
2170 {
2171         /*
2172          * Disable PCI Bus Parking and PCI Master read caching on CX700
2173          * which causes unspecified timing errors with a VT6212L on the PCI
2174          * bus leading to USB2.0 packet loss.
2175          *
2176          * This quirk is only enabled if a second (on the external PCI bus)
2177          * VT6212L is found -- the CX700 core itself also contains a USB
2178          * host controller with the same PCI ID as the VT6212L.
2179          */
2180
2181         /* Count VT6212L instances */
2182         struct pci_dev *p = pci_get_device(PCI_VENDOR_ID_VIA,
2183                 PCI_DEVICE_ID_VIA_8235_USB_2, NULL);
2184         uint8_t b;
2185
2186         /* p should contain the first (internal) VT6212L -- see if we have
2187            an external one by searching again */
2188         p = pci_get_device(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_8235_USB_2, p);
2189         if (!p)
2190                 return;
2191         pci_dev_put(p);
2192
2193         if (pci_read_config_byte(dev, 0x76, &b) == 0) {
2194                 if (b & 0x40) {
2195                         /* Turn off PCI Bus Parking */
2196                         pci_write_config_byte(dev, 0x76, b ^ 0x40);
2197
2198                         dev_info(&dev->dev,
2199                                 "Disabling VIA CX700 PCI parking\n");
2200                 }
2201         }
2202
2203         if (pci_read_config_byte(dev, 0x72, &b) == 0) {
2204                 if (b != 0) {
2205                         /* Turn off PCI Master read caching */
2206                         pci_write_config_byte(dev, 0x72, 0x0);
2207
2208                         /* Set PCI Master Bus time-out to "1x16 PCLK" */
2209                         pci_write_config_byte(dev, 0x75, 0x1);
2210
2211                         /* Disable "Read FIFO Timer" */
2212                         pci_write_config_byte(dev, 0x77, 0x0);
2213
2214                         dev_info(&dev->dev,
2215                                 "Disabling VIA CX700 PCI caching\n");
2216                 }
2217         }
2218 }
2219 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA, 0x324e, quirk_via_cx700_pci_parking_caching);
2220
2221 /*
2222  * For Broadcom 5706, 5708, 5709 rev. A nics, any read beyond the
2223  * VPD end tag will hang the device.  This problem was initially
2224  * observed when a vpd entry was created in sysfs
2225  * ('/sys/bus/pci/devices/<id>/vpd').   A read to this sysfs entry
2226  * will dump 32k of data.  Reading a full 32k will cause an access
2227  * beyond the VPD end tag causing the device to hang.  Once the device
2228  * is hung, the bnx2 driver will not be able to reset the device.
2229  * We believe that it is legal to read beyond the end tag and
2230  * therefore the solution is to limit the read/write length.
2231  */
2232 static void __devinit quirk_brcm_570x_limit_vpd(struct pci_dev *dev)
2233 {
2234         /*
2235          * Only disable the VPD capability for 5706, 5706S, 5708,
2236          * 5708S and 5709 rev. A
2237          */
2238         if ((dev->device == PCI_DEVICE_ID_NX2_5706) ||
2239             (dev->device == PCI_DEVICE_ID_NX2_5706S) ||
2240             (dev->device == PCI_DEVICE_ID_NX2_5708) ||
2241             (dev->device == PCI_DEVICE_ID_NX2_5708S) ||
2242             ((dev->device == PCI_DEVICE_ID_NX2_5709) &&
2243              (dev->revision & 0xf0) == 0x0)) {
2244                 if (dev->vpd)
2245                         dev->vpd->len = 0x80;
2246         }
2247 }
2248
2249 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_BROADCOM,
2250                         PCI_DEVICE_ID_NX2_5706,
2251                         quirk_brcm_570x_limit_vpd);
2252 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_BROADCOM,
2253                         PCI_DEVICE_ID_NX2_5706S,
2254                         quirk_brcm_570x_limit_vpd);
2255 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_BROADCOM,
2256                         PCI_DEVICE_ID_NX2_5708,
2257                         quirk_brcm_570x_limit_vpd);
2258 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_BROADCOM,
2259                         PCI_DEVICE_ID_NX2_5708S,
2260                         quirk_brcm_570x_limit_vpd);
2261 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_BROADCOM,
2262                         PCI_DEVICE_ID_NX2_5709,
2263                         quirk_brcm_570x_limit_vpd);
2264 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_BROADCOM,
2265                         PCI_DEVICE_ID_NX2_5709S,
2266                         quirk_brcm_570x_limit_vpd);
2267
2268 /* Originally in EDAC sources for i82875P:
2269  * Intel tells BIOS developers to hide device 6 which
2270  * configures the overflow device access containing
2271  * the DRBs - this is where we expose device 6.
2272  * http://www.x86-secret.com/articles/tweak/pat/patsecrets-2.htm
2273  */
2274 static void __devinit quirk_unhide_mch_dev6(struct pci_dev *dev)
2275 {
2276         u8 reg;
2277
2278         if (pci_read_config_byte(dev, 0xF4, &reg) == 0 && !(reg & 0x02)) {
2279                 dev_info(&dev->dev, "Enabling MCH 'Overflow' Device\n");
2280                 pci_write_config_byte(dev, 0xF4, reg | 0x02);
2281         }
2282 }
2283
2284 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_82865_HB,
2285                         quirk_unhide_mch_dev6);
2286 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_82875_HB,
2287                         quirk_unhide_mch_dev6);
2288
2289 #ifdef CONFIG_TILE
2290 /*
2291  * The Tilera TILEmpower platform needs to set the link speed
2292  * to 2.5GT(Giga-Transfers)/s (Gen 1). The default link speed
2293  * setting is 5GT/s (Gen 2). 0x98 is the Link Control2 PCIe
2294  * capability register of the PEX8624 PCIe switch. The switch
2295  * supports link speed auto negotiation, but falsely sets
2296  * the link speed to 5GT/s.
2297  */
2298 static void __devinit quirk_tile_plx_gen1(struct pci_dev *dev)
2299 {
2300         if (tile_plx_gen1) {
2301                 pci_write_config_dword(dev, 0x98, 0x1);
2302                 mdelay(50);
2303         }
2304 }
2305 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_PLX, 0x8624, quirk_tile_plx_gen1);
2306 #endif /* CONFIG_TILE */
2307
2308 #ifdef CONFIG_PCI_MSI
2309 /* Some chipsets do not support MSI. We cannot easily rely on setting
2310  * PCI_BUS_FLAGS_NO_MSI in its bus flags because there are actually
2311  * some other busses controlled by the chipset even if Linux is not
2312  * aware of it.  Instead of setting the flag on all busses in the
2313  * machine, simply disable MSI globally.
2314  */
2315 static void __init quirk_disable_all_msi(struct pci_dev *dev)
2316 {
2317         pci_no_msi();
2318         dev_warn(&dev->dev, "MSI quirk detected; MSI disabled\n");
2319 }
2320 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_SERVERWORKS, PCI_DEVICE_ID_SERVERWORKS_GCNB_LE, quirk_disable_all_msi);
2321 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, PCI_DEVICE_ID_ATI_RS400_200, quirk_disable_all_msi);
2322 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, PCI_DEVICE_ID_ATI_RS480, quirk_disable_all_msi);
2323 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_VT3336, quirk_disable_all_msi);
2324 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_VT3351, quirk_disable_all_msi);
2325 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_VT3364, quirk_disable_all_msi);
2326 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_8380_0, quirk_disable_all_msi);
2327
2328 /* Disable MSI on chipsets that are known to not support it */
2329 static void __devinit quirk_disable_msi(struct pci_dev *dev)
2330 {
2331         if (dev->subordinate) {
2332                 dev_warn(&dev->dev, "MSI quirk detected; "
2333                         "subordinate MSI disabled\n");
2334                 dev->subordinate->bus_flags |= PCI_BUS_FLAGS_NO_MSI;
2335         }
2336 }
2337 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD, PCI_DEVICE_ID_AMD_8131_BRIDGE, quirk_disable_msi);
2338 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA, 0xa238, quirk_disable_msi);
2339 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x5a3f, quirk_disable_msi);
2340
2341 /*
2342  * The APC bridge device in AMD 780 family northbridges has some random
2343  * OEM subsystem ID in its vendor ID register (erratum 18), so instead
2344  * we use the possible vendor/device IDs of the host bridge for the
2345  * declared quirk, and search for the APC bridge by slot number.
2346  */
2347 static void __devinit quirk_amd_780_apc_msi(struct pci_dev *host_bridge)
2348 {
2349         struct pci_dev *apc_bridge;
2350
2351         apc_bridge = pci_get_slot(host_bridge->bus, PCI_DEVFN(1, 0));
2352         if (apc_bridge) {
2353                 if (apc_bridge->device == 0x9602)
2354                         quirk_disable_msi(apc_bridge);
2355                 pci_dev_put(apc_bridge);
2356         }
2357 }
2358 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD, 0x9600, quirk_amd_780_apc_msi);
2359 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD, 0x9601, quirk_amd_780_apc_msi);
2360
2361 /* Go through the list of Hypertransport capabilities and
2362  * return 1 if a HT MSI capability is found and enabled */
2363 static int __devinit msi_ht_cap_enabled(struct pci_dev *dev)
2364 {
2365         int pos, ttl = 48;
2366
2367         pos = pci_find_ht_capability(dev, HT_CAPTYPE_MSI_MAPPING);
2368         while (pos && ttl--) {
2369                 u8 flags;
2370
2371                 if (pci_read_config_byte(dev, pos + HT_MSI_FLAGS,
2372                                          &flags) == 0)
2373                 {
2374                         dev_info(&dev->dev, "Found %s HT MSI Mapping\n",
2375                                 flags & HT_MSI_FLAGS_ENABLE ?
2376                                 "enabled" : "disabled");
2377                         return (flags & HT_MSI_FLAGS_ENABLE) != 0;
2378                 }
2379
2380                 pos = pci_find_next_ht_capability(dev, pos,
2381                                                   HT_CAPTYPE_MSI_MAPPING);
2382         }
2383         return 0;
2384 }
2385
2386 /* Check the hypertransport MSI mapping to know whether MSI is enabled or not */
2387 static void __devinit quirk_msi_ht_cap(struct pci_dev *dev)
2388 {
2389         if (dev->subordinate && !msi_ht_cap_enabled(dev)) {
2390                 dev_warn(&dev->dev, "MSI quirk detected; "
2391                         "subordinate MSI disabled\n");
2392                 dev->subordinate->bus_flags |= PCI_BUS_FLAGS_NO_MSI;
2393         }
2394 }
2395 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_SERVERWORKS, PCI_DEVICE_ID_SERVERWORKS_HT2000_PCIE,
2396                         quirk_msi_ht_cap);
2397
2398 /* The nVidia CK804 chipset may have 2 HT MSI mappings.
2399  * MSI are supported if the MSI capability set in any of these mappings.
2400  */
2401 static void __devinit quirk_nvidia_ck804_msi_ht_cap(struct pci_dev *dev)
2402 {
2403         struct pci_dev *pdev;
2404
2405         if (!dev->subordinate)
2406                 return;
2407
2408         /* check HT MSI cap on this chipset and the root one.
2409          * a single one having MSI is enough to be sure that MSI are supported.
2410          */
2411         pdev = pci_get_slot(dev->bus, 0);
2412         if (!pdev)
2413                 return;
2414         if (!msi_ht_cap_enabled(dev) && !msi_ht_cap_enabled(pdev)) {
2415                 dev_warn(&dev->dev, "MSI quirk detected; "
2416                         "subordinate MSI disabled\n");
2417                 dev->subordinate->bus_flags |= PCI_BUS_FLAGS_NO_MSI;
2418         }
2419         pci_dev_put(pdev);
2420 }
2421 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_CK804_PCIE,
2422                         quirk_nvidia_ck804_msi_ht_cap);
2423
2424 /* Force enable MSI mapping capability on HT bridges */
2425 static void __devinit ht_enable_msi_mapping(struct pci_dev *dev)
2426 {
2427         int pos, ttl = 48;
2428
2429         pos = pci_find_ht_capability(dev, HT_CAPTYPE_MSI_MAPPING);
2430         while (pos && ttl--) {
2431                 u8 flags;
2432
2433                 if (pci_read_config_byte(dev, pos + HT_MSI_FLAGS,
2434                                          &flags) == 0) {
2435                         dev_info(&dev->dev, "Enabling HT MSI Mapping\n");
2436
2437                         pci_write_config_byte(dev, pos + HT_MSI_FLAGS,
2438                                               flags | HT_MSI_FLAGS_ENABLE);
2439                 }
2440                 pos = pci_find_next_ht_capability(dev, pos,
2441                                                   HT_CAPTYPE_MSI_MAPPING);
2442         }
2443 }
2444 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SERVERWORKS,
2445                          PCI_DEVICE_ID_SERVERWORKS_HT1000_PXB,
2446                          ht_enable_msi_mapping);
2447
2448 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_AMD, PCI_DEVICE_ID_AMD_8132_BRIDGE,
2449                          ht_enable_msi_mapping);
2450
2451 /* The P5N32-SLI motherboards from Asus have a problem with msi
2452  * for the MCP55 NIC. It is not yet determined whether the msi problem
2453  * also affects other devices. As for now, turn off msi for this device.
2454  */
2455 static void __devinit nvenet_msi_disable(struct pci_dev *dev)
2456 {
2457         const char *board_name = dmi_get_system_info(DMI_BOARD_NAME);
2458
2459         if (board_name &&
2460             (strstr(board_name, "P5N32-SLI PREMIUM") ||
2461              strstr(board_name, "P5N32-E SLI"))) {
2462                 dev_info(&dev->dev,
2463                          "Disabling msi for MCP55 NIC on P5N32-SLI\n");
2464                 dev->no_msi = 1;
2465         }
2466 }
2467 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_NVIDIA,
2468                         PCI_DEVICE_ID_NVIDIA_NVENET_15,
2469                         nvenet_msi_disable);
2470
2471 /*
2472  * Some versions of the MCP55 bridge from nvidia have a legacy irq routing
2473  * config register.  This register controls the routing of legacy interrupts
2474  * from devices that route through the MCP55.  If this register is misprogramed
2475  * interrupts are only sent to the bsp, unlike conventional systems where the
2476  * irq is broadxast to all online cpus.  Not having this register set
2477  * properly prevents kdump from booting up properly, so lets make sure that
2478  * we have it set correctly.
2479  * Note this is an undocumented register.
2480  */
2481 static void __devinit nvbridge_check_legacy_irq_routing(struct pci_dev *dev)
2482 {
2483         u32 cfg;
2484
2485         if (!pci_find_capability(dev, PCI_CAP_ID_HT))
2486                 return;
2487
2488         pci_read_config_dword(dev, 0x74, &cfg);
2489
2490         if (cfg & ((1 << 2) | (1 << 15))) {
2491                 printk(KERN_INFO "Rewriting irq routing register on MCP55\n");
2492                 cfg &= ~((1 << 2) | (1 << 15));
2493                 pci_write_config_dword(dev, 0x74, cfg);
2494         }
2495 }
2496
2497 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_NVIDIA,
2498                         PCI_DEVICE_ID_NVIDIA_MCP55_BRIDGE_V0,
2499                         nvbridge_check_legacy_irq_routing);
2500
2501 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_NVIDIA,
2502                         PCI_DEVICE_ID_NVIDIA_MCP55_BRIDGE_V4,
2503                         nvbridge_check_legacy_irq_routing);
2504
2505 static int __devinit ht_check_msi_mapping(struct pci_dev *dev)
2506 {
2507         int pos, ttl = 48;
2508         int found = 0;
2509
2510         /* check if there is HT MSI cap or enabled on this device */
2511         pos = pci_find_ht_capability(dev, HT_CAPTYPE_MSI_MAPPING);
2512         while (pos && ttl--) {
2513                 u8 flags;
2514
2515                 if (found < 1)
2516                         found = 1;
2517                 if (pci_read_config_byte(dev, pos + HT_MSI_FLAGS,
2518                                          &flags) == 0) {
2519                         if (flags & HT_MSI_FLAGS_ENABLE) {
2520                                 if (found < 2) {
2521                                         found = 2;
2522                                         break;
2523                                 }
2524                         }
2525                 }
2526                 pos = pci_find_next_ht_capability(dev, pos,
2527                                                   HT_CAPTYPE_MSI_MAPPING);
2528         }
2529
2530         return found;
2531 }
2532
2533 static int __devinit host_bridge_with_leaf(struct pci_dev *host_bridge)
2534 {
2535         struct pci_dev *dev;
2536         int pos;
2537         int i, dev_no;
2538         int found = 0;
2539
2540         dev_no = host_bridge->devfn >> 3;
2541         for (i = dev_no + 1; i < 0x20; i++) {
2542                 dev = pci_get_slot(host_bridge->bus, PCI_DEVFN(i, 0));
2543                 if (!dev)
2544                         continue;
2545
2546                 /* found next host bridge ?*/
2547                 pos = pci_find_ht_capability(dev, HT_CAPTYPE_SLAVE);
2548                 if (pos != 0) {
2549                         pci_dev_put(dev);
2550                         break;
2551                 }
2552
2553                 if (ht_check_msi_mapping(dev)) {
2554                         found = 1;
2555                         pci_dev_put(dev);
2556                         break;
2557                 }
2558                 pci_dev_put(dev);
2559         }
2560
2561         return found;
2562 }
2563
2564 #define PCI_HT_CAP_SLAVE_CTRL0     4    /* link control */
2565 #define PCI_HT_CAP_SLAVE_CTRL1     8    /* link control to */
2566
2567 static int __devinit is_end_of_ht_chain(struct pci_dev *dev)
2568 {
2569         int pos, ctrl_off;
2570         int end = 0;
2571         u16 flags, ctrl;
2572
2573         pos = pci_find_ht_capability(dev, HT_CAPTYPE_SLAVE);
2574
2575         if (!pos)
2576                 goto out;
2577
2578         pci_read_config_word(dev, pos + PCI_CAP_FLAGS, &flags);
2579
2580         ctrl_off = ((flags >> 10) & 1) ?
2581                         PCI_HT_CAP_SLAVE_CTRL0 : PCI_HT_CAP_SLAVE_CTRL1;
2582         pci_read_config_word(dev, pos + ctrl_off, &ctrl);
2583
2584         if (ctrl & (1 << 6))
2585                 end = 1;
2586
2587 out:
2588         return end;
2589 }
2590
2591 static void __devinit nv_ht_enable_msi_mapping(struct pci_dev *dev)
2592 {
2593         struct pci_dev *host_bridge;
2594         int pos;
2595         int i, dev_no;
2596         int found = 0;
2597
2598         dev_no = dev->devfn >> 3;
2599         for (i = dev_no; i >= 0; i--) {
2600                 host_bridge = pci_get_slot(dev->bus, PCI_DEVFN(i, 0));
2601                 if (!host_bridge)
2602                         continue;
2603
2604                 pos = pci_find_ht_capability(host_bridge, HT_CAPTYPE_SLAVE);
2605                 if (pos != 0) {
2606                         found = 1;
2607                         break;
2608                 }
2609                 pci_dev_put(host_bridge);
2610         }
2611
2612         if (!found)
2613                 return;
2614
2615         /* don't enable end_device/host_bridge with leaf directly here */
2616         if (host_bridge == dev && is_end_of_ht_chain(host_bridge) &&
2617             host_bridge_with_leaf(host_bridge))
2618                 goto out;
2619
2620         /* root did that ! */
2621         if (msi_ht_cap_enabled(host_bridge))
2622                 goto out;
2623
2624         ht_enable_msi_mapping(dev);
2625
2626 out:
2627         pci_dev_put(host_bridge);
2628 }
2629
2630 static void __devinit ht_disable_msi_mapping(struct pci_dev *dev)
2631 {
2632         int pos, ttl = 48;
2633
2634         pos = pci_find_ht_capability(dev, HT_CAPTYPE_MSI_MAPPING);
2635         while (pos && ttl--) {
2636                 u8 flags;
2637
2638                 if (pci_read_config_byte(dev, pos + HT_MSI_FLAGS,
2639                                          &flags) == 0) {
2640                         dev_info(&dev->dev, "Disabling HT MSI Mapping\n");
2641
2642                         pci_write_config_byte(dev, pos + HT_MSI_FLAGS,
2643                                               flags & ~HT_MSI_FLAGS_ENABLE);
2644                 }
2645                 pos = pci_find_next_ht_capability(dev, pos,
2646                                                   HT_CAPTYPE_MSI_MAPPING);
2647         }
2648 }
2649
2650 static void __devinit __nv_msi_ht_cap_quirk(struct pci_dev *dev, int all)
2651 {
2652         struct pci_dev *host_bridge;
2653         int pos;
2654         int found;
2655
2656         if (!pci_msi_enabled())
2657                 return;
2658
2659         /* check if there is HT MSI cap or enabled on this device */
2660         found = ht_check_msi_mapping(dev);
2661
2662         /* no HT MSI CAP */
2663         if (found == 0)
2664                 return;
2665
2666         /*
2667          * HT MSI mapping should be disabled on devices that are below
2668          * a non-Hypertransport host bridge. Locate the host bridge...
2669          */
2670         host_bridge = pci_get_bus_and_slot(0, PCI_DEVFN(0, 0));
2671         if (host_bridge == NULL) {
2672                 dev_warn(&dev->dev,
2673                          "nv_msi_ht_cap_quirk didn't locate host bridge\n");
2674                 return;
2675         }
2676
2677         pos = pci_find_ht_capability(host_bridge, HT_CAPTYPE_SLAVE);
2678         if (pos != 0) {
2679                 /* Host bridge is to HT */
2680                 if (found == 1) {
2681                         /* it is not enabled, try to enable it */
2682                         if (all)
2683                                 ht_enable_msi_mapping(dev);
2684                         else
2685                                 nv_ht_enable_msi_mapping(dev);
2686                 }
2687                 return;
2688         }
2689
2690         /* HT MSI is not enabled */
2691         if (found == 1)
2692                 return;
2693
2694         /* Host bridge is not to HT, disable HT MSI mapping on this device */
2695         ht_disable_msi_mapping(dev);
2696 }
2697
2698 static void __devinit nv_msi_ht_cap_quirk_all(struct pci_dev *dev)
2699 {
2700         return __nv_msi_ht_cap_quirk(dev, 1);
2701 }
2702
2703 static void __devinit nv_msi_ht_cap_quirk_leaf(struct pci_dev *dev)
2704 {
2705         return __nv_msi_ht_cap_quirk(dev, 0);
2706 }
2707
2708 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_NVIDIA, PCI_ANY_ID, nv_msi_ht_cap_quirk_leaf);
2709 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_NVIDIA, PCI_ANY_ID, nv_msi_ht_cap_quirk_leaf);
2710
2711 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AL, PCI_ANY_ID, nv_msi_ht_cap_quirk_all);
2712 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_AL, PCI_ANY_ID, nv_msi_ht_cap_quirk_all);
2713
2714 static void __devinit quirk_msi_intx_disable_bug(struct pci_dev *dev)
2715 {
2716         dev->dev_flags |= PCI_DEV_FLAGS_MSI_INTX_DISABLE_BUG;
2717 }
2718 static void __devinit quirk_msi_intx_disable_ati_bug(struct pci_dev *dev)
2719 {
2720         struct pci_dev *p;
2721
2722         /* SB700 MSI issue will be fixed at HW level from revision A21,
2723          * we need check PCI REVISION ID of SMBus controller to get SB700
2724          * revision.
2725          */
2726         p = pci_get_device(PCI_VENDOR_ID_ATI, PCI_DEVICE_ID_ATI_SBX00_SMBUS,
2727                            NULL);
2728         if (!p)
2729                 return;
2730
2731         if ((p->revision < 0x3B) && (p->revision >= 0x30))
2732                 dev->dev_flags |= PCI_DEV_FLAGS_MSI_INTX_DISABLE_BUG;
2733         pci_dev_put(p);
2734 }
2735 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_BROADCOM,
2736                         PCI_DEVICE_ID_TIGON3_5780,
2737                         quirk_msi_intx_disable_bug);
2738 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_BROADCOM,
2739                         PCI_DEVICE_ID_TIGON3_5780S,
2740                         quirk_msi_intx_disable_bug);
2741 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_BROADCOM,
2742                         PCI_DEVICE_ID_TIGON3_5714,
2743                         quirk_msi_intx_disable_bug);
2744 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_BROADCOM,
2745                         PCI_DEVICE_ID_TIGON3_5714S,
2746                         quirk_msi_intx_disable_bug);
2747 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_BROADCOM,
2748                         PCI_DEVICE_ID_TIGON3_5715,
2749                         quirk_msi_intx_disable_bug);
2750 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_BROADCOM,
2751                         PCI_DEVICE_ID_TIGON3_5715S,
2752                         quirk_msi_intx_disable_bug);
2753
2754 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x4390,
2755                         quirk_msi_intx_disable_ati_bug);
2756 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x4391,
2757                         quirk_msi_intx_disable_ati_bug);
2758 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x4392,
2759                         quirk_msi_intx_disable_ati_bug);
2760 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x4393,
2761                         quirk_msi_intx_disable_ati_bug);
2762 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x4394,
2763                         quirk_msi_intx_disable_ati_bug);
2764
2765 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x4373,
2766                         quirk_msi_intx_disable_bug);
2767 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x4374,
2768                         quirk_msi_intx_disable_bug);
2769 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x4375,
2770                         quirk_msi_intx_disable_bug);
2771
2772 #endif /* CONFIG_PCI_MSI */
2773
2774 /* Allow manual resource allocation for PCI hotplug bridges
2775  * via pci=hpmemsize=nnM and pci=hpiosize=nnM parameters. For
2776  * some PCI-PCI hotplug bridges, like PLX 6254 (former HINT HB6),
2777  * kernel fails to allocate resources when hotplug device is 
2778  * inserted and PCI bus is rescanned.
2779  */
2780 static void __devinit quirk_hotplug_bridge(struct pci_dev *dev)
2781 {
2782         dev->is_hotplug_bridge = 1;
2783 }
2784
2785 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_HINT, 0x0020, quirk_hotplug_bridge);
2786
2787 /*
2788  * This is a quirk for the Ricoh MMC controller found as a part of
2789  * some mulifunction chips.
2790
2791  * This is very similar and based on the ricoh_mmc driver written by
2792  * Philip Langdale. Thank you for these magic sequences.
2793  *
2794  * These chips implement the four main memory card controllers (SD, MMC, MS, xD)
2795  * and one or both of cardbus or firewire.
2796  *
2797  * It happens that they implement SD and MMC
2798  * support as separate controllers (and PCI functions). The linux SDHCI
2799  * driver supports MMC cards but the chip detects MMC cards in hardware
2800  * and directs them to the MMC controller - so the SDHCI driver never sees
2801  * them.
2802  *
2803  * To get around this, we must disable the useless MMC controller.
2804  * At that point, the SDHCI controller will start seeing them
2805  * It seems to be the case that the relevant PCI registers to deactivate the
2806  * MMC controller live on PCI function 0, which might be the cardbus controller
2807  * or the firewire controller, depending on the particular chip in question
2808  *
2809  * This has to be done early, because as soon as we disable the MMC controller
2810  * other pci functions shift up one level, e.g. function #2 becomes function
2811  * #1, and this will confuse the pci core.
2812  */
2813
2814 #ifdef CONFIG_MMC_RICOH_MMC
2815 static void ricoh_mmc_fixup_rl5c476(struct pci_dev *dev)
2816 {
2817         /* disable via cardbus interface */
2818         u8 write_enable;
2819         u8 write_target;
2820         u8 disable;
2821
2822         /* disable must be done via function #0 */
2823         if (PCI_FUNC(dev->devfn))
2824                 return;
2825
2826         pci_read_config_byte(dev, 0xB7, &disable);
2827         if (disable & 0x02)
2828                 return;
2829
2830         pci_read_config_byte(dev, 0x8E, &write_enable);
2831         pci_write_config_byte(dev, 0x8E, 0xAA);
2832         pci_read_config_byte(dev, 0x8D, &write_target);
2833         pci_write_config_byte(dev, 0x8D, 0xB7);
2834         pci_write_config_byte(dev, 0xB7, disable | 0x02);
2835         pci_write_config_byte(dev, 0x8E, write_enable);
2836         pci_write_config_byte(dev, 0x8D, write_target);
2837
2838         dev_notice(&dev->dev, "proprietary Ricoh MMC controller disabled (via cardbus function)\n");
2839         dev_notice(&dev->dev, "MMC cards are now supported by standard SDHCI controller\n");
2840 }
2841 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_RICOH, PCI_DEVICE_ID_RICOH_RL5C476, ricoh_mmc_fixup_rl5c476);
2842 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_RICOH, PCI_DEVICE_ID_RICOH_RL5C476, ricoh_mmc_fixup_rl5c476);
2843
2844 static void ricoh_mmc_fixup_r5c832(struct pci_dev *dev)
2845 {
2846         /* disable via firewire interface */
2847         u8 write_enable;
2848         u8 disable;
2849
2850         /* disable must be done via function #0 */
2851         if (PCI_FUNC(dev->devfn))
2852                 return;
2853         /*
2854          * RICOH 0xe822 and 0xe823 SD/MMC card readers fail to recognize
2855          * certain types of SD/MMC cards. Lowering the SD base
2856          * clock frequency from 200Mhz to 50Mhz fixes this issue.
2857          *
2858          * 0x150 - SD2.0 mode enable for changing base clock
2859          *         frequency to 50Mhz
2860          * 0xe1  - Base clock frequency
2861          * 0x32  - 50Mhz new clock frequency
2862          * 0xf9  - Key register for 0x150
2863          * 0xfc  - key register for 0xe1
2864          */
2865         if (dev->device == PCI_DEVICE_ID_RICOH_R5CE822 ||
2866             dev->device == PCI_DEVICE_ID_RICOH_R5CE823) {
2867                 pci_write_config_byte(dev, 0xf9, 0xfc);
2868                 pci_write_config_byte(dev, 0x150, 0x10);
2869                 pci_write_config_byte(dev, 0xf9, 0x00);
2870                 pci_write_config_byte(dev, 0xfc, 0x01);
2871                 pci_write_config_byte(dev, 0xe1, 0x32);
2872                 pci_write_config_byte(dev, 0xfc, 0x00);
2873
2874                 dev_notice(&dev->dev, "MMC controller base frequency changed to 50Mhz.\n");
2875         }
2876
2877         pci_read_config_byte(dev, 0xCB, &disable);
2878
2879         if (disable & 0x02)
2880                 return;
2881
2882         pci_read_config_byte(dev, 0xCA, &write_enable);
2883         pci_write_config_byte(dev, 0xCA, 0x57);
2884         pci_write_config_byte(dev, 0xCB, disable | 0x02);
2885         pci_write_config_byte(dev, 0xCA, write_enable);
2886
2887         dev_notice(&dev->dev, "proprietary Ricoh MMC controller disabled (via firewire function)\n");
2888         dev_notice(&dev->dev, "MMC cards are now supported by standard SDHCI controller\n");
2889
2890 }
2891 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_RICOH, PCI_DEVICE_ID_RICOH_R5C832, ricoh_mmc_fixup_r5c832);
2892 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_RICOH, PCI_DEVICE_ID_RICOH_R5C832, ricoh_mmc_fixup_r5c832);
2893 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_RICOH, PCI_DEVICE_ID_RICOH_R5CE822, ricoh_mmc_fixup_r5c832);
2894 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_RICOH, PCI_DEVICE_ID_RICOH_R5CE822, ricoh_mmc_fixup_r5c832);
2895 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_RICOH, PCI_DEVICE_ID_RICOH_R5CE823, ricoh_mmc_fixup_r5c832);
2896 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_RICOH, PCI_DEVICE_ID_RICOH_R5CE823, ricoh_mmc_fixup_r5c832);
2897 #endif /*CONFIG_MMC_RICOH_MMC*/
2898
2899 #ifdef CONFIG_DMAR_TABLE
2900 #define VTUNCERRMSK_REG 0x1ac
2901 #define VTD_MSK_SPEC_ERRORS     (1 << 31)
2902 /*
2903  * This is a quirk for masking vt-d spec defined errors to platform error
2904  * handling logic. With out this, platforms using Intel 7500, 5500 chipsets
2905  * (and the derivative chipsets like X58 etc) seem to generate NMI/SMI (based
2906  * on the RAS config settings of the platform) when a vt-d fault happens.
2907  * The resulting SMI caused the system to hang.
2908  *
2909  * VT-d spec related errors are already handled by the VT-d OS code, so no
2910  * need to report the same error through other channels.
2911  */
2912 static void vtd_mask_spec_errors(struct pci_dev *dev)
2913 {
2914         u32 word;
2915
2916         pci_read_config_dword(dev, VTUNCERRMSK_REG, &word);
2917         pci_write_config_dword(dev, VTUNCERRMSK_REG, word | VTD_MSK_SPEC_ERRORS);
2918 }
2919 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL, 0x342e, vtd_mask_spec_errors);
2920 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL, 0x3c28, vtd_mask_spec_errors);
2921 #endif
2922
2923 static void __devinit fixup_ti816x_class(struct pci_dev* dev)
2924 {
2925         /* TI 816x devices do not have class code set when in PCIe boot mode */
2926         if (dev->class == PCI_CLASS_NOT_DEFINED) {
2927                 dev->class = PCI_CLASS_MULTIMEDIA_VIDEO << 8;
2928                 dev_info(&dev->dev, "PCI class overridden (%#08x -> %#08x)\n",
2929                          PCI_CLASS_NOT_DEFINED, dev->class);
2930         }
2931 }
2932 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_TI, 0xb800, fixup_ti816x_class);
2933
2934 /* Some PCIe devices do not work reliably with the claimed maximum
2935  * payload size supported.
2936  */
2937 static void __devinit fixup_mpss_256(struct pci_dev *dev)
2938 {
2939         dev->pcie_mpss = 1; /* 256 bytes */
2940 }
2941 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SOLARFLARE,
2942                          PCI_DEVICE_ID_SOLARFLARE_SFC4000A_0, fixup_mpss_256);
2943 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SOLARFLARE,
2944                          PCI_DEVICE_ID_SOLARFLARE_SFC4000A_1, fixup_mpss_256);
2945 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SOLARFLARE,
2946                          PCI_DEVICE_ID_SOLARFLARE_SFC4000B, fixup_mpss_256);
2947
2948 /* Intel 5000 and 5100 Memory controllers have an errata with read completion
2949  * coalescing (which is enabled by default on some BIOSes) and MPS of 256B.
2950  * Since there is no way of knowing what the PCIE MPS on each fabric will be
2951  * until all of the devices are discovered and buses walked, read completion
2952  * coalescing must be disabled.  Unfortunately, it cannot be re-enabled because
2953  * it is possible to hotplug a device with MPS of 256B.
2954  */
2955 static void __devinit quirk_intel_mc_errata(struct pci_dev *dev)
2956 {
2957         int err;
2958         u16 rcc;
2959
2960         if (pcie_bus_config == PCIE_BUS_TUNE_OFF)
2961                 return;
2962
2963         /* Intel errata specifies bits to change but does not say what they are.
2964          * Keeping them magical until such time as the registers and values can
2965          * be explained.
2966          */
2967         err = pci_read_config_word(dev, 0x48, &rcc);
2968         if (err) {
2969                 dev_err(&dev->dev, "Error attempting to read the read "
2970                         "completion coalescing register.\n");
2971                 return;
2972         }
2973
2974         if (!(rcc & (1 << 10)))
2975                 return;
2976
2977         rcc &= ~(1 << 10);
2978
2979         err = pci_write_config_word(dev, 0x48, rcc);
2980         if (err) {
2981                 dev_err(&dev->dev, "Error attempting to write the read "
2982                         "completion coalescing register.\n");
2983                 return;
2984         }
2985
2986         pr_info_once("Read completion coalescing disabled due to hardware "
2987                      "errata relating to 256B MPS.\n");
2988 }
2989 /* Intel 5000 series memory controllers and ports 2-7 */
2990 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25c0, quirk_intel_mc_errata);
2991 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25d0, quirk_intel_mc_errata);
2992 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25d4, quirk_intel_mc_errata);
2993 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25d8, quirk_intel_mc_errata);
2994 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25e2, quirk_intel_mc_errata);
2995 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25e3, quirk_intel_mc_errata);
2996 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25e4, quirk_intel_mc_errata);
2997 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25e5, quirk_intel_mc_errata);
2998 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25e6, quirk_intel_mc_errata);
2999 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25e7, quirk_intel_mc_errata);
3000 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25f7, quirk_intel_mc_errata);
3001 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25f8, quirk_intel_mc_errata);
3002 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25f9, quirk_intel_mc_errata);
3003 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25fa, quirk_intel_mc_errata);
3004 /* Intel 5100 series memory controllers and ports 2-7 */
3005 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65c0, quirk_intel_mc_errata);
3006 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65e2, quirk_intel_mc_errata);
3007 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65e3, quirk_intel_mc_errata);
3008 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65e4, quirk_intel_mc_errata);
3009 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65e5, quirk_intel_mc_errata);
3010 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65e6, quirk_intel_mc_errata);
3011 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65e7, quirk_intel_mc_errata);
3012 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65f7, quirk_intel_mc_errata);
3013 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65f8, quirk_intel_mc_errata);
3014 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65f9, quirk_intel_mc_errata);
3015 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65fa, quirk_intel_mc_errata);
3016
3017 /*
3018  * Some BIOS implementations leave the Intel GPU interrupts enabled,
3019  * even though no one is handling them (f.e. i915 driver is never loaded).
3020  * Additionally the interrupt destination is not set up properly
3021  * and the interrupt ends up -somewhere-.
3022  *
3023  * These spurious interrupts are "sticky" and the kernel disables
3024  * the (shared) interrupt line after 100.000+ generated interrupts.
3025  *
3026  * Fix it by disabling the still enabled interrupts.
3027  * This resolves crashes often seen on monitor unplug.
3028  */
3029 #define I915_DEIER_REG 0x4400c
3030 static void __devinit disable_igfx_irq(struct pci_dev *dev)
3031 {
3032         void __iomem *regs = pci_iomap(dev, 0, 0);
3033         if (regs == NULL) {
3034                 dev_warn(&dev->dev, "igfx quirk: Can't iomap PCI device\n");
3035                 return;
3036         }
3037
3038         /* Check if any interrupt line is still enabled */
3039         if (readl(regs + I915_DEIER_REG) != 0) {
3040                 dev_warn(&dev->dev, "BIOS left Intel GPU interrupts enabled; "
3041                         "disabling\n");
3042
3043                 writel(0, regs + I915_DEIER_REG);
3044         }
3045
3046         pci_iounmap(dev, regs);
3047 }
3048 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x0102, disable_igfx_irq);
3049 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x010a, disable_igfx_irq);
3050
3051 static void pci_do_fixups(struct pci_dev *dev, struct pci_fixup *f,
3052                           struct pci_fixup *end)
3053 {
3054         while (f < end) {
3055                 if ((f->vendor == dev->vendor || f->vendor == (u16) PCI_ANY_ID) &&
3056                     (f->device == dev->device || f->device == (u16) PCI_ANY_ID)) {
3057                         dev_dbg(&dev->dev, "calling %pF\n", f->hook);
3058                         f->hook(dev);
3059                 }
3060                 f++;
3061         }
3062 }
3063
3064 extern struct pci_fixup __start_pci_fixups_early[];
3065 extern struct pci_fixup __end_pci_fixups_early[];
3066 extern struct pci_fixup __start_pci_fixups_header[];
3067 extern struct pci_fixup __end_pci_fixups_header[];
3068 extern struct pci_fixup __start_pci_fixups_final[];
3069 extern struct pci_fixup __end_pci_fixups_final[];
3070 extern struct pci_fixup __start_pci_fixups_enable[];
3071 extern struct pci_fixup __end_pci_fixups_enable[];
3072 extern struct pci_fixup __start_pci_fixups_resume[];
3073 extern struct pci_fixup __end_pci_fixups_resume[];
3074 extern struct pci_fixup __start_pci_fixups_resume_early[];
3075 extern struct pci_fixup __end_pci_fixups_resume_early[];
3076 extern struct pci_fixup __start_pci_fixups_suspend[];
3077 extern struct pci_fixup __end_pci_fixups_suspend[];
3078
3079
3080 void pci_fixup_device(enum pci_fixup_pass pass, struct pci_dev *dev)
3081 {
3082         struct pci_fixup *start, *end;
3083
3084         switch(pass) {
3085         case pci_fixup_early:
3086                 start = __start_pci_fixups_early;
3087                 end = __end_pci_fixups_early;
3088                 break;
3089
3090         case pci_fixup_header:
3091                 start = __start_pci_fixups_header;
3092                 end = __end_pci_fixups_header;
3093                 break;
3094
3095         case pci_fixup_final:
3096                 start = __start_pci_fixups_final;
3097                 end = __end_pci_fixups_final;
3098                 break;
3099
3100         case pci_fixup_enable:
3101                 start = __start_pci_fixups_enable;
3102                 end = __end_pci_fixups_enable;
3103                 break;
3104
3105         case pci_fixup_resume:
3106                 start = __start_pci_fixups_resume;
3107                 end = __end_pci_fixups_resume;
3108                 break;
3109
3110         case pci_fixup_resume_early:
3111                 start = __start_pci_fixups_resume_early;
3112                 end = __end_pci_fixups_resume_early;
3113                 break;
3114
3115         case pci_fixup_suspend:
3116                 start = __start_pci_fixups_suspend;
3117                 end = __end_pci_fixups_suspend;
3118                 break;
3119
3120         default:
3121                 /* stupid compiler warning, you would think with an enum... */
3122                 return;
3123         }
3124         pci_do_fixups(dev, start, end);
3125 }
3126 EXPORT_SYMBOL(pci_fixup_device);
3127
3128 static int __init pci_apply_final_quirks(void)
3129 {
3130         struct pci_dev *dev = NULL;
3131         u8 cls = 0;
3132         u8 tmp;
3133
3134         if (pci_cache_line_size)
3135                 printk(KERN_DEBUG "PCI: CLS %u bytes\n",
3136                        pci_cache_line_size << 2);
3137
3138         for_each_pci_dev(dev) {
3139                 pci_fixup_device(pci_fixup_final, dev);
3140                 /*
3141                  * If arch hasn't set it explicitly yet, use the CLS
3142                  * value shared by all PCI devices.  If there's a
3143                  * mismatch, fall back to the default value.
3144                  */
3145                 if (!pci_cache_line_size) {
3146                         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &tmp);
3147                         if (!cls)
3148                                 cls = tmp;
3149                         if (!tmp || cls == tmp)
3150                                 continue;
3151
3152                         printk(KERN_DEBUG "PCI: CLS mismatch (%u != %u), "
3153                                "using %u bytes\n", cls << 2, tmp << 2,
3154                                pci_dfl_cache_line_size << 2);
3155                         pci_cache_line_size = pci_dfl_cache_line_size;
3156                 }
3157         }
3158         if (!pci_cache_line_size) {
3159                 printk(KERN_DEBUG "PCI: CLS %u bytes, default %u\n",
3160                        cls << 2, pci_dfl_cache_line_size << 2);
3161                 pci_cache_line_size = cls ? cls : pci_dfl_cache_line_size;
3162         }
3163
3164         return 0;
3165 }
3166
3167 fs_initcall_sync(pci_apply_final_quirks);
3168
3169 /*
3170  * Followings are device-specific reset methods which can be used to
3171  * reset a single function if other methods (e.g. FLR, PM D0->D3) are
3172  * not available.
3173  */
3174 static int reset_intel_generic_dev(struct pci_dev *dev, int probe)
3175 {
3176         int pos;
3177
3178         /* only implement PCI_CLASS_SERIAL_USB at present */
3179         if (dev->class == PCI_CLASS_SERIAL_USB) {
3180                 pos = pci_find_capability(dev, PCI_CAP_ID_VNDR);
3181                 if (!pos)
3182                         return -ENOTTY;
3183
3184                 if (probe)
3185                         return 0;
3186
3187                 pci_write_config_byte(dev, pos + 0x4, 1);
3188                 msleep(100);
3189
3190                 return 0;
3191         } else {
3192                 return -ENOTTY;
3193         }
3194 }
3195
3196 static int reset_intel_82599_sfp_virtfn(struct pci_dev *dev, int probe)
3197 {
3198         int pos;
3199
3200         pos = pci_find_capability(dev, PCI_CAP_ID_EXP);
3201         if (!pos)
3202                 return -ENOTTY;
3203
3204         if (probe)
3205                 return 0;
3206
3207         pci_write_config_word(dev, pos + PCI_EXP_DEVCTL,
3208                                 PCI_EXP_DEVCTL_BCR_FLR);
3209         msleep(100);
3210
3211         return 0;
3212 }
3213
3214 #define PCI_DEVICE_ID_INTEL_82599_SFP_VF   0x10ed
3215
3216 static const struct pci_dev_reset_methods pci_dev_reset_methods[] = {
3217         { PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_82599_SFP_VF,
3218                  reset_intel_82599_sfp_virtfn },
3219         { PCI_VENDOR_ID_INTEL, PCI_ANY_ID,
3220                 reset_intel_generic_dev },
3221         { 0 }
3222 };
3223
3224 int pci_dev_specific_reset(struct pci_dev *dev, int probe)
3225 {
3226         const struct pci_dev_reset_methods *i;
3227
3228         for (i = pci_dev_reset_methods; i->reset; i++) {
3229                 if ((i->vendor == dev->vendor ||
3230                      i->vendor == (u16)PCI_ANY_ID) &&
3231                     (i->device == dev->device ||
3232                      i->device == (u16)PCI_ANY_ID))
3233                         return i->reset(dev, probe);
3234         }
3235
3236         return -ENOTTY;
3237 }