b43: LP-PHY: Two small spec updates
[pandora-kernel.git] / drivers / net / wireless / b43 / phy_common.c
1 /*
2
3   Broadcom B43 wireless driver
4   Common PHY routines
5
6   Copyright (c) 2005 Martin Langer <martin-langer@gmx.de>,
7   Copyright (c) 2005-2007 Stefano Brivio <stefano.brivio@polimi.it>
8   Copyright (c) 2005-2008 Michael Buesch <mb@bu3sch.de>
9   Copyright (c) 2005, 2006 Danny van Dyk <kugelfang@gentoo.org>
10   Copyright (c) 2005, 2006 Andreas Jaggi <andreas.jaggi@waterwave.ch>
11
12   This program is free software; you can redistribute it and/or modify
13   it under the terms of the GNU General Public License as published by
14   the Free Software Foundation; either version 2 of the License, or
15   (at your option) any later version.
16
17   This program is distributed in the hope that it will be useful,
18   but WITHOUT ANY WARRANTY; without even the implied warranty of
19   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
20   GNU General Public License for more details.
21
22   You should have received a copy of the GNU General Public License
23   along with this program; see the file COPYING.  If not, write to
24   the Free Software Foundation, Inc., 51 Franklin Steet, Fifth Floor,
25   Boston, MA 02110-1301, USA.
26
27 */
28
29 #include "phy_common.h"
30 #include "phy_g.h"
31 #include "phy_a.h"
32 #include "phy_n.h"
33 #include "phy_lp.h"
34 #include "b43.h"
35 #include "main.h"
36
37
38 int b43_phy_allocate(struct b43_wldev *dev)
39 {
40         struct b43_phy *phy = &(dev->phy);
41         int err;
42
43         phy->ops = NULL;
44
45         switch (phy->type) {
46         case B43_PHYTYPE_A:
47                 phy->ops = &b43_phyops_a;
48                 break;
49         case B43_PHYTYPE_G:
50                 phy->ops = &b43_phyops_g;
51                 break;
52         case B43_PHYTYPE_N:
53 #ifdef CONFIG_B43_NPHY
54                 phy->ops = &b43_phyops_n;
55 #endif
56                 break;
57         case B43_PHYTYPE_LP:
58 #ifdef CONFIG_B43_PHY_LP
59                 phy->ops = &b43_phyops_lp;
60 #endif
61                 break;
62         }
63         if (B43_WARN_ON(!phy->ops))
64                 return -ENODEV;
65
66         err = phy->ops->allocate(dev);
67         if (err)
68                 phy->ops = NULL;
69
70         return err;
71 }
72
73 void b43_phy_free(struct b43_wldev *dev)
74 {
75         dev->phy.ops->free(dev);
76         dev->phy.ops = NULL;
77 }
78
79 int b43_phy_init(struct b43_wldev *dev)
80 {
81         struct b43_phy *phy = &dev->phy;
82         const struct b43_phy_operations *ops = phy->ops;
83         int err;
84
85         phy->channel = ops->get_default_chan(dev);
86
87         ops->software_rfkill(dev, false);
88         err = ops->init(dev);
89         if (err) {
90                 b43err(dev->wl, "PHY init failed\n");
91                 goto err_block_rf;
92         }
93         /* Make sure to switch hardware and firmware (SHM) to
94          * the default channel. */
95         err = b43_switch_channel(dev, ops->get_default_chan(dev));
96         if (err) {
97                 b43err(dev->wl, "PHY init: Channel switch to default failed\n");
98                 goto err_phy_exit;
99         }
100
101         return 0;
102
103 err_phy_exit:
104         if (ops->exit)
105                 ops->exit(dev);
106 err_block_rf:
107         ops->software_rfkill(dev, true);
108
109         return err;
110 }
111
112 void b43_phy_exit(struct b43_wldev *dev)
113 {
114         const struct b43_phy_operations *ops = dev->phy.ops;
115
116         ops->software_rfkill(dev, true);
117         if (ops->exit)
118                 ops->exit(dev);
119 }
120
121 bool b43_has_hardware_pctl(struct b43_wldev *dev)
122 {
123         if (!dev->phy.hardware_power_control)
124                 return 0;
125         if (!dev->phy.ops->supports_hwpctl)
126                 return 0;
127         return dev->phy.ops->supports_hwpctl(dev);
128 }
129
130 void b43_radio_lock(struct b43_wldev *dev)
131 {
132         u32 macctl;
133
134 #if B43_DEBUG
135         B43_WARN_ON(dev->phy.radio_locked);
136         dev->phy.radio_locked = 1;
137 #endif
138
139         macctl = b43_read32(dev, B43_MMIO_MACCTL);
140         macctl |= B43_MACCTL_RADIOLOCK;
141         b43_write32(dev, B43_MMIO_MACCTL, macctl);
142         /* Commit the write and wait for the firmware
143          * to finish any radio register access. */
144         b43_read32(dev, B43_MMIO_MACCTL);
145         udelay(10);
146 }
147
148 void b43_radio_unlock(struct b43_wldev *dev)
149 {
150         u32 macctl;
151
152 #if B43_DEBUG
153         B43_WARN_ON(!dev->phy.radio_locked);
154         dev->phy.radio_locked = 0;
155 #endif
156
157         /* Commit any write */
158         b43_read16(dev, B43_MMIO_PHY_VER);
159         /* unlock */
160         macctl = b43_read32(dev, B43_MMIO_MACCTL);
161         macctl &= ~B43_MACCTL_RADIOLOCK;
162         b43_write32(dev, B43_MMIO_MACCTL, macctl);
163 }
164
165 void b43_phy_lock(struct b43_wldev *dev)
166 {
167 #if B43_DEBUG
168         B43_WARN_ON(dev->phy.phy_locked);
169         dev->phy.phy_locked = 1;
170 #endif
171         B43_WARN_ON(dev->dev->id.revision < 3);
172
173         if (!b43_is_mode(dev->wl, NL80211_IFTYPE_AP))
174                 b43_power_saving_ctl_bits(dev, B43_PS_AWAKE);
175 }
176
177 void b43_phy_unlock(struct b43_wldev *dev)
178 {
179 #if B43_DEBUG
180         B43_WARN_ON(!dev->phy.phy_locked);
181         dev->phy.phy_locked = 0;
182 #endif
183         B43_WARN_ON(dev->dev->id.revision < 3);
184
185         if (!b43_is_mode(dev->wl, NL80211_IFTYPE_AP))
186                 b43_power_saving_ctl_bits(dev, 0);
187 }
188
189 static inline void assert_mac_suspended(struct b43_wldev *dev)
190 {
191         if (!B43_DEBUG)
192                 return;
193         if ((b43_status(dev) >= B43_STAT_INITIALIZED) &&
194             (dev->mac_suspended <= 0)) {
195                 b43dbg(dev->wl, "PHY/RADIO register access with "
196                        "enabled MAC.\n");
197                 dump_stack();
198         }
199 }
200
201 u16 b43_radio_read(struct b43_wldev *dev, u16 reg)
202 {
203         assert_mac_suspended(dev);
204         return dev->phy.ops->radio_read(dev, reg);
205 }
206
207 void b43_radio_write(struct b43_wldev *dev, u16 reg, u16 value)
208 {
209         assert_mac_suspended(dev);
210         dev->phy.ops->radio_write(dev, reg, value);
211 }
212
213 void b43_radio_mask(struct b43_wldev *dev, u16 offset, u16 mask)
214 {
215         b43_radio_write16(dev, offset,
216                           b43_radio_read16(dev, offset) & mask);
217 }
218
219 void b43_radio_set(struct b43_wldev *dev, u16 offset, u16 set)
220 {
221         b43_radio_write16(dev, offset,
222                           b43_radio_read16(dev, offset) | set);
223 }
224
225 void b43_radio_maskset(struct b43_wldev *dev, u16 offset, u16 mask, u16 set)
226 {
227         b43_radio_write16(dev, offset,
228                           (b43_radio_read16(dev, offset) & mask) | set);
229 }
230
231 u16 b43_phy_read(struct b43_wldev *dev, u16 reg)
232 {
233         assert_mac_suspended(dev);
234         return dev->phy.ops->phy_read(dev, reg);
235 }
236
237 void b43_phy_write(struct b43_wldev *dev, u16 reg, u16 value)
238 {
239         assert_mac_suspended(dev);
240         dev->phy.ops->phy_write(dev, reg, value);
241 }
242
243 void b43_phy_copy(struct b43_wldev *dev, u16 destreg, u16 srcreg)
244 {
245         assert_mac_suspended(dev);
246         dev->phy.ops->phy_write(dev, destreg,
247                 dev->phy.ops->phy_read(dev, srcreg));
248 }
249
250 void b43_phy_mask(struct b43_wldev *dev, u16 offset, u16 mask)
251 {
252         b43_phy_write(dev, offset,
253                       b43_phy_read(dev, offset) & mask);
254 }
255
256 void b43_phy_set(struct b43_wldev *dev, u16 offset, u16 set)
257 {
258         b43_phy_write(dev, offset,
259                       b43_phy_read(dev, offset) | set);
260 }
261
262 void b43_phy_maskset(struct b43_wldev *dev, u16 offset, u16 mask, u16 set)
263 {
264         b43_phy_write(dev, offset,
265                       (b43_phy_read(dev, offset) & mask) | set);
266 }
267
268 int b43_switch_channel(struct b43_wldev *dev, unsigned int new_channel)
269 {
270         struct b43_phy *phy = &(dev->phy);
271         u16 channelcookie, savedcookie;
272         int err;
273
274         if (new_channel == B43_DEFAULT_CHANNEL)
275                 new_channel = phy->ops->get_default_chan(dev);
276
277         /* First we set the channel radio code to prevent the
278          * firmware from sending ghost packets.
279          */
280         channelcookie = new_channel;
281         if (b43_current_band(dev->wl) == IEEE80211_BAND_5GHZ)
282                 channelcookie |= 0x100;
283         //FIXME set 40Mhz flag if required
284         savedcookie = b43_shm_read16(dev, B43_SHM_SHARED, B43_SHM_SH_CHAN);
285         b43_shm_write16(dev, B43_SHM_SHARED, B43_SHM_SH_CHAN, channelcookie);
286
287         /* Now try to switch the PHY hardware channel. */
288         err = phy->ops->switch_channel(dev, new_channel);
289         if (err)
290                 goto err_restore_cookie;
291
292         dev->phy.channel = new_channel;
293         /* Wait for the radio to tune to the channel and stabilize. */
294         msleep(8);
295
296         return 0;
297
298 err_restore_cookie:
299         b43_shm_write16(dev, B43_SHM_SHARED,
300                         B43_SHM_SH_CHAN, savedcookie);
301
302         return err;
303 }
304
305 void b43_software_rfkill(struct b43_wldev *dev, bool blocked)
306 {
307         struct b43_phy *phy = &dev->phy;
308
309         b43_mac_suspend(dev);
310         phy->ops->software_rfkill(dev, blocked);
311         phy->radio_on = !blocked;
312         b43_mac_enable(dev);
313 }
314
315 /**
316  * b43_phy_txpower_adjust_work - TX power workqueue.
317  *
318  * Workqueue for updating the TX power parameters in hardware.
319  */
320 void b43_phy_txpower_adjust_work(struct work_struct *work)
321 {
322         struct b43_wl *wl = container_of(work, struct b43_wl,
323                                          txpower_adjust_work);
324         struct b43_wldev *dev;
325
326         mutex_lock(&wl->mutex);
327         dev = wl->current_dev;
328
329         if (likely(dev && (b43_status(dev) >= B43_STAT_STARTED)))
330                 dev->phy.ops->adjust_txpower(dev);
331
332         mutex_unlock(&wl->mutex);
333 }
334
335 /* Called with wl->irq_lock locked */
336 void b43_phy_txpower_check(struct b43_wldev *dev, unsigned int flags)
337 {
338         struct b43_phy *phy = &dev->phy;
339         unsigned long now = jiffies;
340         enum b43_txpwr_result result;
341
342         if (!(flags & B43_TXPWR_IGNORE_TIME)) {
343                 /* Check if it's time for a TXpower check. */
344                 if (time_before(now, phy->next_txpwr_check_time))
345                         return; /* Not yet */
346         }
347         /* The next check will be needed in two seconds, or later. */
348         phy->next_txpwr_check_time = round_jiffies(now + (HZ * 2));
349
350         if ((dev->dev->bus->boardinfo.vendor == SSB_BOARDVENDOR_BCM) &&
351             (dev->dev->bus->boardinfo.type == SSB_BOARD_BU4306))
352                 return; /* No software txpower adjustment needed */
353
354         result = phy->ops->recalc_txpower(dev, !!(flags & B43_TXPWR_IGNORE_TSSI));
355         if (result == B43_TXPWR_RES_DONE)
356                 return; /* We are done. */
357         B43_WARN_ON(result != B43_TXPWR_RES_NEED_ADJUST);
358         B43_WARN_ON(phy->ops->adjust_txpower == NULL);
359
360         /* We must adjust the transmission power in hardware.
361          * Schedule b43_phy_txpower_adjust_work(). */
362         ieee80211_queue_work(dev->wl->hw, &dev->wl->txpower_adjust_work);
363 }
364
365 int b43_phy_shm_tssi_read(struct b43_wldev *dev, u16 shm_offset)
366 {
367         const bool is_ofdm = (shm_offset != B43_SHM_SH_TSSI_CCK);
368         unsigned int a, b, c, d;
369         unsigned int average;
370         u32 tmp;
371
372         tmp = b43_shm_read32(dev, B43_SHM_SHARED, shm_offset);
373         a = tmp & 0xFF;
374         b = (tmp >> 8) & 0xFF;
375         c = (tmp >> 16) & 0xFF;
376         d = (tmp >> 24) & 0xFF;
377         if (a == 0 || a == B43_TSSI_MAX ||
378             b == 0 || b == B43_TSSI_MAX ||
379             c == 0 || c == B43_TSSI_MAX ||
380             d == 0 || d == B43_TSSI_MAX)
381                 return -ENOENT;
382         /* The values are OK. Clear them. */
383         tmp = B43_TSSI_MAX | (B43_TSSI_MAX << 8) |
384               (B43_TSSI_MAX << 16) | (B43_TSSI_MAX << 24);
385         b43_shm_write32(dev, B43_SHM_SHARED, shm_offset, tmp);
386
387         if (is_ofdm) {
388                 a = (a + 32) & 0x3F;
389                 b = (b + 32) & 0x3F;
390                 c = (c + 32) & 0x3F;
391                 d = (d + 32) & 0x3F;
392         }
393
394         /* Get the average of the values with 0.5 added to each value. */
395         average = (a + b + c + d + 2) / 4;
396         if (is_ofdm) {
397                 /* Adjust for CCK-boost */
398                 if (b43_shm_read16(dev, B43_SHM_SHARED, B43_SHM_SH_HOSTFLO)
399                     & B43_HF_CCKBOOST)
400                         average = (average >= 13) ? (average - 13) : 0;
401         }
402
403         return average;
404 }
405
406 void b43_phyop_switch_analog_generic(struct b43_wldev *dev, bool on)
407 {
408         b43_write16(dev, B43_MMIO_PHY0, on ? 0 : 0xF4);
409 }