8c688a12cba8aebd728ae966af4b09efde0b2b21
[pandora-kernel.git] / drivers / net / wireless / ath / ath9k / hw.h
1 /*
2  * Copyright (c) 2008-2010 Atheros Communications Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #ifndef HW_H
18 #define HW_H
19
20 #include <linux/if_ether.h>
21 #include <linux/delay.h>
22 #include <linux/io.h>
23
24 #include "mac.h"
25 #include "ani.h"
26 #include "eeprom.h"
27 #include "calib.h"
28 #include "reg.h"
29 #include "phy.h"
30 #include "btcoex.h"
31
32 #include "../regd.h"
33
34 #define ATHEROS_VENDOR_ID       0x168c
35
36 #define AR5416_DEVID_PCI        0x0023
37 #define AR5416_DEVID_PCIE       0x0024
38 #define AR9160_DEVID_PCI        0x0027
39 #define AR9280_DEVID_PCI        0x0029
40 #define AR9280_DEVID_PCIE       0x002a
41 #define AR9285_DEVID_PCIE       0x002b
42 #define AR2427_DEVID_PCIE       0x002c
43 #define AR9287_DEVID_PCI        0x002d
44 #define AR9287_DEVID_PCIE       0x002e
45 #define AR9300_DEVID_PCIE       0x0030
46 #define AR9300_DEVID_AR9485_PCIE 0x0032
47
48 #define AR5416_AR9100_DEVID     0x000b
49
50 #define AR_SUBVENDOR_ID_NOG     0x0e11
51 #define AR_SUBVENDOR_ID_NEW_A   0x7065
52 #define AR5416_MAGIC            0x19641014
53
54 #define AR9280_COEX2WIRE_SUBSYSID       0x309b
55 #define AT9285_COEX3WIRE_SA_SUBSYSID    0x30aa
56 #define AT9285_COEX3WIRE_DA_SUBSYSID    0x30ab
57
58 #define ATH_AMPDU_LIMIT_MAX        (64 * 1024 - 1)
59
60 #define ATH_DEFAULT_NOISE_FLOOR -95
61
62 #define ATH9K_RSSI_BAD                  -128
63
64 #define ATH9K_NUM_CHANNELS      38
65
66 /* Register read/write primitives */
67 #define REG_WRITE(_ah, _reg, _val) \
68         ath9k_hw_common(_ah)->ops->write((_ah), (_val), (_reg))
69
70 #define REG_READ(_ah, _reg) \
71         ath9k_hw_common(_ah)->ops->read((_ah), (_reg))
72
73 #define REG_READ_MULTI(_ah, _addr, _val, _cnt)          \
74         ath9k_hw_common(_ah)->ops->multi_read((_ah), (_addr), (_val), (_cnt))
75
76 #define ENABLE_REGWRITE_BUFFER(_ah)                                     \
77         do {                                                            \
78                 if (ath9k_hw_common(_ah)->ops->enable_write_buffer)     \
79                         ath9k_hw_common(_ah)->ops->enable_write_buffer((_ah)); \
80         } while (0)
81
82 #define REGWRITE_BUFFER_FLUSH(_ah)                                      \
83         do {                                                            \
84                 if (ath9k_hw_common(_ah)->ops->write_flush)             \
85                         ath9k_hw_common(_ah)->ops->write_flush((_ah));  \
86         } while (0)
87
88 #define SM(_v, _f)  (((_v) << _f##_S) & _f)
89 #define MS(_v, _f)  (((_v) & _f) >> _f##_S)
90 #define REG_RMW(_a, _r, _set, _clr)    \
91         REG_WRITE(_a, _r, (REG_READ(_a, _r) & ~(_clr)) | (_set))
92 #define REG_RMW_FIELD(_a, _r, _f, _v) \
93         REG_WRITE(_a, _r, \
94         (REG_READ(_a, _r) & ~_f) | (((_v) << _f##_S) & _f))
95 #define REG_READ_FIELD(_a, _r, _f) \
96         (((REG_READ(_a, _r) & _f) >> _f##_S))
97 #define REG_SET_BIT(_a, _r, _f) \
98         REG_WRITE(_a, _r, REG_READ(_a, _r) | _f)
99 #define REG_CLR_BIT(_a, _r, _f) \
100         REG_WRITE(_a, _r, REG_READ(_a, _r) & ~_f)
101
102 #define DO_DELAY(x) do {                        \
103                 if ((++(x) % 64) == 0)          \
104                         udelay(1);              \
105         } while (0)
106
107 #define REG_WRITE_ARRAY(iniarray, column, regWr) do {                   \
108                 int r;                                                  \
109                 for (r = 0; r < ((iniarray)->ia_rows); r++) {           \
110                         REG_WRITE(ah, INI_RA((iniarray), (r), 0),       \
111                                   INI_RA((iniarray), r, (column)));     \
112                         DO_DELAY(regWr);                                \
113                 }                                                       \
114         } while (0)
115
116 #define AR_GPIO_OUTPUT_MUX_AS_OUTPUT             0
117 #define AR_GPIO_OUTPUT_MUX_AS_PCIE_ATTENTION_LED 1
118 #define AR_GPIO_OUTPUT_MUX_AS_PCIE_POWER_LED     2
119 #define AR_GPIO_OUTPUT_MUX_AS_TX_FRAME           3
120 #define AR_GPIO_OUTPUT_MUX_AS_RX_CLEAR_EXTERNAL  4
121 #define AR_GPIO_OUTPUT_MUX_AS_MAC_NETWORK_LED    5
122 #define AR_GPIO_OUTPUT_MUX_AS_MAC_POWER_LED      6
123
124 #define AR_GPIOD_MASK               0x00001FFF
125 #define AR_GPIO_BIT(_gpio)          (1 << (_gpio))
126
127 #define BASE_ACTIVATE_DELAY         100
128 #define RTC_PLL_SETTLE_DELAY        100
129 #define COEF_SCALE_S                24
130 #define HT40_CHANNEL_CENTER_SHIFT   10
131
132 #define ATH9K_ANTENNA0_CHAINMASK    0x1
133 #define ATH9K_ANTENNA1_CHAINMASK    0x2
134
135 #define ATH9K_NUM_DMA_DEBUG_REGS    8
136 #define ATH9K_NUM_QUEUES            10
137
138 #define MAX_RATE_POWER              63
139 #define AH_WAIT_TIMEOUT             100000 /* (us) */
140 #define AH_TSF_WRITE_TIMEOUT        100    /* (us) */
141 #define AH_TIME_QUANTUM             10
142 #define AR_KEYTABLE_SIZE            128
143 #define POWER_UP_TIME               10000
144 #define SPUR_RSSI_THRESH            40
145
146 #define CAB_TIMEOUT_VAL             10
147 #define BEACON_TIMEOUT_VAL          10
148 #define MIN_BEACON_TIMEOUT_VAL      1
149 #define SLEEP_SLOP                  3
150
151 #define INIT_CONFIG_STATUS          0x00000000
152 #define INIT_RSSI_THR               0x00000700
153 #define INIT_BCON_CNTRL_REG         0x00000000
154
155 #define TU_TO_USEC(_tu)             ((_tu) << 10)
156
157 #define ATH9K_HW_RX_HP_QDEPTH   16
158 #define ATH9K_HW_RX_LP_QDEPTH   128
159
160 #define PAPRD_GAIN_TABLE_ENTRIES    32
161 #define PAPRD_TABLE_SZ              24
162
163 enum ath_hw_txq_subtype {
164         ATH_TXQ_AC_BE = 0,
165         ATH_TXQ_AC_BK = 1,
166         ATH_TXQ_AC_VI = 2,
167         ATH_TXQ_AC_VO = 3,
168 };
169
170 enum ath_ini_subsys {
171         ATH_INI_PRE = 0,
172         ATH_INI_CORE,
173         ATH_INI_POST,
174         ATH_INI_NUM_SPLIT,
175 };
176
177 enum ath9k_hw_caps {
178         ATH9K_HW_CAP_HT                         = BIT(0),
179         ATH9K_HW_CAP_RFSILENT                   = BIT(1),
180         ATH9K_HW_CAP_CST                        = BIT(2),
181         ATH9K_HW_CAP_ENHANCEDPM                 = BIT(3),
182         ATH9K_HW_CAP_AUTOSLEEP                  = BIT(4),
183         ATH9K_HW_CAP_4KB_SPLITTRANS             = BIT(5),
184         ATH9K_HW_CAP_EDMA                       = BIT(6),
185         ATH9K_HW_CAP_RAC_SUPPORTED              = BIT(7),
186         ATH9K_HW_CAP_LDPC                       = BIT(8),
187         ATH9K_HW_CAP_FASTCLOCK                  = BIT(9),
188         ATH9K_HW_CAP_SGI_20                     = BIT(10),
189         ATH9K_HW_CAP_PAPRD                      = BIT(11),
190         ATH9K_HW_CAP_ANT_DIV_COMB               = BIT(12),
191         ATH9K_HW_CAP_2GHZ                       = BIT(13),
192         ATH9K_HW_CAP_5GHZ                       = BIT(14),
193         ATH9K_HW_CAP_APM                        = BIT(15),
194 };
195
196 struct ath9k_hw_capabilities {
197         u32 hw_caps; /* ATH9K_HW_CAP_* from ath9k_hw_caps */
198         u16 total_queues;
199         u16 keycache_size;
200         u16 low_5ghz_chan, high_5ghz_chan;
201         u16 low_2ghz_chan, high_2ghz_chan;
202         u16 rts_aggr_limit;
203         u8 tx_chainmask;
204         u8 rx_chainmask;
205         u8 max_txchains;
206         u8 max_rxchains;
207         u16 tx_triglevel_max;
208         u16 reg_cap;
209         u8 num_gpio_pins;
210         u8 rx_hp_qdepth;
211         u8 rx_lp_qdepth;
212         u8 rx_status_len;
213         u8 tx_desc_len;
214         u8 txs_len;
215         u16 pcie_lcr_offset;
216         bool pcie_lcr_extsync_en;
217 };
218
219 struct ath9k_ops_config {
220         int dma_beacon_response_time;
221         int sw_beacon_response_time;
222         int additional_swba_backoff;
223         int ack_6mb;
224         u32 cwm_ignore_extcca;
225         u8 pcie_powersave_enable;
226         bool pcieSerDesWrite;
227         u8 pcie_clock_req;
228         u32 pcie_waen;
229         u8 analog_shiftreg;
230         u8 ht_enable;
231         u32 ofdm_trig_low;
232         u32 ofdm_trig_high;
233         u32 cck_trig_high;
234         u32 cck_trig_low;
235         u32 enable_ani;
236         int serialize_regmode;
237         bool rx_intr_mitigation;
238         bool tx_intr_mitigation;
239 #define SPUR_DISABLE            0
240 #define SPUR_ENABLE_IOCTL       1
241 #define SPUR_ENABLE_EEPROM      2
242 #define AR_SPUR_5413_1          1640
243 #define AR_SPUR_5413_2          1200
244 #define AR_NO_SPUR              0x8000
245 #define AR_BASE_FREQ_2GHZ       2300
246 #define AR_BASE_FREQ_5GHZ       4900
247 #define AR_SPUR_FEEQ_BOUND_HT40 19
248 #define AR_SPUR_FEEQ_BOUND_HT20 10
249         int spurmode;
250         u16 spurchans[AR_EEPROM_MODAL_SPURS][2];
251         u8 max_txtrig_level;
252         u16 ani_poll_interval; /* ANI poll interval in ms */
253 };
254
255 enum ath9k_int {
256         ATH9K_INT_RX = 0x00000001,
257         ATH9K_INT_RXDESC = 0x00000002,
258         ATH9K_INT_RXHP = 0x00000001,
259         ATH9K_INT_RXLP = 0x00000002,
260         ATH9K_INT_RXNOFRM = 0x00000008,
261         ATH9K_INT_RXEOL = 0x00000010,
262         ATH9K_INT_RXORN = 0x00000020,
263         ATH9K_INT_TX = 0x00000040,
264         ATH9K_INT_TXDESC = 0x00000080,
265         ATH9K_INT_TIM_TIMER = 0x00000100,
266         ATH9K_INT_BB_WATCHDOG = 0x00000400,
267         ATH9K_INT_TXURN = 0x00000800,
268         ATH9K_INT_MIB = 0x00001000,
269         ATH9K_INT_RXPHY = 0x00004000,
270         ATH9K_INT_RXKCM = 0x00008000,
271         ATH9K_INT_SWBA = 0x00010000,
272         ATH9K_INT_BMISS = 0x00040000,
273         ATH9K_INT_BNR = 0x00100000,
274         ATH9K_INT_TIM = 0x00200000,
275         ATH9K_INT_DTIM = 0x00400000,
276         ATH9K_INT_DTIMSYNC = 0x00800000,
277         ATH9K_INT_GPIO = 0x01000000,
278         ATH9K_INT_CABEND = 0x02000000,
279         ATH9K_INT_TSFOOR = 0x04000000,
280         ATH9K_INT_GENTIMER = 0x08000000,
281         ATH9K_INT_CST = 0x10000000,
282         ATH9K_INT_GTT = 0x20000000,
283         ATH9K_INT_FATAL = 0x40000000,
284         ATH9K_INT_GLOBAL = 0x80000000,
285         ATH9K_INT_BMISC = ATH9K_INT_TIM |
286                 ATH9K_INT_DTIM |
287                 ATH9K_INT_DTIMSYNC |
288                 ATH9K_INT_TSFOOR |
289                 ATH9K_INT_CABEND,
290         ATH9K_INT_COMMON = ATH9K_INT_RXNOFRM |
291                 ATH9K_INT_RXDESC |
292                 ATH9K_INT_RXEOL |
293                 ATH9K_INT_RXORN |
294                 ATH9K_INT_TXURN |
295                 ATH9K_INT_TXDESC |
296                 ATH9K_INT_MIB |
297                 ATH9K_INT_RXPHY |
298                 ATH9K_INT_RXKCM |
299                 ATH9K_INT_SWBA |
300                 ATH9K_INT_BMISS |
301                 ATH9K_INT_GPIO,
302         ATH9K_INT_NOCARD = 0xffffffff
303 };
304
305 #define CHANNEL_CW_INT    0x00002
306 #define CHANNEL_CCK       0x00020
307 #define CHANNEL_OFDM      0x00040
308 #define CHANNEL_2GHZ      0x00080
309 #define CHANNEL_5GHZ      0x00100
310 #define CHANNEL_PASSIVE   0x00200
311 #define CHANNEL_DYN       0x00400
312 #define CHANNEL_HALF      0x04000
313 #define CHANNEL_QUARTER   0x08000
314 #define CHANNEL_HT20      0x10000
315 #define CHANNEL_HT40PLUS  0x20000
316 #define CHANNEL_HT40MINUS 0x40000
317
318 #define CHANNEL_A           (CHANNEL_5GHZ|CHANNEL_OFDM)
319 #define CHANNEL_B           (CHANNEL_2GHZ|CHANNEL_CCK)
320 #define CHANNEL_G           (CHANNEL_2GHZ|CHANNEL_OFDM)
321 #define CHANNEL_G_HT20      (CHANNEL_2GHZ|CHANNEL_HT20)
322 #define CHANNEL_A_HT20      (CHANNEL_5GHZ|CHANNEL_HT20)
323 #define CHANNEL_G_HT40PLUS  (CHANNEL_2GHZ|CHANNEL_HT40PLUS)
324 #define CHANNEL_G_HT40MINUS (CHANNEL_2GHZ|CHANNEL_HT40MINUS)
325 #define CHANNEL_A_HT40PLUS  (CHANNEL_5GHZ|CHANNEL_HT40PLUS)
326 #define CHANNEL_A_HT40MINUS (CHANNEL_5GHZ|CHANNEL_HT40MINUS)
327 #define CHANNEL_ALL                             \
328         (CHANNEL_OFDM|                          \
329          CHANNEL_CCK|                           \
330          CHANNEL_2GHZ |                         \
331          CHANNEL_5GHZ |                         \
332          CHANNEL_HT20 |                         \
333          CHANNEL_HT40PLUS |                     \
334          CHANNEL_HT40MINUS)
335
336 struct ath9k_hw_cal_data {
337         u16 channel;
338         u32 channelFlags;
339         int32_t CalValid;
340         int8_t iCoff;
341         int8_t qCoff;
342         bool paprd_done;
343         bool nfcal_pending;
344         bool nfcal_interference;
345         u16 small_signal_gain[AR9300_MAX_CHAINS];
346         u32 pa_table[AR9300_MAX_CHAINS][PAPRD_TABLE_SZ];
347         struct ath9k_nfcal_hist nfCalHist[NUM_NF_READINGS];
348 };
349
350 struct ath9k_channel {
351         struct ieee80211_channel *chan;
352         struct ar5416AniState ani;
353         u16 channel;
354         u32 channelFlags;
355         u32 chanmode;
356         s16 noisefloor;
357 };
358
359 #define IS_CHAN_G(_c) ((((_c)->channelFlags & (CHANNEL_G)) == CHANNEL_G) || \
360        (((_c)->channelFlags & CHANNEL_G_HT20) == CHANNEL_G_HT20) || \
361        (((_c)->channelFlags & CHANNEL_G_HT40PLUS) == CHANNEL_G_HT40PLUS) || \
362        (((_c)->channelFlags & CHANNEL_G_HT40MINUS) == CHANNEL_G_HT40MINUS))
363 #define IS_CHAN_OFDM(_c) (((_c)->channelFlags & CHANNEL_OFDM) != 0)
364 #define IS_CHAN_5GHZ(_c) (((_c)->channelFlags & CHANNEL_5GHZ) != 0)
365 #define IS_CHAN_2GHZ(_c) (((_c)->channelFlags & CHANNEL_2GHZ) != 0)
366 #define IS_CHAN_HALF_RATE(_c) (((_c)->channelFlags & CHANNEL_HALF) != 0)
367 #define IS_CHAN_QUARTER_RATE(_c) (((_c)->channelFlags & CHANNEL_QUARTER) != 0)
368 #define IS_CHAN_A_FAST_CLOCK(_ah, _c)                   \
369         ((((_c)->channelFlags & CHANNEL_5GHZ) != 0) &&  \
370          ((_ah)->caps.hw_caps & ATH9K_HW_CAP_FASTCLOCK))
371
372 /* These macros check chanmode and not channelFlags */
373 #define IS_CHAN_B(_c) ((_c)->chanmode == CHANNEL_B)
374 #define IS_CHAN_HT20(_c) (((_c)->chanmode == CHANNEL_A_HT20) || \
375                           ((_c)->chanmode == CHANNEL_G_HT20))
376 #define IS_CHAN_HT40(_c) (((_c)->chanmode == CHANNEL_A_HT40PLUS) ||     \
377                           ((_c)->chanmode == CHANNEL_A_HT40MINUS) ||    \
378                           ((_c)->chanmode == CHANNEL_G_HT40PLUS) ||     \
379                           ((_c)->chanmode == CHANNEL_G_HT40MINUS))
380 #define IS_CHAN_HT(_c) (IS_CHAN_HT20((_c)) || IS_CHAN_HT40((_c)))
381
382 enum ath9k_power_mode {
383         ATH9K_PM_AWAKE = 0,
384         ATH9K_PM_FULL_SLEEP,
385         ATH9K_PM_NETWORK_SLEEP,
386         ATH9K_PM_UNDEFINED
387 };
388
389 enum ath9k_tp_scale {
390         ATH9K_TP_SCALE_MAX = 0,
391         ATH9K_TP_SCALE_50,
392         ATH9K_TP_SCALE_25,
393         ATH9K_TP_SCALE_12,
394         ATH9K_TP_SCALE_MIN
395 };
396
397 enum ser_reg_mode {
398         SER_REG_MODE_OFF = 0,
399         SER_REG_MODE_ON = 1,
400         SER_REG_MODE_AUTO = 2,
401 };
402
403 enum ath9k_rx_qtype {
404         ATH9K_RX_QUEUE_HP,
405         ATH9K_RX_QUEUE_LP,
406         ATH9K_RX_QUEUE_MAX,
407 };
408
409 struct ath9k_beacon_state {
410         u32 bs_nexttbtt;
411         u32 bs_nextdtim;
412         u32 bs_intval;
413 #define ATH9K_BEACON_PERIOD       0x0000ffff
414 #define ATH9K_BEACON_ENA          0x00800000
415 #define ATH9K_BEACON_RESET_TSF    0x01000000
416 #define ATH9K_TSFOOR_THRESHOLD    0x00004240 /* 16k us */
417         u32 bs_dtimperiod;
418         u16 bs_cfpperiod;
419         u16 bs_cfpmaxduration;
420         u32 bs_cfpnext;
421         u16 bs_timoffset;
422         u16 bs_bmissthreshold;
423         u32 bs_sleepduration;
424         u32 bs_tsfoor_threshold;
425 };
426
427 struct chan_centers {
428         u16 synth_center;
429         u16 ctl_center;
430         u16 ext_center;
431 };
432
433 enum {
434         ATH9K_RESET_POWER_ON,
435         ATH9K_RESET_WARM,
436         ATH9K_RESET_COLD,
437 };
438
439 struct ath9k_hw_version {
440         u32 magic;
441         u16 devid;
442         u16 subvendorid;
443         u32 macVersion;
444         u16 macRev;
445         u16 phyRev;
446         u16 analog5GhzRev;
447         u16 analog2GhzRev;
448         u16 subsysid;
449         enum ath_usb_dev usbdev;
450 };
451
452 /* Generic TSF timer definitions */
453
454 #define ATH_MAX_GEN_TIMER       16
455
456 #define AR_GENTMR_BIT(_index)   (1 << (_index))
457
458 /*
459  * Using de Bruijin sequence to look up 1's index in a 32 bit number
460  * debruijn32 = 0000 0111 0111 1100 1011 0101 0011 0001
461  */
462 #define debruijn32 0x077CB531U
463
464 struct ath_gen_timer_configuration {
465         u32 next_addr;
466         u32 period_addr;
467         u32 mode_addr;
468         u32 mode_mask;
469 };
470
471 struct ath_gen_timer {
472         void (*trigger)(void *arg);
473         void (*overflow)(void *arg);
474         void *arg;
475         u8 index;
476 };
477
478 struct ath_gen_timer_table {
479         u32 gen_timer_index[32];
480         struct ath_gen_timer *timers[ATH_MAX_GEN_TIMER];
481         union {
482                 unsigned long timer_bits;
483                 u16 val;
484         } timer_mask;
485 };
486
487 struct ath_hw_antcomb_conf {
488         u8 main_lna_conf;
489         u8 alt_lna_conf;
490         u8 fast_div_bias;
491 };
492
493 /**
494  * struct ath_hw_radar_conf - radar detection initialization parameters
495  *
496  * @pulse_inband: threshold for checking the ratio of in-band power
497  *      to total power for short radar pulses (half dB steps)
498  * @pulse_inband_step: threshold for checking an in-band power to total
499  *      power ratio increase for short radar pulses (half dB steps)
500  * @pulse_height: threshold for detecting the beginning of a short
501  *      radar pulse (dB step)
502  * @pulse_rssi: threshold for detecting if a short radar pulse is
503  *      gone (dB step)
504  * @pulse_maxlen: maximum pulse length (0.8 us steps)
505  *
506  * @radar_rssi: RSSI threshold for starting long radar detection (dB steps)
507  * @radar_inband: threshold for checking the ratio of in-band power
508  *      to total power for long radar pulses (half dB steps)
509  * @fir_power: threshold for detecting the end of a long radar pulse (dB)
510  *
511  * @ext_channel: enable extension channel radar detection
512  */
513 struct ath_hw_radar_conf {
514         unsigned int pulse_inband;
515         unsigned int pulse_inband_step;
516         unsigned int pulse_height;
517         unsigned int pulse_rssi;
518         unsigned int pulse_maxlen;
519
520         unsigned int radar_rssi;
521         unsigned int radar_inband;
522         int fir_power;
523
524         bool ext_channel;
525 };
526
527 /**
528  * struct ath_hw_private_ops - callbacks used internally by hardware code
529  *
530  * This structure contains private callbacks designed to only be used internally
531  * by the hardware core.
532  *
533  * @init_cal_settings: setup types of calibrations supported
534  * @init_cal: starts actual calibration
535  *
536  * @init_mode_regs: Initializes mode registers
537  * @init_mode_gain_regs: Initialize TX/RX gain registers
538  *
539  * @rf_set_freq: change frequency
540  * @spur_mitigate_freq: spur mitigation
541  * @rf_alloc_ext_banks:
542  * @rf_free_ext_banks:
543  * @set_rf_regs:
544  * @compute_pll_control: compute the PLL control value to use for
545  *      AR_RTC_PLL_CONTROL for a given channel
546  * @setup_calibration: set up calibration
547  * @iscal_supported: used to query if a type of calibration is supported
548  *
549  * @ani_cache_ini_regs: cache the values for ANI from the initial
550  *      register settings through the register initialization.
551  */
552 struct ath_hw_private_ops {
553         /* Calibration ops */
554         void (*init_cal_settings)(struct ath_hw *ah);
555         bool (*init_cal)(struct ath_hw *ah, struct ath9k_channel *chan);
556
557         void (*init_mode_regs)(struct ath_hw *ah);
558         void (*init_mode_gain_regs)(struct ath_hw *ah);
559         void (*setup_calibration)(struct ath_hw *ah,
560                                   struct ath9k_cal_list *currCal);
561
562         /* PHY ops */
563         int (*rf_set_freq)(struct ath_hw *ah,
564                            struct ath9k_channel *chan);
565         void (*spur_mitigate_freq)(struct ath_hw *ah,
566                                    struct ath9k_channel *chan);
567         int (*rf_alloc_ext_banks)(struct ath_hw *ah);
568         void (*rf_free_ext_banks)(struct ath_hw *ah);
569         bool (*set_rf_regs)(struct ath_hw *ah,
570                             struct ath9k_channel *chan,
571                             u16 modesIndex);
572         void (*set_channel_regs)(struct ath_hw *ah, struct ath9k_channel *chan);
573         void (*init_bb)(struct ath_hw *ah,
574                         struct ath9k_channel *chan);
575         int (*process_ini)(struct ath_hw *ah, struct ath9k_channel *chan);
576         void (*olc_init)(struct ath_hw *ah);
577         void (*set_rfmode)(struct ath_hw *ah, struct ath9k_channel *chan);
578         void (*mark_phy_inactive)(struct ath_hw *ah);
579         void (*set_delta_slope)(struct ath_hw *ah, struct ath9k_channel *chan);
580         bool (*rfbus_req)(struct ath_hw *ah);
581         void (*rfbus_done)(struct ath_hw *ah);
582         void (*restore_chainmask)(struct ath_hw *ah);
583         void (*set_diversity)(struct ath_hw *ah, bool value);
584         u32 (*compute_pll_control)(struct ath_hw *ah,
585                                    struct ath9k_channel *chan);
586         bool (*ani_control)(struct ath_hw *ah, enum ath9k_ani_cmd cmd,
587                             int param);
588         void (*do_getnf)(struct ath_hw *ah, int16_t nfarray[NUM_NF_READINGS]);
589         void (*set_radar_params)(struct ath_hw *ah,
590                                  struct ath_hw_radar_conf *conf);
591
592         /* ANI */
593         void (*ani_cache_ini_regs)(struct ath_hw *ah);
594 };
595
596 /**
597  * struct ath_hw_ops - callbacks used by hardware code and driver code
598  *
599  * This structure contains callbacks designed to to be used internally by
600  * hardware code and also by the lower level driver.
601  *
602  * @config_pci_powersave:
603  * @calibrate: periodic calibration for NF, ANI, IQ, ADC gain, ADC-DC
604  */
605 struct ath_hw_ops {
606         void (*config_pci_powersave)(struct ath_hw *ah,
607                                      int restore,
608                                      int power_off);
609         void (*rx_enable)(struct ath_hw *ah);
610         void (*set_desc_link)(void *ds, u32 link);
611         void (*get_desc_link)(void *ds, u32 **link);
612         bool (*calibrate)(struct ath_hw *ah,
613                           struct ath9k_channel *chan,
614                           u8 rxchainmask,
615                           bool longcal);
616         bool (*get_isr)(struct ath_hw *ah, enum ath9k_int *masked);
617         void (*fill_txdesc)(struct ath_hw *ah, void *ds, u32 seglen,
618                             bool is_firstseg, bool is_is_lastseg,
619                             const void *ds0, dma_addr_t buf_addr,
620                             unsigned int qcu);
621         int (*proc_txdesc)(struct ath_hw *ah, void *ds,
622                            struct ath_tx_status *ts);
623         void (*set11n_txdesc)(struct ath_hw *ah, void *ds,
624                               u32 pktLen, enum ath9k_pkt_type type,
625                               u32 txPower, u32 keyIx,
626                               enum ath9k_key_type keyType,
627                               u32 flags);
628         void (*set11n_ratescenario)(struct ath_hw *ah, void *ds,
629                                 void *lastds,
630                                 u32 durUpdateEn, u32 rtsctsRate,
631                                 u32 rtsctsDuration,
632                                 struct ath9k_11n_rate_series series[],
633                                 u32 nseries, u32 flags);
634         void (*set11n_aggr_first)(struct ath_hw *ah, void *ds,
635                                   u32 aggrLen);
636         void (*set11n_aggr_middle)(struct ath_hw *ah, void *ds,
637                                    u32 numDelims);
638         void (*set11n_aggr_last)(struct ath_hw *ah, void *ds);
639         void (*clr11n_aggr)(struct ath_hw *ah, void *ds);
640         void (*set11n_burstduration)(struct ath_hw *ah, void *ds,
641                                      u32 burstDuration);
642         void (*set11n_virtualmorefrag)(struct ath_hw *ah, void *ds,
643                                        u32 vmf);
644 };
645
646 struct ath_nf_limits {
647         s16 max;
648         s16 min;
649         s16 nominal;
650 };
651
652 /* ah_flags */
653 #define AH_USE_EEPROM   0x1
654 #define AH_UNPLUGGED    0x2 /* The card has been physically removed. */
655
656 struct ath_hw {
657         struct ieee80211_hw *hw;
658         struct ath_common common;
659         struct ath9k_hw_version hw_version;
660         struct ath9k_ops_config config;
661         struct ath9k_hw_capabilities caps;
662         struct ath9k_channel channels[ATH9K_NUM_CHANNELS];
663         struct ath9k_channel *curchan;
664
665         union {
666                 struct ar5416_eeprom_def def;
667                 struct ar5416_eeprom_4k map4k;
668                 struct ar9287_eeprom map9287;
669                 struct ar9300_eeprom ar9300_eep;
670         } eeprom;
671         const struct eeprom_ops *eep_ops;
672
673         bool sw_mgmt_crypto;
674         bool is_pciexpress;
675         bool is_monitoring;
676         bool need_an_top2_fixup;
677         u16 tx_trig_level;
678
679         u32 nf_regs[6];
680         struct ath_nf_limits nf_2g;
681         struct ath_nf_limits nf_5g;
682         u16 rfsilent;
683         u32 rfkill_gpio;
684         u32 rfkill_polarity;
685         u32 ah_flags;
686
687         bool htc_reset_init;
688
689         enum nl80211_iftype opmode;
690         enum ath9k_power_mode power_mode;
691
692         struct ath9k_hw_cal_data *caldata;
693         struct ath9k_pacal_info pacal_info;
694         struct ar5416Stats stats;
695         struct ath9k_tx_queue_info txq[ATH9K_NUM_TX_QUEUES];
696
697         int16_t curchan_rad_index;
698         enum ath9k_int imask;
699         u32 imrs2_reg;
700         u32 txok_interrupt_mask;
701         u32 txerr_interrupt_mask;
702         u32 txdesc_interrupt_mask;
703         u32 txeol_interrupt_mask;
704         u32 txurn_interrupt_mask;
705         bool chip_fullsleep;
706         u32 atim_window;
707
708         /* Calibration */
709         u32 supp_cals;
710         struct ath9k_cal_list iq_caldata;
711         struct ath9k_cal_list adcgain_caldata;
712         struct ath9k_cal_list adcdc_caldata;
713         struct ath9k_cal_list tempCompCalData;
714         struct ath9k_cal_list *cal_list;
715         struct ath9k_cal_list *cal_list_last;
716         struct ath9k_cal_list *cal_list_curr;
717 #define totalPowerMeasI meas0.unsign
718 #define totalPowerMeasQ meas1.unsign
719 #define totalIqCorrMeas meas2.sign
720 #define totalAdcIOddPhase  meas0.unsign
721 #define totalAdcIEvenPhase meas1.unsign
722 #define totalAdcQOddPhase  meas2.unsign
723 #define totalAdcQEvenPhase meas3.unsign
724 #define totalAdcDcOffsetIOddPhase  meas0.sign
725 #define totalAdcDcOffsetIEvenPhase meas1.sign
726 #define totalAdcDcOffsetQOddPhase  meas2.sign
727 #define totalAdcDcOffsetQEvenPhase meas3.sign
728         union {
729                 u32 unsign[AR5416_MAX_CHAINS];
730                 int32_t sign[AR5416_MAX_CHAINS];
731         } meas0;
732         union {
733                 u32 unsign[AR5416_MAX_CHAINS];
734                 int32_t sign[AR5416_MAX_CHAINS];
735         } meas1;
736         union {
737                 u32 unsign[AR5416_MAX_CHAINS];
738                 int32_t sign[AR5416_MAX_CHAINS];
739         } meas2;
740         union {
741                 u32 unsign[AR5416_MAX_CHAINS];
742                 int32_t sign[AR5416_MAX_CHAINS];
743         } meas3;
744         u16 cal_samples;
745
746         u32 sta_id1_defaults;
747         u32 misc_mode;
748         enum {
749                 AUTO_32KHZ,
750                 USE_32KHZ,
751                 DONT_USE_32KHZ,
752         } enable_32kHz_clock;
753
754         /* Private to hardware code */
755         struct ath_hw_private_ops private_ops;
756         /* Accessed by the lower level driver */
757         struct ath_hw_ops ops;
758
759         /* Used to program the radio on non single-chip devices */
760         u32 *analogBank0Data;
761         u32 *analogBank1Data;
762         u32 *analogBank2Data;
763         u32 *analogBank3Data;
764         u32 *analogBank6Data;
765         u32 *analogBank6TPCData;
766         u32 *analogBank7Data;
767         u32 *addac5416_21;
768         u32 *bank6Temp;
769
770         u8 txpower_limit;
771         int coverage_class;
772         u32 slottime;
773         u32 globaltxtimeout;
774
775         /* ANI */
776         u32 proc_phyerr;
777         u32 aniperiod;
778         int totalSizeDesired[5];
779         int coarse_high[5];
780         int coarse_low[5];
781         int firpwr[5];
782         enum ath9k_ani_cmd ani_function;
783
784         /* Bluetooth coexistance */
785         struct ath_btcoex_hw btcoex_hw;
786
787         u32 intr_txqs;
788         u8 txchainmask;
789         u8 rxchainmask;
790
791         struct ath_hw_radar_conf radar_conf;
792
793         u32 originalGain[22];
794         int initPDADC;
795         int PDADCdelta;
796         u8 led_pin;
797
798         struct ar5416IniArray iniModes;
799         struct ar5416IniArray iniCommon;
800         struct ar5416IniArray iniBank0;
801         struct ar5416IniArray iniBB_RfGain;
802         struct ar5416IniArray iniBank1;
803         struct ar5416IniArray iniBank2;
804         struct ar5416IniArray iniBank3;
805         struct ar5416IniArray iniBank6;
806         struct ar5416IniArray iniBank6TPC;
807         struct ar5416IniArray iniBank7;
808         struct ar5416IniArray iniAddac;
809         struct ar5416IniArray iniPcieSerdes;
810         struct ar5416IniArray iniPcieSerdesLowPower;
811         struct ar5416IniArray iniModesAdditional;
812         struct ar5416IniArray iniModesRxGain;
813         struct ar5416IniArray iniModesTxGain;
814         struct ar5416IniArray iniModes_9271_1_0_only;
815         struct ar5416IniArray iniCckfirNormal;
816         struct ar5416IniArray iniCckfirJapan2484;
817         struct ar5416IniArray iniCommon_normal_cck_fir_coeff_9271;
818         struct ar5416IniArray iniCommon_japan_2484_cck_fir_coeff_9271;
819         struct ar5416IniArray iniModes_9271_ANI_reg;
820         struct ar5416IniArray iniModes_high_power_tx_gain_9271;
821         struct ar5416IniArray iniModes_normal_power_tx_gain_9271;
822
823         struct ar5416IniArray iniMac[ATH_INI_NUM_SPLIT];
824         struct ar5416IniArray iniBB[ATH_INI_NUM_SPLIT];
825         struct ar5416IniArray iniRadio[ATH_INI_NUM_SPLIT];
826         struct ar5416IniArray iniSOC[ATH_INI_NUM_SPLIT];
827
828         u32 intr_gen_timer_trigger;
829         u32 intr_gen_timer_thresh;
830         struct ath_gen_timer_table hw_gen_timers;
831
832         struct ar9003_txs *ts_ring;
833         void *ts_start;
834         u32 ts_paddr_start;
835         u32 ts_paddr_end;
836         u16 ts_tail;
837         u8 ts_size;
838
839         u32 bb_watchdog_last_status;
840         u32 bb_watchdog_timeout_ms; /* in ms, 0 to disable */
841
842         unsigned int paprd_target_power;
843         unsigned int paprd_training_power;
844         unsigned int paprd_ratemask;
845         unsigned int paprd_ratemask_ht40;
846         bool paprd_table_write_done;
847         u32 paprd_gain_table_entries[PAPRD_GAIN_TABLE_ENTRIES];
848         u8 paprd_gain_table_index[PAPRD_GAIN_TABLE_ENTRIES];
849         /*
850          * Store the permanent value of Reg 0x4004in WARegVal
851          * so we dont have to R/M/W. We should not be reading
852          * this register when in sleep states.
853          */
854         u32 WARegVal;
855
856         /* Enterprise mode cap */
857         u32 ent_mode;
858 };
859
860 static inline struct ath_common *ath9k_hw_common(struct ath_hw *ah)
861 {
862         return &ah->common;
863 }
864
865 static inline struct ath_regulatory *ath9k_hw_regulatory(struct ath_hw *ah)
866 {
867         return &(ath9k_hw_common(ah)->regulatory);
868 }
869
870 static inline struct ath_hw_private_ops *ath9k_hw_private_ops(struct ath_hw *ah)
871 {
872         return &ah->private_ops;
873 }
874
875 static inline struct ath_hw_ops *ath9k_hw_ops(struct ath_hw *ah)
876 {
877         return &ah->ops;
878 }
879
880 static inline u8 get_streams(int mask)
881 {
882         return !!(mask & BIT(0)) + !!(mask & BIT(1)) + !!(mask & BIT(2));
883 }
884
885 /* Initialization, Detach, Reset */
886 const char *ath9k_hw_probe(u16 vendorid, u16 devid);
887 void ath9k_hw_deinit(struct ath_hw *ah);
888 int ath9k_hw_init(struct ath_hw *ah);
889 int ath9k_hw_reset(struct ath_hw *ah, struct ath9k_channel *chan,
890                    struct ath9k_hw_cal_data *caldata, bool bChannelChange);
891 int ath9k_hw_fill_cap_info(struct ath_hw *ah);
892 u32 ath9k_regd_get_ctl(struct ath_regulatory *reg, struct ath9k_channel *chan);
893
894 /* GPIO / RFKILL / Antennae */
895 void ath9k_hw_cfg_gpio_input(struct ath_hw *ah, u32 gpio);
896 u32 ath9k_hw_gpio_get(struct ath_hw *ah, u32 gpio);
897 void ath9k_hw_cfg_output(struct ath_hw *ah, u32 gpio,
898                          u32 ah_signal_type);
899 void ath9k_hw_set_gpio(struct ath_hw *ah, u32 gpio, u32 val);
900 u32 ath9k_hw_getdefantenna(struct ath_hw *ah);
901 void ath9k_hw_setantenna(struct ath_hw *ah, u32 antenna);
902 void ath9k_hw_antdiv_comb_conf_get(struct ath_hw *ah,
903                                    struct ath_hw_antcomb_conf *antconf);
904 void ath9k_hw_antdiv_comb_conf_set(struct ath_hw *ah,
905                                    struct ath_hw_antcomb_conf *antconf);
906
907 /* General Operation */
908 bool ath9k_hw_wait(struct ath_hw *ah, u32 reg, u32 mask, u32 val, u32 timeout);
909 u32 ath9k_hw_reverse_bits(u32 val, u32 n);
910 bool ath9k_get_channel_edges(struct ath_hw *ah, u16 flags, u16 *low, u16 *high);
911 u16 ath9k_hw_computetxtime(struct ath_hw *ah,
912                            u8 phy, int kbps,
913                            u32 frameLen, u16 rateix, bool shortPreamble);
914 void ath9k_hw_get_channel_centers(struct ath_hw *ah,
915                                   struct ath9k_channel *chan,
916                                   struct chan_centers *centers);
917 u32 ath9k_hw_getrxfilter(struct ath_hw *ah);
918 void ath9k_hw_setrxfilter(struct ath_hw *ah, u32 bits);
919 bool ath9k_hw_phy_disable(struct ath_hw *ah);
920 bool ath9k_hw_disable(struct ath_hw *ah);
921 void ath9k_hw_set_txpowerlimit(struct ath_hw *ah, u32 limit, bool test);
922 void ath9k_hw_setopmode(struct ath_hw *ah);
923 void ath9k_hw_setmcastfilter(struct ath_hw *ah, u32 filter0, u32 filter1);
924 void ath9k_hw_setbssidmask(struct ath_hw *ah);
925 void ath9k_hw_write_associd(struct ath_hw *ah);
926 u64 ath9k_hw_gettsf64(struct ath_hw *ah);
927 void ath9k_hw_settsf64(struct ath_hw *ah, u64 tsf64);
928 void ath9k_hw_reset_tsf(struct ath_hw *ah);
929 void ath9k_hw_set_tsfadjust(struct ath_hw *ah, u32 setting);
930 void ath9k_hw_init_global_settings(struct ath_hw *ah);
931 unsigned long ar9003_get_pll_sqsum_dvc(struct ath_hw *ah);
932 void ath9k_hw_set11nmac2040(struct ath_hw *ah);
933 void ath9k_hw_beaconinit(struct ath_hw *ah, u32 next_beacon, u32 beacon_period);
934 void ath9k_hw_set_sta_beacon_timers(struct ath_hw *ah,
935                                     const struct ath9k_beacon_state *bs);
936 bool ath9k_hw_check_alive(struct ath_hw *ah);
937
938 bool ath9k_hw_setpower(struct ath_hw *ah, enum ath9k_power_mode mode);
939
940 /* Generic hw timer primitives */
941 struct ath_gen_timer *ath_gen_timer_alloc(struct ath_hw *ah,
942                                           void (*trigger)(void *),
943                                           void (*overflow)(void *),
944                                           void *arg,
945                                           u8 timer_index);
946 void ath9k_hw_gen_timer_start(struct ath_hw *ah,
947                               struct ath_gen_timer *timer,
948                               u32 timer_next,
949                               u32 timer_period);
950 void ath9k_hw_gen_timer_stop(struct ath_hw *ah, struct ath_gen_timer *timer);
951
952 void ath_gen_timer_free(struct ath_hw *ah, struct ath_gen_timer *timer);
953 void ath_gen_timer_isr(struct ath_hw *hw);
954
955 void ath9k_hw_name(struct ath_hw *ah, char *hw_name, size_t len);
956
957 /* HTC */
958 void ath9k_hw_htc_resetinit(struct ath_hw *ah);
959
960 /* PHY */
961 void ath9k_hw_get_delta_slope_vals(struct ath_hw *ah, u32 coef_scaled,
962                                    u32 *coef_mantissa, u32 *coef_exponent);
963
964 /*
965  * Code Specific to AR5008, AR9001 or AR9002,
966  * we stuff these here to avoid callbacks for AR9003.
967  */
968 void ar9002_hw_cck_chan14_spread(struct ath_hw *ah);
969 int ar9002_hw_rf_claim(struct ath_hw *ah);
970 void ar9002_hw_enable_async_fifo(struct ath_hw *ah);
971 void ar9002_hw_update_async_fifo(struct ath_hw *ah);
972 void ar9002_hw_enable_wep_aggregation(struct ath_hw *ah);
973
974 /*
975  * Code specific to AR9003, we stuff these here to avoid callbacks
976  * for older families
977  */
978 void ar9003_hw_bb_watchdog_config(struct ath_hw *ah);
979 void ar9003_hw_bb_watchdog_read(struct ath_hw *ah);
980 void ar9003_hw_bb_watchdog_dbg_info(struct ath_hw *ah);
981 void ar9003_paprd_enable(struct ath_hw *ah, bool val);
982 void ar9003_paprd_populate_single_table(struct ath_hw *ah,
983                                         struct ath9k_hw_cal_data *caldata,
984                                         int chain);
985 int ar9003_paprd_create_curve(struct ath_hw *ah,
986                               struct ath9k_hw_cal_data *caldata, int chain);
987 int ar9003_paprd_setup_gain_table(struct ath_hw *ah, int chain);
988 int ar9003_paprd_init_table(struct ath_hw *ah);
989 bool ar9003_paprd_is_done(struct ath_hw *ah);
990 void ar9003_hw_set_paprd_txdesc(struct ath_hw *ah, void *ds, u8 chains);
991
992 /* Hardware family op attach helpers */
993 void ar5008_hw_attach_phy_ops(struct ath_hw *ah);
994 void ar9002_hw_attach_phy_ops(struct ath_hw *ah);
995 void ar9003_hw_attach_phy_ops(struct ath_hw *ah);
996
997 void ar9002_hw_attach_calib_ops(struct ath_hw *ah);
998 void ar9003_hw_attach_calib_ops(struct ath_hw *ah);
999
1000 void ar9002_hw_attach_ops(struct ath_hw *ah);
1001 void ar9003_hw_attach_ops(struct ath_hw *ah);
1002
1003 void ar9002_hw_load_ani_reg(struct ath_hw *ah, struct ath9k_channel *chan);
1004 /*
1005  * ANI work can be shared between all families but a next
1006  * generation implementation of ANI will be used only for AR9003 only
1007  * for now as the other families still need to be tested with the same
1008  * next generation ANI. Feel free to start testing it though for the
1009  * older families (AR5008, AR9001, AR9002) by using modparam_force_new_ani.
1010  */
1011 extern int modparam_force_new_ani;
1012 void ath9k_ani_reset(struct ath_hw *ah, bool is_scanning);
1013 void ath9k_hw_proc_mib_event(struct ath_hw *ah);
1014 void ath9k_hw_ani_monitor(struct ath_hw *ah, struct ath9k_channel *chan);
1015
1016 #define ATH_PCIE_CAP_LINK_CTRL  0x70
1017 #define ATH_PCIE_CAP_LINK_L0S   1
1018 #define ATH_PCIE_CAP_LINK_L1    2
1019
1020 #define ATH9K_CLOCK_RATE_CCK            22
1021 #define ATH9K_CLOCK_RATE_5GHZ_OFDM      40
1022 #define ATH9K_CLOCK_RATE_2GHZ_OFDM      44
1023 #define ATH9K_CLOCK_FAST_RATE_5GHZ_OFDM 44
1024
1025 #endif