ath: move regulatory info into shared common structure
[pandora-kernel.git] / drivers / net / wireless / ath / ath9k / hw.h
1 /*
2  * Copyright (c) 2008-2009 Atheros Communications Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #ifndef HW_H
18 #define HW_H
19
20 #include <linux/if_ether.h>
21 #include <linux/delay.h>
22 #include <linux/io.h>
23
24 #include "mac.h"
25 #include "ani.h"
26 #include "eeprom.h"
27 #include "calib.h"
28 #include "reg.h"
29 #include "phy.h"
30
31 #include "../regd.h"
32
33 #define ATHEROS_VENDOR_ID       0x168c
34 #define AR5416_DEVID_PCI        0x0023
35 #define AR5416_DEVID_PCIE       0x0024
36 #define AR9160_DEVID_PCI        0x0027
37 #define AR9280_DEVID_PCI        0x0029
38 #define AR9280_DEVID_PCIE       0x002a
39 #define AR9285_DEVID_PCIE       0x002b
40 #define AR5416_AR9100_DEVID     0x000b
41 #define AR_SUBVENDOR_ID_NOG     0x0e11
42 #define AR_SUBVENDOR_ID_NEW_A   0x7065
43 #define AR5416_MAGIC            0x19641014
44
45 #define AR5416_DEVID_AR9287_PCI  0x002D
46 #define AR5416_DEVID_AR9287_PCIE 0x002E
47
48 /* Register read/write primitives */
49 #define REG_WRITE(_ah, _reg, _val) ath9k_iowrite32((_ah), (_reg), (_val))
50 #define REG_READ(_ah, _reg) ath9k_ioread32((_ah), (_reg))
51
52 #define SM(_v, _f)  (((_v) << _f##_S) & _f)
53 #define MS(_v, _f)  (((_v) & _f) >> _f##_S)
54 #define REG_RMW(_a, _r, _set, _clr)    \
55         REG_WRITE(_a, _r, (REG_READ(_a, _r) & ~(_clr)) | (_set))
56 #define REG_RMW_FIELD(_a, _r, _f, _v) \
57         REG_WRITE(_a, _r, \
58         (REG_READ(_a, _r) & ~_f) | (((_v) << _f##_S) & _f))
59 #define REG_SET_BIT(_a, _r, _f) \
60         REG_WRITE(_a, _r, REG_READ(_a, _r) | _f)
61 #define REG_CLR_BIT(_a, _r, _f) \
62         REG_WRITE(_a, _r, REG_READ(_a, _r) & ~_f)
63
64 #define DO_DELAY(x) do {                        \
65                 if ((++(x) % 64) == 0)          \
66                         udelay(1);              \
67         } while (0)
68
69 #define REG_WRITE_ARRAY(iniarray, column, regWr) do {                   \
70                 int r;                                                  \
71                 for (r = 0; r < ((iniarray)->ia_rows); r++) {           \
72                         REG_WRITE(ah, INI_RA((iniarray), (r), 0),       \
73                                   INI_RA((iniarray), r, (column)));     \
74                         DO_DELAY(regWr);                                \
75                 }                                                       \
76         } while (0)
77
78 #define AR_GPIO_OUTPUT_MUX_AS_OUTPUT             0
79 #define AR_GPIO_OUTPUT_MUX_AS_PCIE_ATTENTION_LED 1
80 #define AR_GPIO_OUTPUT_MUX_AS_PCIE_POWER_LED     2
81 #define AR_GPIO_OUTPUT_MUX_AS_TX_FRAME           3
82 #define AR_GPIO_OUTPUT_MUX_AS_MAC_NETWORK_LED    5
83 #define AR_GPIO_OUTPUT_MUX_AS_MAC_POWER_LED      6
84
85 #define AR_GPIOD_MASK               0x00001FFF
86 #define AR_GPIO_BIT(_gpio)          (1 << (_gpio))
87
88 #define BASE_ACTIVATE_DELAY         100
89 #define RTC_PLL_SETTLE_DELAY        1000
90 #define COEF_SCALE_S                24
91 #define HT40_CHANNEL_CENTER_SHIFT   10
92
93 #define ATH9K_ANTENNA0_CHAINMASK    0x1
94 #define ATH9K_ANTENNA1_CHAINMASK    0x2
95
96 #define ATH9K_NUM_DMA_DEBUG_REGS    8
97 #define ATH9K_NUM_QUEUES            10
98
99 #define MAX_RATE_POWER              63
100 #define AH_WAIT_TIMEOUT             100000 /* (us) */
101 #define AH_TSF_WRITE_TIMEOUT        100    /* (us) */
102 #define AH_TIME_QUANTUM             10
103 #define AR_KEYTABLE_SIZE            128
104 #define POWER_UP_TIME               200000
105 #define SPUR_RSSI_THRESH            40
106
107 #define CAB_TIMEOUT_VAL             10
108 #define BEACON_TIMEOUT_VAL          10
109 #define MIN_BEACON_TIMEOUT_VAL      1
110 #define SLEEP_SLOP                  3
111
112 #define INIT_CONFIG_STATUS          0x00000000
113 #define INIT_RSSI_THR               0x00000700
114 #define INIT_BCON_CNTRL_REG         0x00000000
115
116 #define TU_TO_USEC(_tu)             ((_tu) << 10)
117
118 enum wireless_mode {
119         ATH9K_MODE_11A = 0,
120         ATH9K_MODE_11G,
121         ATH9K_MODE_11NA_HT20,
122         ATH9K_MODE_11NG_HT20,
123         ATH9K_MODE_11NA_HT40PLUS,
124         ATH9K_MODE_11NA_HT40MINUS,
125         ATH9K_MODE_11NG_HT40PLUS,
126         ATH9K_MODE_11NG_HT40MINUS,
127         ATH9K_MODE_MAX,
128 };
129
130 enum ath9k_ant_setting {
131         ATH9K_ANT_VARIABLE = 0,
132         ATH9K_ANT_FIXED_A,
133         ATH9K_ANT_FIXED_B
134 };
135
136 enum ath9k_hw_caps {
137         ATH9K_HW_CAP_MIC_AESCCM                 = BIT(0),
138         ATH9K_HW_CAP_MIC_CKIP                   = BIT(1),
139         ATH9K_HW_CAP_MIC_TKIP                   = BIT(2),
140         ATH9K_HW_CAP_CIPHER_AESCCM              = BIT(3),
141         ATH9K_HW_CAP_CIPHER_CKIP                = BIT(4),
142         ATH9K_HW_CAP_CIPHER_TKIP                = BIT(5),
143         ATH9K_HW_CAP_VEOL                       = BIT(6),
144         ATH9K_HW_CAP_BSSIDMASK                  = BIT(7),
145         ATH9K_HW_CAP_MCAST_KEYSEARCH            = BIT(8),
146         ATH9K_HW_CAP_HT                         = BIT(9),
147         ATH9K_HW_CAP_GTT                        = BIT(10),
148         ATH9K_HW_CAP_FASTCC                     = BIT(11),
149         ATH9K_HW_CAP_RFSILENT                   = BIT(12),
150         ATH9K_HW_CAP_CST                        = BIT(13),
151         ATH9K_HW_CAP_ENHANCEDPM                 = BIT(14),
152         ATH9K_HW_CAP_AUTOSLEEP                  = BIT(15),
153         ATH9K_HW_CAP_4KB_SPLITTRANS             = BIT(16),
154         ATH9K_HW_CAP_BT_COEX                    = BIT(17)
155 };
156
157 enum ath9k_capability_type {
158         ATH9K_CAP_CIPHER = 0,
159         ATH9K_CAP_TKIP_MIC,
160         ATH9K_CAP_TKIP_SPLIT,
161         ATH9K_CAP_DIVERSITY,
162         ATH9K_CAP_TXPOW,
163         ATH9K_CAP_MCAST_KEYSRCH,
164         ATH9K_CAP_DS
165 };
166
167 struct ath9k_hw_capabilities {
168         u32 hw_caps; /* ATH9K_HW_CAP_* from ath9k_hw_caps */
169         DECLARE_BITMAP(wireless_modes, ATH9K_MODE_MAX); /* ATH9K_MODE_* */
170         u16 total_queues;
171         u16 keycache_size;
172         u16 low_5ghz_chan, high_5ghz_chan;
173         u16 low_2ghz_chan, high_2ghz_chan;
174         u16 rts_aggr_limit;
175         u8 tx_chainmask;
176         u8 rx_chainmask;
177         u16 tx_triglevel_max;
178         u16 reg_cap;
179         u8 num_gpio_pins;
180         u8 num_antcfg_2ghz;
181         u8 num_antcfg_5ghz;
182 };
183
184 struct ath9k_ops_config {
185         int dma_beacon_response_time;
186         int sw_beacon_response_time;
187         int additional_swba_backoff;
188         int ack_6mb;
189         int cwm_ignore_extcca;
190         u8 pcie_powersave_enable;
191         u8 pcie_clock_req;
192         u32 pcie_waen;
193         u8 analog_shiftreg;
194         u8 ht_enable;
195         u32 ofdm_trig_low;
196         u32 ofdm_trig_high;
197         u32 cck_trig_high;
198         u32 cck_trig_low;
199         u32 enable_ani;
200         enum ath9k_ant_setting diversity_control;
201         u16 antenna_switch_swap;
202         int serialize_regmode;
203         bool intr_mitigation;
204 #define SPUR_DISABLE            0
205 #define SPUR_ENABLE_IOCTL       1
206 #define SPUR_ENABLE_EEPROM      2
207 #define AR_EEPROM_MODAL_SPURS   5
208 #define AR_SPUR_5413_1          1640
209 #define AR_SPUR_5413_2          1200
210 #define AR_NO_SPUR              0x8000
211 #define AR_BASE_FREQ_2GHZ       2300
212 #define AR_BASE_FREQ_5GHZ       4900
213 #define AR_SPUR_FEEQ_BOUND_HT40 19
214 #define AR_SPUR_FEEQ_BOUND_HT20 10
215         int spurmode;
216         u16 spurchans[AR_EEPROM_MODAL_SPURS][2];
217 };
218
219 enum ath9k_int {
220         ATH9K_INT_RX = 0x00000001,
221         ATH9K_INT_RXDESC = 0x00000002,
222         ATH9K_INT_RXNOFRM = 0x00000008,
223         ATH9K_INT_RXEOL = 0x00000010,
224         ATH9K_INT_RXORN = 0x00000020,
225         ATH9K_INT_TX = 0x00000040,
226         ATH9K_INT_TXDESC = 0x00000080,
227         ATH9K_INT_TIM_TIMER = 0x00000100,
228         ATH9K_INT_TXURN = 0x00000800,
229         ATH9K_INT_MIB = 0x00001000,
230         ATH9K_INT_RXPHY = 0x00004000,
231         ATH9K_INT_RXKCM = 0x00008000,
232         ATH9K_INT_SWBA = 0x00010000,
233         ATH9K_INT_BMISS = 0x00040000,
234         ATH9K_INT_BNR = 0x00100000,
235         ATH9K_INT_TIM = 0x00200000,
236         ATH9K_INT_DTIM = 0x00400000,
237         ATH9K_INT_DTIMSYNC = 0x00800000,
238         ATH9K_INT_GPIO = 0x01000000,
239         ATH9K_INT_CABEND = 0x02000000,
240         ATH9K_INT_TSFOOR = 0x04000000,
241         ATH9K_INT_CST = 0x10000000,
242         ATH9K_INT_GTT = 0x20000000,
243         ATH9K_INT_FATAL = 0x40000000,
244         ATH9K_INT_GLOBAL = 0x80000000,
245         ATH9K_INT_BMISC = ATH9K_INT_TIM |
246                 ATH9K_INT_DTIM |
247                 ATH9K_INT_DTIMSYNC |
248                 ATH9K_INT_TSFOOR |
249                 ATH9K_INT_CABEND,
250         ATH9K_INT_COMMON = ATH9K_INT_RXNOFRM |
251                 ATH9K_INT_RXDESC |
252                 ATH9K_INT_RXEOL |
253                 ATH9K_INT_RXORN |
254                 ATH9K_INT_TXURN |
255                 ATH9K_INT_TXDESC |
256                 ATH9K_INT_MIB |
257                 ATH9K_INT_RXPHY |
258                 ATH9K_INT_RXKCM |
259                 ATH9K_INT_SWBA |
260                 ATH9K_INT_BMISS |
261                 ATH9K_INT_GPIO,
262         ATH9K_INT_NOCARD = 0xffffffff
263 };
264
265 #define CHANNEL_CW_INT    0x00002
266 #define CHANNEL_CCK       0x00020
267 #define CHANNEL_OFDM      0x00040
268 #define CHANNEL_2GHZ      0x00080
269 #define CHANNEL_5GHZ      0x00100
270 #define CHANNEL_PASSIVE   0x00200
271 #define CHANNEL_DYN       0x00400
272 #define CHANNEL_HALF      0x04000
273 #define CHANNEL_QUARTER   0x08000
274 #define CHANNEL_HT20      0x10000
275 #define CHANNEL_HT40PLUS  0x20000
276 #define CHANNEL_HT40MINUS 0x40000
277
278 #define CHANNEL_A           (CHANNEL_5GHZ|CHANNEL_OFDM)
279 #define CHANNEL_B           (CHANNEL_2GHZ|CHANNEL_CCK)
280 #define CHANNEL_G           (CHANNEL_2GHZ|CHANNEL_OFDM)
281 #define CHANNEL_G_HT20      (CHANNEL_2GHZ|CHANNEL_HT20)
282 #define CHANNEL_A_HT20      (CHANNEL_5GHZ|CHANNEL_HT20)
283 #define CHANNEL_G_HT40PLUS  (CHANNEL_2GHZ|CHANNEL_HT40PLUS)
284 #define CHANNEL_G_HT40MINUS (CHANNEL_2GHZ|CHANNEL_HT40MINUS)
285 #define CHANNEL_A_HT40PLUS  (CHANNEL_5GHZ|CHANNEL_HT40PLUS)
286 #define CHANNEL_A_HT40MINUS (CHANNEL_5GHZ|CHANNEL_HT40MINUS)
287 #define CHANNEL_ALL                             \
288         (CHANNEL_OFDM|                          \
289          CHANNEL_CCK|                           \
290          CHANNEL_2GHZ |                         \
291          CHANNEL_5GHZ |                         \
292          CHANNEL_HT20 |                         \
293          CHANNEL_HT40PLUS |                     \
294          CHANNEL_HT40MINUS)
295
296 struct ath9k_channel {
297         struct ieee80211_channel *chan;
298         u16 channel;
299         u32 channelFlags;
300         u32 chanmode;
301         int32_t CalValid;
302         bool oneTimeCalsDone;
303         int8_t iCoff;
304         int8_t qCoff;
305         int16_t rawNoiseFloor;
306 };
307
308 #define IS_CHAN_G(_c) ((((_c)->channelFlags & (CHANNEL_G)) == CHANNEL_G) || \
309        (((_c)->channelFlags & CHANNEL_G_HT20) == CHANNEL_G_HT20) || \
310        (((_c)->channelFlags & CHANNEL_G_HT40PLUS) == CHANNEL_G_HT40PLUS) || \
311        (((_c)->channelFlags & CHANNEL_G_HT40MINUS) == CHANNEL_G_HT40MINUS))
312 #define IS_CHAN_OFDM(_c) (((_c)->channelFlags & CHANNEL_OFDM) != 0)
313 #define IS_CHAN_5GHZ(_c) (((_c)->channelFlags & CHANNEL_5GHZ) != 0)
314 #define IS_CHAN_2GHZ(_c) (((_c)->channelFlags & CHANNEL_2GHZ) != 0)
315 #define IS_CHAN_HALF_RATE(_c) (((_c)->channelFlags & CHANNEL_HALF) != 0)
316 #define IS_CHAN_QUARTER_RATE(_c) (((_c)->channelFlags & CHANNEL_QUARTER) != 0)
317 #define IS_CHAN_A_5MHZ_SPACED(_c)                       \
318         ((((_c)->channelFlags & CHANNEL_5GHZ) != 0) &&  \
319          (((_c)->channel % 20) != 0) &&                 \
320          (((_c)->channel % 10) != 0))
321
322 /* These macros check chanmode and not channelFlags */
323 #define IS_CHAN_B(_c) ((_c)->chanmode == CHANNEL_B)
324 #define IS_CHAN_HT20(_c) (((_c)->chanmode == CHANNEL_A_HT20) || \
325                           ((_c)->chanmode == CHANNEL_G_HT20))
326 #define IS_CHAN_HT40(_c) (((_c)->chanmode == CHANNEL_A_HT40PLUS) ||     \
327                           ((_c)->chanmode == CHANNEL_A_HT40MINUS) ||    \
328                           ((_c)->chanmode == CHANNEL_G_HT40PLUS) ||     \
329                           ((_c)->chanmode == CHANNEL_G_HT40MINUS))
330 #define IS_CHAN_HT(_c) (IS_CHAN_HT20((_c)) || IS_CHAN_HT40((_c)))
331
332 enum ath9k_power_mode {
333         ATH9K_PM_AWAKE = 0,
334         ATH9K_PM_FULL_SLEEP,
335         ATH9K_PM_NETWORK_SLEEP,
336         ATH9K_PM_UNDEFINED
337 };
338
339 enum ath9k_tp_scale {
340         ATH9K_TP_SCALE_MAX = 0,
341         ATH9K_TP_SCALE_50,
342         ATH9K_TP_SCALE_25,
343         ATH9K_TP_SCALE_12,
344         ATH9K_TP_SCALE_MIN
345 };
346
347 enum ser_reg_mode {
348         SER_REG_MODE_OFF = 0,
349         SER_REG_MODE_ON = 1,
350         SER_REG_MODE_AUTO = 2,
351 };
352
353 struct ath9k_beacon_state {
354         u32 bs_nexttbtt;
355         u32 bs_nextdtim;
356         u32 bs_intval;
357 #define ATH9K_BEACON_PERIOD       0x0000ffff
358 #define ATH9K_BEACON_ENA          0x00800000
359 #define ATH9K_BEACON_RESET_TSF    0x01000000
360 #define ATH9K_TSFOOR_THRESHOLD    0x00004240 /* 16k us */
361         u32 bs_dtimperiod;
362         u16 bs_cfpperiod;
363         u16 bs_cfpmaxduration;
364         u32 bs_cfpnext;
365         u16 bs_timoffset;
366         u16 bs_bmissthreshold;
367         u32 bs_sleepduration;
368         u32 bs_tsfoor_threshold;
369 };
370
371 struct chan_centers {
372         u16 synth_center;
373         u16 ctl_center;
374         u16 ext_center;
375 };
376
377 enum {
378         ATH9K_RESET_POWER_ON,
379         ATH9K_RESET_WARM,
380         ATH9K_RESET_COLD,
381 };
382
383 struct ath9k_hw_version {
384         u32 magic;
385         u16 devid;
386         u16 subvendorid;
387         u32 macVersion;
388         u16 macRev;
389         u16 phyRev;
390         u16 analog5GhzRev;
391         u16 analog2GhzRev;
392 };
393
394 struct ath_hw {
395         struct ath_softc *ah_sc;
396         struct ath9k_hw_version hw_version;
397         struct ath9k_ops_config config;
398         struct ath9k_hw_capabilities caps;
399         struct ath9k_channel channels[38];
400         struct ath9k_channel *curchan;
401
402         union {
403                 struct ar5416_eeprom_def def;
404                 struct ar5416_eeprom_4k map4k;
405                 struct ar9287_eeprom map9287;
406         } eeprom;
407         const struct eeprom_ops *eep_ops;
408         enum ath9k_eep_map eep_map;
409
410         bool sw_mgmt_crypto;
411         bool is_pciexpress;
412         u8 macaddr[ETH_ALEN];
413         u16 tx_trig_level;
414         u16 rfsilent;
415         u32 rfkill_gpio;
416         u32 rfkill_polarity;
417         u32 btactive_gpio;
418         u32 wlanactive_gpio;
419         u32 ah_flags;
420
421         bool htc_reset_init;
422
423         enum nl80211_iftype opmode;
424         enum ath9k_power_mode power_mode;
425
426         struct ath9k_nfcal_hist nfCalHist[NUM_NF_READINGS];
427         struct ar5416Stats stats;
428         struct ath9k_tx_queue_info txq[ATH9K_NUM_TX_QUEUES];
429
430         int16_t curchan_rad_index;
431         u32 mask_reg;
432         u32 txok_interrupt_mask;
433         u32 txerr_interrupt_mask;
434         u32 txdesc_interrupt_mask;
435         u32 txeol_interrupt_mask;
436         u32 txurn_interrupt_mask;
437         bool chip_fullsleep;
438         u32 atim_window;
439
440         /* Calibration */
441         enum ath9k_cal_types supp_cals;
442         struct ath9k_cal_list iq_caldata;
443         struct ath9k_cal_list adcgain_caldata;
444         struct ath9k_cal_list adcdc_calinitdata;
445         struct ath9k_cal_list adcdc_caldata;
446         struct ath9k_cal_list *cal_list;
447         struct ath9k_cal_list *cal_list_last;
448         struct ath9k_cal_list *cal_list_curr;
449 #define totalPowerMeasI meas0.unsign
450 #define totalPowerMeasQ meas1.unsign
451 #define totalIqCorrMeas meas2.sign
452 #define totalAdcIOddPhase  meas0.unsign
453 #define totalAdcIEvenPhase meas1.unsign
454 #define totalAdcQOddPhase  meas2.unsign
455 #define totalAdcQEvenPhase meas3.unsign
456 #define totalAdcDcOffsetIOddPhase  meas0.sign
457 #define totalAdcDcOffsetIEvenPhase meas1.sign
458 #define totalAdcDcOffsetQOddPhase  meas2.sign
459 #define totalAdcDcOffsetQEvenPhase meas3.sign
460         union {
461                 u32 unsign[AR5416_MAX_CHAINS];
462                 int32_t sign[AR5416_MAX_CHAINS];
463         } meas0;
464         union {
465                 u32 unsign[AR5416_MAX_CHAINS];
466                 int32_t sign[AR5416_MAX_CHAINS];
467         } meas1;
468         union {
469                 u32 unsign[AR5416_MAX_CHAINS];
470                 int32_t sign[AR5416_MAX_CHAINS];
471         } meas2;
472         union {
473                 u32 unsign[AR5416_MAX_CHAINS];
474                 int32_t sign[AR5416_MAX_CHAINS];
475         } meas3;
476         u16 cal_samples;
477
478         u32 sta_id1_defaults;
479         u32 misc_mode;
480         enum {
481                 AUTO_32KHZ,
482                 USE_32KHZ,
483                 DONT_USE_32KHZ,
484         } enable_32kHz_clock;
485
486         /* RF */
487         u32 *analogBank0Data;
488         u32 *analogBank1Data;
489         u32 *analogBank2Data;
490         u32 *analogBank3Data;
491         u32 *analogBank6Data;
492         u32 *analogBank6TPCData;
493         u32 *analogBank7Data;
494         u32 *addac5416_21;
495         u32 *bank6Temp;
496
497         int16_t txpower_indexoffset;
498         u32 beacon_interval;
499         u32 slottime;
500         u32 acktimeout;
501         u32 ctstimeout;
502         u32 globaltxtimeout;
503         u8 gbeacon_rate;
504
505         /* ANI */
506         u32 proc_phyerr;
507         u32 aniperiod;
508         struct ar5416AniState *curani;
509         struct ar5416AniState ani[255];
510         int totalSizeDesired[5];
511         int coarse_high[5];
512         int coarse_low[5];
513         int firpwr[5];
514         enum ath9k_ani_cmd ani_function;
515
516         u32 intr_txqs;
517         enum ath9k_ht_extprotspacing extprotspacing;
518         u8 txchainmask;
519         u8 rxchainmask;
520
521         u32 originalGain[22];
522         int initPDADC;
523         int PDADCdelta;
524         u8 led_pin;
525
526         struct ar5416IniArray iniModes;
527         struct ar5416IniArray iniCommon;
528         struct ar5416IniArray iniBank0;
529         struct ar5416IniArray iniBB_RfGain;
530         struct ar5416IniArray iniBank1;
531         struct ar5416IniArray iniBank2;
532         struct ar5416IniArray iniBank3;
533         struct ar5416IniArray iniBank6;
534         struct ar5416IniArray iniBank6TPC;
535         struct ar5416IniArray iniBank7;
536         struct ar5416IniArray iniAddac;
537         struct ar5416IniArray iniPcieSerdes;
538         struct ar5416IniArray iniModesAdditional;
539         struct ar5416IniArray iniModesRxGain;
540         struct ar5416IniArray iniModesTxGain;
541 };
542
543 /* Initialization, Detach, Reset */
544 const char *ath9k_hw_probe(u16 vendorid, u16 devid);
545 void ath9k_hw_detach(struct ath_hw *ah);
546 int ath9k_hw_init(struct ath_hw *ah);
547 void ath9k_hw_rf_free(struct ath_hw *ah);
548 int ath9k_hw_reset(struct ath_hw *ah, struct ath9k_channel *chan,
549                    bool bChannelChange);
550 void ath9k_hw_fill_cap_info(struct ath_hw *ah);
551 bool ath9k_hw_getcapability(struct ath_hw *ah, enum ath9k_capability_type type,
552                             u32 capability, u32 *result);
553 bool ath9k_hw_setcapability(struct ath_hw *ah, enum ath9k_capability_type type,
554                             u32 capability, u32 setting, int *status);
555
556 /* Key Cache Management */
557 bool ath9k_hw_keyreset(struct ath_hw *ah, u16 entry);
558 bool ath9k_hw_keysetmac(struct ath_hw *ah, u16 entry, const u8 *mac);
559 bool ath9k_hw_set_keycache_entry(struct ath_hw *ah, u16 entry,
560                                  const struct ath9k_keyval *k,
561                                  const u8 *mac);
562 bool ath9k_hw_keyisvalid(struct ath_hw *ah, u16 entry);
563
564 /* GPIO / RFKILL / Antennae */
565 void ath9k_hw_cfg_gpio_input(struct ath_hw *ah, u32 gpio);
566 u32 ath9k_hw_gpio_get(struct ath_hw *ah, u32 gpio);
567 void ath9k_hw_cfg_output(struct ath_hw *ah, u32 gpio,
568                          u32 ah_signal_type);
569 void ath9k_hw_set_gpio(struct ath_hw *ah, u32 gpio, u32 val);
570 u32 ath9k_hw_getdefantenna(struct ath_hw *ah);
571 void ath9k_hw_setantenna(struct ath_hw *ah, u32 antenna);
572 bool ath9k_hw_setantennaswitch(struct ath_hw *ah,
573                                enum ath9k_ant_setting settings,
574                                struct ath9k_channel *chan,
575                                u8 *tx_chainmask, u8 *rx_chainmask,
576                                u8 *antenna_cfgd);
577
578 /* General Operation */
579 bool ath9k_hw_wait(struct ath_hw *ah, u32 reg, u32 mask, u32 val, u32 timeout);
580 u32 ath9k_hw_reverse_bits(u32 val, u32 n);
581 bool ath9k_get_channel_edges(struct ath_hw *ah, u16 flags, u16 *low, u16 *high);
582 u16 ath9k_hw_computetxtime(struct ath_hw *ah,
583                            const struct ath_rate_table *rates,
584                            u32 frameLen, u16 rateix, bool shortPreamble);
585 void ath9k_hw_get_channel_centers(struct ath_hw *ah,
586                                   struct ath9k_channel *chan,
587                                   struct chan_centers *centers);
588 u32 ath9k_hw_getrxfilter(struct ath_hw *ah);
589 void ath9k_hw_setrxfilter(struct ath_hw *ah, u32 bits);
590 bool ath9k_hw_phy_disable(struct ath_hw *ah);
591 bool ath9k_hw_disable(struct ath_hw *ah);
592 void ath9k_hw_set_txpowerlimit(struct ath_hw *ah, u32 limit);
593 void ath9k_hw_setmac(struct ath_hw *ah, const u8 *mac);
594 void ath9k_hw_setopmode(struct ath_hw *ah);
595 void ath9k_hw_setmcastfilter(struct ath_hw *ah, u32 filter0, u32 filter1);
596 void ath9k_hw_setbssidmask(struct ath_softc *sc);
597 void ath9k_hw_write_associd(struct ath_softc *sc);
598 u64 ath9k_hw_gettsf64(struct ath_hw *ah);
599 void ath9k_hw_settsf64(struct ath_hw *ah, u64 tsf64);
600 void ath9k_hw_reset_tsf(struct ath_hw *ah);
601 void ath9k_hw_set_tsfadjust(struct ath_hw *ah, u32 setting);
602 bool ath9k_hw_setslottime(struct ath_hw *ah, u32 us);
603 void ath9k_hw_set11nmac2040(struct ath_hw *ah, enum ath9k_ht_macmode mode);
604 void ath9k_hw_beaconinit(struct ath_hw *ah, u32 next_beacon, u32 beacon_period);
605 void ath9k_hw_set_sta_beacon_timers(struct ath_hw *ah,
606                                     const struct ath9k_beacon_state *bs);
607 bool ath9k_hw_setpower(struct ath_hw *ah,
608                        enum ath9k_power_mode mode);
609 void ath9k_hw_configpcipowersave(struct ath_hw *ah, int restore);
610
611 /* Interrupt Handling */
612 bool ath9k_hw_intrpend(struct ath_hw *ah);
613 bool ath9k_hw_getisr(struct ath_hw *ah, enum ath9k_int *masked);
614 enum ath9k_int ath9k_hw_set_interrupts(struct ath_hw *ah, enum ath9k_int ints);
615
616 void ath9k_hw_btcoex_enable(struct ath_hw *ah);
617
618 #endif