Merge git://github.com/Jkirsher/net-next
[pandora-kernel.git] / drivers / net / wireless / ath / ath9k / ath9k.h
1 /*
2  * Copyright (c) 2008-2011 Atheros Communications Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #ifndef ATH9K_H
18 #define ATH9K_H
19
20 #include <linux/etherdevice.h>
21 #include <linux/device.h>
22 #include <linux/interrupt.h>
23 #include <linux/leds.h>
24 #include <linux/completion.h>
25
26 #include "debug.h"
27 #include "common.h"
28
29 /*
30  * Header for the ath9k.ko driver core *only* -- hw code nor any other driver
31  * should rely on this file or its contents.
32  */
33
34 struct ath_node;
35
36 /* Macro to expand scalars to 64-bit objects */
37
38 #define ito64(x) (sizeof(x) == 1) ?                     \
39         (((unsigned long long int)(x)) & (0xff)) :      \
40         (sizeof(x) == 2) ?                              \
41         (((unsigned long long int)(x)) & 0xffff) :      \
42         ((sizeof(x) == 4) ?                             \
43          (((unsigned long long int)(x)) & 0xffffffff) : \
44          (unsigned long long int)(x))
45
46 /* increment with wrap-around */
47 #define INCR(_l, _sz)   do {                    \
48                 (_l)++;                         \
49                 (_l) &= ((_sz) - 1);            \
50         } while (0)
51
52 /* decrement with wrap-around */
53 #define DECR(_l,  _sz)  do {                    \
54                 (_l)--;                         \
55                 (_l) &= ((_sz) - 1);            \
56         } while (0)
57
58 #define TSF_TO_TU(_h,_l) \
59         ((((u32)(_h)) << 22) | (((u32)(_l)) >> 10))
60
61 #define ATH_TXQ_SETUP(sc, i)        ((sc)->tx.txqsetup & (1<<i))
62
63 struct ath_config {
64         u16 txpowlimit;
65         u8 cabqReadytime;
66 };
67
68 /*************************/
69 /* Descriptor Management */
70 /*************************/
71
72 #define ATH_TXBUF_RESET(_bf) do {                               \
73                 (_bf)->bf_stale = false;                        \
74                 (_bf)->bf_lastbf = NULL;                        \
75                 (_bf)->bf_next = NULL;                          \
76                 memset(&((_bf)->bf_state), 0,                   \
77                        sizeof(struct ath_buf_state));           \
78         } while (0)
79
80 #define ATH_RXBUF_RESET(_bf) do {               \
81                 (_bf)->bf_stale = false;        \
82         } while (0)
83
84 /**
85  * enum buffer_type - Buffer type flags
86  *
87  * @BUF_AMPDU: This buffer is an ampdu, as part of an aggregate (during TX)
88  * @BUF_AGGR: Indicates whether the buffer can be aggregated
89  *      (used in aggregation scheduling)
90  * @BUF_XRETRY: To denote excessive retries of the buffer
91  */
92 enum buffer_type {
93         BUF_AMPDU               = BIT(0),
94         BUF_AGGR                = BIT(1),
95         BUF_XRETRY              = BIT(2),
96 };
97
98 #define bf_isampdu(bf)          (bf->bf_state.bf_type & BUF_AMPDU)
99 #define bf_isaggr(bf)           (bf->bf_state.bf_type & BUF_AGGR)
100 #define bf_isxretried(bf)       (bf->bf_state.bf_type & BUF_XRETRY)
101
102 #define ATH_TXSTATUS_RING_SIZE 64
103
104 #define DS2PHYS(_dd, _ds)                                               \
105         ((_dd)->dd_desc_paddr + ((caddr_t)(_ds) - (caddr_t)(_dd)->dd_desc))
106 #define ATH_DESC_4KB_BOUND_CHECK(_daddr) ((((_daddr) & 0xFFF) > 0xF7F) ? 1 : 0)
107 #define ATH_DESC_4KB_BOUND_NUM_SKIPPED(_len) ((_len) / 4096)
108
109 struct ath_descdma {
110         void *dd_desc;
111         dma_addr_t dd_desc_paddr;
112         u32 dd_desc_len;
113         struct ath_buf *dd_bufptr;
114 };
115
116 int ath_descdma_setup(struct ath_softc *sc, struct ath_descdma *dd,
117                       struct list_head *head, const char *name,
118                       int nbuf, int ndesc, bool is_tx);
119 void ath_descdma_cleanup(struct ath_softc *sc, struct ath_descdma *dd,
120                          struct list_head *head);
121
122 /***********/
123 /* RX / TX */
124 /***********/
125
126 #define ATH_RXBUF               512
127 #define ATH_TXBUF               512
128 #define ATH_TXBUF_RESERVE       5
129 #define ATH_MAX_QDEPTH          (ATH_TXBUF / 4 - ATH_TXBUF_RESERVE)
130 #define ATH_TXMAXTRY            13
131
132 #define TID_TO_WME_AC(_tid)                             \
133         ((((_tid) == 0) || ((_tid) == 3)) ? WME_AC_BE : \
134          (((_tid) == 1) || ((_tid) == 2)) ? WME_AC_BK : \
135          (((_tid) == 4) || ((_tid) == 5)) ? WME_AC_VI : \
136          WME_AC_VO)
137
138 #define ATH_AGGR_DELIM_SZ          4
139 #define ATH_AGGR_MINPLEN           256 /* in bytes, minimum packet length */
140 /* number of delimiters for encryption padding */
141 #define ATH_AGGR_ENCRYPTDELIM      10
142 /* minimum h/w qdepth to be sustained to maximize aggregation */
143 #define ATH_AGGR_MIN_QDEPTH        2
144 #define ATH_AMPDU_SUBFRAME_DEFAULT 32
145
146 #define IEEE80211_SEQ_SEQ_SHIFT    4
147 #define IEEE80211_SEQ_MAX          4096
148 #define IEEE80211_WEP_IVLEN        3
149 #define IEEE80211_WEP_KIDLEN       1
150 #define IEEE80211_WEP_CRCLEN       4
151 #define IEEE80211_MAX_MPDU_LEN     (3840 + FCS_LEN +            \
152                                     (IEEE80211_WEP_IVLEN +      \
153                                      IEEE80211_WEP_KIDLEN +     \
154                                      IEEE80211_WEP_CRCLEN))
155
156 /* return whether a bit at index _n in bitmap _bm is set
157  * _sz is the size of the bitmap  */
158 #define ATH_BA_ISSET(_bm, _n)  (((_n) < (WME_BA_BMP_SIZE)) &&           \
159                                 ((_bm)[(_n) >> 5] & (1 << ((_n) & 31))))
160
161 /* return block-ack bitmap index given sequence and starting sequence */
162 #define ATH_BA_INDEX(_st, _seq) (((_seq) - (_st)) & (IEEE80211_SEQ_MAX - 1))
163
164 /* returns delimiter padding required given the packet length */
165 #define ATH_AGGR_GET_NDELIM(_len)                                       \
166        (((_len) >= ATH_AGGR_MINPLEN) ? 0 :                             \
167         DIV_ROUND_UP(ATH_AGGR_MINPLEN - (_len), ATH_AGGR_DELIM_SZ))
168
169 #define BAW_WITHIN(_start, _bawsz, _seqno) \
170         ((((_seqno) - (_start)) & 4095) < (_bawsz))
171
172 #define ATH_AN_2_TID(_an, _tidno)  (&(_an)->tid[(_tidno)])
173
174 #define ATH_TX_COMPLETE_POLL_INT        1000
175
176 enum ATH_AGGR_STATUS {
177         ATH_AGGR_DONE,
178         ATH_AGGR_BAW_CLOSED,
179         ATH_AGGR_LIMITED,
180 };
181
182 #define ATH_TXFIFO_DEPTH 8
183 struct ath_txq {
184         int mac80211_qnum; /* mac80211 queue number, -1 means not mac80211 Q */
185         u32 axq_qnum; /* ath9k hardware queue number */
186         void *axq_link;
187         struct list_head axq_q;
188         spinlock_t axq_lock;
189         u32 axq_depth;
190         u32 axq_ampdu_depth;
191         bool stopped;
192         bool axq_tx_inprogress;
193         struct list_head axq_acq;
194         struct list_head txq_fifo[ATH_TXFIFO_DEPTH];
195         u8 txq_headidx;
196         u8 txq_tailidx;
197         int pending_frames;
198 };
199
200 struct ath_atx_ac {
201         struct ath_txq *txq;
202         int sched;
203         struct list_head list;
204         struct list_head tid_q;
205         bool clear_ps_filter;
206 };
207
208 struct ath_frame_info {
209         struct ath_buf *bf;
210         int framelen;
211         enum ath9k_key_type keytype;
212         u8 keyix;
213         u8 retries;
214 };
215
216 struct ath_buf_state {
217         u8 bf_type;
218         u8 bfs_paprd;
219         u16 seqno;
220         unsigned long bfs_paprd_timestamp;
221 };
222
223 struct ath_buf {
224         struct list_head list;
225         struct ath_buf *bf_lastbf;      /* last buf of this unit (a frame or
226                                            an aggregate) */
227         struct ath_buf *bf_next;        /* next subframe in the aggregate */
228         struct sk_buff *bf_mpdu;        /* enclosing frame structure */
229         void *bf_desc;                  /* virtual addr of desc */
230         dma_addr_t bf_daddr;            /* physical addr of desc */
231         dma_addr_t bf_buf_addr; /* physical addr of data buffer, for DMA */
232         bool bf_stale;
233         u16 bf_flags;
234         struct ath_buf_state bf_state;
235 };
236
237 struct ath_atx_tid {
238         struct list_head list;
239         struct sk_buff_head buf_q;
240         struct ath_node *an;
241         struct ath_atx_ac *ac;
242         unsigned long tx_buf[BITS_TO_LONGS(ATH_TID_MAX_BUFS)];
243         u16 seq_start;
244         u16 seq_next;
245         u16 baw_size;
246         int tidno;
247         int baw_head;   /* first un-acked tx buffer */
248         int baw_tail;   /* next unused tx buffer slot */
249         int sched;
250         int paused;
251         u8 state;
252 };
253
254 struct ath_node {
255 #ifdef CONFIG_ATH9K_DEBUGFS
256         struct list_head list; /* for sc->nodes */
257         struct ieee80211_sta *sta; /* station struct we're part of */
258 #endif
259         struct ath_atx_tid tid[WME_NUM_TID];
260         struct ath_atx_ac ac[WME_NUM_AC];
261         int ps_key;
262
263         u16 maxampdu;
264         u8 mpdudensity;
265
266         bool sleeping;
267 };
268
269 #define AGGR_CLEANUP         BIT(1)
270 #define AGGR_ADDBA_COMPLETE  BIT(2)
271 #define AGGR_ADDBA_PROGRESS  BIT(3)
272
273 struct ath_tx_control {
274         struct ath_txq *txq;
275         struct ath_node *an;
276         u8 paprd;
277 };
278
279 #define ATH_TX_ERROR        0x01
280 #define ATH_TX_XRETRY       0x02
281 #define ATH_TX_BAR          0x04
282
283 /**
284  * @txq_map:  Index is mac80211 queue number.  This is
285  *  not necessarily the same as the hardware queue number
286  *  (axq_qnum).
287  */
288 struct ath_tx {
289         u16 seq_no;
290         u32 txqsetup;
291         spinlock_t txbuflock;
292         struct list_head txbuf;
293         struct ath_txq txq[ATH9K_NUM_TX_QUEUES];
294         struct ath_descdma txdma;
295         struct ath_txq *txq_map[WME_NUM_AC];
296 };
297
298 struct ath_rx_edma {
299         struct sk_buff_head rx_fifo;
300         struct sk_buff_head rx_buffers;
301         u32 rx_fifo_hwsize;
302 };
303
304 struct ath_rx {
305         u8 defant;
306         u8 rxotherant;
307         u32 *rxlink;
308         unsigned int rxfilter;
309         spinlock_t rxbuflock;
310         struct list_head rxbuf;
311         struct ath_descdma rxdma;
312         struct ath_buf *rx_bufptr;
313         struct ath_rx_edma rx_edma[ATH9K_RX_QUEUE_MAX];
314
315         struct sk_buff *frag;
316 };
317
318 int ath_startrecv(struct ath_softc *sc);
319 bool ath_stoprecv(struct ath_softc *sc);
320 void ath_flushrecv(struct ath_softc *sc);
321 u32 ath_calcrxfilter(struct ath_softc *sc);
322 int ath_rx_init(struct ath_softc *sc, int nbufs);
323 void ath_rx_cleanup(struct ath_softc *sc);
324 int ath_rx_tasklet(struct ath_softc *sc, int flush, bool hp);
325 struct ath_txq *ath_txq_setup(struct ath_softc *sc, int qtype, int subtype);
326 void ath_tx_cleanupq(struct ath_softc *sc, struct ath_txq *txq);
327 bool ath_drain_all_txq(struct ath_softc *sc, bool retry_tx);
328 void ath_draintxq(struct ath_softc *sc,
329                      struct ath_txq *txq, bool retry_tx);
330 void ath_tx_node_init(struct ath_softc *sc, struct ath_node *an);
331 void ath_tx_node_cleanup(struct ath_softc *sc, struct ath_node *an);
332 void ath_txq_schedule(struct ath_softc *sc, struct ath_txq *txq);
333 int ath_tx_init(struct ath_softc *sc, int nbufs);
334 void ath_tx_cleanup(struct ath_softc *sc);
335 int ath_txq_update(struct ath_softc *sc, int qnum,
336                    struct ath9k_tx_queue_info *q);
337 int ath_tx_start(struct ieee80211_hw *hw, struct sk_buff *skb,
338                  struct ath_tx_control *txctl);
339 void ath_tx_tasklet(struct ath_softc *sc);
340 void ath_tx_edma_tasklet(struct ath_softc *sc);
341 int ath_tx_aggr_start(struct ath_softc *sc, struct ieee80211_sta *sta,
342                       u16 tid, u16 *ssn);
343 void ath_tx_aggr_stop(struct ath_softc *sc, struct ieee80211_sta *sta, u16 tid);
344 void ath_tx_aggr_resume(struct ath_softc *sc, struct ieee80211_sta *sta, u16 tid);
345
346 void ath_tx_aggr_wakeup(struct ath_softc *sc, struct ath_node *an);
347 bool ath_tx_aggr_sleep(struct ath_softc *sc, struct ath_node *an);
348
349 /********/
350 /* VIFs */
351 /********/
352
353 struct ath_vif {
354         int av_bslot;
355         bool is_bslot_active, primary_sta_vif;
356         __le64 tsf_adjust; /* TSF adjustment for staggered beacons */
357         struct ath_buf *av_bcbuf;
358 };
359
360 /*******************/
361 /* Beacon Handling */
362 /*******************/
363
364 /*
365  * Regardless of the number of beacons we stagger, (i.e. regardless of the
366  * number of BSSIDs) if a given beacon does not go out even after waiting this
367  * number of beacon intervals, the game's up.
368  */
369 #define BSTUCK_THRESH                   9
370 #define ATH_BCBUF                       4
371 #define ATH_DEFAULT_BINTVAL             100 /* TU */
372 #define ATH_DEFAULT_BMISS_LIMIT         10
373 #define IEEE80211_MS_TO_TU(x)           (((x) * 1000) / 1024)
374
375 struct ath_beacon_config {
376         int beacon_interval;
377         u16 listen_interval;
378         u16 dtim_period;
379         u16 bmiss_timeout;
380         u8 dtim_count;
381 };
382
383 struct ath_beacon {
384         enum {
385                 OK,             /* no change needed */
386                 UPDATE,         /* update pending */
387                 COMMIT          /* beacon sent, commit change */
388         } updateslot;           /* slot time update fsm */
389
390         u32 beaconq;
391         u32 bmisscnt;
392         u32 ast_be_xmit;
393         u32 bc_tstamp;
394         struct ieee80211_vif *bslot[ATH_BCBUF];
395         int slottime;
396         int slotupdate;
397         struct ath9k_tx_queue_info beacon_qi;
398         struct ath_descdma bdma;
399         struct ath_txq *cabq;
400         struct list_head bbuf;
401
402         bool tx_processed;
403         bool tx_last;
404 };
405
406 void ath_beacon_tasklet(unsigned long data);
407 void ath_beacon_config(struct ath_softc *sc, struct ieee80211_vif *vif);
408 int ath_beacon_alloc(struct ath_softc *sc, struct ieee80211_vif *vif);
409 void ath_beacon_return(struct ath_softc *sc, struct ath_vif *avp);
410 int ath_beaconq_config(struct ath_softc *sc);
411 void ath_set_beacon(struct ath_softc *sc);
412 void ath9k_set_beaconing_status(struct ath_softc *sc, bool status);
413
414 /*******/
415 /* ANI */
416 /*******/
417
418 #define ATH_STA_SHORT_CALINTERVAL 1000    /* 1 second */
419 #define ATH_AP_SHORT_CALINTERVAL  100     /* 100 ms */
420 #define ATH_ANI_POLLINTERVAL_OLD  100     /* 100 ms */
421 #define ATH_ANI_POLLINTERVAL_NEW  1000    /* 1000 ms */
422 #define ATH_LONG_CALINTERVAL_INT  1000    /* 1000 ms */
423 #define ATH_LONG_CALINTERVAL      30000   /* 30 seconds */
424 #define ATH_RESTART_CALINTERVAL   1200000 /* 20 minutes */
425
426 #define ATH_PAPRD_TIMEOUT       100 /* msecs */
427
428 void ath_hw_check(struct work_struct *work);
429 void ath_hw_pll_work(struct work_struct *work);
430 void ath_paprd_calibrate(struct work_struct *work);
431 void ath_ani_calibrate(unsigned long data);
432 void ath_start_ani(struct ath_common *common);
433
434 /**********/
435 /* BTCOEX */
436 /**********/
437
438 struct ath_btcoex {
439         bool hw_timer_enabled;
440         spinlock_t btcoex_lock;
441         struct timer_list period_timer; /* Timer for BT period */
442         u32 bt_priority_cnt;
443         unsigned long bt_priority_time;
444         int bt_stomp_type; /* Types of BT stomping */
445         u32 btcoex_no_stomp; /* in usec */
446         u32 btcoex_period; /* in usec */
447         u32 btscan_no_stomp; /* in usec */
448         struct ath_gen_timer *no_stomp_timer; /* Timer for no BT stomping */
449 };
450
451 int ath_init_btcoex_timer(struct ath_softc *sc);
452 void ath9k_btcoex_timer_resume(struct ath_softc *sc);
453 void ath9k_btcoex_timer_pause(struct ath_softc *sc);
454
455 /********************/
456 /*   LED Control    */
457 /********************/
458
459 #define ATH_LED_PIN_DEF                 1
460 #define ATH_LED_PIN_9287                8
461 #define ATH_LED_PIN_9300                10
462 #define ATH_LED_PIN_9485                6
463
464 #ifdef CONFIG_MAC80211_LEDS
465 void ath_init_leds(struct ath_softc *sc);
466 void ath_deinit_leds(struct ath_softc *sc);
467 #else
468 static inline void ath_init_leds(struct ath_softc *sc)
469 {
470 }
471
472 static inline void ath_deinit_leds(struct ath_softc *sc)
473 {
474 }
475 #endif
476
477
478 /* Antenna diversity/combining */
479 #define ATH_ANT_RX_CURRENT_SHIFT 4
480 #define ATH_ANT_RX_MAIN_SHIFT 2
481 #define ATH_ANT_RX_MASK 0x3
482
483 #define ATH_ANT_DIV_COMB_SHORT_SCAN_INTR 50
484 #define ATH_ANT_DIV_COMB_SHORT_SCAN_PKTCOUNT 0x100
485 #define ATH_ANT_DIV_COMB_MAX_PKTCOUNT 0x200
486 #define ATH_ANT_DIV_COMB_INIT_COUNT 95
487 #define ATH_ANT_DIV_COMB_MAX_COUNT 100
488 #define ATH_ANT_DIV_COMB_ALT_ANT_RATIO 30
489 #define ATH_ANT_DIV_COMB_ALT_ANT_RATIO2 20
490
491 #define ATH_ANT_DIV_COMB_LNA1_LNA2_SWITCH_DELTA -1
492 #define ATH_ANT_DIV_COMB_LNA1_DELTA_HI -4
493 #define ATH_ANT_DIV_COMB_LNA1_DELTA_MID -2
494 #define ATH_ANT_DIV_COMB_LNA1_DELTA_LOW 2
495
496 enum ath9k_ant_div_comb_lna_conf {
497         ATH_ANT_DIV_COMB_LNA1_MINUS_LNA2,
498         ATH_ANT_DIV_COMB_LNA2,
499         ATH_ANT_DIV_COMB_LNA1,
500         ATH_ANT_DIV_COMB_LNA1_PLUS_LNA2,
501 };
502
503 struct ath_ant_comb {
504         u16 count;
505         u16 total_pkt_count;
506         bool scan;
507         bool scan_not_start;
508         int main_total_rssi;
509         int alt_total_rssi;
510         int alt_recv_cnt;
511         int main_recv_cnt;
512         int rssi_lna1;
513         int rssi_lna2;
514         int rssi_add;
515         int rssi_sub;
516         int rssi_first;
517         int rssi_second;
518         int rssi_third;
519         bool alt_good;
520         int quick_scan_cnt;
521         int main_conf;
522         enum ath9k_ant_div_comb_lna_conf first_quick_scan_conf;
523         enum ath9k_ant_div_comb_lna_conf second_quick_scan_conf;
524         int first_bias;
525         int second_bias;
526         bool first_ratio;
527         bool second_ratio;
528         unsigned long scan_start_time;
529 };
530
531 /********************/
532 /* Main driver core */
533 /********************/
534
535 /*
536  * Default cache line size, in bytes.
537  * Used when PCI device not fully initialized by bootrom/BIOS
538 */
539 #define DEFAULT_CACHELINE       32
540 #define ATH_REGCLASSIDS_MAX     10
541 #define ATH_CABQ_READY_TIME     80      /* % of beacon interval */
542 #define ATH_MAX_SW_RETRIES      10
543 #define ATH_CHAN_MAX            255
544
545 #define ATH_TXPOWER_MAX         100     /* .5 dBm units */
546 #define ATH_RATE_DUMMY_MARKER   0
547
548 #define SC_OP_INVALID                BIT(0)
549 #define SC_OP_BEACONS                BIT(1)
550 #define SC_OP_RXAGGR                 BIT(2)
551 #define SC_OP_TXAGGR                 BIT(3)
552 #define SC_OP_OFFCHANNEL             BIT(4)
553 #define SC_OP_PREAMBLE_SHORT         BIT(5)
554 #define SC_OP_PROTECT_ENABLE         BIT(6)
555 #define SC_OP_RXFLUSH                BIT(7)
556 #define SC_OP_LED_ASSOCIATED         BIT(8)
557 #define SC_OP_LED_ON                 BIT(9)
558 #define SC_OP_TSF_RESET              BIT(11)
559 #define SC_OP_BT_PRIORITY_DETECTED   BIT(12)
560 #define SC_OP_BT_SCAN                BIT(13)
561 #define SC_OP_ANI_RUN                BIT(14)
562 #define SC_OP_PRIM_STA_VIF           BIT(15)
563
564 /* Powersave flags */
565 #define PS_WAIT_FOR_BEACON        BIT(0)
566 #define PS_WAIT_FOR_CAB           BIT(1)
567 #define PS_WAIT_FOR_PSPOLL_DATA   BIT(2)
568 #define PS_WAIT_FOR_TX_ACK        BIT(3)
569 #define PS_BEACON_SYNC            BIT(4)
570
571 struct ath_rate_table;
572
573 struct ath9k_vif_iter_data {
574         const u8 *hw_macaddr; /* phy's hardware address, set
575                                * before starting iteration for
576                                * valid bssid mask.
577                                */
578         u8 mask[ETH_ALEN]; /* bssid mask */
579         int naps;      /* number of AP vifs */
580         int nmeshes;   /* number of mesh vifs */
581         int nstations; /* number of station vifs */
582         int nwds;      /* number of WDS vifs */
583         int nadhocs;   /* number of adhoc vifs */
584         int nothers;   /* number of vifs not specified above. */
585 };
586
587 struct ath_softc {
588         struct ieee80211_hw *hw;
589         struct device *dev;
590
591         int chan_idx;
592         int chan_is_ht;
593         struct survey_info *cur_survey;
594         struct survey_info survey[ATH9K_NUM_CHANNELS];
595
596         struct tasklet_struct intr_tq;
597         struct tasklet_struct bcon_tasklet;
598         struct ath_hw *sc_ah;
599         void __iomem *mem;
600         int irq;
601         spinlock_t sc_serial_rw;
602         spinlock_t sc_pm_lock;
603         spinlock_t sc_pcu_lock;
604         struct mutex mutex;
605         struct work_struct paprd_work;
606         struct work_struct hw_check_work;
607         struct completion paprd_complete;
608
609         unsigned int hw_busy_count;
610
611         u32 intrstatus;
612         u32 sc_flags; /* SC_OP_* */
613         u16 ps_flags; /* PS_* */
614         u16 curtxpow;
615         bool ps_enabled;
616         bool ps_idle;
617         short nbcnvifs;
618         short nvifs;
619         unsigned long ps_usecount;
620
621         struct ath_config config;
622         struct ath_rx rx;
623         struct ath_tx tx;
624         struct ath_beacon beacon;
625         struct ieee80211_supported_band sbands[IEEE80211_NUM_BANDS];
626
627 #ifdef CONFIG_MAC80211_LEDS
628         bool led_registered;
629         char led_name[32];
630         struct led_classdev led_cdev;
631 #endif
632
633         struct ath9k_hw_cal_data caldata;
634         int last_rssi;
635
636 #ifdef CONFIG_ATH9K_DEBUGFS
637         struct ath9k_debug debug;
638         spinlock_t nodes_lock;
639         struct list_head nodes; /* basically, stations */
640         unsigned int tx_complete_poll_work_seen;
641 #endif
642         struct ath_beacon_config cur_beacon_conf;
643         struct delayed_work tx_complete_work;
644         struct delayed_work hw_pll_work;
645         struct ath_btcoex btcoex;
646
647         struct ath_descdma txsdma;
648
649         struct ath_ant_comb ant_comb;
650 };
651
652 void ath9k_tasklet(unsigned long data);
653 int ath_reset(struct ath_softc *sc, bool retry_tx);
654 int ath_cabq_update(struct ath_softc *);
655
656 static inline void ath_read_cachesize(struct ath_common *common, int *csz)
657 {
658         common->bus_ops->read_cachesize(common, csz);
659 }
660
661 extern struct ieee80211_ops ath9k_ops;
662 extern int ath9k_modparam_nohwcrypt;
663 extern int led_blink;
664 extern bool is_ath9k_unloaded;
665
666 irqreturn_t ath_isr(int irq, void *dev);
667 int ath9k_init_device(u16 devid, struct ath_softc *sc,
668                     const struct ath_bus_ops *bus_ops);
669 void ath9k_deinit_device(struct ath_softc *sc);
670 void ath9k_set_hw_capab(struct ath_softc *sc, struct ieee80211_hw *hw);
671
672 void ath_radio_disable(struct ath_softc *sc, struct ieee80211_hw *hw);
673 bool ath9k_uses_beacons(int type);
674
675 #ifdef CONFIG_ATH9K_PCI
676 int ath_pci_init(void);
677 void ath_pci_exit(void);
678 #else
679 static inline int ath_pci_init(void) { return 0; };
680 static inline void ath_pci_exit(void) {};
681 #endif
682
683 #ifdef CONFIG_ATH9K_AHB
684 int ath_ahb_init(void);
685 void ath_ahb_exit(void);
686 #else
687 static inline int ath_ahb_init(void) { return 0; };
688 static inline void ath_ahb_exit(void) {};
689 #endif
690
691 void ath9k_ps_wakeup(struct ath_softc *sc);
692 void ath9k_ps_restore(struct ath_softc *sc);
693
694 u8 ath_txchainmask_reduction(struct ath_softc *sc, u8 chainmask, u32 rate);
695
696 void ath_start_rfkill_poll(struct ath_softc *sc);
697 extern void ath9k_rfkill_poll_state(struct ieee80211_hw *hw);
698 void ath9k_calculate_iter_data(struct ieee80211_hw *hw,
699                                struct ieee80211_vif *vif,
700                                struct ath9k_vif_iter_data *iter_data);
701
702
703 #endif /* ATH9K_H */