Merge branch 'core-rcu-for-linus' of git://git.kernel.org/pub/scm/linux/kernel/git...
[pandora-kernel.git] / drivers / net / wireless / ath / ath5k / desc.h
1 /*
2  * Copyright (c) 2004-2008 Reyk Floeter <reyk@openbsd.org>
3  * Copyright (c) 2006-2008 Nick Kossifidis <mickflemm@gmail.com>
4  *
5  * Permission to use, copy, modify, and distribute this software for any
6  * purpose with or without fee is hereby granted, provided that the above
7  * copyright notice and this permission notice appear in all copies.
8  *
9  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
10  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
11  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
12  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
13  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
14  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
15  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
16  *
17  */
18
19 /*
20  * RX/TX descriptor structures
21  */
22
23 /*
24  * Common hardware RX control descriptor
25  */
26 struct ath5k_hw_rx_ctl {
27         u32     rx_control_0; /* RX control word 0 */
28         u32     rx_control_1; /* RX control word 1 */
29 } __packed __aligned(4);
30
31 /* RX control word 1 fields/flags */
32 #define AR5K_DESC_RX_CTL1_BUF_LEN               0x00000fff /* data buffer length */
33 #define AR5K_DESC_RX_CTL1_INTREQ                0x00002000 /* RX interrupt request */
34
35 /*
36  * Common hardware RX status descriptor
37  * 5210, 5211 and 5212 differ only in the fields and flags defined below
38  */
39 struct ath5k_hw_rx_status {
40         u32     rx_status_0; /* RX status word 0 */
41         u32     rx_status_1; /* RX status word 1 */
42 } __packed __aligned(4);
43
44 /* 5210/5211 */
45 /* RX status word 0 fields/flags */
46 #define AR5K_5210_RX_DESC_STATUS0_DATA_LEN              0x00000fff /* RX data length */
47 #define AR5K_5210_RX_DESC_STATUS0_MORE                  0x00001000 /* more desc for this frame */
48 #define AR5K_5210_RX_DESC_STATUS0_RECEIVE_ANT_5210      0x00004000 /* [5210] receive on ant 1 */
49 #define AR5K_5210_RX_DESC_STATUS0_RECEIVE_RATE          0x00078000 /* reception rate */
50 #define AR5K_5210_RX_DESC_STATUS0_RECEIVE_RATE_S        15
51 #define AR5K_5210_RX_DESC_STATUS0_RECEIVE_SIGNAL        0x07f80000 /* rssi */
52 #define AR5K_5210_RX_DESC_STATUS0_RECEIVE_SIGNAL_S      19
53 #define AR5K_5210_RX_DESC_STATUS0_RECEIVE_ANT_5211      0x38000000 /* [5211] receive antenna */
54 #define AR5K_5210_RX_DESC_STATUS0_RECEIVE_ANT_5211_S    27
55
56 /* RX status word 1 fields/flags */
57 #define AR5K_5210_RX_DESC_STATUS1_DONE                  0x00000001 /* descriptor complete */
58 #define AR5K_5210_RX_DESC_STATUS1_FRAME_RECEIVE_OK      0x00000002 /* reception success */
59 #define AR5K_5210_RX_DESC_STATUS1_CRC_ERROR             0x00000004 /* CRC error */
60 #define AR5K_5210_RX_DESC_STATUS1_FIFO_OVERRUN_5210     0x00000008 /* [5210] FIFO overrun */
61 #define AR5K_5210_RX_DESC_STATUS1_DECRYPT_CRC_ERROR     0x00000010 /* decryption CRC failure */
62 #define AR5K_5210_RX_DESC_STATUS1_PHY_ERROR             0x000000e0 /* PHY error */
63 #define AR5K_5210_RX_DESC_STATUS1_PHY_ERROR_S           5
64 #define AR5K_5210_RX_DESC_STATUS1_KEY_INDEX_VALID       0x00000100 /* key index valid */
65 #define AR5K_5210_RX_DESC_STATUS1_KEY_INDEX             0x00007e00 /* decryption key index */
66 #define AR5K_5210_RX_DESC_STATUS1_KEY_INDEX_S           9
67 #define AR5K_5210_RX_DESC_STATUS1_RECEIVE_TIMESTAMP     0x0fff8000 /* 13 bit of TSF */
68 #define AR5K_5210_RX_DESC_STATUS1_RECEIVE_TIMESTAMP_S   15
69 #define AR5K_5210_RX_DESC_STATUS1_KEY_CACHE_MISS        0x10000000 /* key cache miss */
70
71 /* 5212 */
72 /* RX status word 0 fields/flags */
73 #define AR5K_5212_RX_DESC_STATUS0_DATA_LEN              0x00000fff /* RX data length */
74 #define AR5K_5212_RX_DESC_STATUS0_MORE                  0x00001000 /* more desc for this frame */
75 #define AR5K_5212_RX_DESC_STATUS0_DECOMP_CRC_ERROR      0x00002000 /* decompression CRC error */
76 #define AR5K_5212_RX_DESC_STATUS0_RECEIVE_RATE          0x000f8000 /* reception rate */
77 #define AR5K_5212_RX_DESC_STATUS0_RECEIVE_RATE_S        15
78 #define AR5K_5212_RX_DESC_STATUS0_RECEIVE_SIGNAL        0x0ff00000 /* rssi */
79 #define AR5K_5212_RX_DESC_STATUS0_RECEIVE_SIGNAL_S      20
80 #define AR5K_5212_RX_DESC_STATUS0_RECEIVE_ANTENNA       0xf0000000 /* receive antenna */
81 #define AR5K_5212_RX_DESC_STATUS0_RECEIVE_ANTENNA_S     28
82
83 /* RX status word 1 fields/flags */
84 #define AR5K_5212_RX_DESC_STATUS1_DONE                  0x00000001 /* descriptor complete */
85 #define AR5K_5212_RX_DESC_STATUS1_FRAME_RECEIVE_OK      0x00000002 /* frame reception success */
86 #define AR5K_5212_RX_DESC_STATUS1_CRC_ERROR             0x00000004 /* CRC error */
87 #define AR5K_5212_RX_DESC_STATUS1_DECRYPT_CRC_ERROR     0x00000008 /* decryption CRC failure */
88 #define AR5K_5212_RX_DESC_STATUS1_PHY_ERROR             0x00000010 /* PHY error */
89 #define AR5K_5212_RX_DESC_STATUS1_MIC_ERROR             0x00000020 /* MIC decrypt error */
90 #define AR5K_5212_RX_DESC_STATUS1_KEY_INDEX_VALID       0x00000100 /* key index valid */
91 #define AR5K_5212_RX_DESC_STATUS1_KEY_INDEX             0x0000fe00 /* decryption key index */
92 #define AR5K_5212_RX_DESC_STATUS1_KEY_INDEX_S           9
93 #define AR5K_5212_RX_DESC_STATUS1_RECEIVE_TIMESTAMP     0x7fff0000 /* first 15bit of the TSF */
94 #define AR5K_5212_RX_DESC_STATUS1_RECEIVE_TIMESTAMP_S   16
95 #define AR5K_5212_RX_DESC_STATUS1_KEY_CACHE_MISS        0x80000000 /* key cache miss */
96 #define AR5K_5212_RX_DESC_STATUS1_PHY_ERROR_CODE        0x0000ff00 /* phy error code overlays key index and valid fields */
97 #define AR5K_5212_RX_DESC_STATUS1_PHY_ERROR_CODE_S      8
98
99 /**
100  * enum ath5k_phy_error_code - PHY Error codes
101  */
102 enum ath5k_phy_error_code {
103         AR5K_RX_PHY_ERROR_UNDERRUN              = 0,    /* Transmit underrun, [5210] No error */
104         AR5K_RX_PHY_ERROR_TIMING                = 1,    /* Timing error */
105         AR5K_RX_PHY_ERROR_PARITY                = 2,    /* Illegal parity */
106         AR5K_RX_PHY_ERROR_RATE                  = 3,    /* Illegal rate */
107         AR5K_RX_PHY_ERROR_LENGTH                = 4,    /* Illegal length */
108         AR5K_RX_PHY_ERROR_RADAR                 = 5,    /* Radar detect, [5210] 64 QAM rate */
109         AR5K_RX_PHY_ERROR_SERVICE               = 6,    /* Illegal service */
110         AR5K_RX_PHY_ERROR_TOR                   = 7,    /* Transmit override receive */
111         /* these are specific to the 5212 */
112         AR5K_RX_PHY_ERROR_OFDM_TIMING           = 17,
113         AR5K_RX_PHY_ERROR_OFDM_SIGNAL_PARITY    = 18,
114         AR5K_RX_PHY_ERROR_OFDM_RATE_ILLEGAL     = 19,
115         AR5K_RX_PHY_ERROR_OFDM_LENGTH_ILLEGAL   = 20,
116         AR5K_RX_PHY_ERROR_OFDM_POWER_DROP       = 21,
117         AR5K_RX_PHY_ERROR_OFDM_SERVICE          = 22,
118         AR5K_RX_PHY_ERROR_OFDM_RESTART          = 23,
119         AR5K_RX_PHY_ERROR_CCK_TIMING            = 25,
120         AR5K_RX_PHY_ERROR_CCK_HEADER_CRC        = 26,
121         AR5K_RX_PHY_ERROR_CCK_RATE_ILLEGAL      = 27,
122         AR5K_RX_PHY_ERROR_CCK_SERVICE           = 30,
123         AR5K_RX_PHY_ERROR_CCK_RESTART           = 31,
124 };
125
126 /*
127  * 5210/5211 hardware 2-word TX control descriptor
128  */
129 struct ath5k_hw_2w_tx_ctl {
130         u32     tx_control_0; /* TX control word 0 */
131         u32     tx_control_1; /* TX control word 1 */
132 } __packed __aligned(4);
133
134 /* TX control word 0 fields/flags */
135 #define AR5K_2W_TX_DESC_CTL0_FRAME_LEN          0x00000fff /* frame length */
136 #define AR5K_2W_TX_DESC_CTL0_HEADER_LEN_5210    0x0003f000 /* [5210] header length */
137 #define AR5K_2W_TX_DESC_CTL0_HEADER_LEN_5210_S  12
138 #define AR5K_2W_TX_DESC_CTL0_XMIT_RATE          0x003c0000 /* tx rate */
139 #define AR5K_2W_TX_DESC_CTL0_XMIT_RATE_S        18
140 #define AR5K_2W_TX_DESC_CTL0_RTSENA             0x00400000 /* RTS/CTS enable */
141 #define AR5K_2W_TX_DESC_CTL0_LONG_PACKET_5210   0x00800000 /* [5210] long packet */
142 #define AR5K_2W_TX_DESC_CTL0_VEOL_5211          0x00800000 /* [5211] virtual end-of-list */
143 #define AR5K_2W_TX_DESC_CTL0_CLRDMASK           0x01000000 /* clear destination mask */
144 #define AR5K_2W_TX_DESC_CTL0_ANT_MODE_XMIT_5210 0x02000000 /* [5210] antenna selection */
145 #define AR5K_2W_TX_DESC_CTL0_ANT_MODE_XMIT_5211 0x1e000000 /* [5211] antenna selection */
146 #define AR5K_2W_TX_DESC_CTL0_ANT_MODE_XMIT                      \
147                 (ah->ah_version == AR5K_AR5210 ?                \
148                 AR5K_2W_TX_DESC_CTL0_ANT_MODE_XMIT_5210 :       \
149                 AR5K_2W_TX_DESC_CTL0_ANT_MODE_XMIT_5211)
150 #define AR5K_2W_TX_DESC_CTL0_ANT_MODE_XMIT_S    25
151 #define AR5K_2W_TX_DESC_CTL0_FRAME_TYPE_5210    0x1c000000 /* [5210] frame type */
152 #define AR5K_2W_TX_DESC_CTL0_FRAME_TYPE_5210_S  26
153 #define AR5K_2W_TX_DESC_CTL0_INTREQ             0x20000000 /* TX interrupt request */
154 #define AR5K_2W_TX_DESC_CTL0_ENCRYPT_KEY_VALID  0x40000000 /* key is valid */
155
156 /* TX control word 1 fields/flags */
157 #define AR5K_2W_TX_DESC_CTL1_BUF_LEN            0x00000fff /* data buffer length */
158 #define AR5K_2W_TX_DESC_CTL1_MORE               0x00001000 /* more desc for this frame */
159 #define AR5K_2W_TX_DESC_CTL1_ENC_KEY_IDX_5210   0x0007e000 /* [5210] key table index */
160 #define AR5K_2W_TX_DESC_CTL1_ENC_KEY_IDX_5211   0x000fe000 /* [5211] key table index */
161 #define AR5K_2W_TX_DESC_CTL1_ENC_KEY_IDX                                \
162                         (ah->ah_version == AR5K_AR5210 ?                \
163                         AR5K_2W_TX_DESC_CTL1_ENC_KEY_IDX_5210 :         \
164                         AR5K_2W_TX_DESC_CTL1_ENC_KEY_IDX_5211)
165 #define AR5K_2W_TX_DESC_CTL1_ENC_KEY_IDX_S      13
166 #define AR5K_2W_TX_DESC_CTL1_FRAME_TYPE_5211    0x00700000 /* [5211] frame type */
167 #define AR5K_2W_TX_DESC_CTL1_FRAME_TYPE_5211_S  20
168 #define AR5K_2W_TX_DESC_CTL1_NOACK_5211         0x00800000 /* [5211] no ACK */
169 #define AR5K_2W_TX_DESC_CTL1_RTS_DURATION_5210  0xfff80000 /* [5210] lower 13 bit of duration */
170
171 /* Frame types */
172 #define AR5K_AR5210_TX_DESC_FRAME_TYPE_NORMAL   0
173 #define AR5K_AR5210_TX_DESC_FRAME_TYPE_ATIM     1
174 #define AR5K_AR5210_TX_DESC_FRAME_TYPE_PSPOLL   2
175 #define AR5K_AR5210_TX_DESC_FRAME_TYPE_NO_DELAY 3
176 #define AR5K_AR5211_TX_DESC_FRAME_TYPE_BEACON   3
177 #define AR5K_AR5210_TX_DESC_FRAME_TYPE_PIFS     4
178 #define AR5K_AR5211_TX_DESC_FRAME_TYPE_PRESP    4
179
180 /*
181  * 5212 hardware 4-word TX control descriptor
182  */
183 struct ath5k_hw_4w_tx_ctl {
184         u32     tx_control_0; /* TX control word 0 */
185         u32     tx_control_1; /* TX control word 1 */
186         u32     tx_control_2; /* TX control word 2 */
187         u32     tx_control_3; /* TX control word 3 */
188 } __packed __aligned(4);
189
190 /* TX control word 0 fields/flags */
191 #define AR5K_4W_TX_DESC_CTL0_FRAME_LEN          0x00000fff /* frame length */
192 #define AR5K_4W_TX_DESC_CTL0_XMIT_POWER         0x003f0000 /* transmit power */
193 #define AR5K_4W_TX_DESC_CTL0_XMIT_POWER_S       16
194 #define AR5K_4W_TX_DESC_CTL0_RTSENA             0x00400000 /* RTS/CTS enable */
195 #define AR5K_4W_TX_DESC_CTL0_VEOL               0x00800000 /* virtual end-of-list */
196 #define AR5K_4W_TX_DESC_CTL0_CLRDMASK           0x01000000 /* clear destination mask */
197 #define AR5K_4W_TX_DESC_CTL0_ANT_MODE_XMIT      0x1e000000 /* TX antenna selection */
198 #define AR5K_4W_TX_DESC_CTL0_ANT_MODE_XMIT_S    25
199 #define AR5K_4W_TX_DESC_CTL0_INTREQ             0x20000000 /* TX interrupt request */
200 #define AR5K_4W_TX_DESC_CTL0_ENCRYPT_KEY_VALID  0x40000000 /* destination index valid */
201 #define AR5K_4W_TX_DESC_CTL0_CTSENA             0x80000000 /* precede frame with CTS */
202
203 /* TX control word 1 fields/flags */
204 #define AR5K_4W_TX_DESC_CTL1_BUF_LEN            0x00000fff /* data buffer length */
205 #define AR5K_4W_TX_DESC_CTL1_MORE               0x00001000 /* more desc for this frame */
206 #define AR5K_4W_TX_DESC_CTL1_ENCRYPT_KEY_IDX    0x000fe000 /* destination table index */
207 #define AR5K_4W_TX_DESC_CTL1_ENCRYPT_KEY_IDX_S  13
208 #define AR5K_4W_TX_DESC_CTL1_FRAME_TYPE         0x00f00000 /* frame type */
209 #define AR5K_4W_TX_DESC_CTL1_FRAME_TYPE_S       20
210 #define AR5K_4W_TX_DESC_CTL1_NOACK              0x01000000 /* no ACK */
211 #define AR5K_4W_TX_DESC_CTL1_COMP_PROC          0x06000000 /* compression processing */
212 #define AR5K_4W_TX_DESC_CTL1_COMP_PROC_S        25
213 #define AR5K_4W_TX_DESC_CTL1_COMP_IV_LEN        0x18000000 /* length of frame IV */
214 #define AR5K_4W_TX_DESC_CTL1_COMP_IV_LEN_S      27
215 #define AR5K_4W_TX_DESC_CTL1_COMP_ICV_LEN       0x60000000 /* length of frame ICV */
216 #define AR5K_4W_TX_DESC_CTL1_COMP_ICV_LEN_S     29
217
218 /* TX control word 2 fields/flags */
219 #define AR5K_4W_TX_DESC_CTL2_RTS_DURATION       0x00007fff /* RTS/CTS duration */
220 #define AR5K_4W_TX_DESC_CTL2_DURATION_UPD_EN    0x00008000 /* frame duration update */
221 #define AR5K_4W_TX_DESC_CTL2_XMIT_TRIES0        0x000f0000 /* series 0 max attempts */
222 #define AR5K_4W_TX_DESC_CTL2_XMIT_TRIES0_S      16
223 #define AR5K_4W_TX_DESC_CTL2_XMIT_TRIES1        0x00f00000 /* series 1 max attempts */
224 #define AR5K_4W_TX_DESC_CTL2_XMIT_TRIES1_S      20
225 #define AR5K_4W_TX_DESC_CTL2_XMIT_TRIES2        0x0f000000 /* series 2 max attempts */
226 #define AR5K_4W_TX_DESC_CTL2_XMIT_TRIES2_S      24
227 #define AR5K_4W_TX_DESC_CTL2_XMIT_TRIES3        0xf0000000 /* series 3 max attempts */
228 #define AR5K_4W_TX_DESC_CTL2_XMIT_TRIES3_S      28
229
230 /* TX control word 3 fields/flags */
231 #define AR5K_4W_TX_DESC_CTL3_XMIT_RATE0         0x0000001f /* series 0 tx rate */
232 #define AR5K_4W_TX_DESC_CTL3_XMIT_RATE1         0x000003e0 /* series 1 tx rate */
233 #define AR5K_4W_TX_DESC_CTL3_XMIT_RATE1_S       5
234 #define AR5K_4W_TX_DESC_CTL3_XMIT_RATE2         0x00007c00 /* series 2 tx rate */
235 #define AR5K_4W_TX_DESC_CTL3_XMIT_RATE2_S       10
236 #define AR5K_4W_TX_DESC_CTL3_XMIT_RATE3         0x000f8000 /* series 3 tx rate */
237 #define AR5K_4W_TX_DESC_CTL3_XMIT_RATE3_S       15
238 #define AR5K_4W_TX_DESC_CTL3_RTS_CTS_RATE       0x01f00000 /* RTS or CTS rate */
239 #define AR5K_4W_TX_DESC_CTL3_RTS_CTS_RATE_S     20
240
241 /*
242  * Common TX status descriptor
243  */
244 struct ath5k_hw_tx_status {
245         u32     tx_status_0; /* TX status word 0 */
246         u32     tx_status_1; /* TX status word 1 */
247 } __packed __aligned(4);
248
249 /* TX status word 0 fields/flags */
250 #define AR5K_DESC_TX_STATUS0_FRAME_XMIT_OK      0x00000001 /* TX success */
251 #define AR5K_DESC_TX_STATUS0_EXCESSIVE_RETRIES  0x00000002 /* excessive retries */
252 #define AR5K_DESC_TX_STATUS0_FIFO_UNDERRUN      0x00000004 /* FIFO underrun */
253 #define AR5K_DESC_TX_STATUS0_FILTERED           0x00000008 /* TX filter indication */
254 /* according to the HAL sources the spec has short/long retry counts reversed.
255  * we have it reversed to the HAL sources as well, for 5210 and 5211.
256  * For 5212 these fields are defined as RTS_FAIL_COUNT and DATA_FAIL_COUNT,
257  * but used respectively as SHORT and LONG retry count in the code later. This
258  * is consistent with the definitions here... TODO: check */
259 #define AR5K_DESC_TX_STATUS0_SHORT_RETRY_COUNT  0x000000f0 /* short retry count */
260 #define AR5K_DESC_TX_STATUS0_SHORT_RETRY_COUNT_S        4
261 #define AR5K_DESC_TX_STATUS0_LONG_RETRY_COUNT   0x00000f00 /* long retry count */
262 #define AR5K_DESC_TX_STATUS0_LONG_RETRY_COUNT_S 8
263 #define AR5K_DESC_TX_STATUS0_VIRTCOLL_CT_5211   0x0000f000 /* [5211+] virtual collision count */
264 #define AR5K_DESC_TX_STATUS0_VIRTCOLL_CT_5212_S 12
265 #define AR5K_DESC_TX_STATUS0_SEND_TIMESTAMP     0xffff0000 /* TX timestamp */
266 #define AR5K_DESC_TX_STATUS0_SEND_TIMESTAMP_S   16
267
268 /* TX status word 1 fields/flags */
269 #define AR5K_DESC_TX_STATUS1_DONE               0x00000001 /* descriptor complete */
270 #define AR5K_DESC_TX_STATUS1_SEQ_NUM            0x00001ffe /* TX sequence number */
271 #define AR5K_DESC_TX_STATUS1_SEQ_NUM_S          1
272 #define AR5K_DESC_TX_STATUS1_ACK_SIG_STRENGTH   0x001fe000 /* signal strength of ACK */
273 #define AR5K_DESC_TX_STATUS1_ACK_SIG_STRENGTH_S 13
274 #define AR5K_DESC_TX_STATUS1_FINAL_TS_IX_5212   0x00600000 /* [5212] final TX attempt series ix */
275 #define AR5K_DESC_TX_STATUS1_FINAL_TS_IX_5212_S 21
276 #define AR5K_DESC_TX_STATUS1_COMP_SUCCESS_5212  0x00800000 /* [5212] compression status */
277 #define AR5K_DESC_TX_STATUS1_XMIT_ANTENNA_5212  0x01000000 /* [5212] transmit antenna */
278
279 /*
280  * 5210/5211 hardware TX descriptor
281  */
282 struct ath5k_hw_5210_tx_desc {
283         struct ath5k_hw_2w_tx_ctl       tx_ctl;
284         struct ath5k_hw_tx_status       tx_stat;
285 } __packed __aligned(4);
286
287 /*
288  * 5212 hardware TX descriptor
289  */
290 struct ath5k_hw_5212_tx_desc {
291         struct ath5k_hw_4w_tx_ctl       tx_ctl;
292         struct ath5k_hw_tx_status       tx_stat;
293 } __packed __aligned(4);
294
295 /*
296  * Common hardware RX descriptor
297  */
298 struct ath5k_hw_all_rx_desc {
299         struct ath5k_hw_rx_ctl          rx_ctl;
300         struct ath5k_hw_rx_status       rx_stat;
301 } __packed __aligned(4);
302
303 /*
304  * Atheros hardware DMA descriptor
305  * This is read and written to by the hardware
306  */
307 struct ath5k_desc {
308         u32     ds_link;        /* physical address of the next descriptor */
309         u32     ds_data;        /* physical address of data buffer (skb) */
310
311         union {
312                 struct ath5k_hw_5210_tx_desc    ds_tx5210;
313                 struct ath5k_hw_5212_tx_desc    ds_tx5212;
314                 struct ath5k_hw_all_rx_desc     ds_rx;
315         } ud;
316 } __packed __aligned(4);
317
318 #define AR5K_RXDESC_INTREQ      0x0020
319
320 #define AR5K_TXDESC_CLRDMASK    0x0001
321 #define AR5K_TXDESC_NOACK       0x0002  /*[5211+]*/
322 #define AR5K_TXDESC_RTSENA      0x0004
323 #define AR5K_TXDESC_CTSENA      0x0008
324 #define AR5K_TXDESC_INTREQ      0x0010
325 #define AR5K_TXDESC_VEOL        0x0020  /*[5211+]*/