bridge : Sanitize skb before it enters the IP stack
[pandora-kernel.git] / drivers / net / wireless / ath / ath5k / base.c
1 /*-
2  * Copyright (c) 2002-2005 Sam Leffler, Errno Consulting
3  * Copyright (c) 2004-2005 Atheros Communications, Inc.
4  * Copyright (c) 2006 Devicescape Software, Inc.
5  * Copyright (c) 2007 Jiri Slaby <jirislaby@gmail.com>
6  * Copyright (c) 2007 Luis R. Rodriguez <mcgrof@winlab.rutgers.edu>
7  *
8  * All rights reserved.
9  *
10  * Redistribution and use in source and binary forms, with or without
11  * modification, are permitted provided that the following conditions
12  * are met:
13  * 1. Redistributions of source code must retain the above copyright
14  *    notice, this list of conditions and the following disclaimer,
15  *    without modification.
16  * 2. Redistributions in binary form must reproduce at minimum a disclaimer
17  *    similar to the "NO WARRANTY" disclaimer below ("Disclaimer") and any
18  *    redistribution must be conditioned upon including a substantially
19  *    similar Disclaimer requirement for further binary redistribution.
20  * 3. Neither the names of the above-listed copyright holders nor the names
21  *    of any contributors may be used to endorse or promote products derived
22  *    from this software without specific prior written permission.
23  *
24  * Alternatively, this software may be distributed under the terms of the
25  * GNU General Public License ("GPL") version 2 as published by the Free
26  * Software Foundation.
27  *
28  * NO WARRANTY
29  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
30  * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
31  * LIMITED TO, THE IMPLIED WARRANTIES OF NONINFRINGEMENT, MERCHANTIBILITY
32  * AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL
33  * THE COPYRIGHT HOLDERS OR CONTRIBUTORS BE LIABLE FOR SPECIAL, EXEMPLARY,
34  * OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
35  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
36  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER
37  * IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
38  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF
39  * THE POSSIBILITY OF SUCH DAMAGES.
40  *
41  */
42
43 #include <linux/module.h>
44 #include <linux/delay.h>
45 #include <linux/hardirq.h>
46 #include <linux/if.h>
47 #include <linux/io.h>
48 #include <linux/netdevice.h>
49 #include <linux/cache.h>
50 #include <linux/pci.h>
51 #include <linux/pci-aspm.h>
52 #include <linux/ethtool.h>
53 #include <linux/uaccess.h>
54 #include <linux/slab.h>
55
56 #include <net/ieee80211_radiotap.h>
57
58 #include <asm/unaligned.h>
59
60 #include "base.h"
61 #include "reg.h"
62 #include "debug.h"
63 #include "ani.h"
64
65 static int modparam_nohwcrypt;
66 module_param_named(nohwcrypt, modparam_nohwcrypt, bool, S_IRUGO);
67 MODULE_PARM_DESC(nohwcrypt, "Disable hardware encryption.");
68
69 static int modparam_all_channels;
70 module_param_named(all_channels, modparam_all_channels, bool, S_IRUGO);
71 MODULE_PARM_DESC(all_channels, "Expose all channels the device can use.");
72
73
74 /******************\
75 * Internal defines *
76 \******************/
77
78 /* Module info */
79 MODULE_AUTHOR("Jiri Slaby");
80 MODULE_AUTHOR("Nick Kossifidis");
81 MODULE_DESCRIPTION("Support for 5xxx series of Atheros 802.11 wireless LAN cards.");
82 MODULE_SUPPORTED_DEVICE("Atheros 5xxx WLAN cards");
83 MODULE_LICENSE("Dual BSD/GPL");
84 MODULE_VERSION("0.6.0 (EXPERIMENTAL)");
85
86
87 /* Known PCI ids */
88 static DEFINE_PCI_DEVICE_TABLE(ath5k_pci_id_table) = {
89         { PCI_VDEVICE(ATHEROS, 0x0207) }, /* 5210 early */
90         { PCI_VDEVICE(ATHEROS, 0x0007) }, /* 5210 */
91         { PCI_VDEVICE(ATHEROS, 0x0011) }, /* 5311 - this is on AHB bus !*/
92         { PCI_VDEVICE(ATHEROS, 0x0012) }, /* 5211 */
93         { PCI_VDEVICE(ATHEROS, 0x0013) }, /* 5212 */
94         { PCI_VDEVICE(3COM_2,  0x0013) }, /* 3com 5212 */
95         { PCI_VDEVICE(3COM,    0x0013) }, /* 3com 3CRDAG675 5212 */
96         { PCI_VDEVICE(ATHEROS, 0x1014) }, /* IBM minipci 5212 */
97         { PCI_VDEVICE(ATHEROS, 0x0014) }, /* 5212 combatible */
98         { PCI_VDEVICE(ATHEROS, 0x0015) }, /* 5212 combatible */
99         { PCI_VDEVICE(ATHEROS, 0x0016) }, /* 5212 combatible */
100         { PCI_VDEVICE(ATHEROS, 0x0017) }, /* 5212 combatible */
101         { PCI_VDEVICE(ATHEROS, 0x0018) }, /* 5212 combatible */
102         { PCI_VDEVICE(ATHEROS, 0x0019) }, /* 5212 combatible */
103         { PCI_VDEVICE(ATHEROS, 0x001a) }, /* 2413 Griffin-lite */
104         { PCI_VDEVICE(ATHEROS, 0x001b) }, /* 5413 Eagle */
105         { PCI_VDEVICE(ATHEROS, 0x001c) }, /* PCI-E cards */
106         { PCI_VDEVICE(ATHEROS, 0x001d) }, /* 2417 Nala */
107         { 0 }
108 };
109 MODULE_DEVICE_TABLE(pci, ath5k_pci_id_table);
110
111 /* Known SREVs */
112 static const struct ath5k_srev_name srev_names[] = {
113         { "5210",       AR5K_VERSION_MAC,       AR5K_SREV_AR5210 },
114         { "5311",       AR5K_VERSION_MAC,       AR5K_SREV_AR5311 },
115         { "5311A",      AR5K_VERSION_MAC,       AR5K_SREV_AR5311A },
116         { "5311B",      AR5K_VERSION_MAC,       AR5K_SREV_AR5311B },
117         { "5211",       AR5K_VERSION_MAC,       AR5K_SREV_AR5211 },
118         { "5212",       AR5K_VERSION_MAC,       AR5K_SREV_AR5212 },
119         { "5213",       AR5K_VERSION_MAC,       AR5K_SREV_AR5213 },
120         { "5213A",      AR5K_VERSION_MAC,       AR5K_SREV_AR5213A },
121         { "2413",       AR5K_VERSION_MAC,       AR5K_SREV_AR2413 },
122         { "2414",       AR5K_VERSION_MAC,       AR5K_SREV_AR2414 },
123         { "5424",       AR5K_VERSION_MAC,       AR5K_SREV_AR5424 },
124         { "5413",       AR5K_VERSION_MAC,       AR5K_SREV_AR5413 },
125         { "5414",       AR5K_VERSION_MAC,       AR5K_SREV_AR5414 },
126         { "2415",       AR5K_VERSION_MAC,       AR5K_SREV_AR2415 },
127         { "5416",       AR5K_VERSION_MAC,       AR5K_SREV_AR5416 },
128         { "5418",       AR5K_VERSION_MAC,       AR5K_SREV_AR5418 },
129         { "2425",       AR5K_VERSION_MAC,       AR5K_SREV_AR2425 },
130         { "2417",       AR5K_VERSION_MAC,       AR5K_SREV_AR2417 },
131         { "xxxxx",      AR5K_VERSION_MAC,       AR5K_SREV_UNKNOWN },
132         { "5110",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_5110 },
133         { "5111",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_5111 },
134         { "5111A",      AR5K_VERSION_RAD,       AR5K_SREV_RAD_5111A },
135         { "2111",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_2111 },
136         { "5112",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_5112 },
137         { "5112A",      AR5K_VERSION_RAD,       AR5K_SREV_RAD_5112A },
138         { "5112B",      AR5K_VERSION_RAD,       AR5K_SREV_RAD_5112B },
139         { "2112",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_2112 },
140         { "2112A",      AR5K_VERSION_RAD,       AR5K_SREV_RAD_2112A },
141         { "2112B",      AR5K_VERSION_RAD,       AR5K_SREV_RAD_2112B },
142         { "2413",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_2413 },
143         { "5413",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_5413 },
144         { "2316",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_2316 },
145         { "2317",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_2317 },
146         { "5424",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_5424 },
147         { "5133",       AR5K_VERSION_RAD,       AR5K_SREV_RAD_5133 },
148         { "xxxxx",      AR5K_VERSION_RAD,       AR5K_SREV_UNKNOWN },
149 };
150
151 static const struct ieee80211_rate ath5k_rates[] = {
152         { .bitrate = 10,
153           .hw_value = ATH5K_RATE_CODE_1M, },
154         { .bitrate = 20,
155           .hw_value = ATH5K_RATE_CODE_2M,
156           .hw_value_short = ATH5K_RATE_CODE_2M | AR5K_SET_SHORT_PREAMBLE,
157           .flags = IEEE80211_RATE_SHORT_PREAMBLE },
158         { .bitrate = 55,
159           .hw_value = ATH5K_RATE_CODE_5_5M,
160           .hw_value_short = ATH5K_RATE_CODE_5_5M | AR5K_SET_SHORT_PREAMBLE,
161           .flags = IEEE80211_RATE_SHORT_PREAMBLE },
162         { .bitrate = 110,
163           .hw_value = ATH5K_RATE_CODE_11M,
164           .hw_value_short = ATH5K_RATE_CODE_11M | AR5K_SET_SHORT_PREAMBLE,
165           .flags = IEEE80211_RATE_SHORT_PREAMBLE },
166         { .bitrate = 60,
167           .hw_value = ATH5K_RATE_CODE_6M,
168           .flags = 0 },
169         { .bitrate = 90,
170           .hw_value = ATH5K_RATE_CODE_9M,
171           .flags = 0 },
172         { .bitrate = 120,
173           .hw_value = ATH5K_RATE_CODE_12M,
174           .flags = 0 },
175         { .bitrate = 180,
176           .hw_value = ATH5K_RATE_CODE_18M,
177           .flags = 0 },
178         { .bitrate = 240,
179           .hw_value = ATH5K_RATE_CODE_24M,
180           .flags = 0 },
181         { .bitrate = 360,
182           .hw_value = ATH5K_RATE_CODE_36M,
183           .flags = 0 },
184         { .bitrate = 480,
185           .hw_value = ATH5K_RATE_CODE_48M,
186           .flags = 0 },
187         { .bitrate = 540,
188           .hw_value = ATH5K_RATE_CODE_54M,
189           .flags = 0 },
190         /* XR missing */
191 };
192
193 /*
194  * Prototypes - PCI stack related functions
195  */
196 static int __devinit    ath5k_pci_probe(struct pci_dev *pdev,
197                                 const struct pci_device_id *id);
198 static void __devexit   ath5k_pci_remove(struct pci_dev *pdev);
199 #ifdef CONFIG_PM_SLEEP
200 static int              ath5k_pci_suspend(struct device *dev);
201 static int              ath5k_pci_resume(struct device *dev);
202
203 static SIMPLE_DEV_PM_OPS(ath5k_pm_ops, ath5k_pci_suspend, ath5k_pci_resume);
204 #define ATH5K_PM_OPS    (&ath5k_pm_ops)
205 #else
206 #define ATH5K_PM_OPS    NULL
207 #endif /* CONFIG_PM_SLEEP */
208
209 static struct pci_driver ath5k_pci_driver = {
210         .name           = KBUILD_MODNAME,
211         .id_table       = ath5k_pci_id_table,
212         .probe          = ath5k_pci_probe,
213         .remove         = __devexit_p(ath5k_pci_remove),
214         .driver.pm      = ATH5K_PM_OPS,
215 };
216
217
218
219 /*
220  * Prototypes - MAC 802.11 stack related functions
221  */
222 static int ath5k_tx(struct ieee80211_hw *hw, struct sk_buff *skb);
223 static int ath5k_tx_queue(struct ieee80211_hw *hw, struct sk_buff *skb,
224                 struct ath5k_txq *txq);
225 static int ath5k_reset(struct ath5k_softc *sc, struct ieee80211_channel *chan);
226 static int ath5k_start(struct ieee80211_hw *hw);
227 static void ath5k_stop(struct ieee80211_hw *hw);
228 static int ath5k_add_interface(struct ieee80211_hw *hw,
229                 struct ieee80211_vif *vif);
230 static void ath5k_remove_interface(struct ieee80211_hw *hw,
231                 struct ieee80211_vif *vif);
232 static int ath5k_config(struct ieee80211_hw *hw, u32 changed);
233 static u64 ath5k_prepare_multicast(struct ieee80211_hw *hw,
234                                    struct netdev_hw_addr_list *mc_list);
235 static void ath5k_configure_filter(struct ieee80211_hw *hw,
236                 unsigned int changed_flags,
237                 unsigned int *new_flags,
238                 u64 multicast);
239 static int ath5k_set_key(struct ieee80211_hw *hw,
240                 enum set_key_cmd cmd,
241                 struct ieee80211_vif *vif, struct ieee80211_sta *sta,
242                 struct ieee80211_key_conf *key);
243 static int ath5k_get_stats(struct ieee80211_hw *hw,
244                 struct ieee80211_low_level_stats *stats);
245 static int ath5k_get_survey(struct ieee80211_hw *hw,
246                 int idx, struct survey_info *survey);
247 static u64 ath5k_get_tsf(struct ieee80211_hw *hw);
248 static void ath5k_set_tsf(struct ieee80211_hw *hw, u64 tsf);
249 static void ath5k_reset_tsf(struct ieee80211_hw *hw);
250 static int ath5k_beacon_update(struct ieee80211_hw *hw,
251                 struct ieee80211_vif *vif);
252 static void ath5k_bss_info_changed(struct ieee80211_hw *hw,
253                 struct ieee80211_vif *vif,
254                 struct ieee80211_bss_conf *bss_conf,
255                 u32 changes);
256 static void ath5k_sw_scan_start(struct ieee80211_hw *hw);
257 static void ath5k_sw_scan_complete(struct ieee80211_hw *hw);
258 static void ath5k_set_coverage_class(struct ieee80211_hw *hw,
259                 u8 coverage_class);
260
261 static const struct ieee80211_ops ath5k_hw_ops = {
262         .tx             = ath5k_tx,
263         .start          = ath5k_start,
264         .stop           = ath5k_stop,
265         .add_interface  = ath5k_add_interface,
266         .remove_interface = ath5k_remove_interface,
267         .config         = ath5k_config,
268         .prepare_multicast = ath5k_prepare_multicast,
269         .configure_filter = ath5k_configure_filter,
270         .set_key        = ath5k_set_key,
271         .get_stats      = ath5k_get_stats,
272         .get_survey     = ath5k_get_survey,
273         .conf_tx        = NULL,
274         .get_tsf        = ath5k_get_tsf,
275         .set_tsf        = ath5k_set_tsf,
276         .reset_tsf      = ath5k_reset_tsf,
277         .bss_info_changed = ath5k_bss_info_changed,
278         .sw_scan_start  = ath5k_sw_scan_start,
279         .sw_scan_complete = ath5k_sw_scan_complete,
280         .set_coverage_class = ath5k_set_coverage_class,
281 };
282
283 /*
284  * Prototypes - Internal functions
285  */
286 /* Attach detach */
287 static int      ath5k_attach(struct pci_dev *pdev,
288                         struct ieee80211_hw *hw);
289 static void     ath5k_detach(struct pci_dev *pdev,
290                         struct ieee80211_hw *hw);
291 /* Channel/mode setup */
292 static inline short ath5k_ieee2mhz(short chan);
293 static unsigned int ath5k_copy_channels(struct ath5k_hw *ah,
294                                 struct ieee80211_channel *channels,
295                                 unsigned int mode,
296                                 unsigned int max);
297 static int      ath5k_setup_bands(struct ieee80211_hw *hw);
298 static int      ath5k_chan_set(struct ath5k_softc *sc,
299                                 struct ieee80211_channel *chan);
300 static void     ath5k_setcurmode(struct ath5k_softc *sc,
301                                 unsigned int mode);
302 static void     ath5k_mode_setup(struct ath5k_softc *sc);
303
304 /* Descriptor setup */
305 static int      ath5k_desc_alloc(struct ath5k_softc *sc,
306                                 struct pci_dev *pdev);
307 static void     ath5k_desc_free(struct ath5k_softc *sc,
308                                 struct pci_dev *pdev);
309 /* Buffers setup */
310 static int      ath5k_rxbuf_setup(struct ath5k_softc *sc,
311                                 struct ath5k_buf *bf);
312 static int      ath5k_txbuf_setup(struct ath5k_softc *sc,
313                                 struct ath5k_buf *bf,
314                                 struct ath5k_txq *txq, int padsize);
315
316 static inline void ath5k_txbuf_free_skb(struct ath5k_softc *sc,
317                                 struct ath5k_buf *bf)
318 {
319         BUG_ON(!bf);
320         if (!bf->skb)
321                 return;
322         pci_unmap_single(sc->pdev, bf->skbaddr, bf->skb->len,
323                         PCI_DMA_TODEVICE);
324         dev_kfree_skb_any(bf->skb);
325         bf->skb = NULL;
326         bf->skbaddr = 0;
327         bf->desc->ds_data = 0;
328 }
329
330 static inline void ath5k_rxbuf_free_skb(struct ath5k_softc *sc,
331                                 struct ath5k_buf *bf)
332 {
333         struct ath5k_hw *ah = sc->ah;
334         struct ath_common *common = ath5k_hw_common(ah);
335
336         BUG_ON(!bf);
337         if (!bf->skb)
338                 return;
339         pci_unmap_single(sc->pdev, bf->skbaddr, common->rx_bufsize,
340                         PCI_DMA_FROMDEVICE);
341         dev_kfree_skb_any(bf->skb);
342         bf->skb = NULL;
343         bf->skbaddr = 0;
344         bf->desc->ds_data = 0;
345 }
346
347
348 /* Queues setup */
349 static struct   ath5k_txq *ath5k_txq_setup(struct ath5k_softc *sc,
350                                 int qtype, int subtype);
351 static int      ath5k_beaconq_setup(struct ath5k_hw *ah);
352 static int      ath5k_beaconq_config(struct ath5k_softc *sc);
353 static void     ath5k_txq_drainq(struct ath5k_softc *sc,
354                                 struct ath5k_txq *txq);
355 static void     ath5k_txq_cleanup(struct ath5k_softc *sc);
356 static void     ath5k_txq_release(struct ath5k_softc *sc);
357 /* Rx handling */
358 static int      ath5k_rx_start(struct ath5k_softc *sc);
359 static void     ath5k_rx_stop(struct ath5k_softc *sc);
360 static unsigned int ath5k_rx_decrypted(struct ath5k_softc *sc,
361                                         struct sk_buff *skb,
362                                         struct ath5k_rx_status *rs);
363 static void     ath5k_tasklet_rx(unsigned long data);
364 /* Tx handling */
365 static void     ath5k_tx_processq(struct ath5k_softc *sc,
366                                 struct ath5k_txq *txq);
367 static void     ath5k_tasklet_tx(unsigned long data);
368 /* Beacon handling */
369 static int      ath5k_beacon_setup(struct ath5k_softc *sc,
370                                         struct ath5k_buf *bf);
371 static void     ath5k_beacon_send(struct ath5k_softc *sc);
372 static void     ath5k_beacon_config(struct ath5k_softc *sc);
373 static void     ath5k_beacon_update_timers(struct ath5k_softc *sc, u64 bc_tsf);
374 static void     ath5k_tasklet_beacon(unsigned long data);
375 static void     ath5k_tasklet_ani(unsigned long data);
376
377 static inline u64 ath5k_extend_tsf(struct ath5k_hw *ah, u32 rstamp)
378 {
379         u64 tsf = ath5k_hw_get_tsf64(ah);
380
381         if ((tsf & 0x7fff) < rstamp)
382                 tsf -= 0x8000;
383
384         return (tsf & ~0x7fff) | rstamp;
385 }
386
387 /* Interrupt handling */
388 static int      ath5k_init(struct ath5k_softc *sc);
389 static int      ath5k_stop_locked(struct ath5k_softc *sc);
390 static int      ath5k_stop_hw(struct ath5k_softc *sc);
391 static irqreturn_t ath5k_intr(int irq, void *dev_id);
392 static void ath5k_reset_work(struct work_struct *work);
393
394 static void     ath5k_tasklet_calibrate(unsigned long data);
395
396 /*
397  * Module init/exit functions
398  */
399 static int __init
400 init_ath5k_pci(void)
401 {
402         int ret;
403
404         ath5k_debug_init();
405
406         ret = pci_register_driver(&ath5k_pci_driver);
407         if (ret) {
408                 printk(KERN_ERR "ath5k_pci: can't register pci driver\n");
409                 return ret;
410         }
411
412         return 0;
413 }
414
415 static void __exit
416 exit_ath5k_pci(void)
417 {
418         pci_unregister_driver(&ath5k_pci_driver);
419
420         ath5k_debug_finish();
421 }
422
423 module_init(init_ath5k_pci);
424 module_exit(exit_ath5k_pci);
425
426
427 /********************\
428 * PCI Initialization *
429 \********************/
430
431 static const char *
432 ath5k_chip_name(enum ath5k_srev_type type, u_int16_t val)
433 {
434         const char *name = "xxxxx";
435         unsigned int i;
436
437         for (i = 0; i < ARRAY_SIZE(srev_names); i++) {
438                 if (srev_names[i].sr_type != type)
439                         continue;
440
441                 if ((val & 0xf0) == srev_names[i].sr_val)
442                         name = srev_names[i].sr_name;
443
444                 if ((val & 0xff) == srev_names[i].sr_val) {
445                         name = srev_names[i].sr_name;
446                         break;
447                 }
448         }
449
450         return name;
451 }
452 static unsigned int ath5k_ioread32(void *hw_priv, u32 reg_offset)
453 {
454         struct ath5k_hw *ah = (struct ath5k_hw *) hw_priv;
455         return ath5k_hw_reg_read(ah, reg_offset);
456 }
457
458 static void ath5k_iowrite32(void *hw_priv, u32 val, u32 reg_offset)
459 {
460         struct ath5k_hw *ah = (struct ath5k_hw *) hw_priv;
461         ath5k_hw_reg_write(ah, val, reg_offset);
462 }
463
464 static const struct ath_ops ath5k_common_ops = {
465         .read = ath5k_ioread32,
466         .write = ath5k_iowrite32,
467 };
468
469 static int __devinit
470 ath5k_pci_probe(struct pci_dev *pdev,
471                 const struct pci_device_id *id)
472 {
473         void __iomem *mem;
474         struct ath5k_softc *sc;
475         struct ath_common *common;
476         struct ieee80211_hw *hw;
477         int ret;
478         u8 csz;
479
480         /*
481          * L0s needs to be disabled on all ath5k cards.
482          *
483          * For distributions shipping with CONFIG_PCIEASPM (this will be enabled
484          * by default in the future in 2.6.36) this will also mean both L1 and
485          * L0s will be disabled when a pre 1.1 PCIe device is detected. We do
486          * know L1 works correctly even for all ath5k pre 1.1 PCIe devices
487          * though but cannot currently undue the effect of a blacklist, for
488          * details you can read pcie_aspm_sanity_check() and see how it adjusts
489          * the device link capability.
490          *
491          * It may be possible in the future to implement some PCI API to allow
492          * drivers to override blacklists for pre 1.1 PCIe but for now it is
493          * best to accept that both L0s and L1 will be disabled completely for
494          * distributions shipping with CONFIG_PCIEASPM rather than having this
495          * issue present. Motivation for adding this new API will be to help
496          * with power consumption for some of these devices.
497          */
498         pci_disable_link_state(pdev, PCIE_LINK_STATE_L0S);
499
500         ret = pci_enable_device(pdev);
501         if (ret) {
502                 dev_err(&pdev->dev, "can't enable device\n");
503                 goto err;
504         }
505
506         /* XXX 32-bit addressing only */
507         ret = pci_set_dma_mask(pdev, DMA_BIT_MASK(32));
508         if (ret) {
509                 dev_err(&pdev->dev, "32-bit DMA not available\n");
510                 goto err_dis;
511         }
512
513         /*
514          * Cache line size is used to size and align various
515          * structures used to communicate with the hardware.
516          */
517         pci_read_config_byte(pdev, PCI_CACHE_LINE_SIZE, &csz);
518         if (csz == 0) {
519                 /*
520                  * Linux 2.4.18 (at least) writes the cache line size
521                  * register as a 16-bit wide register which is wrong.
522                  * We must have this setup properly for rx buffer
523                  * DMA to work so force a reasonable value here if it
524                  * comes up zero.
525                  */
526                 csz = L1_CACHE_BYTES >> 2;
527                 pci_write_config_byte(pdev, PCI_CACHE_LINE_SIZE, csz);
528         }
529         /*
530          * The default setting of latency timer yields poor results,
531          * set it to the value used by other systems.  It may be worth
532          * tweaking this setting more.
533          */
534         pci_write_config_byte(pdev, PCI_LATENCY_TIMER, 0xa8);
535
536         /* Enable bus mastering */
537         pci_set_master(pdev);
538
539         /*
540          * Disable the RETRY_TIMEOUT register (0x41) to keep
541          * PCI Tx retries from interfering with C3 CPU state.
542          */
543         pci_write_config_byte(pdev, 0x41, 0);
544
545         ret = pci_request_region(pdev, 0, "ath5k");
546         if (ret) {
547                 dev_err(&pdev->dev, "cannot reserve PCI memory region\n");
548                 goto err_dis;
549         }
550
551         mem = pci_iomap(pdev, 0, 0);
552         if (!mem) {
553                 dev_err(&pdev->dev, "cannot remap PCI memory region\n") ;
554                 ret = -EIO;
555                 goto err_reg;
556         }
557
558         /*
559          * Allocate hw (mac80211 main struct)
560          * and hw->priv (driver private data)
561          */
562         hw = ieee80211_alloc_hw(sizeof(*sc), &ath5k_hw_ops);
563         if (hw == NULL) {
564                 dev_err(&pdev->dev, "cannot allocate ieee80211_hw\n");
565                 ret = -ENOMEM;
566                 goto err_map;
567         }
568
569         dev_info(&pdev->dev, "registered as '%s'\n", wiphy_name(hw->wiphy));
570
571         /* Initialize driver private data */
572         SET_IEEE80211_DEV(hw, &pdev->dev);
573         hw->flags = IEEE80211_HW_RX_INCLUDES_FCS |
574                     IEEE80211_HW_HOST_BROADCAST_PS_BUFFERING |
575                     IEEE80211_HW_SIGNAL_DBM;
576
577         hw->wiphy->interface_modes =
578                 BIT(NL80211_IFTYPE_AP) |
579                 BIT(NL80211_IFTYPE_STATION) |
580                 BIT(NL80211_IFTYPE_ADHOC) |
581                 BIT(NL80211_IFTYPE_MESH_POINT);
582
583         hw->extra_tx_headroom = 2;
584         hw->channel_change_time = 5000;
585         sc = hw->priv;
586         sc->hw = hw;
587         sc->pdev = pdev;
588
589         ath5k_debug_init_device(sc);
590
591         /*
592          * Mark the device as detached to avoid processing
593          * interrupts until setup is complete.
594          */
595         __set_bit(ATH_STAT_INVALID, sc->status);
596
597         sc->iobase = mem; /* So we can unmap it on detach */
598         sc->opmode = NL80211_IFTYPE_STATION;
599         sc->bintval = 1000;
600         mutex_init(&sc->lock);
601         spin_lock_init(&sc->rxbuflock);
602         spin_lock_init(&sc->txbuflock);
603         spin_lock_init(&sc->block);
604
605         /* Set private data */
606         pci_set_drvdata(pdev, sc);
607
608         /* Setup interrupt handler */
609         ret = request_irq(pdev->irq, ath5k_intr, IRQF_SHARED, "ath", sc);
610         if (ret) {
611                 ATH5K_ERR(sc, "request_irq failed\n");
612                 goto err_free;
613         }
614
615         /* If we passed the test, malloc an ath5k_hw struct */
616         sc->ah = kzalloc(sizeof(struct ath5k_hw), GFP_KERNEL);
617         if (!sc->ah) {
618                 ret = -ENOMEM;
619                 ATH5K_ERR(sc, "out of memory\n");
620                 goto err_irq;
621         }
622
623         sc->ah->ah_sc = sc;
624         sc->ah->ah_iobase = sc->iobase;
625         common = ath5k_hw_common(sc->ah);
626         common->ops = &ath5k_common_ops;
627         common->ah = sc->ah;
628         common->hw = hw;
629         common->cachelsz = csz << 2; /* convert to bytes */
630
631         /* Initialize device */
632         ret = ath5k_hw_attach(sc);
633         if (ret) {
634                 goto err_free_ah;
635         }
636
637         /* set up multi-rate retry capabilities */
638         if (sc->ah->ah_version == AR5K_AR5212) {
639                 hw->max_rates = 4;
640                 hw->max_rate_tries = 11;
641         }
642
643         /* Finish private driver data initialization */
644         ret = ath5k_attach(pdev, hw);
645         if (ret)
646                 goto err_ah;
647
648         ATH5K_INFO(sc, "Atheros AR%s chip found (MAC: 0x%x, PHY: 0x%x)\n",
649                         ath5k_chip_name(AR5K_VERSION_MAC, sc->ah->ah_mac_srev),
650                                         sc->ah->ah_mac_srev,
651                                         sc->ah->ah_phy_revision);
652
653         if (!sc->ah->ah_single_chip) {
654                 /* Single chip radio (!RF5111) */
655                 if (sc->ah->ah_radio_5ghz_revision &&
656                         !sc->ah->ah_radio_2ghz_revision) {
657                         /* No 5GHz support -> report 2GHz radio */
658                         if (!test_bit(AR5K_MODE_11A,
659                                 sc->ah->ah_capabilities.cap_mode)) {
660                                 ATH5K_INFO(sc, "RF%s 2GHz radio found (0x%x)\n",
661                                         ath5k_chip_name(AR5K_VERSION_RAD,
662                                                 sc->ah->ah_radio_5ghz_revision),
663                                                 sc->ah->ah_radio_5ghz_revision);
664                         /* No 2GHz support (5110 and some
665                          * 5Ghz only cards) -> report 5Ghz radio */
666                         } else if (!test_bit(AR5K_MODE_11B,
667                                 sc->ah->ah_capabilities.cap_mode)) {
668                                 ATH5K_INFO(sc, "RF%s 5GHz radio found (0x%x)\n",
669                                         ath5k_chip_name(AR5K_VERSION_RAD,
670                                                 sc->ah->ah_radio_5ghz_revision),
671                                                 sc->ah->ah_radio_5ghz_revision);
672                         /* Multiband radio */
673                         } else {
674                                 ATH5K_INFO(sc, "RF%s multiband radio found"
675                                         " (0x%x)\n",
676                                         ath5k_chip_name(AR5K_VERSION_RAD,
677                                                 sc->ah->ah_radio_5ghz_revision),
678                                                 sc->ah->ah_radio_5ghz_revision);
679                         }
680                 }
681                 /* Multi chip radio (RF5111 - RF2111) ->
682                  * report both 2GHz/5GHz radios */
683                 else if (sc->ah->ah_radio_5ghz_revision &&
684                                 sc->ah->ah_radio_2ghz_revision){
685                         ATH5K_INFO(sc, "RF%s 5GHz radio found (0x%x)\n",
686                                 ath5k_chip_name(AR5K_VERSION_RAD,
687                                         sc->ah->ah_radio_5ghz_revision),
688                                         sc->ah->ah_radio_5ghz_revision);
689                         ATH5K_INFO(sc, "RF%s 2GHz radio found (0x%x)\n",
690                                 ath5k_chip_name(AR5K_VERSION_RAD,
691                                         sc->ah->ah_radio_2ghz_revision),
692                                         sc->ah->ah_radio_2ghz_revision);
693                 }
694         }
695
696
697         /* ready to process interrupts */
698         __clear_bit(ATH_STAT_INVALID, sc->status);
699
700         return 0;
701 err_ah:
702         ath5k_hw_detach(sc->ah);
703 err_free_ah:
704         kfree(sc->ah);
705 err_irq:
706         free_irq(pdev->irq, sc);
707 err_free:
708         ieee80211_free_hw(hw);
709 err_map:
710         pci_iounmap(pdev, mem);
711 err_reg:
712         pci_release_region(pdev, 0);
713 err_dis:
714         pci_disable_device(pdev);
715 err:
716         return ret;
717 }
718
719 static void __devexit
720 ath5k_pci_remove(struct pci_dev *pdev)
721 {
722         struct ath5k_softc *sc = pci_get_drvdata(pdev);
723
724         ath5k_debug_finish_device(sc);
725         ath5k_detach(pdev, sc->hw);
726         ath5k_hw_detach(sc->ah);
727         kfree(sc->ah);
728         free_irq(pdev->irq, sc);
729         pci_iounmap(pdev, sc->iobase);
730         pci_release_region(pdev, 0);
731         pci_disable_device(pdev);
732         ieee80211_free_hw(sc->hw);
733 }
734
735 #ifdef CONFIG_PM_SLEEP
736 static int ath5k_pci_suspend(struct device *dev)
737 {
738         struct ath5k_softc *sc = pci_get_drvdata(to_pci_dev(dev));
739
740         ath5k_led_off(sc);
741         return 0;
742 }
743
744 static int ath5k_pci_resume(struct device *dev)
745 {
746         struct pci_dev *pdev = to_pci_dev(dev);
747         struct ath5k_softc *sc = pci_get_drvdata(pdev);
748
749         /*
750          * Suspend/Resume resets the PCI configuration space, so we have to
751          * re-disable the RETRY_TIMEOUT register (0x41) to keep
752          * PCI Tx retries from interfering with C3 CPU state
753          */
754         pci_write_config_byte(pdev, 0x41, 0);
755
756         ath5k_led_enable(sc);
757         return 0;
758 }
759 #endif /* CONFIG_PM_SLEEP */
760
761
762 /***********************\
763 * Driver Initialization *
764 \***********************/
765
766 static int ath5k_reg_notifier(struct wiphy *wiphy, struct regulatory_request *request)
767 {
768         struct ieee80211_hw *hw = wiphy_to_ieee80211_hw(wiphy);
769         struct ath5k_softc *sc = hw->priv;
770         struct ath_regulatory *regulatory = ath5k_hw_regulatory(sc->ah);
771
772         return ath_reg_notifier_apply(wiphy, request, regulatory);
773 }
774
775 static int
776 ath5k_attach(struct pci_dev *pdev, struct ieee80211_hw *hw)
777 {
778         struct ath5k_softc *sc = hw->priv;
779         struct ath5k_hw *ah = sc->ah;
780         struct ath_regulatory *regulatory = ath5k_hw_regulatory(ah);
781         u8 mac[ETH_ALEN] = {};
782         int ret;
783
784         ATH5K_DBG(sc, ATH5K_DEBUG_ANY, "devid 0x%x\n", pdev->device);
785
786         /*
787          * Check if the MAC has multi-rate retry support.
788          * We do this by trying to setup a fake extended
789          * descriptor.  MACs that don't have support will
790          * return false w/o doing anything.  MACs that do
791          * support it will return true w/o doing anything.
792          */
793         ret = ath5k_hw_setup_mrr_tx_desc(ah, NULL, 0, 0, 0, 0, 0, 0);
794
795         if (ret < 0)
796                 goto err;
797         if (ret > 0)
798                 __set_bit(ATH_STAT_MRRETRY, sc->status);
799
800         /*
801          * Collect the channel list.  The 802.11 layer
802          * is resposible for filtering this list based
803          * on settings like the phy mode and regulatory
804          * domain restrictions.
805          */
806         ret = ath5k_setup_bands(hw);
807         if (ret) {
808                 ATH5K_ERR(sc, "can't get channels\n");
809                 goto err;
810         }
811
812         /* NB: setup here so ath5k_rate_update is happy */
813         if (test_bit(AR5K_MODE_11A, ah->ah_modes))
814                 ath5k_setcurmode(sc, AR5K_MODE_11A);
815         else
816                 ath5k_setcurmode(sc, AR5K_MODE_11B);
817
818         /*
819          * Allocate tx+rx descriptors and populate the lists.
820          */
821         ret = ath5k_desc_alloc(sc, pdev);
822         if (ret) {
823                 ATH5K_ERR(sc, "can't allocate descriptors\n");
824                 goto err;
825         }
826
827         /*
828          * Allocate hardware transmit queues: one queue for
829          * beacon frames and one data queue for each QoS
830          * priority.  Note that hw functions handle resetting
831          * these queues at the needed time.
832          */
833         ret = ath5k_beaconq_setup(ah);
834         if (ret < 0) {
835                 ATH5K_ERR(sc, "can't setup a beacon xmit queue\n");
836                 goto err_desc;
837         }
838         sc->bhalq = ret;
839         sc->cabq = ath5k_txq_setup(sc, AR5K_TX_QUEUE_CAB, 0);
840         if (IS_ERR(sc->cabq)) {
841                 ATH5K_ERR(sc, "can't setup cab queue\n");
842                 ret = PTR_ERR(sc->cabq);
843                 goto err_bhal;
844         }
845
846         sc->txq = ath5k_txq_setup(sc, AR5K_TX_QUEUE_DATA, AR5K_WME_AC_BK);
847         if (IS_ERR(sc->txq)) {
848                 ATH5K_ERR(sc, "can't setup xmit queue\n");
849                 ret = PTR_ERR(sc->txq);
850                 goto err_queues;
851         }
852
853         tasklet_init(&sc->rxtq, ath5k_tasklet_rx, (unsigned long)sc);
854         tasklet_init(&sc->txtq, ath5k_tasklet_tx, (unsigned long)sc);
855         tasklet_init(&sc->calib, ath5k_tasklet_calibrate, (unsigned long)sc);
856         tasklet_init(&sc->beacontq, ath5k_tasklet_beacon, (unsigned long)sc);
857         tasklet_init(&sc->ani_tasklet, ath5k_tasklet_ani, (unsigned long)sc);
858
859         INIT_WORK(&sc->reset_work, ath5k_reset_work);
860
861         ret = ath5k_eeprom_read_mac(ah, mac);
862         if (ret) {
863                 ATH5K_ERR(sc, "unable to read address from EEPROM: 0x%04x\n",
864                         sc->pdev->device);
865                 goto err_queues;
866         }
867
868         SET_IEEE80211_PERM_ADDR(hw, mac);
869         /* All MAC address bits matter for ACKs */
870         memcpy(sc->bssidmask, ath_bcast_mac, ETH_ALEN);
871         ath5k_hw_set_bssid_mask(sc->ah, sc->bssidmask);
872
873         regulatory->current_rd = ah->ah_capabilities.cap_eeprom.ee_regdomain;
874         ret = ath_regd_init(regulatory, hw->wiphy, ath5k_reg_notifier);
875         if (ret) {
876                 ATH5K_ERR(sc, "can't initialize regulatory system\n");
877                 goto err_queues;
878         }
879
880         ret = ieee80211_register_hw(hw);
881         if (ret) {
882                 ATH5K_ERR(sc, "can't register ieee80211 hw\n");
883                 goto err_queues;
884         }
885
886         if (!ath_is_world_regd(regulatory))
887                 regulatory_hint(hw->wiphy, regulatory->alpha2);
888
889         ath5k_init_leds(sc);
890
891         ath5k_sysfs_register(sc);
892
893         return 0;
894 err_queues:
895         ath5k_txq_release(sc);
896 err_bhal:
897         ath5k_hw_release_tx_queue(ah, sc->bhalq);
898 err_desc:
899         ath5k_desc_free(sc, pdev);
900 err:
901         return ret;
902 }
903
904 static void
905 ath5k_detach(struct pci_dev *pdev, struct ieee80211_hw *hw)
906 {
907         struct ath5k_softc *sc = hw->priv;
908
909         /*
910          * NB: the order of these is important:
911          * o call the 802.11 layer before detaching ath5k_hw to
912          *   ensure callbacks into the driver to delete global
913          *   key cache entries can be handled
914          * o reclaim the tx queue data structures after calling
915          *   the 802.11 layer as we'll get called back to reclaim
916          *   node state and potentially want to use them
917          * o to cleanup the tx queues the hal is called, so detach
918          *   it last
919          * XXX: ??? detach ath5k_hw ???
920          * Other than that, it's straightforward...
921          */
922         ieee80211_unregister_hw(hw);
923         ath5k_desc_free(sc, pdev);
924         ath5k_txq_release(sc);
925         ath5k_hw_release_tx_queue(sc->ah, sc->bhalq);
926         ath5k_unregister_leds(sc);
927
928         ath5k_sysfs_unregister(sc);
929         /*
930          * NB: can't reclaim these until after ieee80211_ifdetach
931          * returns because we'll get called back to reclaim node
932          * state and potentially want to use them.
933          */
934 }
935
936
937
938
939 /********************\
940 * Channel/mode setup *
941 \********************/
942
943 /*
944  * Convert IEEE channel number to MHz frequency.
945  */
946 static inline short
947 ath5k_ieee2mhz(short chan)
948 {
949         if (chan <= 14 || chan >= 27)
950                 return ieee80211chan2mhz(chan);
951         else
952                 return 2212 + chan * 20;
953 }
954
955 /*
956  * Returns true for the channel numbers used without all_channels modparam.
957  */
958 static bool ath5k_is_standard_channel(short chan)
959 {
960         return ((chan <= 14) ||
961                 /* UNII 1,2 */
962                 ((chan & 3) == 0 && chan >= 36 && chan <= 64) ||
963                 /* midband */
964                 ((chan & 3) == 0 && chan >= 100 && chan <= 140) ||
965                 /* UNII-3 */
966                 ((chan & 3) == 1 && chan >= 149 && chan <= 165));
967 }
968
969 static unsigned int
970 ath5k_copy_channels(struct ath5k_hw *ah,
971                 struct ieee80211_channel *channels,
972                 unsigned int mode,
973                 unsigned int max)
974 {
975         unsigned int i, count, size, chfreq, freq, ch;
976
977         if (!test_bit(mode, ah->ah_modes))
978                 return 0;
979
980         switch (mode) {
981         case AR5K_MODE_11A:
982         case AR5K_MODE_11A_TURBO:
983                 /* 1..220, but 2GHz frequencies are filtered by check_channel */
984                 size = 220 ;
985                 chfreq = CHANNEL_5GHZ;
986                 break;
987         case AR5K_MODE_11B:
988         case AR5K_MODE_11G:
989         case AR5K_MODE_11G_TURBO:
990                 size = 26;
991                 chfreq = CHANNEL_2GHZ;
992                 break;
993         default:
994                 ATH5K_WARN(ah->ah_sc, "bad mode, not copying channels\n");
995                 return 0;
996         }
997
998         for (i = 0, count = 0; i < size && max > 0; i++) {
999                 ch = i + 1 ;
1000                 freq = ath5k_ieee2mhz(ch);
1001
1002                 /* Check if channel is supported by the chipset */
1003                 if (!ath5k_channel_ok(ah, freq, chfreq))
1004                         continue;
1005
1006                 if (!modparam_all_channels && !ath5k_is_standard_channel(ch))
1007                         continue;
1008
1009                 /* Write channel info and increment counter */
1010                 channels[count].center_freq = freq;
1011                 channels[count].band = (chfreq == CHANNEL_2GHZ) ?
1012                         IEEE80211_BAND_2GHZ : IEEE80211_BAND_5GHZ;
1013                 switch (mode) {
1014                 case AR5K_MODE_11A:
1015                 case AR5K_MODE_11G:
1016                         channels[count].hw_value = chfreq | CHANNEL_OFDM;
1017                         break;
1018                 case AR5K_MODE_11A_TURBO:
1019                 case AR5K_MODE_11G_TURBO:
1020                         channels[count].hw_value = chfreq |
1021                                 CHANNEL_OFDM | CHANNEL_TURBO;
1022                         break;
1023                 case AR5K_MODE_11B:
1024                         channels[count].hw_value = CHANNEL_B;
1025                 }
1026
1027                 count++;
1028                 max--;
1029         }
1030
1031         return count;
1032 }
1033
1034 static void
1035 ath5k_setup_rate_idx(struct ath5k_softc *sc, struct ieee80211_supported_band *b)
1036 {
1037         u8 i;
1038
1039         for (i = 0; i < AR5K_MAX_RATES; i++)
1040                 sc->rate_idx[b->band][i] = -1;
1041
1042         for (i = 0; i < b->n_bitrates; i++) {
1043                 sc->rate_idx[b->band][b->bitrates[i].hw_value] = i;
1044                 if (b->bitrates[i].hw_value_short)
1045                         sc->rate_idx[b->band][b->bitrates[i].hw_value_short] = i;
1046         }
1047 }
1048
1049 static int
1050 ath5k_setup_bands(struct ieee80211_hw *hw)
1051 {
1052         struct ath5k_softc *sc = hw->priv;
1053         struct ath5k_hw *ah = sc->ah;
1054         struct ieee80211_supported_band *sband;
1055         int max_c, count_c = 0;
1056         int i;
1057
1058         BUILD_BUG_ON(ARRAY_SIZE(sc->sbands) < IEEE80211_NUM_BANDS);
1059         max_c = ARRAY_SIZE(sc->channels);
1060
1061         /* 2GHz band */
1062         sband = &sc->sbands[IEEE80211_BAND_2GHZ];
1063         sband->band = IEEE80211_BAND_2GHZ;
1064         sband->bitrates = &sc->rates[IEEE80211_BAND_2GHZ][0];
1065
1066         if (test_bit(AR5K_MODE_11G, sc->ah->ah_capabilities.cap_mode)) {
1067                 /* G mode */
1068                 memcpy(sband->bitrates, &ath5k_rates[0],
1069                        sizeof(struct ieee80211_rate) * 12);
1070                 sband->n_bitrates = 12;
1071
1072                 sband->channels = sc->channels;
1073                 sband->n_channels = ath5k_copy_channels(ah, sband->channels,
1074                                         AR5K_MODE_11G, max_c);
1075
1076                 hw->wiphy->bands[IEEE80211_BAND_2GHZ] = sband;
1077                 count_c = sband->n_channels;
1078                 max_c -= count_c;
1079         } else if (test_bit(AR5K_MODE_11B, sc->ah->ah_capabilities.cap_mode)) {
1080                 /* B mode */
1081                 memcpy(sband->bitrates, &ath5k_rates[0],
1082                        sizeof(struct ieee80211_rate) * 4);
1083                 sband->n_bitrates = 4;
1084
1085                 /* 5211 only supports B rates and uses 4bit rate codes
1086                  * (e.g normally we have 0x1B for 1M, but on 5211 we have 0x0B)
1087                  * fix them up here:
1088                  */
1089                 if (ah->ah_version == AR5K_AR5211) {
1090                         for (i = 0; i < 4; i++) {
1091                                 sband->bitrates[i].hw_value =
1092                                         sband->bitrates[i].hw_value & 0xF;
1093                                 sband->bitrates[i].hw_value_short =
1094                                         sband->bitrates[i].hw_value_short & 0xF;
1095                         }
1096                 }
1097
1098                 sband->channels = sc->channels;
1099                 sband->n_channels = ath5k_copy_channels(ah, sband->channels,
1100                                         AR5K_MODE_11B, max_c);
1101
1102                 hw->wiphy->bands[IEEE80211_BAND_2GHZ] = sband;
1103                 count_c = sband->n_channels;
1104                 max_c -= count_c;
1105         }
1106         ath5k_setup_rate_idx(sc, sband);
1107
1108         /* 5GHz band, A mode */
1109         if (test_bit(AR5K_MODE_11A, sc->ah->ah_capabilities.cap_mode)) {
1110                 sband = &sc->sbands[IEEE80211_BAND_5GHZ];
1111                 sband->band = IEEE80211_BAND_5GHZ;
1112                 sband->bitrates = &sc->rates[IEEE80211_BAND_5GHZ][0];
1113
1114                 memcpy(sband->bitrates, &ath5k_rates[4],
1115                        sizeof(struct ieee80211_rate) * 8);
1116                 sband->n_bitrates = 8;
1117
1118                 sband->channels = &sc->channels[count_c];
1119                 sband->n_channels = ath5k_copy_channels(ah, sband->channels,
1120                                         AR5K_MODE_11A, max_c);
1121
1122                 hw->wiphy->bands[IEEE80211_BAND_5GHZ] = sband;
1123         }
1124         ath5k_setup_rate_idx(sc, sband);
1125
1126         ath5k_debug_dump_bands(sc);
1127
1128         return 0;
1129 }
1130
1131 /*
1132  * Set/change channels. We always reset the chip.
1133  * To accomplish this we must first cleanup any pending DMA,
1134  * then restart stuff after a la  ath5k_init.
1135  *
1136  * Called with sc->lock.
1137  */
1138 static int
1139 ath5k_chan_set(struct ath5k_softc *sc, struct ieee80211_channel *chan)
1140 {
1141         ATH5K_DBG(sc, ATH5K_DEBUG_RESET,
1142                   "channel set, resetting (%u -> %u MHz)\n",
1143                   sc->curchan->center_freq, chan->center_freq);
1144
1145         /*
1146          * To switch channels clear any pending DMA operations;
1147          * wait long enough for the RX fifo to drain, reset the
1148          * hardware at the new frequency, and then re-enable
1149          * the relevant bits of the h/w.
1150          */
1151         return ath5k_reset(sc, chan);
1152 }
1153
1154 static void
1155 ath5k_setcurmode(struct ath5k_softc *sc, unsigned int mode)
1156 {
1157         sc->curmode = mode;
1158
1159         if (mode == AR5K_MODE_11A) {
1160                 sc->curband = &sc->sbands[IEEE80211_BAND_5GHZ];
1161         } else {
1162                 sc->curband = &sc->sbands[IEEE80211_BAND_2GHZ];
1163         }
1164 }
1165
1166 static void
1167 ath5k_mode_setup(struct ath5k_softc *sc)
1168 {
1169         struct ath5k_hw *ah = sc->ah;
1170         u32 rfilt;
1171
1172         /* configure rx filter */
1173         rfilt = sc->filter_flags;
1174         ath5k_hw_set_rx_filter(ah, rfilt);
1175
1176         if (ath5k_hw_hasbssidmask(ah))
1177                 ath5k_hw_set_bssid_mask(ah, sc->bssidmask);
1178
1179         /* configure operational mode */
1180         ath5k_hw_set_opmode(ah, sc->opmode);
1181
1182         ATH5K_DBG(sc, ATH5K_DEBUG_MODE, "mode setup opmode %d\n", sc->opmode);
1183         ATH5K_DBG(sc, ATH5K_DEBUG_MODE, "RX filter 0x%x\n", rfilt);
1184 }
1185
1186 static inline int
1187 ath5k_hw_to_driver_rix(struct ath5k_softc *sc, int hw_rix)
1188 {
1189         int rix;
1190
1191         /* return base rate on errors */
1192         if (WARN(hw_rix < 0 || hw_rix >= AR5K_MAX_RATES,
1193                         "hw_rix out of bounds: %x\n", hw_rix))
1194                 return 0;
1195
1196         rix = sc->rate_idx[sc->curband->band][hw_rix];
1197         if (WARN(rix < 0, "invalid hw_rix: %x\n", hw_rix))
1198                 rix = 0;
1199
1200         return rix;
1201 }
1202
1203 /***************\
1204 * Buffers setup *
1205 \***************/
1206
1207 static
1208 struct sk_buff *ath5k_rx_skb_alloc(struct ath5k_softc *sc, dma_addr_t *skb_addr)
1209 {
1210         struct ath_common *common = ath5k_hw_common(sc->ah);
1211         struct sk_buff *skb;
1212
1213         /*
1214          * Allocate buffer with headroom_needed space for the
1215          * fake physical layer header at the start.
1216          */
1217         skb = ath_rxbuf_alloc(common,
1218                               common->rx_bufsize,
1219                               GFP_ATOMIC);
1220
1221         if (!skb) {
1222                 ATH5K_ERR(sc, "can't alloc skbuff of size %u\n",
1223                                 common->rx_bufsize);
1224                 return NULL;
1225         }
1226
1227         *skb_addr = pci_map_single(sc->pdev,
1228                                    skb->data, common->rx_bufsize,
1229                                    PCI_DMA_FROMDEVICE);
1230         if (unlikely(pci_dma_mapping_error(sc->pdev, *skb_addr))) {
1231                 ATH5K_ERR(sc, "%s: DMA mapping failed\n", __func__);
1232                 dev_kfree_skb(skb);
1233                 return NULL;
1234         }
1235         return skb;
1236 }
1237
1238 static int
1239 ath5k_rxbuf_setup(struct ath5k_softc *sc, struct ath5k_buf *bf)
1240 {
1241         struct ath5k_hw *ah = sc->ah;
1242         struct sk_buff *skb = bf->skb;
1243         struct ath5k_desc *ds;
1244         int ret;
1245
1246         if (!skb) {
1247                 skb = ath5k_rx_skb_alloc(sc, &bf->skbaddr);
1248                 if (!skb)
1249                         return -ENOMEM;
1250                 bf->skb = skb;
1251         }
1252
1253         /*
1254          * Setup descriptors.  For receive we always terminate
1255          * the descriptor list with a self-linked entry so we'll
1256          * not get overrun under high load (as can happen with a
1257          * 5212 when ANI processing enables PHY error frames).
1258          *
1259          * To ensure the last descriptor is self-linked we create
1260          * each descriptor as self-linked and add it to the end.  As
1261          * each additional descriptor is added the previous self-linked
1262          * entry is "fixed" naturally.  This should be safe even
1263          * if DMA is happening.  When processing RX interrupts we
1264          * never remove/process the last, self-linked, entry on the
1265          * descriptor list.  This ensures the hardware always has
1266          * someplace to write a new frame.
1267          */
1268         ds = bf->desc;
1269         ds->ds_link = bf->daddr;        /* link to self */
1270         ds->ds_data = bf->skbaddr;
1271         ret = ath5k_hw_setup_rx_desc(ah, ds, ah->common.rx_bufsize, 0);
1272         if (ret) {
1273                 ATH5K_ERR(sc, "%s: could not setup RX desc\n", __func__);
1274                 return ret;
1275         }
1276
1277         if (sc->rxlink != NULL)
1278                 *sc->rxlink = bf->daddr;
1279         sc->rxlink = &ds->ds_link;
1280         return 0;
1281 }
1282
1283 static enum ath5k_pkt_type get_hw_packet_type(struct sk_buff *skb)
1284 {
1285         struct ieee80211_hdr *hdr;
1286         enum ath5k_pkt_type htype;
1287         __le16 fc;
1288
1289         hdr = (struct ieee80211_hdr *)skb->data;
1290         fc = hdr->frame_control;
1291
1292         if (ieee80211_is_beacon(fc))
1293                 htype = AR5K_PKT_TYPE_BEACON;
1294         else if (ieee80211_is_probe_resp(fc))
1295                 htype = AR5K_PKT_TYPE_PROBE_RESP;
1296         else if (ieee80211_is_atim(fc))
1297                 htype = AR5K_PKT_TYPE_ATIM;
1298         else if (ieee80211_is_pspoll(fc))
1299                 htype = AR5K_PKT_TYPE_PSPOLL;
1300         else
1301                 htype = AR5K_PKT_TYPE_NORMAL;
1302
1303         return htype;
1304 }
1305
1306 static int
1307 ath5k_txbuf_setup(struct ath5k_softc *sc, struct ath5k_buf *bf,
1308                   struct ath5k_txq *txq, int padsize)
1309 {
1310         struct ath5k_hw *ah = sc->ah;
1311         struct ath5k_desc *ds = bf->desc;
1312         struct sk_buff *skb = bf->skb;
1313         struct ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
1314         unsigned int pktlen, flags, keyidx = AR5K_TXKEYIX_INVALID;
1315         struct ieee80211_rate *rate;
1316         unsigned int mrr_rate[3], mrr_tries[3];
1317         int i, ret;
1318         u16 hw_rate;
1319         u16 cts_rate = 0;
1320         u16 duration = 0;
1321         u8 rc_flags;
1322
1323         flags = AR5K_TXDESC_INTREQ | AR5K_TXDESC_CLRDMASK;
1324
1325         /* XXX endianness */
1326         bf->skbaddr = pci_map_single(sc->pdev, skb->data, skb->len,
1327                         PCI_DMA_TODEVICE);
1328
1329         rate = ieee80211_get_tx_rate(sc->hw, info);
1330         if (!rate) {
1331                 ret = -EINVAL;
1332                 goto err_unmap;
1333         }
1334
1335         if (info->flags & IEEE80211_TX_CTL_NO_ACK)
1336                 flags |= AR5K_TXDESC_NOACK;
1337
1338         rc_flags = info->control.rates[0].flags;
1339         hw_rate = (rc_flags & IEEE80211_TX_RC_USE_SHORT_PREAMBLE) ?
1340                 rate->hw_value_short : rate->hw_value;
1341
1342         pktlen = skb->len;
1343
1344         /* FIXME: If we are in g mode and rate is a CCK rate
1345          * subtract ah->ah_txpower.txp_cck_ofdm_pwr_delta
1346          * from tx power (value is in dB units already) */
1347         if (info->control.hw_key) {
1348                 keyidx = info->control.hw_key->hw_key_idx;
1349                 pktlen += info->control.hw_key->icv_len;
1350         }
1351         if (rc_flags & IEEE80211_TX_RC_USE_RTS_CTS) {
1352                 flags |= AR5K_TXDESC_RTSENA;
1353                 cts_rate = ieee80211_get_rts_cts_rate(sc->hw, info)->hw_value;
1354                 duration = le16_to_cpu(ieee80211_rts_duration(sc->hw,
1355                         sc->vif, pktlen, info));
1356         }
1357         if (rc_flags & IEEE80211_TX_RC_USE_CTS_PROTECT) {
1358                 flags |= AR5K_TXDESC_CTSENA;
1359                 cts_rate = ieee80211_get_rts_cts_rate(sc->hw, info)->hw_value;
1360                 duration = le16_to_cpu(ieee80211_ctstoself_duration(sc->hw,
1361                         sc->vif, pktlen, info));
1362         }
1363         ret = ah->ah_setup_tx_desc(ah, ds, pktlen,
1364                 ieee80211_get_hdrlen_from_skb(skb), padsize,
1365                 get_hw_packet_type(skb),
1366                 (sc->power_level * 2),
1367                 hw_rate,
1368                 info->control.rates[0].count, keyidx, ah->ah_tx_ant, flags,
1369                 cts_rate, duration);
1370         if (ret)
1371                 goto err_unmap;
1372
1373         memset(mrr_rate, 0, sizeof(mrr_rate));
1374         memset(mrr_tries, 0, sizeof(mrr_tries));
1375         for (i = 0; i < 3; i++) {
1376                 rate = ieee80211_get_alt_retry_rate(sc->hw, info, i);
1377                 if (!rate)
1378                         break;
1379
1380                 mrr_rate[i] = rate->hw_value;
1381                 mrr_tries[i] = info->control.rates[i + 1].count;
1382         }
1383
1384         ath5k_hw_setup_mrr_tx_desc(ah, ds,
1385                 mrr_rate[0], mrr_tries[0],
1386                 mrr_rate[1], mrr_tries[1],
1387                 mrr_rate[2], mrr_tries[2]);
1388
1389         ds->ds_link = 0;
1390         ds->ds_data = bf->skbaddr;
1391
1392         spin_lock_bh(&txq->lock);
1393         list_add_tail(&bf->list, &txq->q);
1394         if (txq->link == NULL) /* is this first packet? */
1395                 ath5k_hw_set_txdp(ah, txq->qnum, bf->daddr);
1396         else /* no, so only link it */
1397                 *txq->link = bf->daddr;
1398
1399         txq->link = &ds->ds_link;
1400         ath5k_hw_start_tx_dma(ah, txq->qnum);
1401         mmiowb();
1402         spin_unlock_bh(&txq->lock);
1403
1404         return 0;
1405 err_unmap:
1406         pci_unmap_single(sc->pdev, bf->skbaddr, skb->len, PCI_DMA_TODEVICE);
1407         return ret;
1408 }
1409
1410 /*******************\
1411 * Descriptors setup *
1412 \*******************/
1413
1414 static int
1415 ath5k_desc_alloc(struct ath5k_softc *sc, struct pci_dev *pdev)
1416 {
1417         struct ath5k_desc *ds;
1418         struct ath5k_buf *bf;
1419         dma_addr_t da;
1420         unsigned int i;
1421         int ret;
1422
1423         /* allocate descriptors */
1424         sc->desc_len = sizeof(struct ath5k_desc) *
1425                         (ATH_TXBUF + ATH_RXBUF + ATH_BCBUF + 1);
1426         sc->desc = pci_alloc_consistent(pdev, sc->desc_len, &sc->desc_daddr);
1427         if (sc->desc == NULL) {
1428                 ATH5K_ERR(sc, "can't allocate descriptors\n");
1429                 ret = -ENOMEM;
1430                 goto err;
1431         }
1432         ds = sc->desc;
1433         da = sc->desc_daddr;
1434         ATH5K_DBG(sc, ATH5K_DEBUG_ANY, "DMA map: %p (%zu) -> %llx\n",
1435                 ds, sc->desc_len, (unsigned long long)sc->desc_daddr);
1436
1437         bf = kcalloc(1 + ATH_TXBUF + ATH_RXBUF + ATH_BCBUF,
1438                         sizeof(struct ath5k_buf), GFP_KERNEL);
1439         if (bf == NULL) {
1440                 ATH5K_ERR(sc, "can't allocate bufptr\n");
1441                 ret = -ENOMEM;
1442                 goto err_free;
1443         }
1444         sc->bufptr = bf;
1445
1446         INIT_LIST_HEAD(&sc->rxbuf);
1447         for (i = 0; i < ATH_RXBUF; i++, bf++, ds++, da += sizeof(*ds)) {
1448                 bf->desc = ds;
1449                 bf->daddr = da;
1450                 list_add_tail(&bf->list, &sc->rxbuf);
1451         }
1452
1453         INIT_LIST_HEAD(&sc->txbuf);
1454         sc->txbuf_len = ATH_TXBUF;
1455         for (i = 0; i < ATH_TXBUF; i++, bf++, ds++,
1456                         da += sizeof(*ds)) {
1457                 bf->desc = ds;
1458                 bf->daddr = da;
1459                 list_add_tail(&bf->list, &sc->txbuf);
1460         }
1461
1462         /* beacon buffer */
1463         bf->desc = ds;
1464         bf->daddr = da;
1465         sc->bbuf = bf;
1466
1467         return 0;
1468 err_free:
1469         pci_free_consistent(pdev, sc->desc_len, sc->desc, sc->desc_daddr);
1470 err:
1471         sc->desc = NULL;
1472         return ret;
1473 }
1474
1475 static void
1476 ath5k_desc_free(struct ath5k_softc *sc, struct pci_dev *pdev)
1477 {
1478         struct ath5k_buf *bf;
1479
1480         ath5k_txbuf_free_skb(sc, sc->bbuf);
1481         list_for_each_entry(bf, &sc->txbuf, list)
1482                 ath5k_txbuf_free_skb(sc, bf);
1483         list_for_each_entry(bf, &sc->rxbuf, list)
1484                 ath5k_rxbuf_free_skb(sc, bf);
1485
1486         /* Free memory associated with all descriptors */
1487         pci_free_consistent(pdev, sc->desc_len, sc->desc, sc->desc_daddr);
1488         sc->desc = NULL;
1489         sc->desc_daddr = 0;
1490
1491         kfree(sc->bufptr);
1492         sc->bufptr = NULL;
1493         sc->bbuf = NULL;
1494 }
1495
1496
1497
1498
1499
1500 /**************\
1501 * Queues setup *
1502 \**************/
1503
1504 static struct ath5k_txq *
1505 ath5k_txq_setup(struct ath5k_softc *sc,
1506                 int qtype, int subtype)
1507 {
1508         struct ath5k_hw *ah = sc->ah;
1509         struct ath5k_txq *txq;
1510         struct ath5k_txq_info qi = {
1511                 .tqi_subtype = subtype,
1512                 .tqi_aifs = AR5K_TXQ_USEDEFAULT,
1513                 .tqi_cw_min = AR5K_TXQ_USEDEFAULT,
1514                 .tqi_cw_max = AR5K_TXQ_USEDEFAULT
1515         };
1516         int qnum;
1517
1518         /*
1519          * Enable interrupts only for EOL and DESC conditions.
1520          * We mark tx descriptors to receive a DESC interrupt
1521          * when a tx queue gets deep; otherwise we wait for the
1522          * EOL to reap descriptors.  Note that this is done to
1523          * reduce interrupt load and this only defers reaping
1524          * descriptors, never transmitting frames.  Aside from
1525          * reducing interrupts this also permits more concurrency.
1526          * The only potential downside is if the tx queue backs
1527          * up in which case the top half of the kernel may backup
1528          * due to a lack of tx descriptors.
1529          */
1530         qi.tqi_flags = AR5K_TXQ_FLAG_TXEOLINT_ENABLE |
1531                                 AR5K_TXQ_FLAG_TXDESCINT_ENABLE;
1532         qnum = ath5k_hw_setup_tx_queue(ah, qtype, &qi);
1533         if (qnum < 0) {
1534                 /*
1535                  * NB: don't print a message, this happens
1536                  * normally on parts with too few tx queues
1537                  */
1538                 return ERR_PTR(qnum);
1539         }
1540         if (qnum >= ARRAY_SIZE(sc->txqs)) {
1541                 ATH5K_ERR(sc, "hw qnum %u out of range, max %tu!\n",
1542                         qnum, ARRAY_SIZE(sc->txqs));
1543                 ath5k_hw_release_tx_queue(ah, qnum);
1544                 return ERR_PTR(-EINVAL);
1545         }
1546         txq = &sc->txqs[qnum];
1547         if (!txq->setup) {
1548                 txq->qnum = qnum;
1549                 txq->link = NULL;
1550                 INIT_LIST_HEAD(&txq->q);
1551                 spin_lock_init(&txq->lock);
1552                 txq->setup = true;
1553         }
1554         return &sc->txqs[qnum];
1555 }
1556
1557 static int
1558 ath5k_beaconq_setup(struct ath5k_hw *ah)
1559 {
1560         struct ath5k_txq_info qi = {
1561                 .tqi_aifs = AR5K_TXQ_USEDEFAULT,
1562                 .tqi_cw_min = AR5K_TXQ_USEDEFAULT,
1563                 .tqi_cw_max = AR5K_TXQ_USEDEFAULT,
1564                 /* NB: for dynamic turbo, don't enable any other interrupts */
1565                 .tqi_flags = AR5K_TXQ_FLAG_TXDESCINT_ENABLE
1566         };
1567
1568         return ath5k_hw_setup_tx_queue(ah, AR5K_TX_QUEUE_BEACON, &qi);
1569 }
1570
1571 static int
1572 ath5k_beaconq_config(struct ath5k_softc *sc)
1573 {
1574         struct ath5k_hw *ah = sc->ah;
1575         struct ath5k_txq_info qi;
1576         int ret;
1577
1578         ret = ath5k_hw_get_tx_queueprops(ah, sc->bhalq, &qi);
1579         if (ret)
1580                 goto err;
1581
1582         if (sc->opmode == NL80211_IFTYPE_AP ||
1583                 sc->opmode == NL80211_IFTYPE_MESH_POINT) {
1584                 /*
1585                  * Always burst out beacon and CAB traffic
1586                  * (aifs = cwmin = cwmax = 0)
1587                  */
1588                 qi.tqi_aifs = 0;
1589                 qi.tqi_cw_min = 0;
1590                 qi.tqi_cw_max = 0;
1591         } else if (sc->opmode == NL80211_IFTYPE_ADHOC) {
1592                 /*
1593                  * Adhoc mode; backoff between 0 and (2 * cw_min).
1594                  */
1595                 qi.tqi_aifs = 0;
1596                 qi.tqi_cw_min = 0;
1597                 qi.tqi_cw_max = 2 * ah->ah_cw_min;
1598         }
1599
1600         ATH5K_DBG(sc, ATH5K_DEBUG_BEACON,
1601                 "beacon queueprops tqi_aifs:%d tqi_cw_min:%d tqi_cw_max:%d\n",
1602                 qi.tqi_aifs, qi.tqi_cw_min, qi.tqi_cw_max);
1603
1604         ret = ath5k_hw_set_tx_queueprops(ah, sc->bhalq, &qi);
1605         if (ret) {
1606                 ATH5K_ERR(sc, "%s: unable to update parameters for beacon "
1607                         "hardware queue!\n", __func__);
1608                 goto err;
1609         }
1610         ret = ath5k_hw_reset_tx_queue(ah, sc->bhalq); /* push to h/w */
1611         if (ret)
1612                 goto err;
1613
1614         /* reconfigure cabq with ready time to 80% of beacon_interval */
1615         ret = ath5k_hw_get_tx_queueprops(ah, AR5K_TX_QUEUE_ID_CAB, &qi);
1616         if (ret)
1617                 goto err;
1618
1619         qi.tqi_ready_time = (sc->bintval * 80) / 100;
1620         ret = ath5k_hw_set_tx_queueprops(ah, AR5K_TX_QUEUE_ID_CAB, &qi);
1621         if (ret)
1622                 goto err;
1623
1624         ret = ath5k_hw_reset_tx_queue(ah, AR5K_TX_QUEUE_ID_CAB);
1625 err:
1626         return ret;
1627 }
1628
1629 static void
1630 ath5k_txq_drainq(struct ath5k_softc *sc, struct ath5k_txq *txq)
1631 {
1632         struct ath5k_buf *bf, *bf0;
1633
1634         /*
1635          * NB: this assumes output has been stopped and
1636          *     we do not need to block ath5k_tx_tasklet
1637          */
1638         spin_lock_bh(&txq->lock);
1639         list_for_each_entry_safe(bf, bf0, &txq->q, list) {
1640                 ath5k_debug_printtxbuf(sc, bf);
1641
1642                 ath5k_txbuf_free_skb(sc, bf);
1643
1644                 spin_lock_bh(&sc->txbuflock);
1645                 list_move_tail(&bf->list, &sc->txbuf);
1646                 sc->txbuf_len++;
1647                 spin_unlock_bh(&sc->txbuflock);
1648         }
1649         txq->link = NULL;
1650         spin_unlock_bh(&txq->lock);
1651 }
1652
1653 /*
1654  * Drain the transmit queues and reclaim resources.
1655  */
1656 static void
1657 ath5k_txq_cleanup(struct ath5k_softc *sc)
1658 {
1659         struct ath5k_hw *ah = sc->ah;
1660         unsigned int i;
1661
1662         /* XXX return value */
1663         if (likely(!test_bit(ATH_STAT_INVALID, sc->status))) {
1664                 /* don't touch the hardware if marked invalid */
1665                 ath5k_hw_stop_tx_dma(ah, sc->bhalq);
1666                 ATH5K_DBG(sc, ATH5K_DEBUG_RESET, "beacon queue %x\n",
1667                         ath5k_hw_get_txdp(ah, sc->bhalq));
1668                 for (i = 0; i < ARRAY_SIZE(sc->txqs); i++)
1669                         if (sc->txqs[i].setup) {
1670                                 ath5k_hw_stop_tx_dma(ah, sc->txqs[i].qnum);
1671                                 ATH5K_DBG(sc, ATH5K_DEBUG_RESET, "txq [%u] %x, "
1672                                         "link %p\n",
1673                                         sc->txqs[i].qnum,
1674                                         ath5k_hw_get_txdp(ah,
1675                                                         sc->txqs[i].qnum),
1676                                         sc->txqs[i].link);
1677                         }
1678         }
1679
1680         for (i = 0; i < ARRAY_SIZE(sc->txqs); i++)
1681                 if (sc->txqs[i].setup)
1682                         ath5k_txq_drainq(sc, &sc->txqs[i]);
1683 }
1684
1685 static void
1686 ath5k_txq_release(struct ath5k_softc *sc)
1687 {
1688         struct ath5k_txq *txq = sc->txqs;
1689         unsigned int i;
1690
1691         for (i = 0; i < ARRAY_SIZE(sc->txqs); i++, txq++)
1692                 if (txq->setup) {
1693                         ath5k_hw_release_tx_queue(sc->ah, txq->qnum);
1694                         txq->setup = false;
1695                 }
1696 }
1697
1698
1699
1700
1701 /*************\
1702 * RX Handling *
1703 \*************/
1704
1705 /*
1706  * Enable the receive h/w following a reset.
1707  */
1708 static int
1709 ath5k_rx_start(struct ath5k_softc *sc)
1710 {
1711         struct ath5k_hw *ah = sc->ah;
1712         struct ath_common *common = ath5k_hw_common(ah);
1713         struct ath5k_buf *bf;
1714         int ret;
1715
1716         common->rx_bufsize = roundup(IEEE80211_MAX_FRAME_LEN, common->cachelsz);
1717
1718         ATH5K_DBG(sc, ATH5K_DEBUG_RESET, "cachelsz %u rx_bufsize %u\n",
1719                   common->cachelsz, common->rx_bufsize);
1720
1721         spin_lock_bh(&sc->rxbuflock);
1722         sc->rxlink = NULL;
1723         list_for_each_entry(bf, &sc->rxbuf, list) {
1724                 ret = ath5k_rxbuf_setup(sc, bf);
1725                 if (ret != 0) {
1726                         spin_unlock_bh(&sc->rxbuflock);
1727                         goto err;
1728                 }
1729         }
1730         bf = list_first_entry(&sc->rxbuf, struct ath5k_buf, list);
1731         ath5k_hw_set_rxdp(ah, bf->daddr);
1732         spin_unlock_bh(&sc->rxbuflock);
1733
1734         ath5k_hw_start_rx_dma(ah);      /* enable recv descriptors */
1735         ath5k_mode_setup(sc);           /* set filters, etc. */
1736         ath5k_hw_start_rx_pcu(ah);      /* re-enable PCU/DMA engine */
1737
1738         return 0;
1739 err:
1740         return ret;
1741 }
1742
1743 /*
1744  * Disable the receive h/w in preparation for a reset.
1745  */
1746 static void
1747 ath5k_rx_stop(struct ath5k_softc *sc)
1748 {
1749         struct ath5k_hw *ah = sc->ah;
1750
1751         ath5k_hw_stop_rx_pcu(ah);       /* disable PCU */
1752         ath5k_hw_set_rx_filter(ah, 0);  /* clear recv filter */
1753         ath5k_hw_stop_rx_dma(ah);       /* disable DMA engine */
1754
1755         ath5k_debug_printrxbuffs(sc, ah);
1756 }
1757
1758 static unsigned int
1759 ath5k_rx_decrypted(struct ath5k_softc *sc, struct sk_buff *skb,
1760                    struct ath5k_rx_status *rs)
1761 {
1762         struct ath5k_hw *ah = sc->ah;
1763         struct ath_common *common = ath5k_hw_common(ah);
1764         struct ieee80211_hdr *hdr = (void *)skb->data;
1765         unsigned int keyix, hlen;
1766
1767         if (!(rs->rs_status & AR5K_RXERR_DECRYPT) &&
1768                         rs->rs_keyix != AR5K_RXKEYIX_INVALID)
1769                 return RX_FLAG_DECRYPTED;
1770
1771         /* Apparently when a default key is used to decrypt the packet
1772            the hw does not set the index used to decrypt.  In such cases
1773            get the index from the packet. */
1774         hlen = ieee80211_hdrlen(hdr->frame_control);
1775         if (ieee80211_has_protected(hdr->frame_control) &&
1776             !(rs->rs_status & AR5K_RXERR_DECRYPT) &&
1777             skb->len >= hlen + 4) {
1778                 keyix = skb->data[hlen + 3] >> 6;
1779
1780                 if (test_bit(keyix, common->keymap))
1781                         return RX_FLAG_DECRYPTED;
1782         }
1783
1784         return 0;
1785 }
1786
1787
1788 static void
1789 ath5k_check_ibss_tsf(struct ath5k_softc *sc, struct sk_buff *skb,
1790                      struct ieee80211_rx_status *rxs)
1791 {
1792         struct ath_common *common = ath5k_hw_common(sc->ah);
1793         u64 tsf, bc_tstamp;
1794         u32 hw_tu;
1795         struct ieee80211_mgmt *mgmt = (struct ieee80211_mgmt *)skb->data;
1796
1797         if (ieee80211_is_beacon(mgmt->frame_control) &&
1798             le16_to_cpu(mgmt->u.beacon.capab_info) & WLAN_CAPABILITY_IBSS &&
1799             memcmp(mgmt->bssid, common->curbssid, ETH_ALEN) == 0) {
1800                 /*
1801                  * Received an IBSS beacon with the same BSSID. Hardware *must*
1802                  * have updated the local TSF. We have to work around various
1803                  * hardware bugs, though...
1804                  */
1805                 tsf = ath5k_hw_get_tsf64(sc->ah);
1806                 bc_tstamp = le64_to_cpu(mgmt->u.beacon.timestamp);
1807                 hw_tu = TSF_TO_TU(tsf);
1808
1809                 ATH5K_DBG_UNLIMIT(sc, ATH5K_DEBUG_BEACON,
1810                         "beacon %llx mactime %llx (diff %lld) tsf now %llx\n",
1811                         (unsigned long long)bc_tstamp,
1812                         (unsigned long long)rxs->mactime,
1813                         (unsigned long long)(rxs->mactime - bc_tstamp),
1814                         (unsigned long long)tsf);
1815
1816                 /*
1817                  * Sometimes the HW will give us a wrong tstamp in the rx
1818                  * status, causing the timestamp extension to go wrong.
1819                  * (This seems to happen especially with beacon frames bigger
1820                  * than 78 byte (incl. FCS))
1821                  * But we know that the receive timestamp must be later than the
1822                  * timestamp of the beacon since HW must have synced to that.
1823                  *
1824                  * NOTE: here we assume mactime to be after the frame was
1825                  * received, not like mac80211 which defines it at the start.
1826                  */
1827                 if (bc_tstamp > rxs->mactime) {
1828                         ATH5K_DBG_UNLIMIT(sc, ATH5K_DEBUG_BEACON,
1829                                 "fixing mactime from %llx to %llx\n",
1830                                 (unsigned long long)rxs->mactime,
1831                                 (unsigned long long)tsf);
1832                         rxs->mactime = tsf;
1833                 }
1834
1835                 /*
1836                  * Local TSF might have moved higher than our beacon timers,
1837                  * in that case we have to update them to continue sending
1838                  * beacons. This also takes care of synchronizing beacon sending
1839                  * times with other stations.
1840                  */
1841                 if (hw_tu >= sc->nexttbtt)
1842                         ath5k_beacon_update_timers(sc, bc_tstamp);
1843         }
1844 }
1845
1846 static void
1847 ath5k_update_beacon_rssi(struct ath5k_softc *sc, struct sk_buff *skb, int rssi)
1848 {
1849         struct ieee80211_mgmt *mgmt = (struct ieee80211_mgmt *)skb->data;
1850         struct ath5k_hw *ah = sc->ah;
1851         struct ath_common *common = ath5k_hw_common(ah);
1852
1853         /* only beacons from our BSSID */
1854         if (!ieee80211_is_beacon(mgmt->frame_control) ||
1855             memcmp(mgmt->bssid, common->curbssid, ETH_ALEN) != 0)
1856                 return;
1857
1858         ah->ah_beacon_rssi_avg = ath5k_moving_average(ah->ah_beacon_rssi_avg,
1859                                                       rssi);
1860
1861         /* in IBSS mode we should keep RSSI statistics per neighbour */
1862         /* le16_to_cpu(mgmt->u.beacon.capab_info) & WLAN_CAPABILITY_IBSS */
1863 }
1864
1865 /*
1866  * Compute padding position. skb must contain an IEEE 802.11 frame
1867  */
1868 static int ath5k_common_padpos(struct sk_buff *skb)
1869 {
1870         struct ieee80211_hdr * hdr = (struct ieee80211_hdr *)skb->data;
1871         __le16 frame_control = hdr->frame_control;
1872         int padpos = 24;
1873
1874         if (ieee80211_has_a4(frame_control)) {
1875                 padpos += ETH_ALEN;
1876         }
1877         if (ieee80211_is_data_qos(frame_control)) {
1878                 padpos += IEEE80211_QOS_CTL_LEN;
1879         }
1880
1881         return padpos;
1882 }
1883
1884 /*
1885  * This function expects an 802.11 frame and returns the number of
1886  * bytes added, or -1 if we don't have enough header room.
1887  */
1888 static int ath5k_add_padding(struct sk_buff *skb)
1889 {
1890         int padpos = ath5k_common_padpos(skb);
1891         int padsize = padpos & 3;
1892
1893         if (padsize && skb->len>padpos) {
1894
1895                 if (skb_headroom(skb) < padsize)
1896                         return -1;
1897
1898                 skb_push(skb, padsize);
1899                 memmove(skb->data, skb->data+padsize, padpos);
1900                 return padsize;
1901         }
1902
1903         return 0;
1904 }
1905
1906 /*
1907  * The MAC header is padded to have 32-bit boundary if the
1908  * packet payload is non-zero. The general calculation for
1909  * padsize would take into account odd header lengths:
1910  * padsize = 4 - (hdrlen & 3); however, since only
1911  * even-length headers are used, padding can only be 0 or 2
1912  * bytes and we can optimize this a bit.  We must not try to
1913  * remove padding from short control frames that do not have a
1914  * payload.
1915  *
1916  * This function expects an 802.11 frame and returns the number of
1917  * bytes removed.
1918  */
1919 static int ath5k_remove_padding(struct sk_buff *skb)
1920 {
1921         int padpos = ath5k_common_padpos(skb);
1922         int padsize = padpos & 3;
1923
1924         if (padsize && skb->len>=padpos+padsize) {
1925                 memmove(skb->data + padsize, skb->data, padpos);
1926                 skb_pull(skb, padsize);
1927                 return padsize;
1928         }
1929
1930         return 0;
1931 }
1932
1933 static void
1934 ath5k_receive_frame(struct ath5k_softc *sc, struct sk_buff *skb,
1935                     struct ath5k_rx_status *rs)
1936 {
1937         struct ieee80211_rx_status *rxs;
1938
1939         ath5k_remove_padding(skb);
1940
1941         rxs = IEEE80211_SKB_RXCB(skb);
1942
1943         rxs->flag = 0;
1944         if (unlikely(rs->rs_status & AR5K_RXERR_MIC))
1945                 rxs->flag |= RX_FLAG_MMIC_ERROR;
1946
1947         /*
1948          * always extend the mac timestamp, since this information is
1949          * also needed for proper IBSS merging.
1950          *
1951          * XXX: it might be too late to do it here, since rs_tstamp is
1952          * 15bit only. that means TSF extension has to be done within
1953          * 32768usec (about 32ms). it might be necessary to move this to
1954          * the interrupt handler, like it is done in madwifi.
1955          *
1956          * Unfortunately we don't know when the hardware takes the rx
1957          * timestamp (beginning of phy frame, data frame, end of rx?).
1958          * The only thing we know is that it is hardware specific...
1959          * On AR5213 it seems the rx timestamp is at the end of the
1960          * frame, but i'm not sure.
1961          *
1962          * NOTE: mac80211 defines mactime at the beginning of the first
1963          * data symbol. Since we don't have any time references it's
1964          * impossible to comply to that. This affects IBSS merge only
1965          * right now, so it's not too bad...
1966          */
1967         rxs->mactime = ath5k_extend_tsf(sc->ah, rs->rs_tstamp);
1968         rxs->flag |= RX_FLAG_TSFT;
1969
1970         rxs->freq = sc->curchan->center_freq;
1971         rxs->band = sc->curband->band;
1972
1973         rxs->signal = sc->ah->ah_noise_floor + rs->rs_rssi;
1974
1975         rxs->antenna = rs->rs_antenna;
1976
1977         if (rs->rs_antenna > 0 && rs->rs_antenna < 5)
1978                 sc->stats.antenna_rx[rs->rs_antenna]++;
1979         else
1980                 sc->stats.antenna_rx[0]++; /* invalid */
1981
1982         rxs->rate_idx = ath5k_hw_to_driver_rix(sc, rs->rs_rate);
1983         rxs->flag |= ath5k_rx_decrypted(sc, skb, rs);
1984
1985         if (rxs->rate_idx >= 0 && rs->rs_rate ==
1986             sc->curband->bitrates[rxs->rate_idx].hw_value_short)
1987                 rxs->flag |= RX_FLAG_SHORTPRE;
1988
1989         ath5k_debug_dump_skb(sc, skb, "RX  ", 0);
1990
1991         ath5k_update_beacon_rssi(sc, skb, rs->rs_rssi);
1992
1993         /* check beacons in IBSS mode */
1994         if (sc->opmode == NL80211_IFTYPE_ADHOC)
1995                 ath5k_check_ibss_tsf(sc, skb, rxs);
1996
1997         ieee80211_rx(sc->hw, skb);
1998 }
1999
2000 /** ath5k_frame_receive_ok() - Do we want to receive this frame or not?
2001  *
2002  * Check if we want to further process this frame or not. Also update
2003  * statistics. Return true if we want this frame, false if not.
2004  */
2005 static bool
2006 ath5k_receive_frame_ok(struct ath5k_softc *sc, struct ath5k_rx_status *rs)
2007 {
2008         sc->stats.rx_all_count++;
2009
2010         if (unlikely(rs->rs_status)) {
2011                 if (rs->rs_status & AR5K_RXERR_CRC)
2012                         sc->stats.rxerr_crc++;
2013                 if (rs->rs_status & AR5K_RXERR_FIFO)
2014                         sc->stats.rxerr_fifo++;
2015                 if (rs->rs_status & AR5K_RXERR_PHY) {
2016                         sc->stats.rxerr_phy++;
2017                         if (rs->rs_phyerr > 0 && rs->rs_phyerr < 32)
2018                                 sc->stats.rxerr_phy_code[rs->rs_phyerr]++;
2019                         return false;
2020                 }
2021                 if (rs->rs_status & AR5K_RXERR_DECRYPT) {
2022                         /*
2023                          * Decrypt error.  If the error occurred
2024                          * because there was no hardware key, then
2025                          * let the frame through so the upper layers
2026                          * can process it.  This is necessary for 5210
2027                          * parts which have no way to setup a ``clear''
2028                          * key cache entry.
2029                          *
2030                          * XXX do key cache faulting
2031                          */
2032                         sc->stats.rxerr_decrypt++;
2033                         if (rs->rs_keyix == AR5K_RXKEYIX_INVALID &&
2034                             !(rs->rs_status & AR5K_RXERR_CRC))
2035                                 return true;
2036                 }
2037                 if (rs->rs_status & AR5K_RXERR_MIC) {
2038                         sc->stats.rxerr_mic++;
2039                         return true;
2040                 }
2041
2042                 /* reject any frames with non-crypto errors */
2043                 if (rs->rs_status & ~(AR5K_RXERR_DECRYPT))
2044                         return false;
2045         }
2046
2047         if (unlikely(rs->rs_more)) {
2048                 sc->stats.rxerr_jumbo++;
2049                 return false;
2050         }
2051         return true;
2052 }
2053
2054 static void
2055 ath5k_tasklet_rx(unsigned long data)
2056 {
2057         struct ath5k_rx_status rs = {};
2058         struct sk_buff *skb, *next_skb;
2059         dma_addr_t next_skb_addr;
2060         struct ath5k_softc *sc = (void *)data;
2061         struct ath5k_hw *ah = sc->ah;
2062         struct ath_common *common = ath5k_hw_common(ah);
2063         struct ath5k_buf *bf;
2064         struct ath5k_desc *ds;
2065         int ret;
2066
2067         spin_lock(&sc->rxbuflock);
2068         if (list_empty(&sc->rxbuf)) {
2069                 ATH5K_WARN(sc, "empty rx buf pool\n");
2070                 goto unlock;
2071         }
2072         do {
2073                 bf = list_first_entry(&sc->rxbuf, struct ath5k_buf, list);
2074                 BUG_ON(bf->skb == NULL);
2075                 skb = bf->skb;
2076                 ds = bf->desc;
2077
2078                 /* bail if HW is still using self-linked descriptor */
2079                 if (ath5k_hw_get_rxdp(sc->ah) == bf->daddr)
2080                         break;
2081
2082                 ret = sc->ah->ah_proc_rx_desc(sc->ah, ds, &rs);
2083                 if (unlikely(ret == -EINPROGRESS))
2084                         break;
2085                 else if (unlikely(ret)) {
2086                         ATH5K_ERR(sc, "error in processing rx descriptor\n");
2087                         sc->stats.rxerr_proc++;
2088                         break;
2089                 }
2090
2091                 if (ath5k_receive_frame_ok(sc, &rs)) {
2092                         next_skb = ath5k_rx_skb_alloc(sc, &next_skb_addr);
2093
2094                         /*
2095                          * If we can't replace bf->skb with a new skb under
2096                          * memory pressure, just skip this packet
2097                          */
2098                         if (!next_skb)
2099                                 goto next;
2100
2101                         pci_unmap_single(sc->pdev, bf->skbaddr,
2102                                          common->rx_bufsize,
2103                                          PCI_DMA_FROMDEVICE);
2104
2105                         skb_put(skb, rs.rs_datalen);
2106
2107                         ath5k_receive_frame(sc, skb, &rs);
2108
2109                         bf->skb = next_skb;
2110                         bf->skbaddr = next_skb_addr;
2111                 }
2112 next:
2113                 list_move_tail(&bf->list, &sc->rxbuf);
2114         } while (ath5k_rxbuf_setup(sc, bf) == 0);
2115 unlock:
2116         spin_unlock(&sc->rxbuflock);
2117 }
2118
2119
2120 /*************\
2121 * TX Handling *
2122 \*************/
2123
2124 static void
2125 ath5k_tx_processq(struct ath5k_softc *sc, struct ath5k_txq *txq)
2126 {
2127         struct ath5k_tx_status ts = {};
2128         struct ath5k_buf *bf, *bf0;
2129         struct ath5k_desc *ds;
2130         struct sk_buff *skb;
2131         struct ieee80211_tx_info *info;
2132         int i, ret;
2133
2134         spin_lock(&txq->lock);
2135         list_for_each_entry_safe(bf, bf0, &txq->q, list) {
2136                 ds = bf->desc;
2137
2138                 /*
2139                  * It's possible that the hardware can say the buffer is
2140                  * completed when it hasn't yet loaded the ds_link from
2141                  * host memory and moved on.  If there are more TX
2142                  * descriptors in the queue, wait for TXDP to change
2143                  * before processing this one.
2144                  */
2145                 if (ath5k_hw_get_txdp(sc->ah, txq->qnum) == bf->daddr &&
2146                     !list_is_last(&bf->list, &txq->q))
2147                         break;
2148
2149                 ret = sc->ah->ah_proc_tx_desc(sc->ah, ds, &ts);
2150                 if (unlikely(ret == -EINPROGRESS))
2151                         break;
2152                 else if (unlikely(ret)) {
2153                         ATH5K_ERR(sc, "error %d while processing queue %u\n",
2154                                 ret, txq->qnum);
2155                         break;
2156                 }
2157
2158                 sc->stats.tx_all_count++;
2159                 skb = bf->skb;
2160                 info = IEEE80211_SKB_CB(skb);
2161                 bf->skb = NULL;
2162
2163                 pci_unmap_single(sc->pdev, bf->skbaddr, skb->len,
2164                                 PCI_DMA_TODEVICE);
2165
2166                 ieee80211_tx_info_clear_status(info);
2167                 for (i = 0; i < 4; i++) {
2168                         struct ieee80211_tx_rate *r =
2169                                 &info->status.rates[i];
2170
2171                         if (ts.ts_rate[i]) {
2172                                 r->idx = ath5k_hw_to_driver_rix(sc, ts.ts_rate[i]);
2173                                 r->count = ts.ts_retry[i];
2174                         } else {
2175                                 r->idx = -1;
2176                                 r->count = 0;
2177                         }
2178                 }
2179
2180                 /* count the successful attempt as well */
2181                 info->status.rates[ts.ts_final_idx].count++;
2182
2183                 if (unlikely(ts.ts_status)) {
2184                         sc->stats.ack_fail++;
2185                         if (ts.ts_status & AR5K_TXERR_FILT) {
2186                                 info->flags |= IEEE80211_TX_STAT_TX_FILTERED;
2187                                 sc->stats.txerr_filt++;
2188                         }
2189                         if (ts.ts_status & AR5K_TXERR_XRETRY)
2190                                 sc->stats.txerr_retry++;
2191                         if (ts.ts_status & AR5K_TXERR_FIFO)
2192                                 sc->stats.txerr_fifo++;
2193                 } else {
2194                         info->flags |= IEEE80211_TX_STAT_ACK;
2195                         info->status.ack_signal = ts.ts_rssi;
2196                 }
2197
2198                 /*
2199                  * Remove MAC header padding before giving the frame
2200                  * back to mac80211.
2201                  */
2202                 ath5k_remove_padding(skb);
2203
2204                 if (ts.ts_antenna > 0 && ts.ts_antenna < 5)
2205                         sc->stats.antenna_tx[ts.ts_antenna]++;
2206                 else
2207                         sc->stats.antenna_tx[0]++; /* invalid */
2208
2209                 ieee80211_tx_status(sc->hw, skb);
2210
2211                 spin_lock(&sc->txbuflock);
2212                 list_move_tail(&bf->list, &sc->txbuf);
2213                 sc->txbuf_len++;
2214                 spin_unlock(&sc->txbuflock);
2215         }
2216         if (likely(list_empty(&txq->q)))
2217                 txq->link = NULL;
2218         spin_unlock(&txq->lock);
2219         if (sc->txbuf_len > ATH_TXBUF / 5)
2220                 ieee80211_wake_queues(sc->hw);
2221 }
2222
2223 static void
2224 ath5k_tasklet_tx(unsigned long data)
2225 {
2226         int i;
2227         struct ath5k_softc *sc = (void *)data;
2228
2229         for (i=0; i < AR5K_NUM_TX_QUEUES; i++)
2230                 if (sc->txqs[i].setup && (sc->ah->ah_txq_isr & BIT(i)))
2231                         ath5k_tx_processq(sc, &sc->txqs[i]);
2232 }
2233
2234
2235 /*****************\
2236 * Beacon handling *
2237 \*****************/
2238
2239 /*
2240  * Setup the beacon frame for transmit.
2241  */
2242 static int
2243 ath5k_beacon_setup(struct ath5k_softc *sc, struct ath5k_buf *bf)
2244 {
2245         struct sk_buff *skb = bf->skb;
2246         struct  ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
2247         struct ath5k_hw *ah = sc->ah;
2248         struct ath5k_desc *ds;
2249         int ret = 0;
2250         u8 antenna;
2251         u32 flags;
2252         const int padsize = 0;
2253
2254         bf->skbaddr = pci_map_single(sc->pdev, skb->data, skb->len,
2255                         PCI_DMA_TODEVICE);
2256         ATH5K_DBG(sc, ATH5K_DEBUG_BEACON, "skb %p [data %p len %u] "
2257                         "skbaddr %llx\n", skb, skb->data, skb->len,
2258                         (unsigned long long)bf->skbaddr);
2259         if (pci_dma_mapping_error(sc->pdev, bf->skbaddr)) {
2260                 ATH5K_ERR(sc, "beacon DMA mapping failed\n");
2261                 return -EIO;
2262         }
2263
2264         ds = bf->desc;
2265         antenna = ah->ah_tx_ant;
2266
2267         flags = AR5K_TXDESC_NOACK;
2268         if (sc->opmode == NL80211_IFTYPE_ADHOC && ath5k_hw_hasveol(ah)) {
2269                 ds->ds_link = bf->daddr;        /* self-linked */
2270                 flags |= AR5K_TXDESC_VEOL;
2271         } else
2272                 ds->ds_link = 0;
2273
2274         /*
2275          * If we use multiple antennas on AP and use
2276          * the Sectored AP scenario, switch antenna every
2277          * 4 beacons to make sure everybody hears our AP.
2278          * When a client tries to associate, hw will keep
2279          * track of the tx antenna to be used for this client
2280          * automaticaly, based on ACKed packets.
2281          *
2282          * Note: AP still listens and transmits RTS on the
2283          * default antenna which is supposed to be an omni.
2284          *
2285          * Note2: On sectored scenarios it's possible to have
2286          * multiple antennas (1 omni -- the default -- and 14
2287          * sectors), so if we choose to actually support this
2288          * mode, we need to allow the user to set how many antennas
2289          * we have and tweak the code below to send beacons
2290          * on all of them.
2291          */
2292         if (ah->ah_ant_mode == AR5K_ANTMODE_SECTOR_AP)
2293                 antenna = sc->bsent & 4 ? 2 : 1;
2294
2295
2296         /* FIXME: If we are in g mode and rate is a CCK rate
2297          * subtract ah->ah_txpower.txp_cck_ofdm_pwr_delta
2298          * from tx power (value is in dB units already) */
2299         ds->ds_data = bf->skbaddr;
2300         ret = ah->ah_setup_tx_desc(ah, ds, skb->len,
2301                         ieee80211_get_hdrlen_from_skb(skb), padsize,
2302                         AR5K_PKT_TYPE_BEACON, (sc->power_level * 2),
2303                         ieee80211_get_tx_rate(sc->hw, info)->hw_value,
2304                         1, AR5K_TXKEYIX_INVALID,
2305                         antenna, flags, 0, 0);
2306         if (ret)
2307                 goto err_unmap;
2308
2309         return 0;
2310 err_unmap:
2311         pci_unmap_single(sc->pdev, bf->skbaddr, skb->len, PCI_DMA_TODEVICE);
2312         return ret;
2313 }
2314
2315 /*
2316  * Transmit a beacon frame at SWBA.  Dynamic updates to the
2317  * frame contents are done as needed and the slot time is
2318  * also adjusted based on current state.
2319  *
2320  * This is called from software irq context (beacontq tasklets)
2321  * or user context from ath5k_beacon_config.
2322  */
2323 static void
2324 ath5k_beacon_send(struct ath5k_softc *sc)
2325 {
2326         struct ath5k_buf *bf = sc->bbuf;
2327         struct ath5k_hw *ah = sc->ah;
2328         struct sk_buff *skb;
2329
2330         ATH5K_DBG_UNLIMIT(sc, ATH5K_DEBUG_BEACON, "in beacon_send\n");
2331
2332         if (unlikely(bf->skb == NULL || sc->opmode == NL80211_IFTYPE_STATION)) {
2333                 ATH5K_WARN(sc, "bf=%p bf_skb=%p\n", bf, bf ? bf->skb : NULL);
2334                 return;
2335         }
2336         /*
2337          * Check if the previous beacon has gone out.  If
2338          * not, don't don't try to post another: skip this
2339          * period and wait for the next.  Missed beacons
2340          * indicate a problem and should not occur.  If we
2341          * miss too many consecutive beacons reset the device.
2342          */
2343         if (unlikely(ath5k_hw_num_tx_pending(ah, sc->bhalq) != 0)) {
2344                 sc->bmisscount++;
2345                 ATH5K_DBG(sc, ATH5K_DEBUG_BEACON,
2346                         "missed %u consecutive beacons\n", sc->bmisscount);
2347                 if (sc->bmisscount > 10) {      /* NB: 10 is a guess */
2348                         ATH5K_DBG(sc, ATH5K_DEBUG_BEACON,
2349                                 "stuck beacon time (%u missed)\n",
2350                                 sc->bmisscount);
2351                         ATH5K_DBG(sc, ATH5K_DEBUG_RESET,
2352                                   "stuck beacon, resetting\n");
2353                         ieee80211_queue_work(sc->hw, &sc->reset_work);
2354                 }
2355                 return;
2356         }
2357         if (unlikely(sc->bmisscount != 0)) {
2358                 ATH5K_DBG(sc, ATH5K_DEBUG_BEACON,
2359                         "resume beacon xmit after %u misses\n",
2360                         sc->bmisscount);
2361                 sc->bmisscount = 0;
2362         }
2363
2364         /*
2365          * Stop any current dma and put the new frame on the queue.
2366          * This should never fail since we check above that no frames
2367          * are still pending on the queue.
2368          */
2369         if (unlikely(ath5k_hw_stop_tx_dma(ah, sc->bhalq))) {
2370                 ATH5K_WARN(sc, "beacon queue %u didn't start/stop ?\n", sc->bhalq);
2371                 /* NB: hw still stops DMA, so proceed */
2372         }
2373
2374         /* refresh the beacon for AP mode */
2375         if (sc->opmode == NL80211_IFTYPE_AP)
2376                 ath5k_beacon_update(sc->hw, sc->vif);
2377
2378         ath5k_hw_set_txdp(ah, sc->bhalq, bf->daddr);
2379         ath5k_hw_start_tx_dma(ah, sc->bhalq);
2380         ATH5K_DBG(sc, ATH5K_DEBUG_BEACON, "TXDP[%u] = %llx (%p)\n",
2381                 sc->bhalq, (unsigned long long)bf->daddr, bf->desc);
2382
2383         skb = ieee80211_get_buffered_bc(sc->hw, sc->vif);
2384         while (skb) {
2385                 ath5k_tx_queue(sc->hw, skb, sc->cabq);
2386                 skb = ieee80211_get_buffered_bc(sc->hw, sc->vif);
2387         }
2388
2389         sc->bsent++;
2390 }
2391
2392
2393 /**
2394  * ath5k_beacon_update_timers - update beacon timers
2395  *
2396  * @sc: struct ath5k_softc pointer we are operating on
2397  * @bc_tsf: the timestamp of the beacon. 0 to reset the TSF. -1 to perform a
2398  *          beacon timer update based on the current HW TSF.
2399  *
2400  * Calculate the next target beacon transmit time (TBTT) based on the timestamp
2401  * of a received beacon or the current local hardware TSF and write it to the
2402  * beacon timer registers.
2403  *
2404  * This is called in a variety of situations, e.g. when a beacon is received,
2405  * when a TSF update has been detected, but also when an new IBSS is created or
2406  * when we otherwise know we have to update the timers, but we keep it in this
2407  * function to have it all together in one place.
2408  */
2409 static void
2410 ath5k_beacon_update_timers(struct ath5k_softc *sc, u64 bc_tsf)
2411 {
2412         struct ath5k_hw *ah = sc->ah;
2413         u32 nexttbtt, intval, hw_tu, bc_tu;
2414         u64 hw_tsf;
2415
2416         intval = sc->bintval & AR5K_BEACON_PERIOD;
2417         if (WARN_ON(!intval))
2418                 return;
2419
2420         /* beacon TSF converted to TU */
2421         bc_tu = TSF_TO_TU(bc_tsf);
2422
2423         /* current TSF converted to TU */
2424         hw_tsf = ath5k_hw_get_tsf64(ah);
2425         hw_tu = TSF_TO_TU(hw_tsf);
2426
2427 #define FUDGE 3
2428         /* we use FUDGE to make sure the next TBTT is ahead of the current TU */
2429         if (bc_tsf == -1) {
2430                 /*
2431                  * no beacons received, called internally.
2432                  * just need to refresh timers based on HW TSF.
2433                  */
2434                 nexttbtt = roundup(hw_tu + FUDGE, intval);
2435         } else if (bc_tsf == 0) {
2436                 /*
2437                  * no beacon received, probably called by ath5k_reset_tsf().
2438                  * reset TSF to start with 0.
2439                  */
2440                 nexttbtt = intval;
2441                 intval |= AR5K_BEACON_RESET_TSF;
2442         } else if (bc_tsf > hw_tsf) {
2443                 /*
2444                  * beacon received, SW merge happend but HW TSF not yet updated.
2445                  * not possible to reconfigure timers yet, but next time we
2446                  * receive a beacon with the same BSSID, the hardware will
2447                  * automatically update the TSF and then we need to reconfigure
2448                  * the timers.
2449                  */
2450                 ATH5K_DBG_UNLIMIT(sc, ATH5K_DEBUG_BEACON,
2451                         "need to wait for HW TSF sync\n");
2452                 return;
2453         } else {
2454                 /*
2455                  * most important case for beacon synchronization between STA.
2456                  *
2457                  * beacon received and HW TSF has been already updated by HW.
2458                  * update next TBTT based on the TSF of the beacon, but make
2459                  * sure it is ahead of our local TSF timer.
2460                  */
2461                 nexttbtt = bc_tu + roundup(hw_tu + FUDGE - bc_tu, intval);
2462         }
2463 #undef FUDGE
2464
2465         sc->nexttbtt = nexttbtt;
2466
2467         intval |= AR5K_BEACON_ENA;
2468         ath5k_hw_init_beacon(ah, nexttbtt, intval);
2469
2470         /*
2471          * debugging output last in order to preserve the time critical aspect
2472          * of this function
2473          */
2474         if (bc_tsf == -1)
2475                 ATH5K_DBG_UNLIMIT(sc, ATH5K_DEBUG_BEACON,
2476                         "reconfigured timers based on HW TSF\n");
2477         else if (bc_tsf == 0)
2478                 ATH5K_DBG_UNLIMIT(sc, ATH5K_DEBUG_BEACON,
2479                         "reset HW TSF and timers\n");
2480         else
2481                 ATH5K_DBG_UNLIMIT(sc, ATH5K_DEBUG_BEACON,
2482                         "updated timers based on beacon TSF\n");
2483
2484         ATH5K_DBG_UNLIMIT(sc, ATH5K_DEBUG_BEACON,
2485                           "bc_tsf %llx hw_tsf %llx bc_tu %u hw_tu %u nexttbtt %u\n",
2486                           (unsigned long long) bc_tsf,
2487                           (unsigned long long) hw_tsf, bc_tu, hw_tu, nexttbtt);
2488         ATH5K_DBG_UNLIMIT(sc, ATH5K_DEBUG_BEACON, "intval %u %s %s\n",
2489                 intval & AR5K_BEACON_PERIOD,
2490                 intval & AR5K_BEACON_ENA ? "AR5K_BEACON_ENA" : "",
2491                 intval & AR5K_BEACON_RESET_TSF ? "AR5K_BEACON_RESET_TSF" : "");
2492 }
2493
2494
2495 /**
2496  * ath5k_beacon_config - Configure the beacon queues and interrupts
2497  *
2498  * @sc: struct ath5k_softc pointer we are operating on
2499  *
2500  * In IBSS mode we use a self-linked tx descriptor if possible. We enable SWBA
2501  * interrupts to detect TSF updates only.
2502  */
2503 static void
2504 ath5k_beacon_config(struct ath5k_softc *sc)
2505 {
2506         struct ath5k_hw *ah = sc->ah;
2507         unsigned long flags;
2508
2509         spin_lock_irqsave(&sc->block, flags);
2510         sc->bmisscount = 0;
2511         sc->imask &= ~(AR5K_INT_BMISS | AR5K_INT_SWBA);
2512
2513         if (sc->enable_beacon) {
2514                 /*
2515                  * In IBSS mode we use a self-linked tx descriptor and let the
2516                  * hardware send the beacons automatically. We have to load it
2517                  * only once here.
2518                  * We use the SWBA interrupt only to keep track of the beacon
2519                  * timers in order to detect automatic TSF updates.
2520                  */
2521                 ath5k_beaconq_config(sc);
2522
2523                 sc->imask |= AR5K_INT_SWBA;
2524
2525                 if (sc->opmode == NL80211_IFTYPE_ADHOC) {
2526                         if (ath5k_hw_hasveol(ah))
2527                                 ath5k_beacon_send(sc);
2528                 } else
2529                         ath5k_beacon_update_timers(sc, -1);
2530         } else {
2531                 ath5k_hw_stop_tx_dma(sc->ah, sc->bhalq);
2532         }
2533
2534         ath5k_hw_set_imr(ah, sc->imask);
2535         mmiowb();
2536         spin_unlock_irqrestore(&sc->block, flags);
2537 }
2538
2539 static void ath5k_tasklet_beacon(unsigned long data)
2540 {
2541         struct ath5k_softc *sc = (struct ath5k_softc *) data;
2542
2543         /*
2544          * Software beacon alert--time to send a beacon.
2545          *
2546          * In IBSS mode we use this interrupt just to
2547          * keep track of the next TBTT (target beacon
2548          * transmission time) in order to detect wether
2549          * automatic TSF updates happened.
2550          */
2551         if (sc->opmode == NL80211_IFTYPE_ADHOC) {
2552                 /* XXX: only if VEOL suppported */
2553                 u64 tsf = ath5k_hw_get_tsf64(sc->ah);
2554                 sc->nexttbtt += sc->bintval;
2555                 ATH5K_DBG(sc, ATH5K_DEBUG_BEACON,
2556                                 "SWBA nexttbtt: %x hw_tu: %x "
2557                                 "TSF: %llx\n",
2558                                 sc->nexttbtt,
2559                                 TSF_TO_TU(tsf),
2560                                 (unsigned long long) tsf);
2561         } else {
2562                 spin_lock(&sc->block);
2563                 ath5k_beacon_send(sc);
2564                 spin_unlock(&sc->block);
2565         }
2566 }
2567
2568
2569 /********************\
2570 * Interrupt handling *
2571 \********************/
2572
2573 static int
2574 ath5k_init(struct ath5k_softc *sc)
2575 {
2576         struct ath5k_hw *ah = sc->ah;
2577         int ret, i;
2578
2579         mutex_lock(&sc->lock);
2580
2581         ATH5K_DBG(sc, ATH5K_DEBUG_RESET, "mode %d\n", sc->opmode);
2582
2583         /*
2584          * Stop anything previously setup.  This is safe
2585          * no matter this is the first time through or not.
2586          */
2587         ath5k_stop_locked(sc);
2588
2589         /*
2590          * The basic interface to setting the hardware in a good
2591          * state is ``reset''.  On return the hardware is known to
2592          * be powered up and with interrupts disabled.  This must
2593          * be followed by initialization of the appropriate bits
2594          * and then setup of the interrupt mask.
2595          */
2596         sc->curchan = sc->hw->conf.channel;
2597         sc->curband = &sc->sbands[sc->curchan->band];
2598         sc->imask = AR5K_INT_RXOK | AR5K_INT_RXERR | AR5K_INT_RXEOL |
2599                 AR5K_INT_RXORN | AR5K_INT_TXDESC | AR5K_INT_TXEOL |
2600                 AR5K_INT_FATAL | AR5K_INT_GLOBAL | AR5K_INT_MIB;
2601
2602         ret = ath5k_reset(sc, NULL);
2603         if (ret)
2604                 goto done;
2605
2606         ath5k_rfkill_hw_start(ah);
2607
2608         /*
2609          * Reset the key cache since some parts do not reset the
2610          * contents on initial power up or resume from suspend.
2611          */
2612         for (i = 0; i < AR5K_KEYTABLE_SIZE; i++)
2613                 ath5k_hw_reset_key(ah, i);
2614
2615         ath5k_hw_set_ack_bitrate_high(ah, true);
2616         ret = 0;
2617 done:
2618         mmiowb();
2619         mutex_unlock(&sc->lock);
2620         return ret;
2621 }
2622
2623 static int
2624 ath5k_stop_locked(struct ath5k_softc *sc)
2625 {
2626         struct ath5k_hw *ah = sc->ah;
2627
2628         ATH5K_DBG(sc, ATH5K_DEBUG_RESET, "invalid %u\n",
2629                         test_bit(ATH_STAT_INVALID, sc->status));
2630
2631         /*
2632          * Shutdown the hardware and driver:
2633          *    stop output from above
2634          *    disable interrupts
2635          *    turn off timers
2636          *    turn off the radio
2637          *    clear transmit machinery
2638          *    clear receive machinery
2639          *    drain and release tx queues
2640          *    reclaim beacon resources
2641          *    power down hardware
2642          *
2643          * Note that some of this work is not possible if the
2644          * hardware is gone (invalid).
2645          */
2646         ieee80211_stop_queues(sc->hw);
2647
2648         if (!test_bit(ATH_STAT_INVALID, sc->status)) {
2649                 ath5k_led_off(sc);
2650                 ath5k_hw_set_imr(ah, 0);
2651                 synchronize_irq(sc->pdev->irq);
2652         }
2653         ath5k_txq_cleanup(sc);
2654         if (!test_bit(ATH_STAT_INVALID, sc->status)) {
2655                 ath5k_rx_stop(sc);
2656                 ath5k_hw_phy_disable(ah);
2657         }
2658
2659         return 0;
2660 }
2661
2662 static void stop_tasklets(struct ath5k_softc *sc)
2663 {
2664         tasklet_kill(&sc->rxtq);
2665         tasklet_kill(&sc->txtq);
2666         tasklet_kill(&sc->calib);
2667         tasklet_kill(&sc->beacontq);
2668         tasklet_kill(&sc->ani_tasklet);
2669 }
2670
2671 /*
2672  * Stop the device, grabbing the top-level lock to protect
2673  * against concurrent entry through ath5k_init (which can happen
2674  * if another thread does a system call and the thread doing the
2675  * stop is preempted).
2676  */
2677 static int
2678 ath5k_stop_hw(struct ath5k_softc *sc)
2679 {
2680         int ret;
2681
2682         mutex_lock(&sc->lock);
2683         ret = ath5k_stop_locked(sc);
2684         if (ret == 0 && !test_bit(ATH_STAT_INVALID, sc->status)) {
2685                 /*
2686                  * Don't set the card in full sleep mode!
2687                  *
2688                  * a) When the device is in this state it must be carefully
2689                  * woken up or references to registers in the PCI clock
2690                  * domain may freeze the bus (and system).  This varies
2691                  * by chip and is mostly an issue with newer parts
2692                  * (madwifi sources mentioned srev >= 0x78) that go to
2693                  * sleep more quickly.
2694                  *
2695                  * b) On older chips full sleep results a weird behaviour
2696                  * during wakeup. I tested various cards with srev < 0x78
2697                  * and they don't wake up after module reload, a second
2698                  * module reload is needed to bring the card up again.
2699                  *
2700                  * Until we figure out what's going on don't enable
2701                  * full chip reset on any chip (this is what Legacy HAL
2702                  * and Sam's HAL do anyway). Instead Perform a full reset
2703                  * on the device (same as initial state after attach) and
2704                  * leave it idle (keep MAC/BB on warm reset) */
2705                 ret = ath5k_hw_on_hold(sc->ah);
2706
2707                 ATH5K_DBG(sc, ATH5K_DEBUG_RESET,
2708                                 "putting device to sleep\n");
2709         }
2710         ath5k_txbuf_free_skb(sc, sc->bbuf);
2711
2712         mmiowb();
2713         mutex_unlock(&sc->lock);
2714
2715         stop_tasklets(sc);
2716
2717         ath5k_rfkill_hw_stop(sc->ah);
2718
2719         return ret;
2720 }
2721
2722 static void
2723 ath5k_intr_calibration_poll(struct ath5k_hw *ah)
2724 {
2725         if (time_is_before_eq_jiffies(ah->ah_cal_next_ani) &&
2726             !(ah->ah_cal_mask & AR5K_CALIBRATION_FULL)) {
2727                 /* run ANI only when full calibration is not active */
2728                 ah->ah_cal_next_ani = jiffies +
2729                         msecs_to_jiffies(ATH5K_TUNE_CALIBRATION_INTERVAL_ANI);
2730                 tasklet_schedule(&ah->ah_sc->ani_tasklet);
2731
2732         } else if (time_is_before_eq_jiffies(ah->ah_cal_next_full)) {
2733                 ah->ah_cal_next_full = jiffies +
2734                         msecs_to_jiffies(ATH5K_TUNE_CALIBRATION_INTERVAL_FULL);
2735                 tasklet_schedule(&ah->ah_sc->calib);
2736         }
2737         /* we could use SWI to generate enough interrupts to meet our
2738          * calibration interval requirements, if necessary:
2739          * AR5K_REG_ENABLE_BITS(ah, AR5K_CR, AR5K_CR_SWI); */
2740 }
2741
2742 static irqreturn_t
2743 ath5k_intr(int irq, void *dev_id)
2744 {
2745         struct ath5k_softc *sc = dev_id;
2746         struct ath5k_hw *ah = sc->ah;
2747         enum ath5k_int status;
2748         unsigned int counter = 1000;
2749
2750         if (unlikely(test_bit(ATH_STAT_INVALID, sc->status) ||
2751                                 !ath5k_hw_is_intr_pending(ah)))
2752                 return IRQ_NONE;
2753
2754         do {
2755                 ath5k_hw_get_isr(ah, &status);          /* NB: clears IRQ too */
2756                 ATH5K_DBG(sc, ATH5K_DEBUG_INTR, "status 0x%x/0x%x\n",
2757                                 status, sc->imask);
2758                 if (unlikely(status & AR5K_INT_FATAL)) {
2759                         /*
2760                          * Fatal errors are unrecoverable.
2761                          * Typically these are caused by DMA errors.
2762                          */
2763                         ATH5K_DBG(sc, ATH5K_DEBUG_RESET,
2764                                   "fatal int, resetting\n");
2765                         ieee80211_queue_work(sc->hw, &sc->reset_work);
2766                 } else if (unlikely(status & AR5K_INT_RXORN)) {
2767                         /*
2768                          * Receive buffers are full. Either the bus is busy or
2769                          * the CPU is not fast enough to process all received
2770                          * frames.
2771                          * Older chipsets need a reset to come out of this
2772                          * condition, but we treat it as RX for newer chips.
2773                          * We don't know exactly which versions need a reset -
2774                          * this guess is copied from the HAL.
2775                          */
2776                         sc->stats.rxorn_intr++;
2777                         if (ah->ah_mac_srev < AR5K_SREV_AR5212) {
2778                                 ATH5K_DBG(sc, ATH5K_DEBUG_RESET,
2779                                           "rx overrun, resetting\n");
2780                                 ieee80211_queue_work(sc->hw, &sc->reset_work);
2781                         }
2782                         else
2783                                 tasklet_schedule(&sc->rxtq);
2784                 } else {
2785                         if (status & AR5K_INT_SWBA) {
2786                                 tasklet_hi_schedule(&sc->beacontq);
2787                         }
2788                         if (status & AR5K_INT_RXEOL) {
2789                                 /*
2790                                 * NB: the hardware should re-read the link when
2791                                 *     RXE bit is written, but it doesn't work at
2792                                 *     least on older hardware revs.
2793                                 */
2794                                 sc->stats.rxeol_intr++;
2795                         }
2796                         if (status & AR5K_INT_TXURN) {
2797                                 /* bump tx trigger level */
2798                                 ath5k_hw_update_tx_triglevel(ah, true);
2799                         }
2800                         if (status & (AR5K_INT_RXOK | AR5K_INT_RXERR))
2801                                 tasklet_schedule(&sc->rxtq);
2802                         if (status & (AR5K_INT_TXOK | AR5K_INT_TXDESC
2803                                         | AR5K_INT_TXERR | AR5K_INT_TXEOL))
2804                                 tasklet_schedule(&sc->txtq);
2805                         if (status & AR5K_INT_BMISS) {
2806                                 /* TODO */
2807                         }
2808                         if (status & AR5K_INT_MIB) {
2809                                 sc->stats.mib_intr++;
2810                                 ath5k_hw_update_mib_counters(ah);
2811                                 ath5k_ani_mib_intr(ah);
2812                         }
2813                         if (status & AR5K_INT_GPIO)
2814                                 tasklet_schedule(&sc->rf_kill.toggleq);
2815
2816                 }
2817         } while (ath5k_hw_is_intr_pending(ah) && --counter > 0);
2818
2819         if (unlikely(!counter))
2820                 ATH5K_WARN(sc, "too many interrupts, giving up for now\n");
2821
2822         ath5k_intr_calibration_poll(ah);
2823
2824         return IRQ_HANDLED;
2825 }
2826
2827 /*
2828  * Periodically recalibrate the PHY to account
2829  * for temperature/environment changes.
2830  */
2831 static void
2832 ath5k_tasklet_calibrate(unsigned long data)
2833 {
2834         struct ath5k_softc *sc = (void *)data;
2835         struct ath5k_hw *ah = sc->ah;
2836
2837         /* Only full calibration for now */
2838         ah->ah_cal_mask |= AR5K_CALIBRATION_FULL;
2839
2840         ATH5K_DBG(sc, ATH5K_DEBUG_CALIBRATE, "channel %u/%x\n",
2841                 ieee80211_frequency_to_channel(sc->curchan->center_freq),
2842                 sc->curchan->hw_value);
2843
2844         if (ath5k_hw_gainf_calibrate(ah) == AR5K_RFGAIN_NEED_CHANGE) {
2845                 /*
2846                  * Rfgain is out of bounds, reset the chip
2847                  * to load new gain values.
2848                  */
2849                 ATH5K_DBG(sc, ATH5K_DEBUG_RESET, "calibration, resetting\n");
2850                 ieee80211_queue_work(sc->hw, &sc->reset_work);
2851         }
2852         if (ath5k_hw_phy_calibrate(ah, sc->curchan))
2853                 ATH5K_ERR(sc, "calibration of channel %u failed\n",
2854                         ieee80211_frequency_to_channel(
2855                                 sc->curchan->center_freq));
2856
2857         /* Noise floor calibration interrupts rx/tx path while I/Q calibration
2858          * doesn't. We stop the queues so that calibration doesn't interfere
2859          * with TX and don't run it as often */
2860         if (time_is_before_eq_jiffies(ah->ah_cal_next_nf)) {
2861                 ah->ah_cal_next_nf = jiffies +
2862                         msecs_to_jiffies(ATH5K_TUNE_CALIBRATION_INTERVAL_NF);
2863                 ieee80211_stop_queues(sc->hw);
2864                 ath5k_hw_update_noise_floor(ah);
2865                 ieee80211_wake_queues(sc->hw);
2866         }
2867
2868         ah->ah_cal_mask &= ~AR5K_CALIBRATION_FULL;
2869 }
2870
2871
2872 static void
2873 ath5k_tasklet_ani(unsigned long data)
2874 {
2875         struct ath5k_softc *sc = (void *)data;
2876         struct ath5k_hw *ah = sc->ah;
2877
2878         ah->ah_cal_mask |= AR5K_CALIBRATION_ANI;
2879         ath5k_ani_calibration(ah);
2880         ah->ah_cal_mask &= ~AR5K_CALIBRATION_ANI;
2881 }
2882
2883
2884 /********************\
2885 * Mac80211 functions *
2886 \********************/
2887
2888 static int
2889 ath5k_tx(struct ieee80211_hw *hw, struct sk_buff *skb)
2890 {
2891         struct ath5k_softc *sc = hw->priv;
2892
2893         return ath5k_tx_queue(hw, skb, sc->txq);
2894 }
2895
2896 static int ath5k_tx_queue(struct ieee80211_hw *hw, struct sk_buff *skb,
2897                           struct ath5k_txq *txq)
2898 {
2899         struct ath5k_softc *sc = hw->priv;
2900         struct ath5k_buf *bf;
2901         unsigned long flags;
2902         int padsize;
2903
2904         ath5k_debug_dump_skb(sc, skb, "TX  ", 1);
2905
2906         /*
2907          * The hardware expects the header padded to 4 byte boundaries.
2908          * If this is not the case, we add the padding after the header.
2909          */
2910         padsize = ath5k_add_padding(skb);
2911         if (padsize < 0) {
2912                 ATH5K_ERR(sc, "tx hdrlen not %%4: not enough"
2913                           " headroom to pad");
2914                 goto drop_packet;
2915         }
2916
2917         spin_lock_irqsave(&sc->txbuflock, flags);
2918         if (list_empty(&sc->txbuf)) {
2919                 ATH5K_ERR(sc, "no further txbuf available, dropping packet\n");
2920                 spin_unlock_irqrestore(&sc->txbuflock, flags);
2921                 ieee80211_stop_queue(hw, skb_get_queue_mapping(skb));
2922                 goto drop_packet;
2923         }
2924         bf = list_first_entry(&sc->txbuf, struct ath5k_buf, list);
2925         list_del(&bf->list);
2926         sc->txbuf_len--;
2927         if (list_empty(&sc->txbuf))
2928                 ieee80211_stop_queues(hw);
2929         spin_unlock_irqrestore(&sc->txbuflock, flags);
2930
2931         bf->skb = skb;
2932
2933         if (ath5k_txbuf_setup(sc, bf, txq, padsize)) {
2934                 bf->skb = NULL;
2935                 spin_lock_irqsave(&sc->txbuflock, flags);
2936                 list_add_tail(&bf->list, &sc->txbuf);
2937                 sc->txbuf_len++;
2938                 spin_unlock_irqrestore(&sc->txbuflock, flags);
2939                 goto drop_packet;
2940         }
2941         return NETDEV_TX_OK;
2942
2943 drop_packet:
2944         dev_kfree_skb_any(skb);
2945         return NETDEV_TX_OK;
2946 }
2947
2948 /*
2949  * Reset the hardware.  If chan is not NULL, then also pause rx/tx
2950  * and change to the given channel.
2951  *
2952  * This should be called with sc->lock.
2953  */
2954 static int
2955 ath5k_reset(struct ath5k_softc *sc, struct ieee80211_channel *chan)
2956 {
2957         struct ath5k_hw *ah = sc->ah;
2958         int ret;
2959
2960         ATH5K_DBG(sc, ATH5K_DEBUG_RESET, "resetting\n");
2961
2962         ath5k_hw_set_imr(ah, 0);
2963         synchronize_irq(sc->pdev->irq);
2964         stop_tasklets(sc);
2965
2966         if (chan) {
2967                 ath5k_txq_cleanup(sc);
2968                 ath5k_rx_stop(sc);
2969
2970                 sc->curchan = chan;
2971                 sc->curband = &sc->sbands[chan->band];
2972         }
2973         ret = ath5k_hw_reset(ah, sc->opmode, sc->curchan, chan != NULL);
2974         if (ret) {
2975                 ATH5K_ERR(sc, "can't reset hardware (%d)\n", ret);
2976                 goto err;
2977         }
2978
2979         ret = ath5k_rx_start(sc);
2980         if (ret) {
2981                 ATH5K_ERR(sc, "can't start recv logic\n");
2982                 goto err;
2983         }
2984
2985         ath5k_ani_init(ah, ah->ah_sc->ani_state.ani_mode);
2986
2987         ah->ah_cal_next_full = jiffies;
2988         ah->ah_cal_next_ani = jiffies;
2989         ah->ah_cal_next_nf = jiffies;
2990
2991         /*
2992          * Change channels and update the h/w rate map if we're switching;
2993          * e.g. 11a to 11b/g.
2994          *
2995          * We may be doing a reset in response to an ioctl that changes the
2996          * channel so update any state that might change as a result.
2997          *
2998          * XXX needed?
2999          */
3000 /*      ath5k_chan_change(sc, c); */
3001
3002         ath5k_beacon_config(sc);
3003         /* intrs are enabled by ath5k_beacon_config */
3004
3005         ieee80211_wake_queues(sc->hw);
3006
3007         return 0;
3008 err:
3009         return ret;
3010 }
3011
3012 static void ath5k_reset_work(struct work_struct *work)
3013 {
3014         struct ath5k_softc *sc = container_of(work, struct ath5k_softc,
3015                 reset_work);
3016
3017         mutex_lock(&sc->lock);
3018         ath5k_reset(sc, sc->curchan);
3019         mutex_unlock(&sc->lock);
3020 }
3021
3022 static int ath5k_start(struct ieee80211_hw *hw)
3023 {
3024         return ath5k_init(hw->priv);
3025 }
3026
3027 static void ath5k_stop(struct ieee80211_hw *hw)
3028 {
3029         ath5k_stop_hw(hw->priv);
3030 }
3031
3032 static int ath5k_add_interface(struct ieee80211_hw *hw,
3033                 struct ieee80211_vif *vif)
3034 {
3035         struct ath5k_softc *sc = hw->priv;
3036         int ret;
3037
3038         mutex_lock(&sc->lock);
3039         if (sc->vif) {
3040                 ret = 0;
3041                 goto end;
3042         }
3043
3044         sc->vif = vif;
3045
3046         switch (vif->type) {
3047         case NL80211_IFTYPE_AP:
3048         case NL80211_IFTYPE_STATION:
3049         case NL80211_IFTYPE_ADHOC:
3050         case NL80211_IFTYPE_MESH_POINT:
3051                 sc->opmode = vif->type;
3052                 break;
3053         default:
3054                 ret = -EOPNOTSUPP;
3055                 goto end;
3056         }
3057
3058         ATH5K_DBG(sc, ATH5K_DEBUG_MODE, "add interface mode %d\n", sc->opmode);
3059
3060         ath5k_hw_set_lladdr(sc->ah, vif->addr);
3061         ath5k_mode_setup(sc);
3062
3063         ret = 0;
3064 end:
3065         mutex_unlock(&sc->lock);
3066         return ret;
3067 }
3068
3069 static void
3070 ath5k_remove_interface(struct ieee80211_hw *hw,
3071                         struct ieee80211_vif *vif)
3072 {
3073         struct ath5k_softc *sc = hw->priv;
3074         u8 mac[ETH_ALEN] = {};
3075
3076         mutex_lock(&sc->lock);
3077         if (sc->vif != vif)
3078                 goto end;
3079
3080         ath5k_hw_set_lladdr(sc->ah, mac);
3081         sc->vif = NULL;
3082 end:
3083         mutex_unlock(&sc->lock);
3084 }
3085
3086 /*
3087  * TODO: Phy disable/diversity etc
3088  */
3089 static int
3090 ath5k_config(struct ieee80211_hw *hw, u32 changed)
3091 {
3092         struct ath5k_softc *sc = hw->priv;
3093         struct ath5k_hw *ah = sc->ah;
3094         struct ieee80211_conf *conf = &hw->conf;
3095         int ret = 0;
3096
3097         mutex_lock(&sc->lock);
3098
3099         if (changed & IEEE80211_CONF_CHANGE_CHANNEL) {
3100                 ret = ath5k_chan_set(sc, conf->channel);
3101                 if (ret < 0)
3102                         goto unlock;
3103         }
3104
3105         if ((changed & IEEE80211_CONF_CHANGE_POWER) &&
3106         (sc->power_level != conf->power_level)) {
3107                 sc->power_level = conf->power_level;
3108
3109                 /* Half dB steps */
3110                 ath5k_hw_set_txpower_limit(ah, (conf->power_level * 2));
3111         }
3112
3113         /* TODO:
3114          * 1) Move this on config_interface and handle each case
3115          * separately eg. when we have only one STA vif, use
3116          * AR5K_ANTMODE_SINGLE_AP
3117          *
3118          * 2) Allow the user to change antenna mode eg. when only
3119          * one antenna is present
3120          *
3121          * 3) Allow the user to set default/tx antenna when possible
3122          *
3123          * 4) Default mode should handle 90% of the cases, together
3124          * with fixed a/b and single AP modes we should be able to
3125          * handle 99%. Sectored modes are extreme cases and i still
3126          * haven't found a usage for them. If we decide to support them,
3127          * then we must allow the user to set how many tx antennas we
3128          * have available
3129          */
3130         ath5k_hw_set_antenna_mode(ah, ah->ah_ant_mode);
3131
3132 unlock:
3133         mutex_unlock(&sc->lock);
3134         return ret;
3135 }
3136
3137 static u64 ath5k_prepare_multicast(struct ieee80211_hw *hw,
3138                                    struct netdev_hw_addr_list *mc_list)
3139 {
3140         u32 mfilt[2], val;
3141         u8 pos;
3142         struct netdev_hw_addr *ha;
3143
3144         mfilt[0] = 0;
3145         mfilt[1] = 1;
3146
3147         netdev_hw_addr_list_for_each(ha, mc_list) {
3148                 /* calculate XOR of eight 6-bit values */
3149                 val = get_unaligned_le32(ha->addr + 0);
3150                 pos = (val >> 18) ^ (val >> 12) ^ (val >> 6) ^ val;
3151                 val = get_unaligned_le32(ha->addr + 3);
3152                 pos ^= (val >> 18) ^ (val >> 12) ^ (val >> 6) ^ val;
3153                 pos &= 0x3f;
3154                 mfilt[pos / 32] |= (1 << (pos % 32));
3155                 /* XXX: we might be able to just do this instead,
3156                 * but not sure, needs testing, if we do use this we'd
3157                 * neet to inform below to not reset the mcast */
3158                 /* ath5k_hw_set_mcast_filterindex(ah,
3159                  *      ha->addr[5]); */
3160         }
3161
3162         return ((u64)(mfilt[1]) << 32) | mfilt[0];
3163 }
3164
3165 #define SUPPORTED_FIF_FLAGS \
3166         FIF_PROMISC_IN_BSS |  FIF_ALLMULTI | FIF_FCSFAIL | \
3167         FIF_PLCPFAIL | FIF_CONTROL | FIF_OTHER_BSS | \
3168         FIF_BCN_PRBRESP_PROMISC
3169 /*
3170  * o always accept unicast, broadcast, and multicast traffic
3171  * o multicast traffic for all BSSIDs will be enabled if mac80211
3172  *   says it should be
3173  * o maintain current state of phy ofdm or phy cck error reception.
3174  *   If the hardware detects any of these type of errors then
3175  *   ath5k_hw_get_rx_filter() will pass to us the respective
3176  *   hardware filters to be able to receive these type of frames.
3177  * o probe request frames are accepted only when operating in
3178  *   hostap, adhoc, or monitor modes
3179  * o enable promiscuous mode according to the interface state
3180  * o accept beacons:
3181  *   - when operating in adhoc mode so the 802.11 layer creates
3182  *     node table entries for peers,
3183  *   - when operating in station mode for collecting rssi data when
3184  *     the station is otherwise quiet, or
3185  *   - when scanning
3186  */
3187 static void ath5k_configure_filter(struct ieee80211_hw *hw,
3188                 unsigned int changed_flags,
3189                 unsigned int *new_flags,
3190                 u64 multicast)
3191 {
3192         struct ath5k_softc *sc = hw->priv;
3193         struct ath5k_hw *ah = sc->ah;
3194         u32 mfilt[2], rfilt;
3195
3196         mutex_lock(&sc->lock);
3197
3198         mfilt[0] = multicast;
3199         mfilt[1] = multicast >> 32;
3200
3201         /* Only deal with supported flags */
3202         changed_flags &= SUPPORTED_FIF_FLAGS;
3203         *new_flags &= SUPPORTED_FIF_FLAGS;
3204
3205         /* If HW detects any phy or radar errors, leave those filters on.
3206          * Also, always enable Unicast, Broadcasts and Multicast
3207          * XXX: move unicast, bssid broadcasts and multicast to mac80211 */
3208         rfilt = (ath5k_hw_get_rx_filter(ah) & (AR5K_RX_FILTER_PHYERR)) |
3209                 (AR5K_RX_FILTER_UCAST | AR5K_RX_FILTER_BCAST |
3210                 AR5K_RX_FILTER_MCAST);
3211
3212         if (changed_flags & (FIF_PROMISC_IN_BSS | FIF_OTHER_BSS)) {
3213                 if (*new_flags & FIF_PROMISC_IN_BSS) {
3214                         __set_bit(ATH_STAT_PROMISC, sc->status);
3215                 } else {
3216                         __clear_bit(ATH_STAT_PROMISC, sc->status);
3217                 }
3218         }
3219
3220         if (test_bit(ATH_STAT_PROMISC, sc->status))
3221                 rfilt |= AR5K_RX_FILTER_PROM;
3222
3223         /* Note, AR5K_RX_FILTER_MCAST is already enabled */
3224         if (*new_flags & FIF_ALLMULTI) {
3225                 mfilt[0] =  ~0;
3226                 mfilt[1] =  ~0;
3227         }
3228
3229         /* This is the best we can do */
3230         if (*new_flags & (FIF_FCSFAIL | FIF_PLCPFAIL))
3231                 rfilt |= AR5K_RX_FILTER_PHYERR;
3232
3233         /* FIF_BCN_PRBRESP_PROMISC really means to enable beacons
3234         * and probes for any BSSID */
3235         if (*new_flags & FIF_BCN_PRBRESP_PROMISC)
3236                 rfilt |= AR5K_RX_FILTER_BEACON;
3237
3238         /* FIF_CONTROL doc says that if FIF_PROMISC_IN_BSS is not
3239          * set we should only pass on control frames for this
3240          * station. This needs testing. I believe right now this
3241          * enables *all* control frames, which is OK.. but
3242          * but we should see if we can improve on granularity */
3243         if (*new_flags & FIF_CONTROL)
3244                 rfilt |= AR5K_RX_FILTER_CONTROL;
3245
3246         /* Additional settings per mode -- this is per ath5k */
3247
3248         /* XXX move these to mac80211, and add a beacon IFF flag to mac80211 */
3249
3250         switch (sc->opmode) {
3251         case NL80211_IFTYPE_MESH_POINT:
3252                 rfilt |= AR5K_RX_FILTER_CONTROL |
3253                          AR5K_RX_FILTER_BEACON |
3254                          AR5K_RX_FILTER_PROBEREQ |
3255                          AR5K_RX_FILTER_PROM;
3256                 break;
3257         case NL80211_IFTYPE_AP:
3258         case NL80211_IFTYPE_ADHOC:
3259                 rfilt |= AR5K_RX_FILTER_PROBEREQ |
3260                          AR5K_RX_FILTER_BEACON;
3261                 break;
3262         case NL80211_IFTYPE_STATION:
3263                 if (sc->assoc)
3264                         rfilt |= AR5K_RX_FILTER_BEACON;
3265         default:
3266                 break;
3267         }
3268
3269         /* Set filters */
3270         ath5k_hw_set_rx_filter(ah, rfilt);
3271
3272         /* Set multicast bits */
3273         ath5k_hw_set_mcast_filter(ah, mfilt[0], mfilt[1]);
3274         /* Set the cached hw filter flags, this will later actually
3275          * be set in HW */
3276         sc->filter_flags = rfilt;
3277
3278         mutex_unlock(&sc->lock);
3279 }
3280
3281 static int
3282 ath5k_set_key(struct ieee80211_hw *hw, enum set_key_cmd cmd,
3283               struct ieee80211_vif *vif, struct ieee80211_sta *sta,
3284               struct ieee80211_key_conf *key)
3285 {
3286         struct ath5k_softc *sc = hw->priv;
3287         struct ath5k_hw *ah = sc->ah;
3288         struct ath_common *common = ath5k_hw_common(ah);
3289         int ret = 0;
3290
3291         if (modparam_nohwcrypt)
3292                 return -EOPNOTSUPP;
3293
3294         if (sc->opmode == NL80211_IFTYPE_AP)
3295                 return -EOPNOTSUPP;
3296
3297         switch (key->cipher) {
3298         case WLAN_CIPHER_SUITE_WEP40:
3299         case WLAN_CIPHER_SUITE_WEP104:
3300         case WLAN_CIPHER_SUITE_TKIP:
3301                 break;
3302         case WLAN_CIPHER_SUITE_CCMP:
3303                 if (sc->ah->ah_aes_support)
3304                         break;
3305
3306                 return -EOPNOTSUPP;
3307         default:
3308                 WARN_ON(1);
3309                 return -EINVAL;
3310         }
3311
3312         mutex_lock(&sc->lock);
3313
3314         switch (cmd) {
3315         case SET_KEY:
3316                 ret = ath5k_hw_set_key(sc->ah, key->keyidx, key,
3317                                        sta ? sta->addr : NULL);
3318                 if (ret) {
3319                         ATH5K_ERR(sc, "can't set the key\n");
3320                         goto unlock;
3321                 }
3322                 __set_bit(key->keyidx, common->keymap);
3323                 key->hw_key_idx = key->keyidx;
3324                 key->flags |= (IEEE80211_KEY_FLAG_GENERATE_IV |
3325                                IEEE80211_KEY_FLAG_GENERATE_MMIC);
3326                 break;
3327         case DISABLE_KEY:
3328                 ath5k_hw_reset_key(sc->ah, key->keyidx);
3329                 __clear_bit(key->keyidx, common->keymap);
3330                 break;
3331         default:
3332                 ret = -EINVAL;
3333                 goto unlock;
3334         }
3335
3336 unlock:
3337         mmiowb();
3338         mutex_unlock(&sc->lock);
3339         return ret;
3340 }
3341
3342 static int
3343 ath5k_get_stats(struct ieee80211_hw *hw,
3344                 struct ieee80211_low_level_stats *stats)
3345 {
3346         struct ath5k_softc *sc = hw->priv;
3347
3348         /* Force update */
3349         ath5k_hw_update_mib_counters(sc->ah);
3350
3351         stats->dot11ACKFailureCount = sc->stats.ack_fail;
3352         stats->dot11RTSFailureCount = sc->stats.rts_fail;
3353         stats->dot11RTSSuccessCount = sc->stats.rts_ok;
3354         stats->dot11FCSErrorCount = sc->stats.fcs_error;
3355
3356         return 0;
3357 }
3358
3359 static int ath5k_get_survey(struct ieee80211_hw *hw, int idx,
3360                 struct survey_info *survey)
3361 {
3362         struct ath5k_softc *sc = hw->priv;
3363         struct ieee80211_conf *conf = &hw->conf;
3364
3365          if (idx != 0)
3366                 return -ENOENT;
3367
3368         survey->channel = conf->channel;
3369         survey->filled = SURVEY_INFO_NOISE_DBM;
3370         survey->noise = sc->ah->ah_noise_floor;
3371
3372         return 0;
3373 }
3374
3375 static u64
3376 ath5k_get_tsf(struct ieee80211_hw *hw)
3377 {
3378         struct ath5k_softc *sc = hw->priv;
3379
3380         return ath5k_hw_get_tsf64(sc->ah);
3381 }
3382
3383 static void
3384 ath5k_set_tsf(struct ieee80211_hw *hw, u64 tsf)
3385 {
3386         struct ath5k_softc *sc = hw->priv;
3387
3388         ath5k_hw_set_tsf64(sc->ah, tsf);
3389 }
3390
3391 static void
3392 ath5k_reset_tsf(struct ieee80211_hw *hw)
3393 {
3394         struct ath5k_softc *sc = hw->priv;
3395
3396         /*
3397          * in IBSS mode we need to update the beacon timers too.
3398          * this will also reset the TSF if we call it with 0
3399          */
3400         if (sc->opmode == NL80211_IFTYPE_ADHOC)
3401                 ath5k_beacon_update_timers(sc, 0);
3402         else
3403                 ath5k_hw_reset_tsf(sc->ah);
3404 }
3405
3406 /*
3407  * Updates the beacon that is sent by ath5k_beacon_send.  For adhoc,
3408  * this is called only once at config_bss time, for AP we do it every
3409  * SWBA interrupt so that the TIM will reflect buffered frames.
3410  *
3411  * Called with the beacon lock.
3412  */
3413 static int
3414 ath5k_beacon_update(struct ieee80211_hw *hw, struct ieee80211_vif *vif)
3415 {
3416         int ret;
3417         struct ath5k_softc *sc = hw->priv;
3418         struct sk_buff *skb;
3419
3420         if (WARN_ON(!vif)) {
3421                 ret = -EINVAL;
3422                 goto out;
3423         }
3424
3425         skb = ieee80211_beacon_get(hw, vif);
3426
3427         if (!skb) {
3428                 ret = -ENOMEM;
3429                 goto out;
3430         }
3431
3432         ath5k_debug_dump_skb(sc, skb, "BC  ", 1);
3433
3434         ath5k_txbuf_free_skb(sc, sc->bbuf);
3435         sc->bbuf->skb = skb;
3436         ret = ath5k_beacon_setup(sc, sc->bbuf);
3437         if (ret)
3438                 sc->bbuf->skb = NULL;
3439 out:
3440         return ret;
3441 }
3442
3443 static void
3444 set_beacon_filter(struct ieee80211_hw *hw, bool enable)
3445 {
3446         struct ath5k_softc *sc = hw->priv;
3447         struct ath5k_hw *ah = sc->ah;
3448         u32 rfilt;
3449         rfilt = ath5k_hw_get_rx_filter(ah);
3450         if (enable)
3451                 rfilt |= AR5K_RX_FILTER_BEACON;
3452         else
3453                 rfilt &= ~AR5K_RX_FILTER_BEACON;
3454         ath5k_hw_set_rx_filter(ah, rfilt);
3455         sc->filter_flags = rfilt;
3456 }
3457
3458 static void ath5k_bss_info_changed(struct ieee80211_hw *hw,
3459                                     struct ieee80211_vif *vif,
3460                                     struct ieee80211_bss_conf *bss_conf,
3461                                     u32 changes)
3462 {
3463         struct ath5k_softc *sc = hw->priv;
3464         struct ath5k_hw *ah = sc->ah;
3465         struct ath_common *common = ath5k_hw_common(ah);
3466         unsigned long flags;
3467
3468         mutex_lock(&sc->lock);
3469         if (WARN_ON(sc->vif != vif))
3470                 goto unlock;
3471
3472         if (changes & BSS_CHANGED_BSSID) {
3473                 /* Cache for later use during resets */
3474                 memcpy(common->curbssid, bss_conf->bssid, ETH_ALEN);
3475                 common->curaid = 0;
3476                 ath5k_hw_set_bssid(ah);
3477                 mmiowb();
3478         }
3479
3480         if (changes & BSS_CHANGED_BEACON_INT)
3481                 sc->bintval = bss_conf->beacon_int;
3482
3483         if (changes & BSS_CHANGED_ASSOC) {
3484                 sc->assoc = bss_conf->assoc;
3485                 if (sc->opmode == NL80211_IFTYPE_STATION)
3486                         set_beacon_filter(hw, sc->assoc);
3487                 ath5k_hw_set_ledstate(sc->ah, sc->assoc ?
3488                         AR5K_LED_ASSOC : AR5K_LED_INIT);
3489                 if (bss_conf->assoc) {
3490                         ATH5K_DBG(sc, ATH5K_DEBUG_ANY,
3491                                   "Bss Info ASSOC %d, bssid: %pM\n",
3492                                   bss_conf->aid, common->curbssid);
3493                         common->curaid = bss_conf->aid;
3494                         ath5k_hw_set_bssid(ah);
3495                         /* Once ANI is available you would start it here */
3496                 }
3497         }
3498
3499         if (changes & BSS_CHANGED_BEACON) {
3500                 spin_lock_irqsave(&sc->block, flags);
3501                 ath5k_beacon_update(hw, vif);
3502                 spin_unlock_irqrestore(&sc->block, flags);
3503         }
3504
3505         if (changes & BSS_CHANGED_BEACON_ENABLED)
3506                 sc->enable_beacon = bss_conf->enable_beacon;
3507
3508         if (changes & (BSS_CHANGED_BEACON | BSS_CHANGED_BEACON_ENABLED |
3509                        BSS_CHANGED_BEACON_INT))
3510                 ath5k_beacon_config(sc);
3511
3512  unlock:
3513         mutex_unlock(&sc->lock);
3514 }
3515
3516 static void ath5k_sw_scan_start(struct ieee80211_hw *hw)
3517 {
3518         struct ath5k_softc *sc = hw->priv;
3519         if (!sc->assoc)
3520                 ath5k_hw_set_ledstate(sc->ah, AR5K_LED_SCAN);
3521 }
3522
3523 static void ath5k_sw_scan_complete(struct ieee80211_hw *hw)
3524 {
3525         struct ath5k_softc *sc = hw->priv;
3526         ath5k_hw_set_ledstate(sc->ah, sc->assoc ?
3527                 AR5K_LED_ASSOC : AR5K_LED_INIT);
3528 }
3529
3530 /**
3531  * ath5k_set_coverage_class - Set IEEE 802.11 coverage class
3532  *
3533  * @hw: struct ieee80211_hw pointer
3534  * @coverage_class: IEEE 802.11 coverage class number
3535  *
3536  * Mac80211 callback. Sets slot time, ACK timeout and CTS timeout for given
3537  * coverage class. The values are persistent, they are restored after device
3538  * reset.
3539  */
3540 static void ath5k_set_coverage_class(struct ieee80211_hw *hw, u8 coverage_class)
3541 {
3542         struct ath5k_softc *sc = hw->priv;
3543
3544         mutex_lock(&sc->lock);
3545         ath5k_hw_set_coverage_class(sc->ah, coverage_class);
3546         mutex_unlock(&sc->lock);
3547 }