Merge branch 'e1000-fixes' of master.kernel.org:/pub/scm/linux/kernel/git/jgarzik...
[pandora-kernel.git] / drivers / net / netxen / netxen_nic_hw.c
1 /*
2  * Copyright (C) 2003 - 2006 NetXen, Inc.
3  * All rights reserved.
4  *
5  * This program is free software; you can redistribute it and/or
6  * modify it under the terms of the GNU General Public License
7  * as published by the Free Software Foundation; either version 2
8  * of the License, or (at your option) any later version.
9  *
10  * This program is distributed in the hope that it will be useful, but
11  * WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 59 Temple Place - Suite 330, Boston,
18  * MA  02111-1307, USA.
19  *
20  * The full GNU General Public License is included in this distribution
21  * in the file called LICENSE.
22  *
23  * Contact Information:
24  *    info@netxen.com
25  * NetXen,
26  * 3965 Freedom Circle, Fourth floor,
27  * Santa Clara, CA 95054
28  *
29  *
30  * Source file for NIC routines to access the Phantom hardware
31  *
32  */
33
34 #include "netxen_nic.h"
35 #include "netxen_nic_hw.h"
36 #include "netxen_nic_phan_reg.h"
37
38 #include <net/ip.h>
39
40 /*  PCI Windowing for DDR regions.  */
41
42 #define ADDR_IN_RANGE(addr, low, high)  \
43         (((addr) <= (high)) && ((addr) >= (low)))
44
45 #define NETXEN_FLASH_BASE       (BOOTLD_START)
46 #define NETXEN_PHANTOM_MEM_BASE (NETXEN_FLASH_BASE)
47 #define NETXEN_MAX_MTU          8000 + NETXEN_ENET_HEADER_SIZE + NETXEN_ETH_FCS_SIZE
48 #define NETXEN_MIN_MTU          64
49 #define NETXEN_ETH_FCS_SIZE     4
50 #define NETXEN_ENET_HEADER_SIZE 14
51 #define NETXEN_WINDOW_ONE       0x2000000       /*CRB Window: bit 25 of CRB address */
52 #define NETXEN_FIRMWARE_LEN     ((16 * 1024) / 4)
53 #define NETXEN_NIU_HDRSIZE      (0x1 << 6)
54 #define NETXEN_NIU_TLRSIZE      (0x1 << 5)
55
56 #define lower32(x)              ((u32)((x) & 0xffffffff))
57 #define upper32(x)                      \
58         ((u32)(((unsigned long long)(x) >> 32) & 0xffffffff))
59
60 #define NETXEN_NIC_ZERO_PAUSE_ADDR     0ULL
61 #define NETXEN_NIC_UNIT_PAUSE_ADDR     0x200ULL
62 #define NETXEN_NIC_EPG_PAUSE_ADDR1     0x2200010000c28001ULL
63 #define NETXEN_NIC_EPG_PAUSE_ADDR2     0x0100088866554433ULL
64
65 #define NETXEN_NIC_WINDOW_MARGIN 0x100000
66
67 unsigned long netxen_nic_pci_set_window(struct netxen_adapter *adapter,
68                                         unsigned long long addr);
69 void netxen_free_hw_resources(struct netxen_adapter *adapter);
70
71 int netxen_nic_set_mac(struct net_device *netdev, void *p)
72 {
73         struct netxen_port *port = netdev_priv(netdev);
74         struct netxen_adapter *adapter = port->adapter;
75         struct sockaddr *addr = p;
76
77         if (netif_running(netdev))
78                 return -EBUSY;
79
80         if (!is_valid_ether_addr(addr->sa_data))
81                 return -EADDRNOTAVAIL;
82
83         DPRINTK(INFO, "valid ether addr\n");
84         memcpy(netdev->dev_addr, addr->sa_data, netdev->addr_len);
85
86         if (adapter->macaddr_set)
87                 adapter->macaddr_set(port, addr->sa_data);
88
89         return 0;
90 }
91
92 /*
93  * netxen_nic_set_multi - Multicast
94  */
95 void netxen_nic_set_multi(struct net_device *netdev)
96 {
97         struct netxen_port *port = netdev_priv(netdev);
98         struct netxen_adapter *adapter = port->adapter;
99         struct dev_mc_list *mc_ptr;
100         __u32 netxen_mac_addr_cntl_data = 0;
101
102         mc_ptr = netdev->mc_list;
103         if (netdev->flags & IFF_PROMISC) {
104                 if (adapter->set_promisc)
105                         adapter->set_promisc(adapter,
106                                              port->portnum,
107                                              NETXEN_NIU_PROMISC_MODE);
108         } else {
109                 if (adapter->unset_promisc &&
110                     adapter->ahw.boardcfg.board_type
111                     != NETXEN_BRDTYPE_P2_SB31_10G_IMEZ)
112                         adapter->unset_promisc(adapter,
113                                                port->portnum,
114                                                NETXEN_NIU_NON_PROMISC_MODE);
115         }
116         if (adapter->ahw.board_type == NETXEN_NIC_XGBE) {
117                 netxen_nic_mcr_set_mode_select(netxen_mac_addr_cntl_data, 0x03);
118                 netxen_nic_mcr_set_id_pool0(netxen_mac_addr_cntl_data, 0x00);
119                 netxen_nic_mcr_set_id_pool1(netxen_mac_addr_cntl_data, 0x00);
120                 netxen_nic_mcr_set_id_pool2(netxen_mac_addr_cntl_data, 0x00);
121                 netxen_nic_mcr_set_id_pool3(netxen_mac_addr_cntl_data, 0x00);
122                 netxen_nic_mcr_set_enable_xtnd0(netxen_mac_addr_cntl_data);
123                 netxen_nic_mcr_set_enable_xtnd1(netxen_mac_addr_cntl_data);
124                 netxen_nic_mcr_set_enable_xtnd2(netxen_mac_addr_cntl_data);
125                 netxen_nic_mcr_set_enable_xtnd3(netxen_mac_addr_cntl_data);
126         } else {
127                 netxen_nic_mcr_set_mode_select(netxen_mac_addr_cntl_data, 0x00);
128                 netxen_nic_mcr_set_id_pool0(netxen_mac_addr_cntl_data, 0x00);
129                 netxen_nic_mcr_set_id_pool1(netxen_mac_addr_cntl_data, 0x01);
130                 netxen_nic_mcr_set_id_pool2(netxen_mac_addr_cntl_data, 0x02);
131                 netxen_nic_mcr_set_id_pool3(netxen_mac_addr_cntl_data, 0x03);
132         }
133         writel(netxen_mac_addr_cntl_data,
134                NETXEN_CRB_NORMALIZE(adapter, NETXEN_MAC_ADDR_CNTL_REG));
135         if (adapter->ahw.board_type == NETXEN_NIC_XGBE) {
136                 writel(netxen_mac_addr_cntl_data,
137                        NETXEN_CRB_NORMALIZE(adapter,
138                                             NETXEN_MULTICAST_ADDR_HI_0));
139         } else {
140                 writel(netxen_mac_addr_cntl_data,
141                        NETXEN_CRB_NORMALIZE(adapter,
142                                             NETXEN_MULTICAST_ADDR_HI_1));
143         }
144         netxen_mac_addr_cntl_data = 0;
145         writel(netxen_mac_addr_cntl_data,
146                NETXEN_CRB_NORMALIZE(adapter, NETXEN_NIU_GB_DROP_WRONGADDR));
147 }
148
149 /*
150  * netxen_nic_change_mtu - Change the Maximum Transfer Unit
151  * @returns 0 on success, negative on failure
152  */
153 int netxen_nic_change_mtu(struct net_device *netdev, int mtu)
154 {
155         struct netxen_port *port = netdev_priv(netdev);
156         struct netxen_adapter *adapter = port->adapter;
157         int eff_mtu = mtu + NETXEN_ENET_HEADER_SIZE + NETXEN_ETH_FCS_SIZE;
158
159         if ((eff_mtu > NETXEN_MAX_MTU) || (eff_mtu < NETXEN_MIN_MTU)) {
160                 printk(KERN_ERR "%s: %s %d is not supported.\n",
161                        netxen_nic_driver_name, netdev->name, mtu);
162                 return -EINVAL;
163         }
164
165         if (adapter->set_mtu)
166                 adapter->set_mtu(port, mtu);
167         netdev->mtu = mtu;
168
169         return 0;
170 }
171
172 /*
173  * check if the firmware has been downloaded and ready to run  and
174  * setup the address for the descriptors in the adapter
175  */
176 int netxen_nic_hw_resources(struct netxen_adapter *adapter)
177 {
178         struct netxen_hardware_context *hw = &adapter->ahw;
179         u32 state = 0;
180         void *addr;
181         int loops = 0, err = 0;
182         int ctx, ring;
183         u32 card_cmdring = 0;
184         struct netxen_recv_context *recv_ctx;
185         struct netxen_rcv_desc_ctx *rcv_desc;
186
187         DPRINTK(INFO, "crb_base: %lx %x", NETXEN_PCI_CRBSPACE,
188                 PCI_OFFSET_SECOND_RANGE(adapter, NETXEN_PCI_CRBSPACE));
189         DPRINTK(INFO, "cam base: %lx %x", NETXEN_CRB_CAM,
190                 pci_base_offset(adapter, NETXEN_CRB_CAM));
191         DPRINTK(INFO, "cam RAM: %lx %x", NETXEN_CAM_RAM_BASE,
192                 pci_base_offset(adapter, NETXEN_CAM_RAM_BASE));
193
194         /* Window 1 call */
195         card_cmdring = readl(NETXEN_CRB_NORMALIZE(adapter, CRB_CMDPEG_CMDRING));
196
197         DPRINTK(INFO, "Command Peg sends 0x%x for cmdring base\n",
198                 card_cmdring);
199
200         for (ctx = 0; ctx < MAX_RCV_CTX; ++ctx) {
201                 DPRINTK(INFO, "Command Peg ready..waiting for rcv peg\n");
202                 loops = 0;
203                 state = 0;
204                 /* Window 1 call */
205                 state = readl(NETXEN_CRB_NORMALIZE(adapter,
206                                                    recv_crb_registers[ctx].
207                                                    crb_rcvpeg_state));
208                 while (state != PHAN_PEG_RCV_INITIALIZED && loops < 20) {
209                         udelay(100);
210                         /* Window 1 call */
211                         state = readl(NETXEN_CRB_NORMALIZE(adapter,
212                                                            recv_crb_registers
213                                                            [ctx].
214                                                            crb_rcvpeg_state));
215                         loops++;
216                 }
217                 if (loops >= 20) {
218                         printk(KERN_ERR "Rcv Peg initialization not complete:"
219                                "%x.\n", state);
220                         err = -EIO;
221                         return err;
222                 }
223         }
224         DPRINTK(INFO, "Recieve Peg ready too. starting stuff\n");
225
226         addr = netxen_alloc(adapter->ahw.pdev,
227                             sizeof(struct netxen_ring_ctx) +
228                             sizeof(uint32_t),
229                             (dma_addr_t *) & adapter->ctx_desc_phys_addr,
230                             &adapter->ctx_desc_pdev);
231
232         printk("ctx_desc_phys_addr: 0x%llx\n",
233                (unsigned long long) adapter->ctx_desc_phys_addr);
234         if (addr == NULL) {
235                 DPRINTK(ERR, "bad return from pci_alloc_consistent\n");
236                 err = -ENOMEM;
237                 return err;
238         }
239         memset(addr, 0, sizeof(struct netxen_ring_ctx));
240         adapter->ctx_desc = (struct netxen_ring_ctx *)addr;
241         adapter->ctx_desc->cmd_consumer_offset =
242             cpu_to_le64(adapter->ctx_desc_phys_addr +
243                         sizeof(struct netxen_ring_ctx));
244         adapter->cmd_consumer = (uint32_t *) (((char *)addr) +
245                                               sizeof(struct netxen_ring_ctx));
246
247         addr = netxen_alloc(adapter->ahw.pdev,
248                             sizeof(struct cmd_desc_type0) *
249                             adapter->max_tx_desc_count,
250                             (dma_addr_t *) & hw->cmd_desc_phys_addr,
251                             &adapter->ahw.cmd_desc_pdev);
252         printk("cmd_desc_phys_addr: 0x%llx\n",
253                (unsigned long long) hw->cmd_desc_phys_addr);
254
255         if (addr == NULL) {
256                 DPRINTK(ERR, "bad return from pci_alloc_consistent\n");
257                 netxen_free_hw_resources(adapter);
258                 return -ENOMEM;
259         }
260
261         adapter->ctx_desc->cmd_ring_addr =
262                 cpu_to_le64(hw->cmd_desc_phys_addr);
263         adapter->ctx_desc->cmd_ring_size =
264                 cpu_to_le32(adapter->max_tx_desc_count);
265
266         hw->cmd_desc_head = (struct cmd_desc_type0 *)addr;
267
268         for (ctx = 0; ctx < MAX_RCV_CTX; ++ctx) {
269                 recv_ctx = &adapter->recv_ctx[ctx];
270
271                 for (ring = 0; ring < NUM_RCV_DESC_RINGS; ring++) {
272                         rcv_desc = &recv_ctx->rcv_desc[ring];
273                         addr = netxen_alloc(adapter->ahw.pdev,
274                                             RCV_DESC_RINGSIZE,
275                                             &rcv_desc->phys_addr,
276                                             &rcv_desc->phys_pdev);
277                         if (addr == NULL) {
278                                 DPRINTK(ERR, "bad return from "
279                                         "pci_alloc_consistent\n");
280                                 netxen_free_hw_resources(adapter);
281                                 err = -ENOMEM;
282                                 return err;
283                         }
284                         rcv_desc->desc_head = (struct rcv_desc *)addr;
285                         adapter->ctx_desc->rcv_ctx[ring].rcv_ring_addr =
286                             cpu_to_le64(rcv_desc->phys_addr);
287                         adapter->ctx_desc->rcv_ctx[ring].rcv_ring_size =
288                             cpu_to_le32(rcv_desc->max_rx_desc_count);
289                 }
290
291                 addr = netxen_alloc(adapter->ahw.pdev, STATUS_DESC_RINGSIZE,
292                                     &recv_ctx->rcv_status_desc_phys_addr,
293                                     &recv_ctx->rcv_status_desc_pdev);
294                 if (addr == NULL) {
295                         DPRINTK(ERR, "bad return from"
296                                 " pci_alloc_consistent\n");
297                         netxen_free_hw_resources(adapter);
298                         err = -ENOMEM;
299                         return err;
300                 }
301                 recv_ctx->rcv_status_desc_head = (struct status_desc *)addr;
302                 adapter->ctx_desc->sts_ring_addr =
303                     cpu_to_le64(recv_ctx->rcv_status_desc_phys_addr);
304                 adapter->ctx_desc->sts_ring_size =
305                     cpu_to_le32(adapter->max_rx_desc_count);
306
307         }
308         /* Window = 1 */
309
310         writel(lower32(adapter->ctx_desc_phys_addr),
311                NETXEN_CRB_NORMALIZE(adapter, CRB_CTX_ADDR_REG_LO));
312         writel(upper32(adapter->ctx_desc_phys_addr),
313                NETXEN_CRB_NORMALIZE(adapter, CRB_CTX_ADDR_REG_HI));
314         writel(NETXEN_CTX_SIGNATURE,
315                NETXEN_CRB_NORMALIZE(adapter, CRB_CTX_SIGNATURE_REG));
316         return err;
317 }
318
319 void netxen_free_hw_resources(struct netxen_adapter *adapter)
320 {
321         struct netxen_recv_context *recv_ctx;
322         struct netxen_rcv_desc_ctx *rcv_desc;
323         int ctx, ring;
324
325         if (adapter->ctx_desc != NULL) {
326                 pci_free_consistent(adapter->ctx_desc_pdev,
327                                     sizeof(struct netxen_ring_ctx) +
328                                     sizeof(uint32_t),
329                                     adapter->ctx_desc,
330                                     adapter->ctx_desc_phys_addr);
331                 adapter->ctx_desc = NULL;
332         }
333
334         if (adapter->ahw.cmd_desc_head != NULL) {
335                 pci_free_consistent(adapter->ahw.cmd_desc_pdev,
336                                     sizeof(struct cmd_desc_type0) *
337                                     adapter->max_tx_desc_count,
338                                     adapter->ahw.cmd_desc_head,
339                                     adapter->ahw.cmd_desc_phys_addr);
340                 adapter->ahw.cmd_desc_head = NULL;
341         }
342         /* Special handling: there are 2 ports on this board */
343         if (adapter->ahw.boardcfg.board_type == NETXEN_BRDTYPE_P2_SB31_10G_IMEZ) {
344                 adapter->ahw.max_ports = 2;
345         }
346
347         for (ctx = 0; ctx < MAX_RCV_CTX; ++ctx) {
348                 recv_ctx = &adapter->recv_ctx[ctx];
349                 for (ring = 0; ring < NUM_RCV_DESC_RINGS; ring++) {
350                         rcv_desc = &recv_ctx->rcv_desc[ring];
351
352                         if (rcv_desc->desc_head != NULL) {
353                                 pci_free_consistent(rcv_desc->phys_pdev,
354                                                     RCV_DESC_RINGSIZE,
355                                                     rcv_desc->desc_head,
356                                                     rcv_desc->phys_addr);
357                                 rcv_desc->desc_head = NULL;
358                         }
359                 }
360
361                 if (recv_ctx->rcv_status_desc_head != NULL) {
362                         pci_free_consistent(recv_ctx->rcv_status_desc_pdev,
363                                             STATUS_DESC_RINGSIZE,
364                                             recv_ctx->rcv_status_desc_head,
365                                             recv_ctx->
366                                             rcv_status_desc_phys_addr);
367                         recv_ctx->rcv_status_desc_head = NULL;
368                 }
369         }
370 }
371
372 void netxen_tso_check(struct netxen_adapter *adapter,
373                       struct cmd_desc_type0 *desc, struct sk_buff *skb)
374 {
375         if (desc->mss) {
376                 desc->total_hdr_length = (sizeof(struct ethhdr) +
377                                           ip_hdrlen(skb) + tcp_hdrlen(skb));
378                 netxen_set_cmd_desc_opcode(desc, TX_TCP_LSO);
379         } else if (skb->ip_summed == CHECKSUM_PARTIAL) {
380                 if (ip_hdr(skb)->protocol == IPPROTO_TCP) {
381                         netxen_set_cmd_desc_opcode(desc, TX_TCP_PKT);
382                 } else if (ip_hdr(skb)->protocol == IPPROTO_UDP) {
383                         netxen_set_cmd_desc_opcode(desc, TX_UDP_PKT);
384                 } else {
385                         return;
386                 }
387         }
388         adapter->stats.xmitcsummed++;
389         desc->tcp_hdr_offset = skb_transport_offset(skb);
390         desc->ip_hdr_offset = skb_network_offset(skb);
391 }
392
393 int netxen_is_flash_supported(struct netxen_adapter *adapter)
394 {
395         const int locs[] = { 0, 0x4, 0x100, 0x4000, 0x4128 };
396         int addr, val01, val02, i, j;
397
398         /* if the flash size less than 4Mb, make huge war cry and die */
399         for (j = 1; j < 4; j++) {
400                 addr = j * NETXEN_NIC_WINDOW_MARGIN;
401                 for (i = 0; i < (sizeof(locs) / sizeof(locs[0])); i++) {
402                         if (netxen_rom_fast_read(adapter, locs[i], &val01) == 0
403                             && netxen_rom_fast_read(adapter, (addr + locs[i]),
404                                                     &val02) == 0) {
405                                 if (val01 == val02)
406                                         return -1;
407                         } else
408                                 return -1;
409                 }
410         }
411
412         return 0;
413 }
414
415 static int netxen_get_flash_block(struct netxen_adapter *adapter, int base,
416                                   int size, u32 * buf)
417 {
418         int i, addr;
419         u32 *ptr32;
420
421         addr = base;
422         ptr32 = buf;
423         for (i = 0; i < size / sizeof(u32); i++) {
424                 if (netxen_rom_fast_read(adapter, addr, ptr32) == -1)
425                         return -1;
426                 *ptr32 = cpu_to_le32(*ptr32);
427                 ptr32++;
428                 addr += sizeof(u32);
429         }
430         if ((char *)buf + size > (char *)ptr32) {
431                 u32 local;
432
433                 if (netxen_rom_fast_read(adapter, addr, &local) == -1)
434                         return -1;
435                 local = cpu_to_le32(local);
436                 memcpy(ptr32, &local, (char *)buf + size - (char *)ptr32);
437         }
438
439         return 0;
440 }
441
442 int netxen_get_flash_mac_addr(struct netxen_adapter *adapter, u64 mac[])
443 {
444         u32 *pmac = (u32 *) & mac[0];
445
446         if (netxen_get_flash_block(adapter,
447                                    USER_START +
448                                    offsetof(struct netxen_new_user_info,
449                                             mac_addr),
450                                    FLASH_NUM_PORTS * sizeof(u64), pmac) == -1) {
451                 return -1;
452         }
453         if (*mac == ~0ULL) {
454                 if (netxen_get_flash_block(adapter,
455                                            USER_START_OLD +
456                                            offsetof(struct netxen_user_old_info,
457                                                     mac_addr),
458                                            FLASH_NUM_PORTS * sizeof(u64),
459                                            pmac) == -1)
460                         return -1;
461                 if (*mac == ~0ULL)
462                         return -1;
463         }
464         return 0;
465 }
466
467 /*
468  * Changes the CRB window to the specified window.
469  */
470 void netxen_nic_pci_change_crbwindow(struct netxen_adapter *adapter, u32 wndw)
471 {
472         void __iomem *offset;
473         u32 tmp;
474         int count = 0;
475
476         if (adapter->curr_window == wndw)
477                 return;
478
479         /*
480          * Move the CRB window.
481          * We need to write to the "direct access" region of PCI
482          * to avoid a race condition where the window register has
483          * not been successfully written across CRB before the target
484          * register address is received by PCI. The direct region bypasses
485          * the CRB bus.
486          */
487         offset =
488             PCI_OFFSET_SECOND_RANGE(adapter,
489                                     NETXEN_PCIX_PH_REG(PCIX_CRB_WINDOW));
490
491         if (wndw & 0x1)
492                 wndw = NETXEN_WINDOW_ONE;
493
494         writel(wndw, offset);
495
496         /* MUST make sure window is set before we forge on... */
497         while ((tmp = readl(offset)) != wndw) {
498                 printk(KERN_WARNING "%s: %s WARNING: CRB window value not "
499                        "registered properly: 0x%08x.\n",
500                        netxen_nic_driver_name, __FUNCTION__, tmp);
501                 mdelay(1);
502                 if (count >= 10)
503                         break;
504                 count++;
505         }
506
507         adapter->curr_window = wndw;
508 }
509
510 void netxen_load_firmware(struct netxen_adapter *adapter)
511 {
512         int i;
513         u32 data, size = 0;
514         u32 flashaddr = NETXEN_FLASH_BASE, memaddr = NETXEN_PHANTOM_MEM_BASE;
515         u64 off;
516         void __iomem *addr;
517
518         size = NETXEN_FIRMWARE_LEN;
519         writel(1, NETXEN_CRB_NORMALIZE(adapter, NETXEN_ROMUSB_GLB_CAS_RST));
520
521         for (i = 0; i < size; i++) {
522                 if (netxen_rom_fast_read(adapter, flashaddr, (int *)&data) != 0) {
523                         DPRINTK(ERR,
524                                 "Error in netxen_rom_fast_read(). Will skip"
525                                 "loading flash image\n");
526                         return;
527                 }
528                 off = netxen_nic_pci_set_window(adapter, memaddr);
529                 addr = pci_base_offset(adapter, off);
530                 writel(data, addr);
531                 flashaddr += 4;
532                 memaddr += 4;
533         }
534         udelay(100);
535         /* make sure Casper is powered on */
536         writel(0x3fff,
537                NETXEN_CRB_NORMALIZE(adapter, NETXEN_ROMUSB_GLB_CHIP_CLK_CTRL));
538         writel(0, NETXEN_CRB_NORMALIZE(adapter, NETXEN_ROMUSB_GLB_CAS_RST));
539
540         udelay(100);
541 }
542
543 int
544 netxen_nic_hw_write_wx(struct netxen_adapter *adapter, u64 off, void *data,
545                        int len)
546 {
547         void __iomem *addr;
548
549         if (ADDR_IN_WINDOW1(off)) {
550                 addr = NETXEN_CRB_NORMALIZE(adapter, off);
551         } else {                /* Window 0 */
552                 addr = pci_base_offset(adapter, off);
553                 netxen_nic_pci_change_crbwindow(adapter, 0);
554         }
555
556         DPRINTK(INFO, "writing to base %lx offset %llx addr %p"
557                 " data %llx len %d\n",
558                 pci_base(adapter, off), off, addr,
559                 *(unsigned long long *)data, len);
560         if (!addr) {
561                 netxen_nic_pci_change_crbwindow(adapter, 1);
562                 return 1;
563         }
564
565         switch (len) {
566         case 1:
567                 writeb(*(u8 *) data, addr);
568                 break;
569         case 2:
570                 writew(*(u16 *) data, addr);
571                 break;
572         case 4:
573                 writel(*(u32 *) data, addr);
574                 break;
575         case 8:
576                 writeq(*(u64 *) data, addr);
577                 break;
578         default:
579                 DPRINTK(INFO,
580                         "writing data %lx to offset %llx, num words=%d\n",
581                         *(unsigned long *)data, off, (len >> 3));
582
583                 netxen_nic_hw_block_write64((u64 __iomem *) data, addr,
584                                             (len >> 3));
585                 break;
586         }
587         if (!ADDR_IN_WINDOW1(off))
588                 netxen_nic_pci_change_crbwindow(adapter, 1);
589
590         return 0;
591 }
592
593 int
594 netxen_nic_hw_read_wx(struct netxen_adapter *adapter, u64 off, void *data,
595                       int len)
596 {
597         void __iomem *addr;
598
599         if (ADDR_IN_WINDOW1(off)) {     /* Window 1 */
600                 addr = NETXEN_CRB_NORMALIZE(adapter, off);
601         } else {                /* Window 0 */
602                 addr = pci_base_offset(adapter, off);
603                 netxen_nic_pci_change_crbwindow(adapter, 0);
604         }
605
606         DPRINTK(INFO, "reading from base %lx offset %llx addr %p\n",
607                 pci_base(adapter, off), off, addr);
608         if (!addr) {
609                 netxen_nic_pci_change_crbwindow(adapter, 1);
610                 return 1;
611         }
612         switch (len) {
613         case 1:
614                 *(u8 *) data = readb(addr);
615                 break;
616         case 2:
617                 *(u16 *) data = readw(addr);
618                 break;
619         case 4:
620                 *(u32 *) data = readl(addr);
621                 break;
622         case 8:
623                 *(u64 *) data = readq(addr);
624                 break;
625         default:
626                 netxen_nic_hw_block_read64((u64 __iomem *) data, addr,
627                                            (len >> 3));
628                 break;
629         }
630         DPRINTK(INFO, "read %lx\n", *(unsigned long *)data);
631
632         if (!ADDR_IN_WINDOW1(off))
633                 netxen_nic_pci_change_crbwindow(adapter, 1);
634
635         return 0;
636 }
637
638 void netxen_nic_reg_write(struct netxen_adapter *adapter, u64 off, u32 val)
639 {                               /* Only for window 1 */
640         void __iomem *addr;
641
642         addr = NETXEN_CRB_NORMALIZE(adapter, off);
643         DPRINTK(INFO, "writing to base %lx offset %llx addr %p data %x\n",
644                 pci_base(adapter, off), off, addr, val);
645         writel(val, addr);
646
647 }
648
649 int netxen_nic_reg_read(struct netxen_adapter *adapter, u64 off)
650 {                               /* Only for window 1 */
651         void __iomem *addr;
652         int val;
653
654         addr = NETXEN_CRB_NORMALIZE(adapter, off);
655         DPRINTK(INFO, "reading from base %lx offset %llx addr %p\n",
656                 pci_base(adapter, off), off, addr);
657         val = readl(addr);
658         writel(val, addr);
659
660         return val;
661 }
662
663 /* Change the window to 0, write and change back to window 1. */
664 void netxen_nic_write_w0(struct netxen_adapter *adapter, u32 index, u32 value)
665 {
666         void __iomem *addr;
667
668         netxen_nic_pci_change_crbwindow(adapter, 0);
669         addr = pci_base_offset(adapter, index);
670         writel(value, addr);
671         netxen_nic_pci_change_crbwindow(adapter, 1);
672 }
673
674 /* Change the window to 0, read and change back to window 1. */
675 void netxen_nic_read_w0(struct netxen_adapter *adapter, u32 index, u32 * value)
676 {
677         void __iomem *addr;
678
679         addr = pci_base_offset(adapter, index);
680
681         netxen_nic_pci_change_crbwindow(adapter, 0);
682         *value = readl(addr);
683         netxen_nic_pci_change_crbwindow(adapter, 1);
684 }
685
686 int netxen_pci_set_window_warning_count = 0;
687
688 unsigned long
689 netxen_nic_pci_set_window(struct netxen_adapter *adapter,
690                           unsigned long long addr)
691 {
692         static int ddr_mn_window = -1;
693         static int qdr_sn_window = -1;
694         int window;
695
696         if (ADDR_IN_RANGE(addr, NETXEN_ADDR_DDR_NET, NETXEN_ADDR_DDR_NET_MAX)) {
697                 /* DDR network side */
698                 addr -= NETXEN_ADDR_DDR_NET;
699                 window = (addr >> 25) & 0x3ff;
700                 if (ddr_mn_window != window) {
701                         ddr_mn_window = window;
702                         writel(window, PCI_OFFSET_SECOND_RANGE(adapter,
703                                                                NETXEN_PCIX_PH_REG
704                                                                (PCIX_MN_WINDOW)));
705                         /* MUST make sure window is set before we forge on... */
706                         readl(PCI_OFFSET_SECOND_RANGE(adapter,
707                                                       NETXEN_PCIX_PH_REG
708                                                       (PCIX_MN_WINDOW)));
709                 }
710                 addr -= (window * NETXEN_WINDOW_ONE);
711                 addr += NETXEN_PCI_DDR_NET;
712         } else if (ADDR_IN_RANGE(addr, NETXEN_ADDR_OCM0, NETXEN_ADDR_OCM0_MAX)) {
713                 addr -= NETXEN_ADDR_OCM0;
714                 addr += NETXEN_PCI_OCM0;
715         } else if (ADDR_IN_RANGE(addr, NETXEN_ADDR_OCM1, NETXEN_ADDR_OCM1_MAX)) {
716                 addr -= NETXEN_ADDR_OCM1;
717                 addr += NETXEN_PCI_OCM1;
718         } else
719             if (ADDR_IN_RANGE
720                 (addr, NETXEN_ADDR_QDR_NET, NETXEN_ADDR_QDR_NET_MAX)) {
721                 /* QDR network side */
722                 addr -= NETXEN_ADDR_QDR_NET;
723                 window = (addr >> 22) & 0x3f;
724                 if (qdr_sn_window != window) {
725                         qdr_sn_window = window;
726                         writel((window << 22),
727                                PCI_OFFSET_SECOND_RANGE(adapter,
728                                                        NETXEN_PCIX_PH_REG
729                                                        (PCIX_SN_WINDOW)));
730                         /* MUST make sure window is set before we forge on... */
731                         readl(PCI_OFFSET_SECOND_RANGE(adapter,
732                                                       NETXEN_PCIX_PH_REG
733                                                       (PCIX_SN_WINDOW)));
734                 }
735                 addr -= (window * 0x400000);
736                 addr += NETXEN_PCI_QDR_NET;
737         } else {
738                 /*
739                  * peg gdb frequently accesses memory that doesn't exist,
740                  * this limits the chit chat so debugging isn't slowed down.
741                  */
742                 if ((netxen_pci_set_window_warning_count++ < 8)
743                     || (netxen_pci_set_window_warning_count % 64 == 0))
744                         printk("%s: Warning:netxen_nic_pci_set_window()"
745                                " Unknown address range!\n",
746                                netxen_nic_driver_name);
747
748         }
749         return addr;
750 }
751
752 int netxen_nic_get_board_info(struct netxen_adapter *adapter)
753 {
754         int rv = 0;
755         int addr = BRDCFG_START;
756         struct netxen_board_info *boardinfo;
757         int index;
758         u32 *ptr32;
759
760         boardinfo = &adapter->ahw.boardcfg;
761         ptr32 = (u32 *) boardinfo;
762
763         for (index = 0; index < sizeof(struct netxen_board_info) / sizeof(u32);
764              index++) {
765                 if (netxen_rom_fast_read(adapter, addr, ptr32) == -1) {
766                         return -EIO;
767                 }
768                 ptr32++;
769                 addr += sizeof(u32);
770         }
771         if (boardinfo->magic != NETXEN_BDINFO_MAGIC) {
772                 printk("%s: ERROR reading %s board config."
773                        " Read %x, expected %x\n", netxen_nic_driver_name,
774                        netxen_nic_driver_name,
775                        boardinfo->magic, NETXEN_BDINFO_MAGIC);
776                 rv = -1;
777         }
778         if (boardinfo->header_version != NETXEN_BDINFO_VERSION) {
779                 printk("%s: Unknown board config version."
780                        " Read %x, expected %x\n", netxen_nic_driver_name,
781                        boardinfo->header_version, NETXEN_BDINFO_VERSION);
782                 rv = -1;
783         }
784
785         DPRINTK(INFO, "Discovered board type:0x%x  ", boardinfo->board_type);
786         switch ((netxen_brdtype_t) boardinfo->board_type) {
787         case NETXEN_BRDTYPE_P2_SB35_4G:
788                 adapter->ahw.board_type = NETXEN_NIC_GBE;
789                 break;
790         case NETXEN_BRDTYPE_P2_SB31_10G:
791         case NETXEN_BRDTYPE_P2_SB31_10G_IMEZ:
792         case NETXEN_BRDTYPE_P2_SB31_10G_HMEZ:
793         case NETXEN_BRDTYPE_P2_SB31_10G_CX4:
794                 adapter->ahw.board_type = NETXEN_NIC_XGBE;
795                 break;
796         case NETXEN_BRDTYPE_P1_BD:
797         case NETXEN_BRDTYPE_P1_SB:
798         case NETXEN_BRDTYPE_P1_SMAX:
799         case NETXEN_BRDTYPE_P1_SOCK:
800                 adapter->ahw.board_type = NETXEN_NIC_GBE;
801                 break;
802         default:
803                 printk("%s: Unknown(%x)\n", netxen_nic_driver_name,
804                        boardinfo->board_type);
805                 break;
806         }
807
808         return rv;
809 }
810
811 /* NIU access sections */
812
813 int netxen_nic_set_mtu_gb(struct netxen_port *port, int new_mtu)
814 {
815         struct netxen_adapter *adapter = port->adapter;
816         netxen_nic_write_w0(adapter,
817                             NETXEN_NIU_GB_MAX_FRAME_SIZE(port->portnum),
818                             new_mtu);
819         return 0;
820 }
821
822 int netxen_nic_set_mtu_xgb(struct netxen_port *port, int new_mtu)
823 {
824         struct netxen_adapter *adapter = port->adapter;
825         new_mtu += NETXEN_NIU_HDRSIZE + NETXEN_NIU_TLRSIZE;
826         if (port->portnum == 0)
827             netxen_nic_write_w0(adapter, NETXEN_NIU_XGE_MAX_FRAME_SIZE, new_mtu);
828         else if (port->portnum == 1)
829             netxen_nic_write_w0(adapter, NETXEN_NIU_XG1_MAX_FRAME_SIZE, new_mtu);
830         return 0;
831 }
832
833 void netxen_nic_init_niu_gb(struct netxen_adapter *adapter)
834 {
835         int portno;
836         for (portno = 0; portno < NETXEN_NIU_MAX_GBE_PORTS; portno++)
837                 netxen_niu_gbe_init_port(adapter, portno);
838 }
839
840 void netxen_nic_stop_all_ports(struct netxen_adapter *adapter)
841 {
842         int port_nr;
843         struct netxen_port *port;
844
845         for (port_nr = 0; port_nr < adapter->ahw.max_ports; port_nr++) {
846                 port = adapter->port[port_nr];
847                 if (adapter->stop_port)
848                         adapter->stop_port(adapter, port->portnum);
849         }
850 }
851
852 void
853 netxen_crb_writelit_adapter(struct netxen_adapter *adapter, unsigned long off,
854                             int data)
855 {
856         void __iomem *addr;
857
858         if (ADDR_IN_WINDOW1(off)) {
859                 writel(data, NETXEN_CRB_NORMALIZE(adapter, off));
860         } else {
861                 netxen_nic_pci_change_crbwindow(adapter, 0);
862                 addr = pci_base_offset(adapter, off);
863                 writel(data, addr);
864                 netxen_nic_pci_change_crbwindow(adapter, 1);
865         }
866 }
867
868 void netxen_nic_set_link_parameters(struct netxen_port *port)
869 {
870         struct netxen_adapter *adapter = port->adapter;
871         __u32 status;
872         __u32 autoneg;
873         __u32 mode;
874
875         netxen_nic_read_w0(adapter, NETXEN_NIU_MODE, &mode);
876         if (netxen_get_niu_enable_ge(mode)) {   /* Gb 10/100/1000 Mbps mode */
877                 if (adapter->phy_read
878                     && adapter->
879                     phy_read(adapter, port->portnum,
880                              NETXEN_NIU_GB_MII_MGMT_ADDR_PHY_STATUS,
881                              &status) == 0) {
882                         if (netxen_get_phy_link(status)) {
883                                 switch (netxen_get_phy_speed(status)) {
884                                 case 0:
885                                         port->link_speed = SPEED_10;
886                                         break;
887                                 case 1:
888                                         port->link_speed = SPEED_100;
889                                         break;
890                                 case 2:
891                                         port->link_speed = SPEED_1000;
892                                         break;
893                                 default:
894                                         port->link_speed = -1;
895                                         break;
896                                 }
897                                 switch (netxen_get_phy_duplex(status)) {
898                                 case 0:
899                                         port->link_duplex = DUPLEX_HALF;
900                                         break;
901                                 case 1:
902                                         port->link_duplex = DUPLEX_FULL;
903                                         break;
904                                 default:
905                                         port->link_duplex = -1;
906                                         break;
907                                 }
908                                 if (adapter->phy_read
909                                     && adapter->
910                                     phy_read(adapter, port->portnum,
911                                              NETXEN_NIU_GB_MII_MGMT_ADDR_AUTONEG,
912                                              &autoneg) != 0)
913                                         port->link_autoneg = autoneg;
914                         } else
915                                 goto link_down;
916                 } else {
917                       link_down:
918                         port->link_speed = -1;
919                         port->link_duplex = -1;
920                 }
921         }
922 }
923
924 void netxen_nic_flash_print(struct netxen_adapter *adapter)
925 {
926         int valid = 1;
927         u32 fw_major = 0;
928         u32 fw_minor = 0;
929         u32 fw_build = 0;
930         char brd_name[NETXEN_MAX_SHORT_NAME];
931         struct netxen_new_user_info user_info;
932         int i, addr = USER_START;
933         u32 *ptr32;
934
935         struct netxen_board_info *board_info = &(adapter->ahw.boardcfg);
936         if (board_info->magic != NETXEN_BDINFO_MAGIC) {
937                 printk
938                     ("NetXen Unknown board config, Read 0x%x expected as 0x%x\n",
939                      board_info->magic, NETXEN_BDINFO_MAGIC);
940                 valid = 0;
941         }
942         if (board_info->header_version != NETXEN_BDINFO_VERSION) {
943                 printk("NetXen Unknown board config version."
944                        " Read %x, expected %x\n",
945                        board_info->header_version, NETXEN_BDINFO_VERSION);
946                 valid = 0;
947         }
948         if (valid) {
949                 ptr32 = (u32 *) & user_info;
950                 for (i = 0;
951                      i < sizeof(struct netxen_new_user_info) / sizeof(u32);
952                      i++) {
953                         if (netxen_rom_fast_read(adapter, addr, ptr32) == -1) {
954                                 printk("%s: ERROR reading %s board userarea.\n",
955                                        netxen_nic_driver_name,
956                                        netxen_nic_driver_name);
957                                 return;
958                         }
959                         *ptr32 = le32_to_cpu(*ptr32);
960                         ptr32++;
961                         addr += sizeof(u32);
962                 }
963                 get_brd_name_by_type(board_info->board_type, brd_name);
964
965                 printk("NetXen %s Board S/N %s  Chip id 0x%x\n",
966                        brd_name, user_info.serial_num, board_info->chip_id);
967
968                 printk("NetXen %s Board #%d, Chip id 0x%x\n",
969                        board_info->board_type == 0x0b ? "XGB" : "GBE",
970                        board_info->board_num, board_info->chip_id);
971                 fw_major = readl(NETXEN_CRB_NORMALIZE(adapter,
972                                                       NETXEN_FW_VERSION_MAJOR));
973                 fw_minor = readl(NETXEN_CRB_NORMALIZE(adapter,
974                                                       NETXEN_FW_VERSION_MINOR));
975                 fw_build =
976                     readl(NETXEN_CRB_NORMALIZE(adapter, NETXEN_FW_VERSION_SUB));
977
978                 printk("NetXen Firmware version %d.%d.%d\n", fw_major, fw_minor,
979                        fw_build);
980         }
981         if (fw_major != _NETXEN_NIC_LINUX_MAJOR) {
982                 printk(KERN_ERR "The mismatch in driver version and firmware "
983                        "version major number\n"
984                        "Driver version major number = %d \t"
985                        "Firmware version major number = %d \n",
986                        _NETXEN_NIC_LINUX_MAJOR, fw_major);
987                 adapter->driver_mismatch = 1;
988         }
989         if (fw_minor != _NETXEN_NIC_LINUX_MINOR &&
990                         fw_minor != (_NETXEN_NIC_LINUX_MINOR + 1)) {
991                 printk(KERN_ERR "The mismatch in driver version and firmware "
992                        "version minor number\n"
993                        "Driver version minor number = %d \t"
994                        "Firmware version minor number = %d \n",
995                        _NETXEN_NIC_LINUX_MINOR, fw_minor);
996                 adapter->driver_mismatch = 1;
997         }
998         if (adapter->driver_mismatch)
999                 printk(KERN_INFO "Use the driver with version no %d.%d.xxx\n",
1000                        fw_major, fw_minor);
1001 }
1002