Merge branch 'topic/ice1724-pm' into for-linus
[pandora-kernel.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include "i915_reg.h"
34 #include "intel_bios.h"
35 #include <linux/io-mapping.h>
36
37 /* General customization:
38  */
39
40 #define DRIVER_AUTHOR           "Tungsten Graphics, Inc."
41
42 #define DRIVER_NAME             "i915"
43 #define DRIVER_DESC             "Intel Graphics"
44 #define DRIVER_DATE             "20080730"
45
46 enum pipe {
47         PIPE_A = 0,
48         PIPE_B,
49 };
50
51 #define I915_NUM_PIPE   2
52
53 /* Interface history:
54  *
55  * 1.1: Original.
56  * 1.2: Add Power Management
57  * 1.3: Add vblank support
58  * 1.4: Fix cmdbuffer path, add heap destroy
59  * 1.5: Add vblank pipe configuration
60  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
61  *      - Support vertical blank on secondary display pipe
62  */
63 #define DRIVER_MAJOR            1
64 #define DRIVER_MINOR            6
65 #define DRIVER_PATCHLEVEL       0
66
67 #define WATCH_COHERENCY 0
68 #define WATCH_BUF       0
69 #define WATCH_EXEC      0
70 #define WATCH_LRU       0
71 #define WATCH_RELOC     0
72 #define WATCH_INACTIVE  0
73 #define WATCH_PWRITE    0
74
75 #define I915_GEM_PHYS_CURSOR_0 1
76 #define I915_GEM_PHYS_CURSOR_1 2
77 #define I915_GEM_PHYS_OVERLAY_REGS 3
78 #define I915_MAX_PHYS_OBJECT (I915_GEM_PHYS_OVERLAY_REGS)
79
80 struct drm_i915_gem_phys_object {
81         int id;
82         struct page **page_list;
83         drm_dma_handle_t *handle;
84         struct drm_gem_object *cur_obj;
85 };
86
87 typedef struct _drm_i915_ring_buffer {
88         int tail_mask;
89         unsigned long Size;
90         u8 *virtual_start;
91         int head;
92         int tail;
93         int space;
94         drm_local_map_t map;
95         struct drm_gem_object *ring_obj;
96 } drm_i915_ring_buffer_t;
97
98 struct mem_block {
99         struct mem_block *next;
100         struct mem_block *prev;
101         int start;
102         int size;
103         struct drm_file *file_priv; /* NULL: free, -1: heap, other: real files */
104 };
105
106 struct opregion_header;
107 struct opregion_acpi;
108 struct opregion_swsci;
109 struct opregion_asle;
110
111 struct intel_opregion {
112         struct opregion_header *header;
113         struct opregion_acpi *acpi;
114         struct opregion_swsci *swsci;
115         struct opregion_asle *asle;
116         int enabled;
117 };
118
119 struct drm_i915_master_private {
120         drm_local_map_t *sarea;
121         struct _drm_i915_sarea *sarea_priv;
122 };
123 #define I915_FENCE_REG_NONE -1
124
125 struct drm_i915_fence_reg {
126         struct drm_gem_object *obj;
127 };
128
129 struct sdvo_device_mapping {
130         u8 dvo_port;
131         u8 slave_addr;
132         u8 dvo_wiring;
133         u8 initialized;
134 };
135
136 struct drm_i915_error_state {
137         u32 eir;
138         u32 pgtbl_er;
139         u32 pipeastat;
140         u32 pipebstat;
141         u32 ipeir;
142         u32 ipehr;
143         u32 instdone;
144         u32 acthd;
145         u32 instpm;
146         u32 instps;
147         u32 instdone1;
148         u32 seqno;
149         struct timeval time;
150 };
151
152 typedef struct drm_i915_private {
153         struct drm_device *dev;
154
155         int has_gem;
156
157         void __iomem *regs;
158
159         drm_i915_ring_buffer_t ring;
160
161         drm_dma_handle_t *status_page_dmah;
162         void *hw_status_page;
163         dma_addr_t dma_status_page;
164         uint32_t counter;
165         unsigned int status_gfx_addr;
166         drm_local_map_t hws_map;
167         struct drm_gem_object *hws_obj;
168
169         struct resource mch_res;
170
171         unsigned int cpp;
172         int back_offset;
173         int front_offset;
174         int current_page;
175         int page_flipping;
176
177         wait_queue_head_t irq_queue;
178         atomic_t irq_received;
179         /** Protects user_irq_refcount and irq_mask_reg */
180         spinlock_t user_irq_lock;
181         /** Refcount for i915_user_irq_get() versus i915_user_irq_put(). */
182         int user_irq_refcount;
183         /** Cached value of IMR to avoid reads in updating the bitfield */
184         u32 irq_mask_reg;
185         u32 pipestat[2];
186         /** splitted irq regs for graphics and display engine on IGDNG,
187             irq_mask_reg is still used for display irq. */
188         u32 gt_irq_mask_reg;
189         u32 gt_irq_enable_reg;
190         u32 de_irq_enable_reg;
191
192         u32 hotplug_supported_mask;
193         struct work_struct hotplug_work;
194
195         int tex_lru_log_granularity;
196         int allow_batchbuffer;
197         struct mem_block *agp_heap;
198         unsigned int sr01, adpa, ppcr, dvob, dvoc, lvds;
199         int vblank_pipe;
200
201         bool cursor_needs_physical;
202
203         struct drm_mm vram;
204
205         int irq_enabled;
206
207         struct intel_opregion opregion;
208
209         /* LVDS info */
210         int backlight_duty_cycle;  /* restore backlight to this value */
211         bool panel_wants_dither;
212         struct drm_display_mode *panel_fixed_mode;
213         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
214         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
215
216         /* Feature bits from the VBIOS */
217         unsigned int int_tv_support:1;
218         unsigned int lvds_dither:1;
219         unsigned int lvds_vbt:1;
220         unsigned int int_crt_support:1;
221         unsigned int lvds_use_ssc:1;
222         unsigned int edp_support:1;
223         int lvds_ssc_freq;
224
225         int crt_ddc_bus; /* -1 = unknown, else GPIO to use for CRT DDC */
226         struct drm_i915_fence_reg fence_regs[16]; /* assume 965 */
227         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
228         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
229
230         unsigned int fsb_freq, mem_freq;
231
232         spinlock_t error_lock;
233         struct drm_i915_error_state *first_error;
234         struct work_struct error_work;
235         struct workqueue_struct *wq;
236
237         /* Register state */
238         u8 saveLBB;
239         u32 saveDSPACNTR;
240         u32 saveDSPBCNTR;
241         u32 saveDSPARB;
242         u32 saveRENDERSTANDBY;
243         u32 saveHWS;
244         u32 savePIPEACONF;
245         u32 savePIPEBCONF;
246         u32 savePIPEASRC;
247         u32 savePIPEBSRC;
248         u32 saveFPA0;
249         u32 saveFPA1;
250         u32 saveDPLL_A;
251         u32 saveDPLL_A_MD;
252         u32 saveHTOTAL_A;
253         u32 saveHBLANK_A;
254         u32 saveHSYNC_A;
255         u32 saveVTOTAL_A;
256         u32 saveVBLANK_A;
257         u32 saveVSYNC_A;
258         u32 saveBCLRPAT_A;
259         u32 savePIPEASTAT;
260         u32 saveDSPASTRIDE;
261         u32 saveDSPASIZE;
262         u32 saveDSPAPOS;
263         u32 saveDSPAADDR;
264         u32 saveDSPASURF;
265         u32 saveDSPATILEOFF;
266         u32 savePFIT_PGM_RATIOS;
267         u32 saveBLC_PWM_CTL;
268         u32 saveBLC_PWM_CTL2;
269         u32 saveFPB0;
270         u32 saveFPB1;
271         u32 saveDPLL_B;
272         u32 saveDPLL_B_MD;
273         u32 saveHTOTAL_B;
274         u32 saveHBLANK_B;
275         u32 saveHSYNC_B;
276         u32 saveVTOTAL_B;
277         u32 saveVBLANK_B;
278         u32 saveVSYNC_B;
279         u32 saveBCLRPAT_B;
280         u32 savePIPEBSTAT;
281         u32 saveDSPBSTRIDE;
282         u32 saveDSPBSIZE;
283         u32 saveDSPBPOS;
284         u32 saveDSPBADDR;
285         u32 saveDSPBSURF;
286         u32 saveDSPBTILEOFF;
287         u32 saveVGA0;
288         u32 saveVGA1;
289         u32 saveVGA_PD;
290         u32 saveVGACNTRL;
291         u32 saveADPA;
292         u32 saveLVDS;
293         u32 savePP_ON_DELAYS;
294         u32 savePP_OFF_DELAYS;
295         u32 saveDVOA;
296         u32 saveDVOB;
297         u32 saveDVOC;
298         u32 savePP_ON;
299         u32 savePP_OFF;
300         u32 savePP_CONTROL;
301         u32 savePP_DIVISOR;
302         u32 savePFIT_CONTROL;
303         u32 save_palette_a[256];
304         u32 save_palette_b[256];
305         u32 saveFBC_CFB_BASE;
306         u32 saveFBC_LL_BASE;
307         u32 saveFBC_CONTROL;
308         u32 saveFBC_CONTROL2;
309         u32 saveIER;
310         u32 saveIIR;
311         u32 saveIMR;
312         u32 saveCACHE_MODE_0;
313         u32 saveD_STATE;
314         u32 saveCG_2D_DIS;
315         u32 saveMI_ARB_STATE;
316         u32 saveSWF0[16];
317         u32 saveSWF1[16];
318         u32 saveSWF2[3];
319         u8 saveMSR;
320         u8 saveSR[8];
321         u8 saveGR[25];
322         u8 saveAR_INDEX;
323         u8 saveAR[21];
324         u8 saveDACMASK;
325         u8 saveCR[37];
326         uint64_t saveFENCE[16];
327         u32 saveCURACNTR;
328         u32 saveCURAPOS;
329         u32 saveCURABASE;
330         u32 saveCURBCNTR;
331         u32 saveCURBPOS;
332         u32 saveCURBBASE;
333         u32 saveCURSIZE;
334         u32 saveDP_B;
335         u32 saveDP_C;
336         u32 saveDP_D;
337         u32 savePIPEA_GMCH_DATA_M;
338         u32 savePIPEB_GMCH_DATA_M;
339         u32 savePIPEA_GMCH_DATA_N;
340         u32 savePIPEB_GMCH_DATA_N;
341         u32 savePIPEA_DP_LINK_M;
342         u32 savePIPEB_DP_LINK_M;
343         u32 savePIPEA_DP_LINK_N;
344         u32 savePIPEB_DP_LINK_N;
345
346         struct {
347                 struct drm_mm gtt_space;
348
349                 struct io_mapping *gtt_mapping;
350                 int gtt_mtrr;
351
352                 /**
353                  * List of objects currently involved in rendering from the
354                  * ringbuffer.
355                  *
356                  * Includes buffers having the contents of their GPU caches
357                  * flushed, not necessarily primitives.  last_rendering_seqno
358                  * represents when the rendering involved will be completed.
359                  *
360                  * A reference is held on the buffer while on this list.
361                  */
362                 spinlock_t active_list_lock;
363                 struct list_head active_list;
364
365                 /**
366                  * List of objects which are not in the ringbuffer but which
367                  * still have a write_domain which needs to be flushed before
368                  * unbinding.
369                  *
370                  * last_rendering_seqno is 0 while an object is in this list.
371                  *
372                  * A reference is held on the buffer while on this list.
373                  */
374                 struct list_head flushing_list;
375
376                 /**
377                  * LRU list of objects which are not in the ringbuffer and
378                  * are ready to unbind, but are still in the GTT.
379                  *
380                  * last_rendering_seqno is 0 while an object is in this list.
381                  *
382                  * A reference is not held on the buffer while on this list,
383                  * as merely being GTT-bound shouldn't prevent its being
384                  * freed, and we'll pull it off the list in the free path.
385                  */
386                 struct list_head inactive_list;
387
388                 /** LRU list of objects with fence regs on them. */
389                 struct list_head fence_list;
390
391                 /**
392                  * List of breadcrumbs associated with GPU requests currently
393                  * outstanding.
394                  */
395                 struct list_head request_list;
396
397                 /**
398                  * We leave the user IRQ off as much as possible,
399                  * but this means that requests will finish and never
400                  * be retired once the system goes idle. Set a timer to
401                  * fire periodically while the ring is running. When it
402                  * fires, go retire requests.
403                  */
404                 struct delayed_work retire_work;
405
406                 uint32_t next_gem_seqno;
407
408                 /**
409                  * Waiting sequence number, if any
410                  */
411                 uint32_t waiting_gem_seqno;
412
413                 /**
414                  * Last seq seen at irq time
415                  */
416                 uint32_t irq_gem_seqno;
417
418                 /**
419                  * Flag if the X Server, and thus DRM, is not currently in
420                  * control of the device.
421                  *
422                  * This is set between LeaveVT and EnterVT.  It needs to be
423                  * replaced with a semaphore.  It also needs to be
424                  * transitioned away from for kernel modesetting.
425                  */
426                 int suspended;
427
428                 /**
429                  * Flag if the hardware appears to be wedged.
430                  *
431                  * This is set when attempts to idle the device timeout.
432                  * It prevents command submission from occuring and makes
433                  * every pending request fail
434                  */
435                 int wedged;
436
437                 /** Bit 6 swizzling required for X tiling */
438                 uint32_t bit_6_swizzle_x;
439                 /** Bit 6 swizzling required for Y tiling */
440                 uint32_t bit_6_swizzle_y;
441
442                 /* storage for physical objects */
443                 struct drm_i915_gem_phys_object *phys_objs[I915_MAX_PHYS_OBJECT];
444         } mm;
445         struct sdvo_device_mapping sdvo_mappings[2];
446 } drm_i915_private_t;
447
448 /** driver private structure attached to each drm_gem_object */
449 struct drm_i915_gem_object {
450         struct drm_gem_object *obj;
451
452         /** Current space allocated to this object in the GTT, if any. */
453         struct drm_mm_node *gtt_space;
454
455         /** This object's place on the active/flushing/inactive lists */
456         struct list_head list;
457
458         /** This object's place on the fenced object LRU */
459         struct list_head fence_list;
460
461         /**
462          * This is set if the object is on the active or flushing lists
463          * (has pending rendering), and is not set if it's on inactive (ready
464          * to be unbound).
465          */
466         int active;
467
468         /**
469          * This is set if the object has been written to since last bound
470          * to the GTT
471          */
472         int dirty;
473
474         /** AGP memory structure for our GTT binding. */
475         DRM_AGP_MEM *agp_mem;
476
477         struct page **pages;
478         int pages_refcount;
479
480         /**
481          * Current offset of the object in GTT space.
482          *
483          * This is the same as gtt_space->start
484          */
485         uint32_t gtt_offset;
486         /**
487          * Required alignment for the object
488          */
489         uint32_t gtt_alignment;
490         /**
491          * Fake offset for use by mmap(2)
492          */
493         uint64_t mmap_offset;
494
495         /**
496          * Fence register bits (if any) for this object.  Will be set
497          * as needed when mapped into the GTT.
498          * Protected by dev->struct_mutex.
499          */
500         int fence_reg;
501
502         /** How many users have pinned this object in GTT space */
503         int pin_count;
504
505         /** Breadcrumb of last rendering to the buffer. */
506         uint32_t last_rendering_seqno;
507
508         /** Current tiling mode for the object. */
509         uint32_t tiling_mode;
510         uint32_t stride;
511
512         /** Record of address bit 17 of each page at last unbind. */
513         long *bit_17;
514
515         /** AGP mapping type (AGP_USER_MEMORY or AGP_USER_CACHED_MEMORY */
516         uint32_t agp_type;
517
518         /**
519          * If present, while GEM_DOMAIN_CPU is in the read domain this array
520          * flags which individual pages are valid.
521          */
522         uint8_t *page_cpu_valid;
523
524         /** User space pin count and filp owning the pin */
525         uint32_t user_pin_count;
526         struct drm_file *pin_filp;
527
528         /** for phy allocated objects */
529         struct drm_i915_gem_phys_object *phys_obj;
530
531         /**
532          * Used for checking the object doesn't appear more than once
533          * in an execbuffer object list.
534          */
535         int in_execbuffer;
536 };
537
538 /**
539  * Request queue structure.
540  *
541  * The request queue allows us to note sequence numbers that have been emitted
542  * and may be associated with active buffers to be retired.
543  *
544  * By keeping this list, we can avoid having to do questionable
545  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
546  * an emission time with seqnos for tracking how far ahead of the GPU we are.
547  */
548 struct drm_i915_gem_request {
549         /** GEM sequence number associated with this request. */
550         uint32_t seqno;
551
552         /** Time at which this request was emitted, in jiffies. */
553         unsigned long emitted_jiffies;
554
555         /** global list entry for this request */
556         struct list_head list;
557
558         /** file_priv list entry for this request */
559         struct list_head client_list;
560 };
561
562 struct drm_i915_file_private {
563         struct {
564                 struct list_head request_list;
565         } mm;
566 };
567
568 enum intel_chip_family {
569         CHIP_I8XX = 0x01,
570         CHIP_I9XX = 0x02,
571         CHIP_I915 = 0x04,
572         CHIP_I965 = 0x08,
573 };
574
575 extern struct drm_ioctl_desc i915_ioctls[];
576 extern int i915_max_ioctl;
577 extern unsigned int i915_fbpercrtc;
578
579 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
580 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
581
582                                 /* i915_dma.c */
583 extern void i915_kernel_lost_context(struct drm_device * dev);
584 extern int i915_driver_load(struct drm_device *, unsigned long flags);
585 extern int i915_driver_unload(struct drm_device *);
586 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file_priv);
587 extern void i915_driver_lastclose(struct drm_device * dev);
588 extern void i915_driver_preclose(struct drm_device *dev,
589                                  struct drm_file *file_priv);
590 extern void i915_driver_postclose(struct drm_device *dev,
591                                   struct drm_file *file_priv);
592 extern int i915_driver_device_is_agp(struct drm_device * dev);
593 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
594                               unsigned long arg);
595 extern int i915_emit_box(struct drm_device *dev,
596                          struct drm_clip_rect *boxes,
597                          int i, int DR1, int DR4);
598
599 /* i915_irq.c */
600 extern int i915_irq_emit(struct drm_device *dev, void *data,
601                          struct drm_file *file_priv);
602 extern int i915_irq_wait(struct drm_device *dev, void *data,
603                          struct drm_file *file_priv);
604 void i915_user_irq_get(struct drm_device *dev);
605 void i915_user_irq_put(struct drm_device *dev);
606 extern void i915_enable_interrupt (struct drm_device *dev);
607
608 extern irqreturn_t i915_driver_irq_handler(DRM_IRQ_ARGS);
609 extern void i915_driver_irq_preinstall(struct drm_device * dev);
610 extern int i915_driver_irq_postinstall(struct drm_device *dev);
611 extern void i915_driver_irq_uninstall(struct drm_device * dev);
612 extern int i915_vblank_pipe_set(struct drm_device *dev, void *data,
613                                 struct drm_file *file_priv);
614 extern int i915_vblank_pipe_get(struct drm_device *dev, void *data,
615                                 struct drm_file *file_priv);
616 extern int i915_enable_vblank(struct drm_device *dev, int crtc);
617 extern void i915_disable_vblank(struct drm_device *dev, int crtc);
618 extern u32 i915_get_vblank_counter(struct drm_device *dev, int crtc);
619 extern u32 gm45_get_vblank_counter(struct drm_device *dev, int crtc);
620 extern int i915_vblank_swap(struct drm_device *dev, void *data,
621                             struct drm_file *file_priv);
622 extern void i915_enable_irq(drm_i915_private_t *dev_priv, u32 mask);
623
624 void
625 i915_enable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
626
627 void
628 i915_disable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
629
630
631 /* i915_mem.c */
632 extern int i915_mem_alloc(struct drm_device *dev, void *data,
633                           struct drm_file *file_priv);
634 extern int i915_mem_free(struct drm_device *dev, void *data,
635                          struct drm_file *file_priv);
636 extern int i915_mem_init_heap(struct drm_device *dev, void *data,
637                               struct drm_file *file_priv);
638 extern int i915_mem_destroy_heap(struct drm_device *dev, void *data,
639                                  struct drm_file *file_priv);
640 extern void i915_mem_takedown(struct mem_block **heap);
641 extern void i915_mem_release(struct drm_device * dev,
642                              struct drm_file *file_priv, struct mem_block *heap);
643 /* i915_gem.c */
644 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
645                         struct drm_file *file_priv);
646 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
647                           struct drm_file *file_priv);
648 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
649                          struct drm_file *file_priv);
650 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
651                           struct drm_file *file_priv);
652 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
653                         struct drm_file *file_priv);
654 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
655                         struct drm_file *file_priv);
656 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
657                               struct drm_file *file_priv);
658 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
659                              struct drm_file *file_priv);
660 int i915_gem_execbuffer(struct drm_device *dev, void *data,
661                         struct drm_file *file_priv);
662 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
663                        struct drm_file *file_priv);
664 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
665                          struct drm_file *file_priv);
666 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
667                         struct drm_file *file_priv);
668 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
669                             struct drm_file *file_priv);
670 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
671                            struct drm_file *file_priv);
672 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
673                            struct drm_file *file_priv);
674 int i915_gem_set_tiling(struct drm_device *dev, void *data,
675                         struct drm_file *file_priv);
676 int i915_gem_get_tiling(struct drm_device *dev, void *data,
677                         struct drm_file *file_priv);
678 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
679                                 struct drm_file *file_priv);
680 void i915_gem_load(struct drm_device *dev);
681 int i915_gem_init_object(struct drm_gem_object *obj);
682 void i915_gem_free_object(struct drm_gem_object *obj);
683 int i915_gem_object_pin(struct drm_gem_object *obj, uint32_t alignment);
684 void i915_gem_object_unpin(struct drm_gem_object *obj);
685 int i915_gem_object_unbind(struct drm_gem_object *obj);
686 void i915_gem_release_mmap(struct drm_gem_object *obj);
687 void i915_gem_lastclose(struct drm_device *dev);
688 uint32_t i915_get_gem_seqno(struct drm_device *dev);
689 int i915_gem_object_get_fence_reg(struct drm_gem_object *obj);
690 int i915_gem_object_put_fence_reg(struct drm_gem_object *obj);
691 void i915_gem_retire_requests(struct drm_device *dev);
692 void i915_gem_retire_work_handler(struct work_struct *work);
693 void i915_gem_clflush_object(struct drm_gem_object *obj);
694 int i915_gem_object_set_domain(struct drm_gem_object *obj,
695                                uint32_t read_domains,
696                                uint32_t write_domain);
697 int i915_gem_init_ringbuffer(struct drm_device *dev);
698 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
699 int i915_gem_do_init(struct drm_device *dev, unsigned long start,
700                      unsigned long end);
701 int i915_gem_idle(struct drm_device *dev);
702 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
703 int i915_gem_object_set_to_gtt_domain(struct drm_gem_object *obj,
704                                       int write);
705 int i915_gem_attach_phys_object(struct drm_device *dev,
706                                 struct drm_gem_object *obj, int id);
707 void i915_gem_detach_phys_object(struct drm_device *dev,
708                                  struct drm_gem_object *obj);
709 void i915_gem_free_all_phys_object(struct drm_device *dev);
710 int i915_gem_object_get_pages(struct drm_gem_object *obj);
711 void i915_gem_object_put_pages(struct drm_gem_object *obj);
712 void i915_gem_release(struct drm_device * dev, struct drm_file *file_priv);
713
714 /* i915_gem_tiling.c */
715 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
716 void i915_gem_object_do_bit_17_swizzle(struct drm_gem_object *obj);
717 void i915_gem_object_save_bit_17_swizzle(struct drm_gem_object *obj);
718
719 /* i915_gem_debug.c */
720 void i915_gem_dump_object(struct drm_gem_object *obj, int len,
721                           const char *where, uint32_t mark);
722 #if WATCH_INACTIVE
723 void i915_verify_inactive(struct drm_device *dev, char *file, int line);
724 #else
725 #define i915_verify_inactive(dev, file, line)
726 #endif
727 void i915_gem_object_check_coherency(struct drm_gem_object *obj, int handle);
728 void i915_gem_dump_object(struct drm_gem_object *obj, int len,
729                           const char *where, uint32_t mark);
730 void i915_dump_lru(struct drm_device *dev, const char *where);
731
732 /* i915_debugfs.c */
733 int i915_gem_debugfs_init(struct drm_minor *minor);
734 void i915_gem_debugfs_cleanup(struct drm_minor *minor);
735
736 /* i915_suspend.c */
737 extern int i915_save_state(struct drm_device *dev);
738 extern int i915_restore_state(struct drm_device *dev);
739
740 /* i915_suspend.c */
741 extern int i915_save_state(struct drm_device *dev);
742 extern int i915_restore_state(struct drm_device *dev);
743
744 #ifdef CONFIG_ACPI
745 /* i915_opregion.c */
746 extern int intel_opregion_init(struct drm_device *dev, int resume);
747 extern void intel_opregion_free(struct drm_device *dev, int suspend);
748 extern void opregion_asle_intr(struct drm_device *dev);
749 extern void opregion_enable_asle(struct drm_device *dev);
750 #else
751 static inline int intel_opregion_init(struct drm_device *dev, int resume) { return 0; }
752 static inline void intel_opregion_free(struct drm_device *dev, int suspend) { return; }
753 static inline void opregion_asle_intr(struct drm_device *dev) { return; }
754 static inline void opregion_enable_asle(struct drm_device *dev) { return; }
755 #endif
756
757 /* modesetting */
758 extern void intel_modeset_init(struct drm_device *dev);
759 extern void intel_modeset_cleanup(struct drm_device *dev);
760
761 /**
762  * Lock test for when it's just for synchronization of ring access.
763  *
764  * In that case, we don't need to do it when GEM is initialized as nobody else
765  * has access to the ring.
766  */
767 #define RING_LOCK_TEST_WITH_RETURN(dev, file_priv) do {                 \
768         if (((drm_i915_private_t *)dev->dev_private)->ring.ring_obj == NULL) \
769                 LOCK_TEST_WITH_RETURN(dev, file_priv);                  \
770 } while (0)
771
772 #define I915_READ(reg)          readl(dev_priv->regs + (reg))
773 #define I915_WRITE(reg, val)     writel(val, dev_priv->regs + (reg))
774 #define I915_READ16(reg)        readw(dev_priv->regs + (reg))
775 #define I915_WRITE16(reg, val)  writel(val, dev_priv->regs + (reg))
776 #define I915_READ8(reg)         readb(dev_priv->regs + (reg))
777 #define I915_WRITE8(reg, val)   writeb(val, dev_priv->regs + (reg))
778 #define I915_WRITE64(reg, val)  writeq(val, dev_priv->regs + (reg))
779 #define I915_READ64(reg)        readq(dev_priv->regs + (reg))
780 #define POSTING_READ(reg)       (void)I915_READ(reg)
781
782 #define I915_VERBOSE 0
783
784 #define RING_LOCALS     unsigned int outring, ringmask, outcount; \
785                         volatile char *virt;
786
787 #define BEGIN_LP_RING(n) do {                           \
788         if (I915_VERBOSE)                               \
789                 DRM_DEBUG("BEGIN_LP_RING(%d)\n", (n));  \
790         if (dev_priv->ring.space < (n)*4)               \
791                 i915_wait_ring(dev, (n)*4, __func__);           \
792         outcount = 0;                                   \
793         outring = dev_priv->ring.tail;                  \
794         ringmask = dev_priv->ring.tail_mask;            \
795         virt = dev_priv->ring.virtual_start;            \
796 } while (0)
797
798 #define OUT_RING(n) do {                                        \
799         if (I915_VERBOSE) DRM_DEBUG("   OUT_RING %x\n", (int)(n));      \
800         *(volatile unsigned int *)(virt + outring) = (n);       \
801         outcount++;                                             \
802         outring += 4;                                           \
803         outring &= ringmask;                                    \
804 } while (0)
805
806 #define ADVANCE_LP_RING() do {                                          \
807         if (I915_VERBOSE) DRM_DEBUG("ADVANCE_LP_RING %x\n", outring);   \
808         dev_priv->ring.tail = outring;                                  \
809         dev_priv->ring.space -= outcount * 4;                           \
810         I915_WRITE(PRB0_TAIL, outring);                 \
811 } while(0)
812
813 /**
814  * Reads a dword out of the status page, which is written to from the command
815  * queue by automatic updates, MI_REPORT_HEAD, MI_STORE_DATA_INDEX, or
816  * MI_STORE_DATA_IMM.
817  *
818  * The following dwords have a reserved meaning:
819  * 0x00: ISR copy, updated when an ISR bit not set in the HWSTAM changes.
820  * 0x04: ring 0 head pointer
821  * 0x05: ring 1 head pointer (915-class)
822  * 0x06: ring 2 head pointer (915-class)
823  * 0x10-0x1b: Context status DWords (GM45)
824  * 0x1f: Last written status offset. (GM45)
825  *
826  * The area from dword 0x20 to 0x3ff is available for driver usage.
827  */
828 #define READ_HWSP(dev_priv, reg)  (((volatile u32*)(dev_priv->hw_status_page))[reg])
829 #define READ_BREADCRUMB(dev_priv) READ_HWSP(dev_priv, I915_BREADCRUMB_INDEX)
830 #define I915_GEM_HWS_INDEX              0x20
831 #define I915_BREADCRUMB_INDEX           0x21
832
833 extern int i915_wait_ring(struct drm_device * dev, int n, const char *caller);
834
835 #define IS_I830(dev) ((dev)->pci_device == 0x3577)
836 #define IS_845G(dev) ((dev)->pci_device == 0x2562)
837 #define IS_I85X(dev) ((dev)->pci_device == 0x3582)
838 #define IS_I855(dev) ((dev)->pci_device == 0x3582)
839 #define IS_I865G(dev) ((dev)->pci_device == 0x2572)
840
841 #define IS_I915G(dev) ((dev)->pci_device == 0x2582 || (dev)->pci_device == 0x258a)
842 #define IS_I915GM(dev) ((dev)->pci_device == 0x2592)
843 #define IS_I945G(dev) ((dev)->pci_device == 0x2772)
844 #define IS_I945GM(dev) ((dev)->pci_device == 0x27A2 ||\
845                         (dev)->pci_device == 0x27AE)
846 #define IS_I965G(dev) ((dev)->pci_device == 0x2972 || \
847                        (dev)->pci_device == 0x2982 || \
848                        (dev)->pci_device == 0x2992 || \
849                        (dev)->pci_device == 0x29A2 || \
850                        (dev)->pci_device == 0x2A02 || \
851                        (dev)->pci_device == 0x2A12 || \
852                        (dev)->pci_device == 0x2A42 || \
853                        (dev)->pci_device == 0x2E02 || \
854                        (dev)->pci_device == 0x2E12 || \
855                        (dev)->pci_device == 0x2E22 || \
856                        (dev)->pci_device == 0x2E32 || \
857                        (dev)->pci_device == 0x0042 || \
858                        (dev)->pci_device == 0x0046)
859
860 #define IS_I965GM(dev) ((dev)->pci_device == 0x2A02 || \
861                         (dev)->pci_device == 0x2A12)
862
863 #define IS_GM45(dev) ((dev)->pci_device == 0x2A42)
864
865 #define IS_G4X(dev) ((dev)->pci_device == 0x2E02 || \
866                      (dev)->pci_device == 0x2E12 || \
867                      (dev)->pci_device == 0x2E22 || \
868                      (dev)->pci_device == 0x2E32 || \
869                      IS_GM45(dev))
870
871 #define IS_IGDG(dev) ((dev)->pci_device == 0xa001)
872 #define IS_IGDGM(dev) ((dev)->pci_device == 0xa011)
873 #define IS_IGD(dev) (IS_IGDG(dev) || IS_IGDGM(dev))
874
875 #define IS_G33(dev)    ((dev)->pci_device == 0x29C2 ||  \
876                         (dev)->pci_device == 0x29B2 ||  \
877                         (dev)->pci_device == 0x29D2 ||  \
878                         (IS_IGD(dev)))
879
880 #define IS_IGDNG_D(dev) ((dev)->pci_device == 0x0042)
881 #define IS_IGDNG_M(dev) ((dev)->pci_device == 0x0046)
882 #define IS_IGDNG(dev)   (IS_IGDNG_D(dev) || IS_IGDNG_M(dev))
883
884 #define IS_I9XX(dev) (IS_I915G(dev) || IS_I915GM(dev) || IS_I945G(dev) || \
885                       IS_I945GM(dev) || IS_I965G(dev) || IS_G33(dev) || \
886                       IS_IGDNG(dev))
887
888 #define IS_MOBILE(dev) (IS_I830(dev) || IS_I85X(dev) || IS_I915GM(dev) || \
889                         IS_I945GM(dev) || IS_I965GM(dev) || IS_GM45(dev) || \
890                         IS_IGD(dev) || IS_IGDNG_M(dev))
891
892 #define I915_NEED_GFX_HWS(dev) (IS_G33(dev) || IS_GM45(dev) || IS_G4X(dev) || \
893                                 IS_IGDNG(dev))
894 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
895  * rows, which changed the alignment requirements and fence programming.
896  */
897 #define HAS_128_BYTE_Y_TILING(dev) (IS_I9XX(dev) && !(IS_I915G(dev) || \
898                                                       IS_I915GM(dev)))
899 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_IGDNG(dev))
900 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_IGDNG(dev))
901 #define SUPPORTS_EDP(dev)               (IS_IGDNG_M(dev))
902 #define I915_HAS_HOTPLUG(dev) (IS_I945G(dev) || IS_I945GM(dev) || IS_I965G(dev))
903 /* dsparb controlled by hw only */
904 #define DSPARB_HWCONTROL(dev) (IS_G4X(dev) || IS_IGDNG(dev))
905
906 #define PRIMARY_RINGBUFFER_SIZE         (128*1024)
907
908 #endif