Merge branch 'for-linus' of git://git.kernel.org/pub/scm/linux/kernel/git/dtor/input
[pandora-kernel.git] / arch / x86 / kernel / cpu / mcheck / mce.c
1 /*
2  * Machine check handler.
3  *
4  * K8 parts Copyright 2002,2003 Andi Kleen, SuSE Labs.
5  * Rest from unknown author(s).
6  * 2004 Andi Kleen. Rewrote most of it.
7  * Copyright 2008 Intel Corporation
8  * Author: Andi Kleen
9  */
10 #include <linux/thread_info.h>
11 #include <linux/capability.h>
12 #include <linux/miscdevice.h>
13 #include <linux/ratelimit.h>
14 #include <linux/kallsyms.h>
15 #include <linux/rcupdate.h>
16 #include <linux/kobject.h>
17 #include <linux/uaccess.h>
18 #include <linux/kdebug.h>
19 #include <linux/kernel.h>
20 #include <linux/percpu.h>
21 #include <linux/string.h>
22 #include <linux/sysdev.h>
23 #include <linux/syscore_ops.h>
24 #include <linux/delay.h>
25 #include <linux/ctype.h>
26 #include <linux/sched.h>
27 #include <linux/sysfs.h>
28 #include <linux/types.h>
29 #include <linux/slab.h>
30 #include <linux/init.h>
31 #include <linux/kmod.h>
32 #include <linux/poll.h>
33 #include <linux/nmi.h>
34 #include <linux/cpu.h>
35 #include <linux/smp.h>
36 #include <linux/fs.h>
37 #include <linux/mm.h>
38 #include <linux/debugfs.h>
39 #include <linux/edac_mce.h>
40 #include <linux/irq_work.h>
41
42 #include <asm/processor.h>
43 #include <asm/mce.h>
44 #include <asm/msr.h>
45
46 #include "mce-internal.h"
47
48 static DEFINE_MUTEX(mce_chrdev_read_mutex);
49
50 #define rcu_dereference_check_mce(p) \
51         rcu_dereference_index_check((p), \
52                               rcu_read_lock_sched_held() || \
53                               lockdep_is_held(&mce_chrdev_read_mutex))
54
55 #define CREATE_TRACE_POINTS
56 #include <trace/events/mce.h>
57
58 int mce_disabled __read_mostly;
59
60 #define MISC_MCELOG_MINOR       227
61
62 #define SPINUNIT 100    /* 100ns */
63
64 atomic_t mce_entry;
65
66 DEFINE_PER_CPU(unsigned, mce_exception_count);
67
68 /*
69  * Tolerant levels:
70  *   0: always panic on uncorrected errors, log corrected errors
71  *   1: panic or SIGBUS on uncorrected errors, log corrected errors
72  *   2: SIGBUS or log uncorrected errors (if possible), log corrected errors
73  *   3: never panic or SIGBUS, log all errors (for testing only)
74  */
75 static int                      tolerant                __read_mostly = 1;
76 static int                      banks                   __read_mostly;
77 static int                      rip_msr                 __read_mostly;
78 static int                      mce_bootlog             __read_mostly = -1;
79 static int                      monarch_timeout         __read_mostly = -1;
80 static int                      mce_panic_timeout       __read_mostly;
81 static int                      mce_dont_log_ce         __read_mostly;
82 int                             mce_cmci_disabled       __read_mostly;
83 int                             mce_ignore_ce           __read_mostly;
84 int                             mce_ser                 __read_mostly;
85
86 struct mce_bank                *mce_banks               __read_mostly;
87
88 /* User mode helper program triggered by machine check event */
89 static unsigned long            mce_need_notify;
90 static char                     mce_helper[128];
91 static char                     *mce_helper_argv[2] = { mce_helper, NULL };
92
93 static DECLARE_WAIT_QUEUE_HEAD(mce_chrdev_wait);
94
95 static DEFINE_PER_CPU(struct mce, mces_seen);
96 static int                      cpu_missing;
97
98 /*
99  * CPU/chipset specific EDAC code can register a notifier call here to print
100  * MCE errors in a human-readable form.
101  */
102 ATOMIC_NOTIFIER_HEAD(x86_mce_decoder_chain);
103 EXPORT_SYMBOL_GPL(x86_mce_decoder_chain);
104
105 /* MCA banks polled by the period polling timer for corrected events */
106 DEFINE_PER_CPU(mce_banks_t, mce_poll_banks) = {
107         [0 ... BITS_TO_LONGS(MAX_NR_BANKS)-1] = ~0UL
108 };
109
110 static DEFINE_PER_CPU(struct work_struct, mce_work);
111
112 /* Do initial initialization of a struct mce */
113 void mce_setup(struct mce *m)
114 {
115         memset(m, 0, sizeof(struct mce));
116         m->cpu = m->extcpu = smp_processor_id();
117         rdtscll(m->tsc);
118         /* We hope get_seconds stays lockless */
119         m->time = get_seconds();
120         m->cpuvendor = boot_cpu_data.x86_vendor;
121         m->cpuid = cpuid_eax(1);
122 #ifdef CONFIG_SMP
123         m->socketid = cpu_data(m->extcpu).phys_proc_id;
124 #endif
125         m->apicid = cpu_data(m->extcpu).initial_apicid;
126         rdmsrl(MSR_IA32_MCG_CAP, m->mcgcap);
127 }
128
129 DEFINE_PER_CPU(struct mce, injectm);
130 EXPORT_PER_CPU_SYMBOL_GPL(injectm);
131
132 /*
133  * Lockless MCE logging infrastructure.
134  * This avoids deadlocks on printk locks without having to break locks. Also
135  * separate MCEs from kernel messages to avoid bogus bug reports.
136  */
137
138 static struct mce_log mcelog = {
139         .signature      = MCE_LOG_SIGNATURE,
140         .len            = MCE_LOG_LEN,
141         .recordlen      = sizeof(struct mce),
142 };
143
144 void mce_log(struct mce *mce)
145 {
146         unsigned next, entry;
147
148         /* Emit the trace record: */
149         trace_mce_record(mce);
150
151         mce->finished = 0;
152         wmb();
153         for (;;) {
154                 entry = rcu_dereference_check_mce(mcelog.next);
155                 for (;;) {
156                         /*
157                          * If edac_mce is enabled, it will check the error type
158                          * and will process it, if it is a known error.
159                          * Otherwise, the error will be sent through mcelog
160                          * interface
161                          */
162                         if (edac_mce_parse(mce))
163                                 return;
164
165                         /*
166                          * When the buffer fills up discard new entries.
167                          * Assume that the earlier errors are the more
168                          * interesting ones:
169                          */
170                         if (entry >= MCE_LOG_LEN) {
171                                 set_bit(MCE_OVERFLOW,
172                                         (unsigned long *)&mcelog.flags);
173                                 return;
174                         }
175                         /* Old left over entry. Skip: */
176                         if (mcelog.entry[entry].finished) {
177                                 entry++;
178                                 continue;
179                         }
180                         break;
181                 }
182                 smp_rmb();
183                 next = entry + 1;
184                 if (cmpxchg(&mcelog.next, entry, next) == entry)
185                         break;
186         }
187         memcpy(mcelog.entry + entry, mce, sizeof(struct mce));
188         wmb();
189         mcelog.entry[entry].finished = 1;
190         wmb();
191
192         mce->finished = 1;
193         set_bit(0, &mce_need_notify);
194 }
195
196 static void print_mce(struct mce *m)
197 {
198         int ret = 0;
199
200         pr_emerg(HW_ERR "CPU %d: Machine Check Exception: %Lx Bank %d: %016Lx\n",
201                m->extcpu, m->mcgstatus, m->bank, m->status);
202
203         if (m->ip) {
204                 pr_emerg(HW_ERR "RIP%s %02x:<%016Lx> ",
205                         !(m->mcgstatus & MCG_STATUS_EIPV) ? " !INEXACT!" : "",
206                                 m->cs, m->ip);
207
208                 if (m->cs == __KERNEL_CS)
209                         print_symbol("{%s}", m->ip);
210                 pr_cont("\n");
211         }
212
213         pr_emerg(HW_ERR "TSC %llx ", m->tsc);
214         if (m->addr)
215                 pr_cont("ADDR %llx ", m->addr);
216         if (m->misc)
217                 pr_cont("MISC %llx ", m->misc);
218
219         pr_cont("\n");
220         pr_emerg(HW_ERR "PROCESSOR %u:%x TIME %llu SOCKET %u APIC %x\n",
221                 m->cpuvendor, m->cpuid, m->time, m->socketid, m->apicid);
222
223         /*
224          * Print out human-readable details about the MCE error,
225          * (if the CPU has an implementation for that)
226          */
227         ret = atomic_notifier_call_chain(&x86_mce_decoder_chain, 0, m);
228         if (ret == NOTIFY_STOP)
229                 return;
230
231         pr_emerg_ratelimited(HW_ERR "Run the above through 'mcelog --ascii'\n");
232 }
233
234 #define PANIC_TIMEOUT 5 /* 5 seconds */
235
236 static atomic_t mce_paniced;
237
238 static int fake_panic;
239 static atomic_t mce_fake_paniced;
240
241 /* Panic in progress. Enable interrupts and wait for final IPI */
242 static void wait_for_panic(void)
243 {
244         long timeout = PANIC_TIMEOUT*USEC_PER_SEC;
245
246         preempt_disable();
247         local_irq_enable();
248         while (timeout-- > 0)
249                 udelay(1);
250         if (panic_timeout == 0)
251                 panic_timeout = mce_panic_timeout;
252         panic("Panicing machine check CPU died");
253 }
254
255 static void mce_panic(char *msg, struct mce *final, char *exp)
256 {
257         int i, apei_err = 0;
258
259         if (!fake_panic) {
260                 /*
261                  * Make sure only one CPU runs in machine check panic
262                  */
263                 if (atomic_inc_return(&mce_paniced) > 1)
264                         wait_for_panic();
265                 barrier();
266
267                 bust_spinlocks(1);
268                 console_verbose();
269         } else {
270                 /* Don't log too much for fake panic */
271                 if (atomic_inc_return(&mce_fake_paniced) > 1)
272                         return;
273         }
274         /* First print corrected ones that are still unlogged */
275         for (i = 0; i < MCE_LOG_LEN; i++) {
276                 struct mce *m = &mcelog.entry[i];
277                 if (!(m->status & MCI_STATUS_VAL))
278                         continue;
279                 if (!(m->status & MCI_STATUS_UC)) {
280                         print_mce(m);
281                         if (!apei_err)
282                                 apei_err = apei_write_mce(m);
283                 }
284         }
285         /* Now print uncorrected but with the final one last */
286         for (i = 0; i < MCE_LOG_LEN; i++) {
287                 struct mce *m = &mcelog.entry[i];
288                 if (!(m->status & MCI_STATUS_VAL))
289                         continue;
290                 if (!(m->status & MCI_STATUS_UC))
291                         continue;
292                 if (!final || memcmp(m, final, sizeof(struct mce))) {
293                         print_mce(m);
294                         if (!apei_err)
295                                 apei_err = apei_write_mce(m);
296                 }
297         }
298         if (final) {
299                 print_mce(final);
300                 if (!apei_err)
301                         apei_err = apei_write_mce(final);
302         }
303         if (cpu_missing)
304                 pr_emerg(HW_ERR "Some CPUs didn't answer in synchronization\n");
305         if (exp)
306                 pr_emerg(HW_ERR "Machine check: %s\n", exp);
307         if (!fake_panic) {
308                 if (panic_timeout == 0)
309                         panic_timeout = mce_panic_timeout;
310                 panic(msg);
311         } else
312                 pr_emerg(HW_ERR "Fake kernel panic: %s\n", msg);
313 }
314
315 /* Support code for software error injection */
316
317 static int msr_to_offset(u32 msr)
318 {
319         unsigned bank = __this_cpu_read(injectm.bank);
320
321         if (msr == rip_msr)
322                 return offsetof(struct mce, ip);
323         if (msr == MSR_IA32_MCx_STATUS(bank))
324                 return offsetof(struct mce, status);
325         if (msr == MSR_IA32_MCx_ADDR(bank))
326                 return offsetof(struct mce, addr);
327         if (msr == MSR_IA32_MCx_MISC(bank))
328                 return offsetof(struct mce, misc);
329         if (msr == MSR_IA32_MCG_STATUS)
330                 return offsetof(struct mce, mcgstatus);
331         return -1;
332 }
333
334 /* MSR access wrappers used for error injection */
335 static u64 mce_rdmsrl(u32 msr)
336 {
337         u64 v;
338
339         if (__this_cpu_read(injectm.finished)) {
340                 int offset = msr_to_offset(msr);
341
342                 if (offset < 0)
343                         return 0;
344                 return *(u64 *)((char *)&__get_cpu_var(injectm) + offset);
345         }
346
347         if (rdmsrl_safe(msr, &v)) {
348                 WARN_ONCE(1, "mce: Unable to read msr %d!\n", msr);
349                 /*
350                  * Return zero in case the access faulted. This should
351                  * not happen normally but can happen if the CPU does
352                  * something weird, or if the code is buggy.
353                  */
354                 v = 0;
355         }
356
357         return v;
358 }
359
360 static void mce_wrmsrl(u32 msr, u64 v)
361 {
362         if (__this_cpu_read(injectm.finished)) {
363                 int offset = msr_to_offset(msr);
364
365                 if (offset >= 0)
366                         *(u64 *)((char *)&__get_cpu_var(injectm) + offset) = v;
367                 return;
368         }
369         wrmsrl(msr, v);
370 }
371
372 /*
373  * Collect all global (w.r.t. this processor) status about this machine
374  * check into our "mce" struct so that we can use it later to assess
375  * the severity of the problem as we read per-bank specific details.
376  */
377 static inline void mce_gather_info(struct mce *m, struct pt_regs *regs)
378 {
379         mce_setup(m);
380
381         m->mcgstatus = mce_rdmsrl(MSR_IA32_MCG_STATUS);
382         if (regs) {
383                 /*
384                  * Get the address of the instruction at the time of
385                  * the machine check error.
386                  */
387                 if (m->mcgstatus & (MCG_STATUS_RIPV|MCG_STATUS_EIPV)) {
388                         m->ip = regs->ip;
389                         m->cs = regs->cs;
390                 }
391                 /* Use accurate RIP reporting if available. */
392                 if (rip_msr)
393                         m->ip = mce_rdmsrl(rip_msr);
394         }
395 }
396
397 /*
398  * Simple lockless ring to communicate PFNs from the exception handler with the
399  * process context work function. This is vastly simplified because there's
400  * only a single reader and a single writer.
401  */
402 #define MCE_RING_SIZE 16        /* we use one entry less */
403
404 struct mce_ring {
405         unsigned short start;
406         unsigned short end;
407         unsigned long ring[MCE_RING_SIZE];
408 };
409 static DEFINE_PER_CPU(struct mce_ring, mce_ring);
410
411 /* Runs with CPU affinity in workqueue */
412 static int mce_ring_empty(void)
413 {
414         struct mce_ring *r = &__get_cpu_var(mce_ring);
415
416         return r->start == r->end;
417 }
418
419 static int mce_ring_get(unsigned long *pfn)
420 {
421         struct mce_ring *r;
422         int ret = 0;
423
424         *pfn = 0;
425         get_cpu();
426         r = &__get_cpu_var(mce_ring);
427         if (r->start == r->end)
428                 goto out;
429         *pfn = r->ring[r->start];
430         r->start = (r->start + 1) % MCE_RING_SIZE;
431         ret = 1;
432 out:
433         put_cpu();
434         return ret;
435 }
436
437 /* Always runs in MCE context with preempt off */
438 static int mce_ring_add(unsigned long pfn)
439 {
440         struct mce_ring *r = &__get_cpu_var(mce_ring);
441         unsigned next;
442
443         next = (r->end + 1) % MCE_RING_SIZE;
444         if (next == r->start)
445                 return -1;
446         r->ring[r->end] = pfn;
447         wmb();
448         r->end = next;
449         return 0;
450 }
451
452 int mce_available(struct cpuinfo_x86 *c)
453 {
454         if (mce_disabled)
455                 return 0;
456         return cpu_has(c, X86_FEATURE_MCE) && cpu_has(c, X86_FEATURE_MCA);
457 }
458
459 static void mce_schedule_work(void)
460 {
461         if (!mce_ring_empty()) {
462                 struct work_struct *work = &__get_cpu_var(mce_work);
463                 if (!work_pending(work))
464                         schedule_work(work);
465         }
466 }
467
468 DEFINE_PER_CPU(struct irq_work, mce_irq_work);
469
470 static void mce_irq_work_cb(struct irq_work *entry)
471 {
472         mce_notify_irq();
473         mce_schedule_work();
474 }
475
476 static void mce_report_event(struct pt_regs *regs)
477 {
478         if (regs->flags & (X86_VM_MASK|X86_EFLAGS_IF)) {
479                 mce_notify_irq();
480                 /*
481                  * Triggering the work queue here is just an insurance
482                  * policy in case the syscall exit notify handler
483                  * doesn't run soon enough or ends up running on the
484                  * wrong CPU (can happen when audit sleeps)
485                  */
486                 mce_schedule_work();
487                 return;
488         }
489
490         irq_work_queue(&__get_cpu_var(mce_irq_work));
491 }
492
493 DEFINE_PER_CPU(unsigned, mce_poll_count);
494
495 /*
496  * Poll for corrected events or events that happened before reset.
497  * Those are just logged through /dev/mcelog.
498  *
499  * This is executed in standard interrupt context.
500  *
501  * Note: spec recommends to panic for fatal unsignalled
502  * errors here. However this would be quite problematic --
503  * we would need to reimplement the Monarch handling and
504  * it would mess up the exclusion between exception handler
505  * and poll hander -- * so we skip this for now.
506  * These cases should not happen anyways, or only when the CPU
507  * is already totally * confused. In this case it's likely it will
508  * not fully execute the machine check handler either.
509  */
510 void machine_check_poll(enum mcp_flags flags, mce_banks_t *b)
511 {
512         struct mce m;
513         int i;
514
515         percpu_inc(mce_poll_count);
516
517         mce_gather_info(&m, NULL);
518
519         for (i = 0; i < banks; i++) {
520                 if (!mce_banks[i].ctl || !test_bit(i, *b))
521                         continue;
522
523                 m.misc = 0;
524                 m.addr = 0;
525                 m.bank = i;
526                 m.tsc = 0;
527
528                 barrier();
529                 m.status = mce_rdmsrl(MSR_IA32_MCx_STATUS(i));
530                 if (!(m.status & MCI_STATUS_VAL))
531                         continue;
532
533                 /*
534                  * Uncorrected or signalled events are handled by the exception
535                  * handler when it is enabled, so don't process those here.
536                  *
537                  * TBD do the same check for MCI_STATUS_EN here?
538                  */
539                 if (!(flags & MCP_UC) &&
540                     (m.status & (mce_ser ? MCI_STATUS_S : MCI_STATUS_UC)))
541                         continue;
542
543                 if (m.status & MCI_STATUS_MISCV)
544                         m.misc = mce_rdmsrl(MSR_IA32_MCx_MISC(i));
545                 if (m.status & MCI_STATUS_ADDRV)
546                         m.addr = mce_rdmsrl(MSR_IA32_MCx_ADDR(i));
547
548                 if (!(flags & MCP_TIMESTAMP))
549                         m.tsc = 0;
550                 /*
551                  * Don't get the IP here because it's unlikely to
552                  * have anything to do with the actual error location.
553                  */
554                 if (!(flags & MCP_DONTLOG) && !mce_dont_log_ce) {
555                         mce_log(&m);
556                         atomic_notifier_call_chain(&x86_mce_decoder_chain, 0, &m);
557                 }
558
559                 /*
560                  * Clear state for this bank.
561                  */
562                 mce_wrmsrl(MSR_IA32_MCx_STATUS(i), 0);
563         }
564
565         /*
566          * Don't clear MCG_STATUS here because it's only defined for
567          * exceptions.
568          */
569
570         sync_core();
571 }
572 EXPORT_SYMBOL_GPL(machine_check_poll);
573
574 /*
575  * Do a quick check if any of the events requires a panic.
576  * This decides if we keep the events around or clear them.
577  */
578 static int mce_no_way_out(struct mce *m, char **msg)
579 {
580         int i;
581
582         for (i = 0; i < banks; i++) {
583                 m->status = mce_rdmsrl(MSR_IA32_MCx_STATUS(i));
584                 if (mce_severity(m, tolerant, msg) >= MCE_PANIC_SEVERITY)
585                         return 1;
586         }
587         return 0;
588 }
589
590 /*
591  * Variable to establish order between CPUs while scanning.
592  * Each CPU spins initially until executing is equal its number.
593  */
594 static atomic_t mce_executing;
595
596 /*
597  * Defines order of CPUs on entry. First CPU becomes Monarch.
598  */
599 static atomic_t mce_callin;
600
601 /*
602  * Check if a timeout waiting for other CPUs happened.
603  */
604 static int mce_timed_out(u64 *t)
605 {
606         /*
607          * The others already did panic for some reason.
608          * Bail out like in a timeout.
609          * rmb() to tell the compiler that system_state
610          * might have been modified by someone else.
611          */
612         rmb();
613         if (atomic_read(&mce_paniced))
614                 wait_for_panic();
615         if (!monarch_timeout)
616                 goto out;
617         if ((s64)*t < SPINUNIT) {
618                 /* CHECKME: Make panic default for 1 too? */
619                 if (tolerant < 1)
620                         mce_panic("Timeout synchronizing machine check over CPUs",
621                                   NULL, NULL);
622                 cpu_missing = 1;
623                 return 1;
624         }
625         *t -= SPINUNIT;
626 out:
627         touch_nmi_watchdog();
628         return 0;
629 }
630
631 /*
632  * The Monarch's reign.  The Monarch is the CPU who entered
633  * the machine check handler first. It waits for the others to
634  * raise the exception too and then grades them. When any
635  * error is fatal panic. Only then let the others continue.
636  *
637  * The other CPUs entering the MCE handler will be controlled by the
638  * Monarch. They are called Subjects.
639  *
640  * This way we prevent any potential data corruption in a unrecoverable case
641  * and also makes sure always all CPU's errors are examined.
642  *
643  * Also this detects the case of a machine check event coming from outer
644  * space (not detected by any CPUs) In this case some external agent wants
645  * us to shut down, so panic too.
646  *
647  * The other CPUs might still decide to panic if the handler happens
648  * in a unrecoverable place, but in this case the system is in a semi-stable
649  * state and won't corrupt anything by itself. It's ok to let the others
650  * continue for a bit first.
651  *
652  * All the spin loops have timeouts; when a timeout happens a CPU
653  * typically elects itself to be Monarch.
654  */
655 static void mce_reign(void)
656 {
657         int cpu;
658         struct mce *m = NULL;
659         int global_worst = 0;
660         char *msg = NULL;
661         char *nmsg = NULL;
662
663         /*
664          * This CPU is the Monarch and the other CPUs have run
665          * through their handlers.
666          * Grade the severity of the errors of all the CPUs.
667          */
668         for_each_possible_cpu(cpu) {
669                 int severity = mce_severity(&per_cpu(mces_seen, cpu), tolerant,
670                                             &nmsg);
671                 if (severity > global_worst) {
672                         msg = nmsg;
673                         global_worst = severity;
674                         m = &per_cpu(mces_seen, cpu);
675                 }
676         }
677
678         /*
679          * Cannot recover? Panic here then.
680          * This dumps all the mces in the log buffer and stops the
681          * other CPUs.
682          */
683         if (m && global_worst >= MCE_PANIC_SEVERITY && tolerant < 3)
684                 mce_panic("Fatal Machine check", m, msg);
685
686         /*
687          * For UC somewhere we let the CPU who detects it handle it.
688          * Also must let continue the others, otherwise the handling
689          * CPU could deadlock on a lock.
690          */
691
692         /*
693          * No machine check event found. Must be some external
694          * source or one CPU is hung. Panic.
695          */
696         if (global_worst <= MCE_KEEP_SEVERITY && tolerant < 3)
697                 mce_panic("Machine check from unknown source", NULL, NULL);
698
699         /*
700          * Now clear all the mces_seen so that they don't reappear on
701          * the next mce.
702          */
703         for_each_possible_cpu(cpu)
704                 memset(&per_cpu(mces_seen, cpu), 0, sizeof(struct mce));
705 }
706
707 static atomic_t global_nwo;
708
709 /*
710  * Start of Monarch synchronization. This waits until all CPUs have
711  * entered the exception handler and then determines if any of them
712  * saw a fatal event that requires panic. Then it executes them
713  * in the entry order.
714  * TBD double check parallel CPU hotunplug
715  */
716 static int mce_start(int *no_way_out)
717 {
718         int order;
719         int cpus = num_online_cpus();
720         u64 timeout = (u64)monarch_timeout * NSEC_PER_USEC;
721
722         if (!timeout)
723                 return -1;
724
725         atomic_add(*no_way_out, &global_nwo);
726         /*
727          * global_nwo should be updated before mce_callin
728          */
729         smp_wmb();
730         order = atomic_inc_return(&mce_callin);
731
732         /*
733          * Wait for everyone.
734          */
735         while (atomic_read(&mce_callin) != cpus) {
736                 if (mce_timed_out(&timeout)) {
737                         atomic_set(&global_nwo, 0);
738                         return -1;
739                 }
740                 ndelay(SPINUNIT);
741         }
742
743         /*
744          * mce_callin should be read before global_nwo
745          */
746         smp_rmb();
747
748         if (order == 1) {
749                 /*
750                  * Monarch: Starts executing now, the others wait.
751                  */
752                 atomic_set(&mce_executing, 1);
753         } else {
754                 /*
755                  * Subject: Now start the scanning loop one by one in
756                  * the original callin order.
757                  * This way when there are any shared banks it will be
758                  * only seen by one CPU before cleared, avoiding duplicates.
759                  */
760                 while (atomic_read(&mce_executing) < order) {
761                         if (mce_timed_out(&timeout)) {
762                                 atomic_set(&global_nwo, 0);
763                                 return -1;
764                         }
765                         ndelay(SPINUNIT);
766                 }
767         }
768
769         /*
770          * Cache the global no_way_out state.
771          */
772         *no_way_out = atomic_read(&global_nwo);
773
774         return order;
775 }
776
777 /*
778  * Synchronize between CPUs after main scanning loop.
779  * This invokes the bulk of the Monarch processing.
780  */
781 static int mce_end(int order)
782 {
783         int ret = -1;
784         u64 timeout = (u64)monarch_timeout * NSEC_PER_USEC;
785
786         if (!timeout)
787                 goto reset;
788         if (order < 0)
789                 goto reset;
790
791         /*
792          * Allow others to run.
793          */
794         atomic_inc(&mce_executing);
795
796         if (order == 1) {
797                 /* CHECKME: Can this race with a parallel hotplug? */
798                 int cpus = num_online_cpus();
799
800                 /*
801                  * Monarch: Wait for everyone to go through their scanning
802                  * loops.
803                  */
804                 while (atomic_read(&mce_executing) <= cpus) {
805                         if (mce_timed_out(&timeout))
806                                 goto reset;
807                         ndelay(SPINUNIT);
808                 }
809
810                 mce_reign();
811                 barrier();
812                 ret = 0;
813         } else {
814                 /*
815                  * Subject: Wait for Monarch to finish.
816                  */
817                 while (atomic_read(&mce_executing) != 0) {
818                         if (mce_timed_out(&timeout))
819                                 goto reset;
820                         ndelay(SPINUNIT);
821                 }
822
823                 /*
824                  * Don't reset anything. That's done by the Monarch.
825                  */
826                 return 0;
827         }
828
829         /*
830          * Reset all global state.
831          */
832 reset:
833         atomic_set(&global_nwo, 0);
834         atomic_set(&mce_callin, 0);
835         barrier();
836
837         /*
838          * Let others run again.
839          */
840         atomic_set(&mce_executing, 0);
841         return ret;
842 }
843
844 /*
845  * Check if the address reported by the CPU is in a format we can parse.
846  * It would be possible to add code for most other cases, but all would
847  * be somewhat complicated (e.g. segment offset would require an instruction
848  * parser). So only support physical addresses up to page granuality for now.
849  */
850 static int mce_usable_address(struct mce *m)
851 {
852         if (!(m->status & MCI_STATUS_MISCV) || !(m->status & MCI_STATUS_ADDRV))
853                 return 0;
854         if (MCI_MISC_ADDR_LSB(m->misc) > PAGE_SHIFT)
855                 return 0;
856         if (MCI_MISC_ADDR_MODE(m->misc) != MCI_MISC_ADDR_PHYS)
857                 return 0;
858         return 1;
859 }
860
861 static void mce_clear_state(unsigned long *toclear)
862 {
863         int i;
864
865         for (i = 0; i < banks; i++) {
866                 if (test_bit(i, toclear))
867                         mce_wrmsrl(MSR_IA32_MCx_STATUS(i), 0);
868         }
869 }
870
871 /*
872  * The actual machine check handler. This only handles real
873  * exceptions when something got corrupted coming in through int 18.
874  *
875  * This is executed in NMI context not subject to normal locking rules. This
876  * implies that most kernel services cannot be safely used. Don't even
877  * think about putting a printk in there!
878  *
879  * On Intel systems this is entered on all CPUs in parallel through
880  * MCE broadcast. However some CPUs might be broken beyond repair,
881  * so be always careful when synchronizing with others.
882  */
883 void do_machine_check(struct pt_regs *regs, long error_code)
884 {
885         struct mce m, *final;
886         int i;
887         int worst = 0;
888         int severity;
889         /*
890          * Establish sequential order between the CPUs entering the machine
891          * check handler.
892          */
893         int order;
894         /*
895          * If no_way_out gets set, there is no safe way to recover from this
896          * MCE.  If tolerant is cranked up, we'll try anyway.
897          */
898         int no_way_out = 0;
899         /*
900          * If kill_it gets set, there might be a way to recover from this
901          * error.
902          */
903         int kill_it = 0;
904         DECLARE_BITMAP(toclear, MAX_NR_BANKS);
905         char *msg = "Unknown";
906
907         atomic_inc(&mce_entry);
908
909         percpu_inc(mce_exception_count);
910
911         if (!banks)
912                 goto out;
913
914         mce_gather_info(&m, regs);
915
916         final = &__get_cpu_var(mces_seen);
917         *final = m;
918
919         no_way_out = mce_no_way_out(&m, &msg);
920
921         barrier();
922
923         /*
924          * When no restart IP must always kill or panic.
925          */
926         if (!(m.mcgstatus & MCG_STATUS_RIPV))
927                 kill_it = 1;
928
929         /*
930          * Go through all the banks in exclusion of the other CPUs.
931          * This way we don't report duplicated events on shared banks
932          * because the first one to see it will clear it.
933          */
934         order = mce_start(&no_way_out);
935         for (i = 0; i < banks; i++) {
936                 __clear_bit(i, toclear);
937                 if (!mce_banks[i].ctl)
938                         continue;
939
940                 m.misc = 0;
941                 m.addr = 0;
942                 m.bank = i;
943
944                 m.status = mce_rdmsrl(MSR_IA32_MCx_STATUS(i));
945                 if ((m.status & MCI_STATUS_VAL) == 0)
946                         continue;
947
948                 /*
949                  * Non uncorrected or non signaled errors are handled by
950                  * machine_check_poll. Leave them alone, unless this panics.
951                  */
952                 if (!(m.status & (mce_ser ? MCI_STATUS_S : MCI_STATUS_UC)) &&
953                         !no_way_out)
954                         continue;
955
956                 /*
957                  * Set taint even when machine check was not enabled.
958                  */
959                 add_taint(TAINT_MACHINE_CHECK);
960
961                 severity = mce_severity(&m, tolerant, NULL);
962
963                 /*
964                  * When machine check was for corrected handler don't touch,
965                  * unless we're panicing.
966                  */
967                 if (severity == MCE_KEEP_SEVERITY && !no_way_out)
968                         continue;
969                 __set_bit(i, toclear);
970                 if (severity == MCE_NO_SEVERITY) {
971                         /*
972                          * Machine check event was not enabled. Clear, but
973                          * ignore.
974                          */
975                         continue;
976                 }
977
978                 /*
979                  * Kill on action required.
980                  */
981                 if (severity == MCE_AR_SEVERITY)
982                         kill_it = 1;
983
984                 if (m.status & MCI_STATUS_MISCV)
985                         m.misc = mce_rdmsrl(MSR_IA32_MCx_MISC(i));
986                 if (m.status & MCI_STATUS_ADDRV)
987                         m.addr = mce_rdmsrl(MSR_IA32_MCx_ADDR(i));
988
989                 /*
990                  * Action optional error. Queue address for later processing.
991                  * When the ring overflows we just ignore the AO error.
992                  * RED-PEN add some logging mechanism when
993                  * usable_address or mce_add_ring fails.
994                  * RED-PEN don't ignore overflow for tolerant == 0
995                  */
996                 if (severity == MCE_AO_SEVERITY && mce_usable_address(&m))
997                         mce_ring_add(m.addr >> PAGE_SHIFT);
998
999                 mce_log(&m);
1000
1001                 if (severity > worst) {
1002                         *final = m;
1003                         worst = severity;
1004                 }
1005         }
1006
1007         if (!no_way_out)
1008                 mce_clear_state(toclear);
1009
1010         /*
1011          * Do most of the synchronization with other CPUs.
1012          * When there's any problem use only local no_way_out state.
1013          */
1014         if (mce_end(order) < 0)
1015                 no_way_out = worst >= MCE_PANIC_SEVERITY;
1016
1017         /*
1018          * If we have decided that we just CAN'T continue, and the user
1019          * has not set tolerant to an insane level, give up and die.
1020          *
1021          * This is mainly used in the case when the system doesn't
1022          * support MCE broadcasting or it has been disabled.
1023          */
1024         if (no_way_out && tolerant < 3)
1025                 mce_panic("Fatal machine check on current CPU", final, msg);
1026
1027         /*
1028          * If the error seems to be unrecoverable, something should be
1029          * done.  Try to kill as little as possible.  If we can kill just
1030          * one task, do that.  If the user has set the tolerance very
1031          * high, don't try to do anything at all.
1032          */
1033
1034         if (kill_it && tolerant < 3)
1035                 force_sig(SIGBUS, current);
1036
1037         /* notify userspace ASAP */
1038         set_thread_flag(TIF_MCE_NOTIFY);
1039
1040         if (worst > 0)
1041                 mce_report_event(regs);
1042         mce_wrmsrl(MSR_IA32_MCG_STATUS, 0);
1043 out:
1044         atomic_dec(&mce_entry);
1045         sync_core();
1046 }
1047 EXPORT_SYMBOL_GPL(do_machine_check);
1048
1049 /* dummy to break dependency. actual code is in mm/memory-failure.c */
1050 void __attribute__((weak)) memory_failure(unsigned long pfn, int vector)
1051 {
1052         printk(KERN_ERR "Action optional memory failure at %lx ignored\n", pfn);
1053 }
1054
1055 /*
1056  * Called after mce notification in process context. This code
1057  * is allowed to sleep. Call the high level VM handler to process
1058  * any corrupted pages.
1059  * Assume that the work queue code only calls this one at a time
1060  * per CPU.
1061  * Note we don't disable preemption, so this code might run on the wrong
1062  * CPU. In this case the event is picked up by the scheduled work queue.
1063  * This is merely a fast path to expedite processing in some common
1064  * cases.
1065  */
1066 void mce_notify_process(void)
1067 {
1068         unsigned long pfn;
1069         mce_notify_irq();
1070         while (mce_ring_get(&pfn))
1071                 memory_failure(pfn, MCE_VECTOR);
1072 }
1073
1074 static void mce_process_work(struct work_struct *dummy)
1075 {
1076         mce_notify_process();
1077 }
1078
1079 #ifdef CONFIG_X86_MCE_INTEL
1080 /***
1081  * mce_log_therm_throt_event - Logs the thermal throttling event to mcelog
1082  * @cpu: The CPU on which the event occurred.
1083  * @status: Event status information
1084  *
1085  * This function should be called by the thermal interrupt after the
1086  * event has been processed and the decision was made to log the event
1087  * further.
1088  *
1089  * The status parameter will be saved to the 'status' field of 'struct mce'
1090  * and historically has been the register value of the
1091  * MSR_IA32_THERMAL_STATUS (Intel) msr.
1092  */
1093 void mce_log_therm_throt_event(__u64 status)
1094 {
1095         struct mce m;
1096
1097         mce_setup(&m);
1098         m.bank = MCE_THERMAL_BANK;
1099         m.status = status;
1100         mce_log(&m);
1101 }
1102 #endif /* CONFIG_X86_MCE_INTEL */
1103
1104 /*
1105  * Periodic polling timer for "silent" machine check errors.  If the
1106  * poller finds an MCE, poll 2x faster.  When the poller finds no more
1107  * errors, poll 2x slower (up to check_interval seconds).
1108  */
1109 static int check_interval = 5 * 60; /* 5 minutes */
1110
1111 static DEFINE_PER_CPU(int, mce_next_interval); /* in jiffies */
1112 static DEFINE_PER_CPU(struct timer_list, mce_timer);
1113
1114 static void mce_start_timer(unsigned long data)
1115 {
1116         struct timer_list *t = &per_cpu(mce_timer, data);
1117         int *n;
1118
1119         WARN_ON(smp_processor_id() != data);
1120
1121         if (mce_available(__this_cpu_ptr(&cpu_info))) {
1122                 machine_check_poll(MCP_TIMESTAMP,
1123                                 &__get_cpu_var(mce_poll_banks));
1124         }
1125
1126         /*
1127          * Alert userspace if needed.  If we logged an MCE, reduce the
1128          * polling interval, otherwise increase the polling interval.
1129          */
1130         n = &__get_cpu_var(mce_next_interval);
1131         if (mce_notify_irq())
1132                 *n = max(*n/2, HZ/100);
1133         else
1134                 *n = min(*n*2, (int)round_jiffies_relative(check_interval*HZ));
1135
1136         t->expires = jiffies + *n;
1137         add_timer_on(t, smp_processor_id());
1138 }
1139
1140 /* Must not be called in IRQ context where del_timer_sync() can deadlock */
1141 static void mce_timer_delete_all(void)
1142 {
1143         int cpu;
1144
1145         for_each_online_cpu(cpu)
1146                 del_timer_sync(&per_cpu(mce_timer, cpu));
1147 }
1148
1149 static void mce_do_trigger(struct work_struct *work)
1150 {
1151         call_usermodehelper(mce_helper, mce_helper_argv, NULL, UMH_NO_WAIT);
1152 }
1153
1154 static DECLARE_WORK(mce_trigger_work, mce_do_trigger);
1155
1156 /*
1157  * Notify the user(s) about new machine check events.
1158  * Can be called from interrupt context, but not from machine check/NMI
1159  * context.
1160  */
1161 int mce_notify_irq(void)
1162 {
1163         /* Not more than two messages every minute */
1164         static DEFINE_RATELIMIT_STATE(ratelimit, 60*HZ, 2);
1165
1166         clear_thread_flag(TIF_MCE_NOTIFY);
1167
1168         if (test_and_clear_bit(0, &mce_need_notify)) {
1169                 /* wake processes polling /dev/mcelog */
1170                 wake_up_interruptible(&mce_chrdev_wait);
1171
1172                 /*
1173                  * There is no risk of missing notifications because
1174                  * work_pending is always cleared before the function is
1175                  * executed.
1176                  */
1177                 if (mce_helper[0] && !work_pending(&mce_trigger_work))
1178                         schedule_work(&mce_trigger_work);
1179
1180                 if (__ratelimit(&ratelimit))
1181                         pr_info(HW_ERR "Machine check events logged\n");
1182
1183                 return 1;
1184         }
1185         return 0;
1186 }
1187 EXPORT_SYMBOL_GPL(mce_notify_irq);
1188
1189 static int __cpuinit __mcheck_cpu_mce_banks_init(void)
1190 {
1191         int i;
1192
1193         mce_banks = kzalloc(banks * sizeof(struct mce_bank), GFP_KERNEL);
1194         if (!mce_banks)
1195                 return -ENOMEM;
1196         for (i = 0; i < banks; i++) {
1197                 struct mce_bank *b = &mce_banks[i];
1198
1199                 b->ctl = -1ULL;
1200                 b->init = 1;
1201         }
1202         return 0;
1203 }
1204
1205 /*
1206  * Initialize Machine Checks for a CPU.
1207  */
1208 static int __cpuinit __mcheck_cpu_cap_init(void)
1209 {
1210         unsigned b;
1211         u64 cap;
1212
1213         rdmsrl(MSR_IA32_MCG_CAP, cap);
1214
1215         b = cap & MCG_BANKCNT_MASK;
1216         if (!banks)
1217                 printk(KERN_INFO "mce: CPU supports %d MCE banks\n", b);
1218
1219         if (b > MAX_NR_BANKS) {
1220                 printk(KERN_WARNING
1221                        "MCE: Using only %u machine check banks out of %u\n",
1222                         MAX_NR_BANKS, b);
1223                 b = MAX_NR_BANKS;
1224         }
1225
1226         /* Don't support asymmetric configurations today */
1227         WARN_ON(banks != 0 && b != banks);
1228         banks = b;
1229         if (!mce_banks) {
1230                 int err = __mcheck_cpu_mce_banks_init();
1231
1232                 if (err)
1233                         return err;
1234         }
1235
1236         /* Use accurate RIP reporting if available. */
1237         if ((cap & MCG_EXT_P) && MCG_EXT_CNT(cap) >= 9)
1238                 rip_msr = MSR_IA32_MCG_EIP;
1239
1240         if (cap & MCG_SER_P)
1241                 mce_ser = 1;
1242
1243         return 0;
1244 }
1245
1246 static void __mcheck_cpu_init_generic(void)
1247 {
1248         mce_banks_t all_banks;
1249         u64 cap;
1250         int i;
1251
1252         /*
1253          * Log the machine checks left over from the previous reset.
1254          */
1255         bitmap_fill(all_banks, MAX_NR_BANKS);
1256         machine_check_poll(MCP_UC|(!mce_bootlog ? MCP_DONTLOG : 0), &all_banks);
1257
1258         set_in_cr4(X86_CR4_MCE);
1259
1260         rdmsrl(MSR_IA32_MCG_CAP, cap);
1261         if (cap & MCG_CTL_P)
1262                 wrmsr(MSR_IA32_MCG_CTL, 0xffffffff, 0xffffffff);
1263
1264         for (i = 0; i < banks; i++) {
1265                 struct mce_bank *b = &mce_banks[i];
1266
1267                 if (!b->init)
1268                         continue;
1269                 wrmsrl(MSR_IA32_MCx_CTL(i), b->ctl);
1270                 wrmsrl(MSR_IA32_MCx_STATUS(i), 0);
1271         }
1272 }
1273
1274 /* Add per CPU specific workarounds here */
1275 static int __cpuinit __mcheck_cpu_apply_quirks(struct cpuinfo_x86 *c)
1276 {
1277         if (c->x86_vendor == X86_VENDOR_UNKNOWN) {
1278                 pr_info("MCE: unknown CPU type - not enabling MCE support.\n");
1279                 return -EOPNOTSUPP;
1280         }
1281
1282         /* This should be disabled by the BIOS, but isn't always */
1283         if (c->x86_vendor == X86_VENDOR_AMD) {
1284                 if (c->x86 == 15 && banks > 4) {
1285                         /*
1286                          * disable GART TBL walk error reporting, which
1287                          * trips off incorrectly with the IOMMU & 3ware
1288                          * & Cerberus:
1289                          */
1290                         clear_bit(10, (unsigned long *)&mce_banks[4].ctl);
1291                 }
1292                 if (c->x86 <= 17 && mce_bootlog < 0) {
1293                         /*
1294                          * Lots of broken BIOS around that don't clear them
1295                          * by default and leave crap in there. Don't log:
1296                          */
1297                         mce_bootlog = 0;
1298                 }
1299                 /*
1300                  * Various K7s with broken bank 0 around. Always disable
1301                  * by default.
1302                  */
1303                  if (c->x86 == 6 && banks > 0)
1304                         mce_banks[0].ctl = 0;
1305         }
1306
1307         if (c->x86_vendor == X86_VENDOR_INTEL) {
1308                 /*
1309                  * SDM documents that on family 6 bank 0 should not be written
1310                  * because it aliases to another special BIOS controlled
1311                  * register.
1312                  * But it's not aliased anymore on model 0x1a+
1313                  * Don't ignore bank 0 completely because there could be a
1314                  * valid event later, merely don't write CTL0.
1315                  */
1316
1317                 if (c->x86 == 6 && c->x86_model < 0x1A && banks > 0)
1318                         mce_banks[0].init = 0;
1319
1320                 /*
1321                  * All newer Intel systems support MCE broadcasting. Enable
1322                  * synchronization with a one second timeout.
1323                  */
1324                 if ((c->x86 > 6 || (c->x86 == 6 && c->x86_model >= 0xe)) &&
1325                         monarch_timeout < 0)
1326                         monarch_timeout = USEC_PER_SEC;
1327
1328                 /*
1329                  * There are also broken BIOSes on some Pentium M and
1330                  * earlier systems:
1331                  */
1332                 if (c->x86 == 6 && c->x86_model <= 13 && mce_bootlog < 0)
1333                         mce_bootlog = 0;
1334         }
1335         if (monarch_timeout < 0)
1336                 monarch_timeout = 0;
1337         if (mce_bootlog != 0)
1338                 mce_panic_timeout = 30;
1339
1340         return 0;
1341 }
1342
1343 static int __cpuinit __mcheck_cpu_ancient_init(struct cpuinfo_x86 *c)
1344 {
1345         if (c->x86 != 5)
1346                 return 0;
1347
1348         switch (c->x86_vendor) {
1349         case X86_VENDOR_INTEL:
1350                 intel_p5_mcheck_init(c);
1351                 return 1;
1352                 break;
1353         case X86_VENDOR_CENTAUR:
1354                 winchip_mcheck_init(c);
1355                 return 1;
1356                 break;
1357         }
1358
1359         return 0;
1360 }
1361
1362 static void __mcheck_cpu_init_vendor(struct cpuinfo_x86 *c)
1363 {
1364         switch (c->x86_vendor) {
1365         case X86_VENDOR_INTEL:
1366                 mce_intel_feature_init(c);
1367                 break;
1368         case X86_VENDOR_AMD:
1369                 mce_amd_feature_init(c);
1370                 break;
1371         default:
1372                 break;
1373         }
1374 }
1375
1376 static void __mcheck_cpu_init_timer(void)
1377 {
1378         struct timer_list *t = &__get_cpu_var(mce_timer);
1379         int *n = &__get_cpu_var(mce_next_interval);
1380
1381         setup_timer(t, mce_start_timer, smp_processor_id());
1382
1383         if (mce_ignore_ce)
1384                 return;
1385
1386         *n = check_interval * HZ;
1387         if (!*n)
1388                 return;
1389         t->expires = round_jiffies(jiffies + *n);
1390         add_timer_on(t, smp_processor_id());
1391 }
1392
1393 /* Handle unconfigured int18 (should never happen) */
1394 static void unexpected_machine_check(struct pt_regs *regs, long error_code)
1395 {
1396         printk(KERN_ERR "CPU#%d: Unexpected int18 (Machine Check).\n",
1397                smp_processor_id());
1398 }
1399
1400 /* Call the installed machine check handler for this CPU setup. */
1401 void (*machine_check_vector)(struct pt_regs *, long error_code) =
1402                                                 unexpected_machine_check;
1403
1404 /*
1405  * Called for each booted CPU to set up machine checks.
1406  * Must be called with preempt off:
1407  */
1408 void __cpuinit mcheck_cpu_init(struct cpuinfo_x86 *c)
1409 {
1410         if (mce_disabled)
1411                 return;
1412
1413         if (__mcheck_cpu_ancient_init(c))
1414                 return;
1415
1416         if (!mce_available(c))
1417                 return;
1418
1419         if (__mcheck_cpu_cap_init() < 0 || __mcheck_cpu_apply_quirks(c) < 0) {
1420                 mce_disabled = 1;
1421                 return;
1422         }
1423
1424         machine_check_vector = do_machine_check;
1425
1426         __mcheck_cpu_init_generic();
1427         __mcheck_cpu_init_vendor(c);
1428         __mcheck_cpu_init_timer();
1429         INIT_WORK(&__get_cpu_var(mce_work), mce_process_work);
1430         init_irq_work(&__get_cpu_var(mce_irq_work), &mce_irq_work_cb);
1431 }
1432
1433 /*
1434  * mce_chrdev: Character device /dev/mcelog to read and clear the MCE log.
1435  */
1436
1437 static DEFINE_SPINLOCK(mce_chrdev_state_lock);
1438 static int mce_chrdev_open_count;       /* #times opened */
1439 static int mce_chrdev_open_exclu;       /* already open exclusive? */
1440
1441 static int mce_chrdev_open(struct inode *inode, struct file *file)
1442 {
1443         spin_lock(&mce_chrdev_state_lock);
1444
1445         if (mce_chrdev_open_exclu ||
1446             (mce_chrdev_open_count && (file->f_flags & O_EXCL))) {
1447                 spin_unlock(&mce_chrdev_state_lock);
1448
1449                 return -EBUSY;
1450         }
1451
1452         if (file->f_flags & O_EXCL)
1453                 mce_chrdev_open_exclu = 1;
1454         mce_chrdev_open_count++;
1455
1456         spin_unlock(&mce_chrdev_state_lock);
1457
1458         return nonseekable_open(inode, file);
1459 }
1460
1461 static int mce_chrdev_release(struct inode *inode, struct file *file)
1462 {
1463         spin_lock(&mce_chrdev_state_lock);
1464
1465         mce_chrdev_open_count--;
1466         mce_chrdev_open_exclu = 0;
1467
1468         spin_unlock(&mce_chrdev_state_lock);
1469
1470         return 0;
1471 }
1472
1473 static void collect_tscs(void *data)
1474 {
1475         unsigned long *cpu_tsc = (unsigned long *)data;
1476
1477         rdtscll(cpu_tsc[smp_processor_id()]);
1478 }
1479
1480 static int mce_apei_read_done;
1481
1482 /* Collect MCE record of previous boot in persistent storage via APEI ERST. */
1483 static int __mce_read_apei(char __user **ubuf, size_t usize)
1484 {
1485         int rc;
1486         u64 record_id;
1487         struct mce m;
1488
1489         if (usize < sizeof(struct mce))
1490                 return -EINVAL;
1491
1492         rc = apei_read_mce(&m, &record_id);
1493         /* Error or no more MCE record */
1494         if (rc <= 0) {
1495                 mce_apei_read_done = 1;
1496                 return rc;
1497         }
1498         rc = -EFAULT;
1499         if (copy_to_user(*ubuf, &m, sizeof(struct mce)))
1500                 return rc;
1501         /*
1502          * In fact, we should have cleared the record after that has
1503          * been flushed to the disk or sent to network in
1504          * /sbin/mcelog, but we have no interface to support that now,
1505          * so just clear it to avoid duplication.
1506          */
1507         rc = apei_clear_mce(record_id);
1508         if (rc) {
1509                 mce_apei_read_done = 1;
1510                 return rc;
1511         }
1512         *ubuf += sizeof(struct mce);
1513
1514         return 0;
1515 }
1516
1517 static ssize_t mce_chrdev_read(struct file *filp, char __user *ubuf,
1518                                 size_t usize, loff_t *off)
1519 {
1520         char __user *buf = ubuf;
1521         unsigned long *cpu_tsc;
1522         unsigned prev, next;
1523         int i, err;
1524
1525         cpu_tsc = kmalloc(nr_cpu_ids * sizeof(long), GFP_KERNEL);
1526         if (!cpu_tsc)
1527                 return -ENOMEM;
1528
1529         mutex_lock(&mce_chrdev_read_mutex);
1530
1531         if (!mce_apei_read_done) {
1532                 err = __mce_read_apei(&buf, usize);
1533                 if (err || buf != ubuf)
1534                         goto out;
1535         }
1536
1537         next = rcu_dereference_check_mce(mcelog.next);
1538
1539         /* Only supports full reads right now */
1540         err = -EINVAL;
1541         if (*off != 0 || usize < MCE_LOG_LEN*sizeof(struct mce))
1542                 goto out;
1543
1544         err = 0;
1545         prev = 0;
1546         do {
1547                 for (i = prev; i < next; i++) {
1548                         unsigned long start = jiffies;
1549                         struct mce *m = &mcelog.entry[i];
1550
1551                         while (!m->finished) {
1552                                 if (time_after_eq(jiffies, start + 2)) {
1553                                         memset(m, 0, sizeof(*m));
1554                                         goto timeout;
1555                                 }
1556                                 cpu_relax();
1557                         }
1558                         smp_rmb();
1559                         err |= copy_to_user(buf, m, sizeof(*m));
1560                         buf += sizeof(*m);
1561 timeout:
1562                         ;
1563                 }
1564
1565                 memset(mcelog.entry + prev, 0,
1566                        (next - prev) * sizeof(struct mce));
1567                 prev = next;
1568                 next = cmpxchg(&mcelog.next, prev, 0);
1569         } while (next != prev);
1570
1571         synchronize_sched();
1572
1573         /*
1574          * Collect entries that were still getting written before the
1575          * synchronize.
1576          */
1577         on_each_cpu(collect_tscs, cpu_tsc, 1);
1578
1579         for (i = next; i < MCE_LOG_LEN; i++) {
1580                 struct mce *m = &mcelog.entry[i];
1581
1582                 if (m->finished && m->tsc < cpu_tsc[m->cpu]) {
1583                         err |= copy_to_user(buf, m, sizeof(*m));
1584                         smp_rmb();
1585                         buf += sizeof(*m);
1586                         memset(m, 0, sizeof(*m));
1587                 }
1588         }
1589
1590         if (err)
1591                 err = -EFAULT;
1592
1593 out:
1594         mutex_unlock(&mce_chrdev_read_mutex);
1595         kfree(cpu_tsc);
1596
1597         return err ? err : buf - ubuf;
1598 }
1599
1600 static unsigned int mce_chrdev_poll(struct file *file, poll_table *wait)
1601 {
1602         poll_wait(file, &mce_chrdev_wait, wait);
1603         if (rcu_access_index(mcelog.next))
1604                 return POLLIN | POLLRDNORM;
1605         if (!mce_apei_read_done && apei_check_mce())
1606                 return POLLIN | POLLRDNORM;
1607         return 0;
1608 }
1609
1610 static long mce_chrdev_ioctl(struct file *f, unsigned int cmd,
1611                                 unsigned long arg)
1612 {
1613         int __user *p = (int __user *)arg;
1614
1615         if (!capable(CAP_SYS_ADMIN))
1616                 return -EPERM;
1617
1618         switch (cmd) {
1619         case MCE_GET_RECORD_LEN:
1620                 return put_user(sizeof(struct mce), p);
1621         case MCE_GET_LOG_LEN:
1622                 return put_user(MCE_LOG_LEN, p);
1623         case MCE_GETCLEAR_FLAGS: {
1624                 unsigned flags;
1625
1626                 do {
1627                         flags = mcelog.flags;
1628                 } while (cmpxchg(&mcelog.flags, flags, 0) != flags);
1629
1630                 return put_user(flags, p);
1631         }
1632         default:
1633                 return -ENOTTY;
1634         }
1635 }
1636
1637 /* Modified in mce-inject.c, so not static or const */
1638 struct file_operations mce_chrdev_ops = {
1639         .open                   = mce_chrdev_open,
1640         .release                = mce_chrdev_release,
1641         .read                   = mce_chrdev_read,
1642         .poll                   = mce_chrdev_poll,
1643         .unlocked_ioctl         = mce_chrdev_ioctl,
1644         .llseek                 = no_llseek,
1645 };
1646 EXPORT_SYMBOL_GPL(mce_chrdev_ops);
1647
1648 static struct miscdevice mce_chrdev_device = {
1649         MISC_MCELOG_MINOR,
1650         "mcelog",
1651         &mce_chrdev_ops,
1652 };
1653
1654 /*
1655  * mce=off Disables machine check
1656  * mce=no_cmci Disables CMCI
1657  * mce=dont_log_ce Clears corrected events silently, no log created for CEs.
1658  * mce=ignore_ce Disables polling and CMCI, corrected events are not cleared.
1659  * mce=TOLERANCELEVEL[,monarchtimeout] (number, see above)
1660  *      monarchtimeout is how long to wait for other CPUs on machine
1661  *      check, or 0 to not wait
1662  * mce=bootlog Log MCEs from before booting. Disabled by default on AMD.
1663  * mce=nobootlog Don't log MCEs from before booting.
1664  */
1665 static int __init mcheck_enable(char *str)
1666 {
1667         if (*str == 0) {
1668                 enable_p5_mce();
1669                 return 1;
1670         }
1671         if (*str == '=')
1672                 str++;
1673         if (!strcmp(str, "off"))
1674                 mce_disabled = 1;
1675         else if (!strcmp(str, "no_cmci"))
1676                 mce_cmci_disabled = 1;
1677         else if (!strcmp(str, "dont_log_ce"))
1678                 mce_dont_log_ce = 1;
1679         else if (!strcmp(str, "ignore_ce"))
1680                 mce_ignore_ce = 1;
1681         else if (!strcmp(str, "bootlog") || !strcmp(str, "nobootlog"))
1682                 mce_bootlog = (str[0] == 'b');
1683         else if (isdigit(str[0])) {
1684                 get_option(&str, &tolerant);
1685                 if (*str == ',') {
1686                         ++str;
1687                         get_option(&str, &monarch_timeout);
1688                 }
1689         } else {
1690                 printk(KERN_INFO "mce argument %s ignored. Please use /sys\n",
1691                        str);
1692                 return 0;
1693         }
1694         return 1;
1695 }
1696 __setup("mce", mcheck_enable);
1697
1698 int __init mcheck_init(void)
1699 {
1700         mcheck_intel_therm_init();
1701
1702         return 0;
1703 }
1704
1705 /*
1706  * mce_syscore: PM support
1707  */
1708
1709 /*
1710  * Disable machine checks on suspend and shutdown. We can't really handle
1711  * them later.
1712  */
1713 static int mce_disable_error_reporting(void)
1714 {
1715         int i;
1716
1717         for (i = 0; i < banks; i++) {
1718                 struct mce_bank *b = &mce_banks[i];
1719
1720                 if (b->init)
1721                         wrmsrl(MSR_IA32_MCx_CTL(i), 0);
1722         }
1723         return 0;
1724 }
1725
1726 static int mce_syscore_suspend(void)
1727 {
1728         return mce_disable_error_reporting();
1729 }
1730
1731 static void mce_syscore_shutdown(void)
1732 {
1733         mce_disable_error_reporting();
1734 }
1735
1736 /*
1737  * On resume clear all MCE state. Don't want to see leftovers from the BIOS.
1738  * Only one CPU is active at this time, the others get re-added later using
1739  * CPU hotplug:
1740  */
1741 static void mce_syscore_resume(void)
1742 {
1743         __mcheck_cpu_init_generic();
1744         __mcheck_cpu_init_vendor(__this_cpu_ptr(&cpu_info));
1745 }
1746
1747 static struct syscore_ops mce_syscore_ops = {
1748         .suspend        = mce_syscore_suspend,
1749         .shutdown       = mce_syscore_shutdown,
1750         .resume         = mce_syscore_resume,
1751 };
1752
1753 /*
1754  * mce_sysdev: Sysfs support
1755  */
1756
1757 static void mce_cpu_restart(void *data)
1758 {
1759         if (!mce_available(__this_cpu_ptr(&cpu_info)))
1760                 return;
1761         __mcheck_cpu_init_generic();
1762         __mcheck_cpu_init_timer();
1763 }
1764
1765 /* Reinit MCEs after user configuration changes */
1766 static void mce_restart(void)
1767 {
1768         mce_timer_delete_all();
1769         on_each_cpu(mce_cpu_restart, NULL, 1);
1770 }
1771
1772 /* Toggle features for corrected errors */
1773 static void mce_disable_cmci(void *data)
1774 {
1775         if (!mce_available(__this_cpu_ptr(&cpu_info)))
1776                 return;
1777         cmci_clear();
1778 }
1779
1780 static void mce_enable_ce(void *all)
1781 {
1782         if (!mce_available(__this_cpu_ptr(&cpu_info)))
1783                 return;
1784         cmci_reenable();
1785         cmci_recheck();
1786         if (all)
1787                 __mcheck_cpu_init_timer();
1788 }
1789
1790 static struct sysdev_class mce_sysdev_class = {
1791         .name           = "machinecheck",
1792 };
1793
1794 DEFINE_PER_CPU(struct sys_device, mce_sysdev);
1795
1796 __cpuinitdata
1797 void (*threshold_cpu_callback)(unsigned long action, unsigned int cpu);
1798
1799 static inline struct mce_bank *attr_to_bank(struct sysdev_attribute *attr)
1800 {
1801         return container_of(attr, struct mce_bank, attr);
1802 }
1803
1804 static ssize_t show_bank(struct sys_device *s, struct sysdev_attribute *attr,
1805                          char *buf)
1806 {
1807         return sprintf(buf, "%llx\n", attr_to_bank(attr)->ctl);
1808 }
1809
1810 static ssize_t set_bank(struct sys_device *s, struct sysdev_attribute *attr,
1811                         const char *buf, size_t size)
1812 {
1813         u64 new;
1814
1815         if (strict_strtoull(buf, 0, &new) < 0)
1816                 return -EINVAL;
1817
1818         attr_to_bank(attr)->ctl = new;
1819         mce_restart();
1820
1821         return size;
1822 }
1823
1824 static ssize_t
1825 show_trigger(struct sys_device *s, struct sysdev_attribute *attr, char *buf)
1826 {
1827         strcpy(buf, mce_helper);
1828         strcat(buf, "\n");
1829         return strlen(mce_helper) + 1;
1830 }
1831
1832 static ssize_t set_trigger(struct sys_device *s, struct sysdev_attribute *attr,
1833                                 const char *buf, size_t siz)
1834 {
1835         char *p;
1836
1837         strncpy(mce_helper, buf, sizeof(mce_helper));
1838         mce_helper[sizeof(mce_helper)-1] = 0;
1839         p = strchr(mce_helper, '\n');
1840
1841         if (p)
1842                 *p = 0;
1843
1844         return strlen(mce_helper) + !!p;
1845 }
1846
1847 static ssize_t set_ignore_ce(struct sys_device *s,
1848                              struct sysdev_attribute *attr,
1849                              const char *buf, size_t size)
1850 {
1851         u64 new;
1852
1853         if (strict_strtoull(buf, 0, &new) < 0)
1854                 return -EINVAL;
1855
1856         if (mce_ignore_ce ^ !!new) {
1857                 if (new) {
1858                         /* disable ce features */
1859                         mce_timer_delete_all();
1860                         on_each_cpu(mce_disable_cmci, NULL, 1);
1861                         mce_ignore_ce = 1;
1862                 } else {
1863                         /* enable ce features */
1864                         mce_ignore_ce = 0;
1865                         on_each_cpu(mce_enable_ce, (void *)1, 1);
1866                 }
1867         }
1868         return size;
1869 }
1870
1871 static ssize_t set_cmci_disabled(struct sys_device *s,
1872                                  struct sysdev_attribute *attr,
1873                                  const char *buf, size_t size)
1874 {
1875         u64 new;
1876
1877         if (strict_strtoull(buf, 0, &new) < 0)
1878                 return -EINVAL;
1879
1880         if (mce_cmci_disabled ^ !!new) {
1881                 if (new) {
1882                         /* disable cmci */
1883                         on_each_cpu(mce_disable_cmci, NULL, 1);
1884                         mce_cmci_disabled = 1;
1885                 } else {
1886                         /* enable cmci */
1887                         mce_cmci_disabled = 0;
1888                         on_each_cpu(mce_enable_ce, NULL, 1);
1889                 }
1890         }
1891         return size;
1892 }
1893
1894 static ssize_t store_int_with_restart(struct sys_device *s,
1895                                       struct sysdev_attribute *attr,
1896                                       const char *buf, size_t size)
1897 {
1898         ssize_t ret = sysdev_store_int(s, attr, buf, size);
1899         mce_restart();
1900         return ret;
1901 }
1902
1903 static SYSDEV_ATTR(trigger, 0644, show_trigger, set_trigger);
1904 static SYSDEV_INT_ATTR(tolerant, 0644, tolerant);
1905 static SYSDEV_INT_ATTR(monarch_timeout, 0644, monarch_timeout);
1906 static SYSDEV_INT_ATTR(dont_log_ce, 0644, mce_dont_log_ce);
1907
1908 static struct sysdev_ext_attribute attr_check_interval = {
1909         _SYSDEV_ATTR(check_interval, 0644, sysdev_show_int,
1910                      store_int_with_restart),
1911         &check_interval
1912 };
1913
1914 static struct sysdev_ext_attribute attr_ignore_ce = {
1915         _SYSDEV_ATTR(ignore_ce, 0644, sysdev_show_int, set_ignore_ce),
1916         &mce_ignore_ce
1917 };
1918
1919 static struct sysdev_ext_attribute attr_cmci_disabled = {
1920         _SYSDEV_ATTR(cmci_disabled, 0644, sysdev_show_int, set_cmci_disabled),
1921         &mce_cmci_disabled
1922 };
1923
1924 static struct sysdev_attribute *mce_sysdev_attrs[] = {
1925         &attr_tolerant.attr,
1926         &attr_check_interval.attr,
1927         &attr_trigger,
1928         &attr_monarch_timeout.attr,
1929         &attr_dont_log_ce.attr,
1930         &attr_ignore_ce.attr,
1931         &attr_cmci_disabled.attr,
1932         NULL
1933 };
1934
1935 static cpumask_var_t mce_sysdev_initialized;
1936
1937 /* Per cpu sysdev init. All of the cpus still share the same ctrl bank: */
1938 static __cpuinit int mce_sysdev_create(unsigned int cpu)
1939 {
1940         struct sys_device *sysdev = &per_cpu(mce_sysdev, cpu);
1941         int err;
1942         int i, j;
1943
1944         if (!mce_available(&boot_cpu_data))
1945                 return -EIO;
1946
1947         memset(&sysdev->kobj, 0, sizeof(struct kobject));
1948         sysdev->id  = cpu;
1949         sysdev->cls = &mce_sysdev_class;
1950
1951         err = sysdev_register(sysdev);
1952         if (err)
1953                 return err;
1954
1955         for (i = 0; mce_sysdev_attrs[i]; i++) {
1956                 err = sysdev_create_file(sysdev, mce_sysdev_attrs[i]);
1957                 if (err)
1958                         goto error;
1959         }
1960         for (j = 0; j < banks; j++) {
1961                 err = sysdev_create_file(sysdev, &mce_banks[j].attr);
1962                 if (err)
1963                         goto error2;
1964         }
1965         cpumask_set_cpu(cpu, mce_sysdev_initialized);
1966
1967         return 0;
1968 error2:
1969         while (--j >= 0)
1970                 sysdev_remove_file(sysdev, &mce_banks[j].attr);
1971 error:
1972         while (--i >= 0)
1973                 sysdev_remove_file(sysdev, mce_sysdev_attrs[i]);
1974
1975         sysdev_unregister(sysdev);
1976
1977         return err;
1978 }
1979
1980 static __cpuinit void mce_sysdev_remove(unsigned int cpu)
1981 {
1982         struct sys_device *sysdev = &per_cpu(mce_sysdev, cpu);
1983         int i;
1984
1985         if (!cpumask_test_cpu(cpu, mce_sysdev_initialized))
1986                 return;
1987
1988         for (i = 0; mce_sysdev_attrs[i]; i++)
1989                 sysdev_remove_file(sysdev, mce_sysdev_attrs[i]);
1990
1991         for (i = 0; i < banks; i++)
1992                 sysdev_remove_file(sysdev, &mce_banks[i].attr);
1993
1994         sysdev_unregister(sysdev);
1995         cpumask_clear_cpu(cpu, mce_sysdev_initialized);
1996 }
1997
1998 /* Make sure there are no machine checks on offlined CPUs. */
1999 static void __cpuinit mce_disable_cpu(void *h)
2000 {
2001         unsigned long action = *(unsigned long *)h;
2002         int i;
2003
2004         if (!mce_available(__this_cpu_ptr(&cpu_info)))
2005                 return;
2006
2007         if (!(action & CPU_TASKS_FROZEN))
2008                 cmci_clear();
2009         for (i = 0; i < banks; i++) {
2010                 struct mce_bank *b = &mce_banks[i];
2011
2012                 if (b->init)
2013                         wrmsrl(MSR_IA32_MCx_CTL(i), 0);
2014         }
2015 }
2016
2017 static void __cpuinit mce_reenable_cpu(void *h)
2018 {
2019         unsigned long action = *(unsigned long *)h;
2020         int i;
2021
2022         if (!mce_available(__this_cpu_ptr(&cpu_info)))
2023                 return;
2024
2025         if (!(action & CPU_TASKS_FROZEN))
2026                 cmci_reenable();
2027         for (i = 0; i < banks; i++) {
2028                 struct mce_bank *b = &mce_banks[i];
2029
2030                 if (b->init)
2031                         wrmsrl(MSR_IA32_MCx_CTL(i), b->ctl);
2032         }
2033 }
2034
2035 /* Get notified when a cpu comes on/off. Be hotplug friendly. */
2036 static int __cpuinit
2037 mce_cpu_callback(struct notifier_block *nfb, unsigned long action, void *hcpu)
2038 {
2039         unsigned int cpu = (unsigned long)hcpu;
2040         struct timer_list *t = &per_cpu(mce_timer, cpu);
2041
2042         switch (action) {
2043         case CPU_ONLINE:
2044         case CPU_ONLINE_FROZEN:
2045                 mce_sysdev_create(cpu);
2046                 if (threshold_cpu_callback)
2047                         threshold_cpu_callback(action, cpu);
2048                 break;
2049         case CPU_DEAD:
2050         case CPU_DEAD_FROZEN:
2051                 if (threshold_cpu_callback)
2052                         threshold_cpu_callback(action, cpu);
2053                 mce_sysdev_remove(cpu);
2054                 break;
2055         case CPU_DOWN_PREPARE:
2056         case CPU_DOWN_PREPARE_FROZEN:
2057                 del_timer_sync(t);
2058                 smp_call_function_single(cpu, mce_disable_cpu, &action, 1);
2059                 break;
2060         case CPU_DOWN_FAILED:
2061         case CPU_DOWN_FAILED_FROZEN:
2062                 if (!mce_ignore_ce && check_interval) {
2063                         t->expires = round_jiffies(jiffies +
2064                                            __get_cpu_var(mce_next_interval));
2065                         add_timer_on(t, cpu);
2066                 }
2067                 smp_call_function_single(cpu, mce_reenable_cpu, &action, 1);
2068                 break;
2069         case CPU_POST_DEAD:
2070                 /* intentionally ignoring frozen here */
2071                 cmci_rediscover(cpu);
2072                 break;
2073         }
2074         return NOTIFY_OK;
2075 }
2076
2077 static struct notifier_block mce_cpu_notifier __cpuinitdata = {
2078         .notifier_call = mce_cpu_callback,
2079 };
2080
2081 static __init void mce_init_banks(void)
2082 {
2083         int i;
2084
2085         for (i = 0; i < banks; i++) {
2086                 struct mce_bank *b = &mce_banks[i];
2087                 struct sysdev_attribute *a = &b->attr;
2088
2089                 sysfs_attr_init(&a->attr);
2090                 a->attr.name    = b->attrname;
2091                 snprintf(b->attrname, ATTR_LEN, "bank%d", i);
2092
2093                 a->attr.mode    = 0644;
2094                 a->show         = show_bank;
2095                 a->store        = set_bank;
2096         }
2097 }
2098
2099 static __init int mcheck_init_device(void)
2100 {
2101         int err;
2102         int i = 0;
2103
2104         if (!mce_available(&boot_cpu_data))
2105                 return -EIO;
2106
2107         zalloc_cpumask_var(&mce_sysdev_initialized, GFP_KERNEL);
2108
2109         mce_init_banks();
2110
2111         err = sysdev_class_register(&mce_sysdev_class);
2112         if (err)
2113                 return err;
2114
2115         for_each_online_cpu(i) {
2116                 err = mce_sysdev_create(i);
2117                 if (err)
2118                         return err;
2119         }
2120
2121         register_syscore_ops(&mce_syscore_ops);
2122         register_hotcpu_notifier(&mce_cpu_notifier);
2123
2124         /* register character device /dev/mcelog */
2125         misc_register(&mce_chrdev_device);
2126
2127         return err;
2128 }
2129 device_initcall(mcheck_init_device);
2130
2131 /*
2132  * Old style boot options parsing. Only for compatibility.
2133  */
2134 static int __init mcheck_disable(char *str)
2135 {
2136         mce_disabled = 1;
2137         return 1;
2138 }
2139 __setup("nomce", mcheck_disable);
2140
2141 #ifdef CONFIG_DEBUG_FS
2142 struct dentry *mce_get_debugfs_dir(void)
2143 {
2144         static struct dentry *dmce;
2145
2146         if (!dmce)
2147                 dmce = debugfs_create_dir("mce", NULL);
2148
2149         return dmce;
2150 }
2151
2152 static void mce_reset(void)
2153 {
2154         cpu_missing = 0;
2155         atomic_set(&mce_fake_paniced, 0);
2156         atomic_set(&mce_executing, 0);
2157         atomic_set(&mce_callin, 0);
2158         atomic_set(&global_nwo, 0);
2159 }
2160
2161 static int fake_panic_get(void *data, u64 *val)
2162 {
2163         *val = fake_panic;
2164         return 0;
2165 }
2166
2167 static int fake_panic_set(void *data, u64 val)
2168 {
2169         mce_reset();
2170         fake_panic = val;
2171         return 0;
2172 }
2173
2174 DEFINE_SIMPLE_ATTRIBUTE(fake_panic_fops, fake_panic_get,
2175                         fake_panic_set, "%llu\n");
2176
2177 static int __init mcheck_debugfs_init(void)
2178 {
2179         struct dentry *dmce, *ffake_panic;
2180
2181         dmce = mce_get_debugfs_dir();
2182         if (!dmce)
2183                 return -ENOMEM;
2184         ffake_panic = debugfs_create_file("fake_panic", 0444, dmce, NULL,
2185                                           &fake_panic_fops);
2186         if (!ffake_panic)
2187                 return -ENOMEM;
2188
2189         return 0;
2190 }
2191 late_initcall(mcheck_debugfs_init);
2192 #endif