Pull sbs into release branch
[pandora-kernel.git] / arch / powerpc / platforms / 83xx / mpc836x_mds.c
1 /*
2  * Copyright (C) Freescale Semicondutor, Inc. 2006. All rights reserved.
3  *
4  * Author: Li Yang <LeoLi@freescale.com>
5  *         Yin Olivia <Hong-hua.Yin@freescale.com>
6  *
7  * Description:
8  * MPC8360E MDS board specific routines.
9  *
10  * Changelog:
11  * Jun 21, 2006 Initial version
12  *
13  * This program is free software; you can redistribute it and/or modify it
14  * under  the terms of  the GNU General  Public License as published by the
15  * Free Software Foundation;  either version 2 of the  License, or (at your
16  * option) any later version.
17  */
18
19 #include <linux/stddef.h>
20 #include <linux/kernel.h>
21 #include <linux/init.h>
22 #include <linux/errno.h>
23 #include <linux/reboot.h>
24 #include <linux/pci.h>
25 #include <linux/kdev_t.h>
26 #include <linux/major.h>
27 #include <linux/console.h>
28 #include <linux/delay.h>
29 #include <linux/seq_file.h>
30 #include <linux/root_dev.h>
31 #include <linux/initrd.h>
32
33 #include <asm/of_device.h>
34 #include <asm/of_platform.h>
35 #include <asm/system.h>
36 #include <asm/atomic.h>
37 #include <asm/time.h>
38 #include <asm/io.h>
39 #include <asm/machdep.h>
40 #include <asm/ipic.h>
41 #include <asm/bootinfo.h>
42 #include <asm/irq.h>
43 #include <asm/prom.h>
44 #include <asm/udbg.h>
45 #include <sysdev/fsl_soc.h>
46 #include <asm/qe.h>
47 #include <asm/qe_ic.h>
48
49 #include "mpc83xx.h"
50
51 #undef DEBUG
52 #ifdef DEBUG
53 #define DBG(fmt...) udbg_printf(fmt)
54 #else
55 #define DBG(fmt...)
56 #endif
57
58 static u8 *bcsr_regs = NULL;
59
60 /* ************************************************************************
61  *
62  * Setup the architecture
63  *
64  */
65 static void __init mpc836x_mds_setup_arch(void)
66 {
67         struct device_node *np;
68
69         if (ppc_md.progress)
70                 ppc_md.progress("mpc836x_mds_setup_arch()", 0);
71
72         /* Map BCSR area */
73         np = of_find_node_by_name(NULL, "bcsr");
74         if (np != 0) {
75                 struct resource res;
76
77                 of_address_to_resource(np, 0, &res);
78                 bcsr_regs = ioremap(res.start, res.end - res.start +1);
79                 of_node_put(np);
80         }
81
82 #ifdef CONFIG_PCI
83         for (np = NULL; (np = of_find_node_by_type(np, "pci")) != NULL;)
84                 mpc83xx_add_bridge(np);
85         ppc_md.pci_exclude_device = mpc83xx_exclude_device;
86 #endif
87
88 #ifdef CONFIG_QUICC_ENGINE
89         qe_reset();
90
91         if ((np = of_find_node_by_name(NULL, "par_io")) != NULL) {
92                 par_io_init(np);
93                 of_node_put(np);
94
95                 for (np = NULL; (np = of_find_node_by_name(np, "ucc")) != NULL;)
96                         par_io_of_config(np);
97         }
98
99         if ((np = of_find_compatible_node(NULL, "network", "ucc_geth"))
100                         != NULL){
101                 /* Reset the Ethernet PHY */
102                 bcsr_regs[9] &= ~0x20;
103                 udelay(1000);
104                 bcsr_regs[9] |= 0x20;
105                 iounmap(bcsr_regs);
106                 of_node_put(np);
107         }
108
109 #endif                          /* CONFIG_QUICC_ENGINE */
110 }
111
112 static struct of_device_id mpc836x_ids[] = {
113         { .type = "soc", },
114         { .compatible = "soc", },
115         { .type = "qe", },
116         { .type = "mdio", },
117         {},
118 };
119
120 static int __init mpc836x_declare_of_platform_devices(void)
121 {
122         if (!machine_is(mpc836x_mds))
123                 return 0;
124
125         /* Publish the QE devices */
126         of_platform_bus_probe(NULL, mpc836x_ids, NULL);
127
128         return 0;
129 }
130 device_initcall(mpc836x_declare_of_platform_devices);
131
132 static void __init mpc836x_mds_init_IRQ(void)
133 {
134         struct device_node *np;
135
136         np = of_find_node_by_type(NULL, "ipic");
137         if (!np)
138                 return;
139
140         ipic_init(np, 0);
141
142         /* Initialize the default interrupt mapping priorities,
143          * in case the boot rom changed something on us.
144          */
145         ipic_set_default_priority();
146         of_node_put(np);
147
148 #ifdef CONFIG_QUICC_ENGINE
149         np = of_find_node_by_type(NULL, "qeic");
150         if (!np)
151                 return;
152
153         qe_ic_init(np, 0);
154         of_node_put(np);
155 #endif                          /* CONFIG_QUICC_ENGINE */
156 }
157
158 #if defined(CONFIG_I2C_MPC) && defined(CONFIG_SENSORS_DS1374)
159 extern ulong ds1374_get_rtc_time(void);
160 extern int ds1374_set_rtc_time(ulong);
161
162 static int __init mpc8360_rtc_hookup(void)
163 {
164         struct timespec tv;
165
166         if (!machine_is(mpc836x_mds))
167                 return 0;
168
169         ppc_md.get_rtc_time = ds1374_get_rtc_time;
170         ppc_md.set_rtc_time = ds1374_set_rtc_time;
171
172         tv.tv_nsec = 0;
173         tv.tv_sec = (ppc_md.get_rtc_time) ();
174         do_settimeofday(&tv);
175
176         return 0;
177 }
178
179 late_initcall(mpc8360_rtc_hookup);
180 #endif
181
182 /*
183  * Called very early, MMU is off, device-tree isn't unflattened
184  */
185 static int __init mpc836x_mds_probe(void)
186 {
187         unsigned long root = of_get_flat_dt_root();
188
189         return of_flat_dt_is_compatible(root, "MPC836xMDS");
190 }
191
192 define_machine(mpc836x_mds) {
193         .name           = "MPC836x MDS",
194         .probe          = mpc836x_mds_probe,
195         .setup_arch     = mpc836x_mds_setup_arch,
196         .init_IRQ       = mpc836x_mds_init_IRQ,
197         .get_irq        = ipic_get_irq,
198         .restart        = mpc83xx_restart,
199         .time_init      = mpc83xx_time_init,
200         .calibrate_decr = generic_calibrate_decr,
201         .progress       = udbg_progress,
202 };