Merge git://git.kernel.org/pub/scm/linux/kernel/git/sfrench/cifs-2.6
[pandora-kernel.git] / arch / mips / gt64120 / momenco_ocelot / setup.c
1 /*
2  * setup.c
3  *
4  * BRIEF MODULE DESCRIPTION
5  * Momentum Computer Ocelot (CP7000) - board dependent boot routines
6  *
7  * Copyright (C) 1996, 1997, 2001, 06  Ralf Baechle (ralf@linux-mips.org)
8  * Copyright (C) 2000 RidgeRun, Inc.
9  * Copyright (C) 2001 Red Hat, Inc.
10  * Copyright (C) 2002 Momentum Computer
11  *
12  * Author: RidgeRun, Inc.
13  *   glonnon@ridgerun.com, skranz@ridgerun.com, stevej@ridgerun.com
14  *
15  * Copyright 2001 MontaVista Software Inc.
16  * Author: jsun@mvista.com or jsun@junsun.net
17  *
18  *  This program is free software; you can redistribute  it and/or modify it
19  *  under  the terms of  the GNU General  Public License as published by the
20  *  Free Software Foundation;  either version 2 of the  License, or (at your
21  *  option) any later version.
22  *
23  *  THIS  SOFTWARE  IS PROVIDED   ``AS  IS'' AND   ANY  EXPRESS OR IMPLIED
24  *  WARRANTIES,   INCLUDING, BUT NOT  LIMITED  TO, THE IMPLIED WARRANTIES OF
25  *  MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.  IN
26  *  NO  EVENT  SHALL   THE AUTHOR  BE    LIABLE FOR ANY   DIRECT, INDIRECT,
27  *  INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
28  *  NOT LIMITED   TO, PROCUREMENT OF  SUBSTITUTE GOODS  OR SERVICES; LOSS OF
29  *  USE, DATA,  OR PROFITS; OR  BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON
30  *  ANY THEORY OF LIABILITY, WHETHER IN  CONTRACT, STRICT LIABILITY, OR TORT
31  *  (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
32  *  THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
33  *
34  *  You should have received a copy of the  GNU General Public License along
35  *  with this program; if not, write  to the Free Software Foundation, Inc.,
36  *  675 Mass Ave, Cambridge, MA 02139, USA.
37  *
38  */
39 #include <linux/init.h>
40 #include <linux/kernel.h>
41 #include <linux/types.h>
42 #include <linux/mm.h>
43 #include <linux/swap.h>
44 #include <linux/ioport.h>
45 #include <linux/sched.h>
46 #include <linux/interrupt.h>
47 #include <linux/pci.h>
48 #include <linux/timex.h>
49 #include <linux/vmalloc.h>
50 #include <linux/pm.h>
51
52 #include <asm/time.h>
53 #include <asm/bootinfo.h>
54 #include <asm/page.h>
55 #include <asm/io.h>
56 #include <asm/irq.h>
57 #include <asm/pci.h>
58 #include <asm/processor.h>
59 #include <asm/reboot.h>
60 #include <asm/traps.h>
61 #include <linux/bootmem.h>
62 #include <linux/initrd.h>
63 #include <asm/gt64120.h>
64 #include "ocelot_pld.h"
65
66 unsigned long gt64120_base = KSEG1ADDR(GT_DEF_BASE);
67
68 /* These functions are used for rebooting or halting the machine*/
69 extern void momenco_ocelot_restart(char *command);
70 extern void momenco_ocelot_halt(void);
71 extern void momenco_ocelot_power_off(void);
72
73 extern void gt64120_time_init(void);
74 extern void momenco_ocelot_irq_setup(void);
75
76 static char reset_reason;
77
78 #define ENTRYLO(x) ((pte_val(pfn_pte((x) >> PAGE_SHIFT, PAGE_KERNEL_UNCACHED)) >> 6)|1)
79
80 static void __init setup_l3cache(unsigned long size);
81
82 /* setup code for a handoff from a version 1 PMON 2000 PROM */
83 void PMON_v1_setup()
84 {
85         /* A wired TLB entry for the GT64120A and the serial port. The
86            GT64120A is going to be hit on every IRQ anyway - there's
87            absolutely no point in letting it be a random TLB entry, as
88            it'll just cause needless churning of the TLB. And we use
89            the other half for the serial port, which is just a PITA
90            otherwise :)
91
92                 Device                  Physical        Virtual
93                 GT64120 Internal Regs   0x24000000      0xe0000000
94                 UARTs (CS2)             0x2d000000      0xe0001000
95         */
96         add_wired_entry(ENTRYLO(0x24000000), ENTRYLO(0x2D000000), 0xe0000000, PM_4K);
97
98         /* Also a temporary entry to let us talk to the Ocelot PLD and NVRAM
99            in the CS[012] region. We can't use ioremap() yet. The NVRAM
100            is a ST M48T37Y, which includes NVRAM, RTC, and Watchdog functions.
101
102                 Ocelot PLD (CS0)        0x2c000000      0xe0020000
103                 NVRAM                   0x2c800000      0xe0030000
104         */
105
106         add_temporary_entry(ENTRYLO(0x2C000000), ENTRYLO(0x2d000000), 0xe0020000, PM_64K);
107
108         /* Relocate the CS3/BootCS region */
109         GT_WRITE(GT_CS3BOOTLD_OFS, 0x2f000000 >> 21);
110
111         /* Relocate CS[012] */
112         GT_WRITE(GT_CS20LD_OFS, 0x2c000000 >> 21);
113
114         /* Relocate the GT64120A itself... */
115         GT_WRITE(GT_ISD_OFS, 0x24000000 >> 21);
116         mb();
117         gt64120_base = 0xe0000000;
118
119         /* ...and the PCI0 view of it. */
120         GT_WRITE(GT_PCI0_CFGADDR_OFS, 0x80000020);
121         GT_WRITE(GT_PCI0_CFGDATA_OFS, 0x24000000);
122         GT_WRITE(GT_PCI0_CFGADDR_OFS, 0x80000024);
123         GT_WRITE(GT_PCI0_CFGDATA_OFS, 0x24000001);
124 }
125
126 /* setup code for a handoff from a version 2 PMON 2000 PROM */
127 void PMON_v2_setup()
128 {
129         /* A wired TLB entry for the GT64120A and the serial port. The
130            GT64120A is going to be hit on every IRQ anyway - there's
131            absolutely no point in letting it be a random TLB entry, as
132            it'll just cause needless churning of the TLB. And we use
133            the other half for the serial port, which is just a PITA
134            otherwise :)
135
136                 Device                  Physical        Virtual
137                 GT64120 Internal Regs   0xf4000000      0xe0000000
138                 UARTs (CS2)             0xfd000000      0xe0001000
139         */
140         add_wired_entry(ENTRYLO(0xf4000000), ENTRYLO(0xfD000000), 0xe0000000, PM_4K);
141
142         /* Also a temporary entry to let us talk to the Ocelot PLD and NVRAM
143            in the CS[012] region. We can't use ioremap() yet. The NVRAM
144            is a ST M48T37Y, which includes NVRAM, RTC, and Watchdog functions.
145
146                 Ocelot PLD (CS0)        0xfc000000      0xe0020000
147                 NVRAM                   0xfc800000      0xe0030000
148         */
149         add_temporary_entry(ENTRYLO(0xfC000000), ENTRYLO(0xfd000000), 0xe0020000, PM_64K);
150
151         gt64120_base = 0xe0000000;
152 }
153
154 void __init plat_mem_setup(void)
155 {
156         void (*l3func)(unsigned long)=KSEG1ADDR(&setup_l3cache);
157         unsigned int tmpword;
158
159         board_time_init = gt64120_time_init;
160
161         _machine_restart = momenco_ocelot_restart;
162         _machine_halt = momenco_ocelot_halt;
163         pm_power_off = momenco_ocelot_power_off;
164
165         /*
166          * initrd_start = (unsigned long)ocelot_initrd_start;
167          * initrd_end = (unsigned long)ocelot_initrd_start + (ulong)ocelot_initrd_size;
168          * initrd_below_start_ok = 1;
169          */
170
171         /* do handoff reconfiguration */
172         if (gt64120_base == KSEG1ADDR(GT_DEF_BASE))
173                 PMON_v1_setup();
174         else
175                 PMON_v2_setup();
176
177         /* Turn off the Bit-Error LED */
178         OCELOT_PLD_WRITE(0x80, INTCLR);
179
180         /* Relocate all the PCI1 stuff, not that we use it */
181         GT_WRITE(GT_PCI1IOLD_OFS, 0x30000000 >> 21);
182         GT_WRITE(GT_PCI1M0LD_OFS, 0x32000000 >> 21);
183         GT_WRITE(GT_PCI1M1LD_OFS, 0x34000000 >> 21);
184
185         /* Relocate PCI0 I/O and Mem0 */
186         GT_WRITE(GT_PCI0IOLD_OFS, 0x20000000 >> 21);
187         GT_WRITE(GT_PCI0M0LD_OFS, 0x22000000 >> 21);
188
189         /* Relocate PCI0 Mem1 */
190         GT_WRITE(GT_PCI0M1LD_OFS, 0x36000000 >> 21);
191
192         /* For the initial programming, we assume 512MB configuration */
193         /* Relocate the CPU's view of the RAM... */
194         GT_WRITE(GT_SCS10LD_OFS, 0);
195         GT_WRITE(GT_SCS10HD_OFS, 0x0fe00000 >> 21);
196         GT_WRITE(GT_SCS32LD_OFS, 0x10000000 >> 21);
197         GT_WRITE(GT_SCS32HD_OFS, 0x0fe00000 >> 21);
198
199         GT_WRITE(GT_SCS1LD_OFS, 0xff);
200         GT_WRITE(GT_SCS1HD_OFS, 0x00);
201         GT_WRITE(GT_SCS0LD_OFS, 0);
202         GT_WRITE(GT_SCS0HD_OFS, 0xff);
203         GT_WRITE(GT_SCS3LD_OFS, 0xff);
204         GT_WRITE(GT_SCS3HD_OFS, 0x00);
205         GT_WRITE(GT_SCS2LD_OFS, 0);
206         GT_WRITE(GT_SCS2HD_OFS, 0xff);
207
208         /* ...and the PCI0 view of it. */
209         GT_WRITE(GT_PCI0_CFGADDR_OFS, 0x80000010);
210         GT_WRITE(GT_PCI0_CFGDATA_OFS, 0x00000000);
211         GT_WRITE(GT_PCI0_CFGADDR_OFS, 0x80000014);
212         GT_WRITE(GT_PCI0_CFGDATA_OFS, 0x10000000);
213         GT_WRITE(GT_PCI0_BS_SCS10_OFS, 0x0ffff000);
214         GT_WRITE(GT_PCI0_BS_SCS32_OFS, 0x0ffff000);
215
216         tmpword = OCELOT_PLD_READ(BOARDREV);
217         if (tmpword < 26)
218                 printk("Momenco Ocelot: Board Assembly Rev. %c\n", 'A'+tmpword);
219         else
220                 printk("Momenco Ocelot: Board Assembly Revision #0x%x\n", tmpword);
221
222         tmpword = OCELOT_PLD_READ(PLD1_ID);
223         printk("PLD 1 ID: %d.%d\n", tmpword>>4, tmpword&15);
224         tmpword = OCELOT_PLD_READ(PLD2_ID);
225         printk("PLD 2 ID: %d.%d\n", tmpword>>4, tmpword&15);
226         tmpword = OCELOT_PLD_READ(RESET_STATUS);
227         printk("Reset reason: 0x%x\n", tmpword);
228         reset_reason = tmpword;
229         OCELOT_PLD_WRITE(0xff, RESET_STATUS);
230
231         tmpword = OCELOT_PLD_READ(BOARD_STATUS);
232         printk("Board Status register: 0x%02x\n", tmpword);
233         printk("  - User jumper: %s\n", (tmpword & 0x80)?"installed":"absent");
234         printk("  - Boot flash write jumper: %s\n", (tmpword&0x40)?"installed":"absent");
235         printk("  - Tulip PHY %s connected\n", (tmpword&0x10)?"is":"not");
236         printk("  - L3 Cache size: %d MiB\n", (1<<((tmpword&12) >> 2))&~1);
237         printk("  - SDRAM size: %d MiB\n", 1<<(6+(tmpword&3)));
238
239         if (tmpword&12)
240                 l3func((1<<(((tmpword&12) >> 2)+20)));
241
242         switch(tmpword &3) {
243         case 3:
244                 /* 512MiB */
245                 /* Decoders are allready set -- just add the
246                  * appropriate region */
247                 add_memory_region( 0x40<<20,  0xC0<<20, BOOT_MEM_RAM);
248                 add_memory_region(0x100<<20, 0x100<<20, BOOT_MEM_RAM);
249                 break;
250         case 2:
251                 /* 256MiB -- two banks of 128MiB */
252                 GT_WRITE(GT_SCS10HD_OFS, 0x07e00000 >> 21);
253                 GT_WRITE(GT_SCS32LD_OFS, 0x08000000 >> 21);
254                 GT_WRITE(GT_SCS32HD_OFS, 0x0fe00000 >> 21);
255
256                 GT_WRITE(GT_SCS0HD_OFS, 0x7f);
257                 GT_WRITE(GT_SCS2LD_OFS, 0x80);
258                 GT_WRITE(GT_SCS2HD_OFS, 0xff);
259
260                 /* reconfigure the PCI0 interface view of memory */
261                 GT_WRITE(GT_PCI0_CFGADDR_OFS, 0x80000014);
262                 GT_WRITE(GT_PCI0_CFGDATA_OFS, 0x08000000);
263                 GT_WRITE(GT_PCI0_BS_SCS10_OFS, 0x0ffff000);
264                 GT_WRITE(GT_PCI0_BS_SCS32_OFS, 0x0ffff000);
265
266                 add_memory_region(0x40<<20, 0x40<<20, BOOT_MEM_RAM);
267                 add_memory_region(0x80<<20, 0x80<<20, BOOT_MEM_RAM);
268                 break;
269         case 1:
270                 /* 128MiB -- 64MiB per bank */
271                 GT_WRITE(GT_SCS10HD_OFS, 0x03e00000 >> 21);
272                 GT_WRITE(GT_SCS32LD_OFS, 0x04000000 >> 21);
273                 GT_WRITE(GT_SCS32HD_OFS, 0x07e00000 >> 21);
274
275                 GT_WRITE(GT_SCS0HD_OFS, 0x3f);
276                 GT_WRITE(GT_SCS2LD_OFS, 0x40);
277                 GT_WRITE(GT_SCS2HD_OFS, 0x7f);
278
279                 /* reconfigure the PCI0 interface view of memory */
280                 GT_WRITE(GT_PCI0_CFGADDR_OFS, 0x80000014);
281                 GT_WRITE(GT_PCI0_CFGDATA_OFS, 0x04000000);
282                 GT_WRITE(GT_PCI0_BS_SCS10_OFS, 0x03fff000);
283                 GT_WRITE(GT_PCI0_BS_SCS32_OFS, 0x03fff000);
284
285                 /* add the appropriate region */
286                 add_memory_region(0x40<<20, 0x40<<20, BOOT_MEM_RAM);
287                 break;
288         case 0:
289                 /* 64MiB */
290                 GT_WRITE(GT_SCS10HD_OFS, 0x01e00000 >> 21);
291                 GT_WRITE(GT_SCS32LD_OFS, 0x02000000 >> 21);
292                 GT_WRITE(GT_SCS32HD_OFS, 0x03e00000 >> 21);
293
294                 GT_WRITE(GT_SCS0HD_OFS, 0x1f);
295                 GT_WRITE(GT_SCS2LD_OFS, 0x20);
296                 GT_WRITE(GT_SCS2HD_OFS, 0x3f);
297
298                 /* reconfigure the PCI0 interface view of memory */
299                 GT_WRITE(GT_PCI0_CFGADDR_OFS, 0x80000014);
300                 GT_WRITE(GT_PCI0_CFGDATA_OFS, 0x04000000);
301                 GT_WRITE(GT_PCI0_BS_SCS10_OFS, 0x01fff000);
302                 GT_WRITE(GT_PCI0_BS_SCS32_OFS, 0x01fff000);
303
304                 break;
305         }
306
307         /* Fix up the DiskOnChip mapping */
308         GT_WRITE(GT_DEV_B3_OFS, 0xfef73);
309 }
310
311 extern int rm7k_tcache_enabled;
312 /*
313  * This runs in KSEG1. See the verbiage in rm7k.c::probe_scache()
314  */
315 #define Page_Invalidate_T 0x16
316 static void __init setup_l3cache(unsigned long size)
317 {
318         int register i;
319         unsigned long tmp;
320
321         printk("Enabling L3 cache...");
322
323         /* Enable the L3 cache in the GT64120A's CPU Configuration register */
324         tmp = GT_READ(GT_CPU_OFS);
325         GT_WRITE(GT_CPU_OFS, tmp | (1<<14));
326
327         /* Enable the L3 cache in the CPU */
328         set_c0_config(1<<12 /* CONF_TE */);
329
330         /* Clear the cache */
331         write_c0_taglo(0);
332         write_c0_taghi(0);
333
334         for (i=0; i < size; i+= 4096) {
335                 __asm__ __volatile__ (
336                         ".set noreorder\n\t"
337                         ".set mips3\n\t"
338                         "cache %1, (%0)\n\t"
339                         ".set mips0\n\t"
340                         ".set reorder"
341                         :
342                         : "r" (KSEG0ADDR(i)),
343                           "i" (Page_Invalidate_T));
344         }
345
346         /* Let the RM7000 MM code know that the tertiary cache is enabled */
347         rm7k_tcache_enabled = 1;
348
349         printk("Done\n");
350 }
351
352
353 /* This needs to be one of the first initcalls, because no I/O port access
354    can work before this */
355
356 static int io_base_ioremap(void)
357 {
358         void *io_remap_range = ioremap(GT_PCI_IO_BASE, GT_PCI_IO_SIZE);
359
360         if (!io_remap_range) {
361                 panic("Could not ioremap I/O port range");
362         }
363         set_io_port_base(io_remap_range - GT_PCI_IO_BASE);
364
365         return 0;
366 }
367
368 module_init(io_base_ioremap);