Merge branch 'master' of /home/cbou/linux-2.6
[pandora-kernel.git] / arch / mips / au1000 / pb1100 / board_setup.c
1 /*
2  * Copyright 2002, 2008 MontaVista Software Inc.
3  * Author: MontaVista Software, Inc. <source@mvista.com>
4  *
5  *  This program is free software; you can redistribute  it and/or modify it
6  *  under  the terms of  the GNU General  Public License as published by the
7  *  Free Software Foundation;  either version 2 of the  License, or (at your
8  *  option) any later version.
9  *
10  *  THIS  SOFTWARE  IS PROVIDED   ``AS  IS'' AND   ANY  EXPRESS OR IMPLIED
11  *  WARRANTIES,   INCLUDING, BUT NOT  LIMITED  TO, THE IMPLIED WARRANTIES OF
12  *  MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.  IN
13  *  NO  EVENT  SHALL   THE AUTHOR  BE    LIABLE FOR ANY   DIRECT, INDIRECT,
14  *  INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
15  *  NOT LIMITED   TO, PROCUREMENT OF  SUBSTITUTE GOODS  OR SERVICES; LOSS OF
16  *  USE, DATA,  OR PROFITS; OR  BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON
17  *  ANY THEORY OF LIABILITY, WHETHER IN  CONTRACT, STRICT LIABILITY, OR TORT
18  *  (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
19  *  THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
20  *
21  *  You should have received a copy of the  GNU General Public License along
22  *  with this program; if not, write  to the Free Software Foundation, Inc.,
23  *  675 Mass Ave, Cambridge, MA 02139, USA.
24  */
25
26 #include <linux/init.h>
27 #include <linux/delay.h>
28
29 #include <asm/mach-au1x00/au1000.h>
30 #include <asm/mach-pb1x00/pb1100.h>
31
32 void board_reset(void)
33 {
34         /* Hit BCSR.RST_VDDI[SOFT_RESET] */
35         au_writel(0x00000000, PB1100_RST_VDDI);
36 }
37
38 void __init board_setup(void)
39 {
40         volatile void __iomem *base = (volatile void __iomem *)0xac000000UL;
41
42         /* Set AUX clock to 12 MHz * 8 = 96 MHz */
43         au_writel(8, SYS_AUXPLL);
44         au_writel(0, SYS_PININPUTEN);
45         udelay(100);
46
47 #if defined(CONFIG_USB_OHCI_HCD) || defined(CONFIG_USB_OHCI_HCD_MODULE)
48         {
49                 u32 pin_func, sys_freqctrl, sys_clksrc;
50
51                 /* Configure pins GPIO[14:9] as GPIO */
52                 pin_func = au_readl(SYS_PINFUNC) & ~SYS_PF_UR3;
53
54                 /* Zero and disable FREQ2 */
55                 sys_freqctrl = au_readl(SYS_FREQCTRL0);
56                 sys_freqctrl &= ~0xFFF00000;
57                 au_writel(sys_freqctrl, SYS_FREQCTRL0);
58
59                 /* Zero and disable USBH/USBD/IrDA clock */
60                 sys_clksrc = au_readl(SYS_CLKSRC);
61                 sys_clksrc &= ~(SYS_CS_CIR | SYS_CS_DIR | SYS_CS_MIR_MASK);
62                 au_writel(sys_clksrc, SYS_CLKSRC);
63
64                 sys_freqctrl = au_readl(SYS_FREQCTRL0);
65                 sys_freqctrl &= ~0xFFF00000;
66
67                 sys_clksrc = au_readl(SYS_CLKSRC);
68                 sys_clksrc &= ~(SYS_CS_CIR | SYS_CS_DIR | SYS_CS_MIR_MASK);
69
70                 /* FREQ2 = aux / 2 = 48 MHz */
71                 sys_freqctrl |= (0 << SYS_FC_FRDIV2_BIT) |
72                                 SYS_FC_FE2 | SYS_FC_FS2;
73                 au_writel(sys_freqctrl, SYS_FREQCTRL0);
74
75                 /*
76                  * Route 48 MHz FREQ2 into USBH/USBD/IrDA
77                  */
78                 sys_clksrc |= SYS_CS_MUX_FQ2 << SYS_CS_MIR_BIT;
79                 au_writel(sys_clksrc, SYS_CLKSRC);
80
81                 /* Setup the static bus controller */
82                 au_writel(0x00000002, MEM_STCFG3);  /* type = PCMCIA */
83                 au_writel(0x280E3D07, MEM_STTIME3); /* 250ns cycle time */
84                 au_writel(0x10000000, MEM_STADDR3); /* any PCMCIA select */
85
86                 /*
87                  * Get USB Functionality pin state (device vs host drive pins).
88                  */
89                 pin_func = au_readl(SYS_PINFUNC) & ~SYS_PF_USB;
90                 /* 2nd USB port is USB host. */
91                 pin_func |= SYS_PF_USB;
92                 au_writel(pin_func, SYS_PINFUNC);
93         }
94 #endif /* defined(CONFIG_USB_OHCI_HCD) || defined(CONFIG_USB_OHCI_HCD_MODULE) */
95
96         /* Enable sys bus clock divider when IDLE state or no bus activity. */
97         au_writel(au_readl(SYS_POWERCTRL) | (0x3 << 5), SYS_POWERCTRL);
98
99         /* Enable the RTC if not already enabled. */
100         if (!(readb(base + 0x28) & 0x20)) {
101                 writeb(readb(base + 0x28) | 0x20, base + 0x28);
102                 au_sync();
103         }
104         /* Put the clock in BCD mode. */
105         if (readb(base + 0x2C) & 0x4) { /* reg B */
106                 writeb(readb(base + 0x2c) & ~0x4, base + 0x2c);
107                 au_sync();
108         }
109 }