Merge branch 'davinci-for-linus' of git://git.kernel.org/pub/scm/linux/kernel/git...
[pandora-kernel.git] / arch / mips / alchemy / devboards / pb1200 / board_setup.c
1 /*
2  *
3  * BRIEF MODULE DESCRIPTION
4  *      Alchemy Pb1200/Db1200 board setup.
5  *
6  *  This program is free software; you can redistribute  it and/or modify it
7  *  under  the terms of  the GNU General  Public License as published by the
8  *  Free Software Foundation;  either version 2 of the  License, or (at your
9  *  option) any later version.
10  *
11  *  THIS  SOFTWARE  IS PROVIDED   ``AS  IS'' AND   ANY  EXPRESS OR IMPLIED
12  *  WARRANTIES,   INCLUDING, BUT NOT  LIMITED  TO, THE IMPLIED WARRANTIES OF
13  *  MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.  IN
14  *  NO  EVENT  SHALL   THE AUTHOR  BE    LIABLE FOR ANY   DIRECT, INDIRECT,
15  *  INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
16  *  NOT LIMITED   TO, PROCUREMENT OF  SUBSTITUTE GOODS  OR SERVICES; LOSS OF
17  *  USE, DATA,  OR PROFITS; OR  BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON
18  *  ANY THEORY OF LIABILITY, WHETHER IN  CONTRACT, STRICT LIABILITY, OR TORT
19  *  (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
20  *  THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
21  *
22  *  You should have received a copy of the  GNU General Public License along
23  *  with this program; if not, write  to the Free Software Foundation, Inc.,
24  *  675 Mass Ave, Cambridge, MA 02139, USA.
25  */
26
27 #include <linux/init.h>
28 #include <linux/interrupt.h>
29 #include <linux/sched.h>
30
31 #include <asm/mach-au1x00/au1000.h>
32 #include <asm/mach-db1x00/bcsr.h>
33
34 #ifdef CONFIG_MIPS_PB1200
35 #include <asm/mach-pb1x00/pb1200.h>
36 #endif
37
38 #ifdef CONFIG_MIPS_DB1200
39 #include <asm/mach-db1x00/db1200.h>
40 #define PB1200_INT_BEGIN DB1200_INT_BEGIN
41 #define PB1200_INT_END DB1200_INT_END
42 #endif
43
44 #include <prom.h>
45
46 const char *get_system_type(void)
47 {
48         return "Alchemy Pb1200";
49 }
50
51 void board_reset(void)
52 {
53         bcsr_write(BCSR_RESETS, 0);
54         bcsr_write(BCSR_SYSTEM, 0);
55 }
56
57 void __init board_setup(void)
58 {
59         printk(KERN_INFO "AMD Alchemy Pb1200 Board\n");
60         bcsr_init(PB1200_BCSR_PHYS_ADDR,
61                   PB1200_BCSR_PHYS_ADDR + PB1200_BCSR_HEXLED_OFS);
62
63 #if 0
64         {
65                 u32 pin_func;
66
67                 /*
68                  * Enable PSC1 SYNC for AC97.  Normaly done in audio driver,
69                  * but it is board specific code, so put it here.
70                  */
71                 pin_func = au_readl(SYS_PINFUNC);
72                 au_sync();
73                 pin_func |= SYS_PF_MUST_BE_SET | SYS_PF_PSC1_S1;
74                 au_writel(pin_func, SYS_PINFUNC);
75
76                 au_writel(0, (u32)bcsr | 0x10); /* turn off PCMCIA power */
77                 au_sync();
78         }
79 #endif
80
81 #if defined(CONFIG_I2C_AU1550)
82         {
83                 u32 freq0, clksrc;
84                 u32 pin_func;
85
86                 /* Select SMBus in CPLD */
87                 bcsr_mod(BCSR_RESETS, BCSR_RESETS_PSC0MUX, 0);
88
89                 pin_func = au_readl(SYS_PINFUNC);
90                 au_sync();
91                 pin_func &= ~(SYS_PINFUNC_P0A | SYS_PINFUNC_P0B);
92                 /* Set GPIOs correctly */
93                 pin_func |= 2 << 17;
94                 au_writel(pin_func, SYS_PINFUNC);
95                 au_sync();
96
97                 /* The I2C driver depends on 50 MHz clock */
98                 freq0 = au_readl(SYS_FREQCTRL0);
99                 au_sync();
100                 freq0 &= ~(SYS_FC_FRDIV1_MASK | SYS_FC_FS1 | SYS_FC_FE1);
101                 freq0 |= 3 << SYS_FC_FRDIV1_BIT;
102                 /* 396 MHz / (3 + 1) * 2 == 49.5 MHz */
103                 au_writel(freq0, SYS_FREQCTRL0);
104                 au_sync();
105                 freq0 |= SYS_FC_FE1;
106                 au_writel(freq0, SYS_FREQCTRL0);
107                 au_sync();
108
109                 clksrc = au_readl(SYS_CLKSRC);
110                 au_sync();
111                 clksrc &= ~(SYS_CS_CE0 | SYS_CS_DE0 | SYS_CS_ME0_MASK);
112                 /* Bit 22 is EXTCLK0 for PSC0 */
113                 clksrc |= SYS_CS_MUX_FQ1 << SYS_CS_ME0_BIT;
114                 au_writel(clksrc, SYS_CLKSRC);
115                 au_sync();
116         }
117 #endif
118
119         /*
120          * The Pb1200 development board uses external MUX for PSC0 to
121          * support SMB/SPI. bcsr_resets bit 12: 0=SMB 1=SPI
122          */
123 #ifdef CONFIG_I2C_AU1550
124         bcsr_mod(BCSR_RESETS, BCSR_RESETS_PSC0MUX, 0);
125 #endif
126         au_sync();
127 }
128
129 static int __init pb1200_init_irq(void)
130 {
131         /* We have a problem with CPLD rev 3. */
132         if (BCSR_WHOAMI_CPLD(bcsr_read(BCSR_WHOAMI)) <= 3) {
133                 printk(KERN_ERR "WARNING!!!\n");
134                 printk(KERN_ERR "WARNING!!!\n");
135                 printk(KERN_ERR "WARNING!!!\n");
136                 printk(KERN_ERR "WARNING!!!\n");
137                 printk(KERN_ERR "WARNING!!!\n");
138                 printk(KERN_ERR "WARNING!!!\n");
139                 printk(KERN_ERR "Pb1200 must be at CPLD rev 4. Please have Pb1200\n");
140                 printk(KERN_ERR "updated to latest revision. This software will\n");
141                 printk(KERN_ERR "not work on anything less than CPLD rev 4.\n");
142                 printk(KERN_ERR "WARNING!!!\n");
143                 printk(KERN_ERR "WARNING!!!\n");
144                 printk(KERN_ERR "WARNING!!!\n");
145                 printk(KERN_ERR "WARNING!!!\n");
146                 printk(KERN_ERR "WARNING!!!\n");
147                 printk(KERN_ERR "WARNING!!!\n");
148                 panic("Game over.  Your score is 0.");
149         }
150
151         set_irq_type(AU1200_GPIO7_INT, IRQF_TRIGGER_LOW);
152         bcsr_init_irq(PB1200_INT_BEGIN, PB1200_INT_END, AU1200_GPIO7_INT);
153
154         return 0;
155 }
156 arch_initcall(pb1200_init_irq);
157
158
159 int board_au1200fb_panel(void)
160 {
161         return (bcsr_read(BCSR_SWITCHES) >> 8) & 0x0f;
162 }
163
164 int board_au1200fb_panel_init(void)
165 {
166         /* Apply power */
167         bcsr_mod(BCSR_BOARD, 0, BCSR_BOARD_LCDVEE | BCSR_BOARD_LCDVDD |
168                                 BCSR_BOARD_LCDBL);
169         /* printk(KERN_DEBUG "board_au1200fb_panel_init()\n"); */
170         return 0;
171 }
172
173 int board_au1200fb_panel_shutdown(void)
174 {
175         /* Remove power */
176         bcsr_mod(BCSR_BOARD, BCSR_BOARD_LCDVEE | BCSR_BOARD_LCDVDD |
177                              BCSR_BOARD_LCDBL, 0);
178         /* printk(KERN_DEBUG "board_au1200fb_panel_shutdown()\n"); */
179         return 0;
180 }