Merge branch 'davinci-for-linus' of git://git.kernel.org/pub/scm/linux/kernel/git...
[pandora-kernel.git] / arch / mips / alchemy / devboards / pb1100 / board_setup.c
1 /*
2  * Copyright 2002, 2008 MontaVista Software Inc.
3  * Author: MontaVista Software, Inc. <source@mvista.com>
4  *
5  *  This program is free software; you can redistribute  it and/or modify it
6  *  under  the terms of  the GNU General  Public License as published by the
7  *  Free Software Foundation;  either version 2 of the  License, or (at your
8  *  option) any later version.
9  *
10  *  THIS  SOFTWARE  IS PROVIDED   ``AS  IS'' AND   ANY  EXPRESS OR IMPLIED
11  *  WARRANTIES,   INCLUDING, BUT NOT  LIMITED  TO, THE IMPLIED WARRANTIES OF
12  *  MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.  IN
13  *  NO  EVENT  SHALL   THE AUTHOR  BE    LIABLE FOR ANY   DIRECT, INDIRECT,
14  *  INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
15  *  NOT LIMITED   TO, PROCUREMENT OF  SUBSTITUTE GOODS  OR SERVICES; LOSS OF
16  *  USE, DATA,  OR PROFITS; OR  BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON
17  *  ANY THEORY OF LIABILITY, WHETHER IN  CONTRACT, STRICT LIABILITY, OR TORT
18  *  (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
19  *  THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
20  *
21  *  You should have received a copy of the  GNU General Public License along
22  *  with this program; if not, write  to the Free Software Foundation, Inc.,
23  *  675 Mass Ave, Cambridge, MA 02139, USA.
24  */
25
26 #include <linux/gpio.h>
27 #include <linux/init.h>
28 #include <linux/delay.h>
29 #include <linux/interrupt.h>
30
31 #include <asm/mach-au1x00/au1000.h>
32 #include <asm/mach-db1x00/bcsr.h>
33
34 #include <prom.h>
35
36
37 const char *get_system_type(void)
38 {
39         return "Alchemy Pb1100";
40 }
41
42 void board_reset(void)
43 {
44         bcsr_write(BCSR_SYSTEM, 0);
45 }
46
47 void __init board_setup(void)
48 {
49         volatile void __iomem *base = (volatile void __iomem *)0xac000000UL;
50
51         bcsr_init(DB1000_BCSR_PHYS_ADDR,
52                   DB1000_BCSR_PHYS_ADDR + DB1000_BCSR_HEXLED_OFS);
53
54         /* Set AUX clock to 12 MHz * 8 = 96 MHz */
55         au_writel(8, SYS_AUXPLL);
56         alchemy_gpio1_input_enable();
57         udelay(100);
58
59 #if defined(CONFIG_USB_OHCI_HCD) || defined(CONFIG_USB_OHCI_HCD_MODULE)
60         {
61                 u32 pin_func, sys_freqctrl, sys_clksrc;
62
63                 /* Configure pins GPIO[14:9] as GPIO */
64                 pin_func = au_readl(SYS_PINFUNC) & ~SYS_PF_UR3;
65
66                 /* Zero and disable FREQ2 */
67                 sys_freqctrl = au_readl(SYS_FREQCTRL0);
68                 sys_freqctrl &= ~0xFFF00000;
69                 au_writel(sys_freqctrl, SYS_FREQCTRL0);
70
71                 /* Zero and disable USBH/USBD/IrDA clock */
72                 sys_clksrc = au_readl(SYS_CLKSRC);
73                 sys_clksrc &= ~(SYS_CS_CIR | SYS_CS_DIR | SYS_CS_MIR_MASK);
74                 au_writel(sys_clksrc, SYS_CLKSRC);
75
76                 sys_freqctrl = au_readl(SYS_FREQCTRL0);
77                 sys_freqctrl &= ~0xFFF00000;
78
79                 sys_clksrc = au_readl(SYS_CLKSRC);
80                 sys_clksrc &= ~(SYS_CS_CIR | SYS_CS_DIR | SYS_CS_MIR_MASK);
81
82                 /* FREQ2 = aux / 2 = 48 MHz */
83                 sys_freqctrl |= (0 << SYS_FC_FRDIV2_BIT) |
84                                 SYS_FC_FE2 | SYS_FC_FS2;
85                 au_writel(sys_freqctrl, SYS_FREQCTRL0);
86
87                 /*
88                  * Route 48 MHz FREQ2 into USBH/USBD/IrDA
89                  */
90                 sys_clksrc |= SYS_CS_MUX_FQ2 << SYS_CS_MIR_BIT;
91                 au_writel(sys_clksrc, SYS_CLKSRC);
92
93                 /* Setup the static bus controller */
94                 au_writel(0x00000002, MEM_STCFG3);  /* type = PCMCIA */
95                 au_writel(0x280E3D07, MEM_STTIME3); /* 250ns cycle time */
96                 au_writel(0x10000000, MEM_STADDR3); /* any PCMCIA select */
97
98                 /*
99                  * Get USB Functionality pin state (device vs host drive pins).
100                  */
101                 pin_func = au_readl(SYS_PINFUNC) & ~SYS_PF_USB;
102                 /* 2nd USB port is USB host. */
103                 pin_func |= SYS_PF_USB;
104                 au_writel(pin_func, SYS_PINFUNC);
105         }
106 #endif /* defined(CONFIG_USB_OHCI_HCD) || defined(CONFIG_USB_OHCI_HCD_MODULE) */
107
108         /* Enable sys bus clock divider when IDLE state or no bus activity. */
109         au_writel(au_readl(SYS_POWERCTRL) | (0x3 << 5), SYS_POWERCTRL);
110
111         /* Enable the RTC if not already enabled. */
112         if (!(readb(base + 0x28) & 0x20)) {
113                 writeb(readb(base + 0x28) | 0x20, base + 0x28);
114                 au_sync();
115         }
116         /* Put the clock in BCD mode. */
117         if (readb(base + 0x2C) & 0x4) { /* reg B */
118                 writeb(readb(base + 0x2c) & ~0x4, base + 0x2c);
119                 au_sync();
120         }
121 }
122
123 static int __init pb1100_init_irq(void)
124 {
125         set_irq_type(AU1100_GPIO9_INT,  IRQF_TRIGGER_LOW); /* PCCD# */
126         set_irq_type(AU1100_GPIO10_INT, IRQF_TRIGGER_LOW); /* PCSTSCHG# */
127         set_irq_type(AU1100_GPIO11_INT, IRQF_TRIGGER_LOW); /* PCCard# */
128         set_irq_type(AU1100_GPIO13_INT, IRQF_TRIGGER_LOW); /* DC_IRQ# */
129
130         return 0;
131 }
132 arch_initcall(pb1100_init_irq);