Merge branch 'release' of git://git.kernel.org/pub/scm/linux/kernel/git/aegl/linux-2.6
[pandora-kernel.git] / arch / ia64 / kernel / entry.S
1 /*
2  * arch/ia64/kernel/entry.S
3  *
4  * Kernel entry points.
5  *
6  * Copyright (C) 1998-2003, 2005 Hewlett-Packard Co
7  *      David Mosberger-Tang <davidm@hpl.hp.com>
8  * Copyright (C) 1999, 2002-2003
9  *      Asit Mallick <Asit.K.Mallick@intel.com>
10  *      Don Dugger <Don.Dugger@intel.com>
11  *      Suresh Siddha <suresh.b.siddha@intel.com>
12  *      Fenghua Yu <fenghua.yu@intel.com>
13  * Copyright (C) 1999 VA Linux Systems
14  * Copyright (C) 1999 Walt Drummond <drummond@valinux.com>
15  */
16 /*
17  * ia64_switch_to now places correct virtual mapping in in TR2 for
18  * kernel stack. This allows us to handle interrupts without changing
19  * to physical mode.
20  *
21  * Jonathan Nicklin     <nicklin@missioncriticallinux.com>
22  * Patrick O'Rourke     <orourke@missioncriticallinux.com>
23  * 11/07/2000
24  */
25 /*
26  * Copyright (c) 2008 Isaku Yamahata <yamahata at valinux co jp>
27  *                    VA Linux Systems Japan K.K.
28  *                    pv_ops.
29  */
30 /*
31  * Global (preserved) predicate usage on syscall entry/exit path:
32  *
33  *      pKStk:          See entry.h.
34  *      pUStk:          See entry.h.
35  *      pSys:           See entry.h.
36  *      pNonSys:        !pSys
37  */
38
39
40 #include <asm/asmmacro.h>
41 #include <asm/cache.h>
42 #include <asm/errno.h>
43 #include <asm/kregs.h>
44 #include <asm/asm-offsets.h>
45 #include <asm/pgtable.h>
46 #include <asm/percpu.h>
47 #include <asm/processor.h>
48 #include <asm/thread_info.h>
49 #include <asm/unistd.h>
50
51 #include "minstate.h"
52
53 #ifdef __IA64_ASM_PARAVIRTUALIZED_NATIVE
54         /*
55          * execve() is special because in case of success, we need to
56          * setup a null register window frame.
57          */
58 ENTRY(ia64_execve)
59         /*
60          * Allocate 8 input registers since ptrace() may clobber them
61          */
62         .prologue ASM_UNW_PRLG_RP|ASM_UNW_PRLG_PFS, ASM_UNW_PRLG_GRSAVE(8)
63         alloc loc1=ar.pfs,8,2,4,0
64         mov loc0=rp
65         .body
66         mov out0=in0                    // filename
67         ;;                              // stop bit between alloc and call
68         mov out1=in1                    // argv
69         mov out2=in2                    // envp
70         add out3=16,sp                  // regs
71         br.call.sptk.many rp=sys_execve
72 .ret0:
73 #ifdef CONFIG_IA32_SUPPORT
74         /*
75          * Check if we're returning to ia32 mode. If so, we need to restore ia32 registers
76          * from pt_regs.
77          */
78         adds r16=PT(CR_IPSR)+16,sp
79         ;;
80         ld8 r16=[r16]
81 #endif
82         cmp4.ge p6,p7=r8,r0
83         mov ar.pfs=loc1                 // restore ar.pfs
84         sxt4 r8=r8                      // return 64-bit result
85         ;;
86         stf.spill [sp]=f0
87 (p6)    cmp.ne pKStk,pUStk=r0,r0        // a successful execve() lands us in user-mode...
88         mov rp=loc0
89 (p6)    mov ar.pfs=r0                   // clear ar.pfs on success
90 (p7)    br.ret.sptk.many rp
91
92         /*
93          * In theory, we'd have to zap this state only to prevent leaking of
94          * security sensitive state (e.g., if current->mm->dumpable is zero).  However,
95          * this executes in less than 20 cycles even on Itanium, so it's not worth
96          * optimizing for...).
97          */
98         mov ar.unat=0;          mov ar.lc=0
99         mov r4=0;               mov f2=f0;              mov b1=r0
100         mov r5=0;               mov f3=f0;              mov b2=r0
101         mov r6=0;               mov f4=f0;              mov b3=r0
102         mov r7=0;               mov f5=f0;              mov b4=r0
103         ldf.fill f12=[sp];      mov f13=f0;             mov b5=r0
104         ldf.fill f14=[sp];      ldf.fill f15=[sp];      mov f16=f0
105         ldf.fill f17=[sp];      ldf.fill f18=[sp];      mov f19=f0
106         ldf.fill f20=[sp];      ldf.fill f21=[sp];      mov f22=f0
107         ldf.fill f23=[sp];      ldf.fill f24=[sp];      mov f25=f0
108         ldf.fill f26=[sp];      ldf.fill f27=[sp];      mov f28=f0
109         ldf.fill f29=[sp];      ldf.fill f30=[sp];      mov f31=f0
110 #ifdef CONFIG_IA32_SUPPORT
111         tbit.nz p6,p0=r16, IA64_PSR_IS_BIT
112         movl loc0=ia64_ret_from_ia32_execve
113         ;;
114 (p6)    mov rp=loc0
115 #endif
116         br.ret.sptk.many rp
117 END(ia64_execve)
118
119 /*
120  * sys_clone2(u64 flags, u64 ustack_base, u64 ustack_size, u64 parent_tidptr, u64 child_tidptr,
121  *            u64 tls)
122  */
123 GLOBAL_ENTRY(sys_clone2)
124         /*
125          * Allocate 8 input registers since ptrace() may clobber them
126          */
127         .prologue ASM_UNW_PRLG_RP|ASM_UNW_PRLG_PFS, ASM_UNW_PRLG_GRSAVE(8)
128         alloc r16=ar.pfs,8,2,6,0
129         DO_SAVE_SWITCH_STACK
130         adds r2=PT(R16)+IA64_SWITCH_STACK_SIZE+16,sp
131         mov loc0=rp
132         mov loc1=r16                            // save ar.pfs across do_fork
133         .body
134         mov out1=in1
135         mov out3=in2
136         tbit.nz p6,p0=in0,CLONE_SETTLS_BIT
137         mov out4=in3    // parent_tidptr: valid only w/CLONE_PARENT_SETTID
138         ;;
139 (p6)    st8 [r2]=in5                            // store TLS in r16 for copy_thread()
140         mov out5=in4    // child_tidptr:  valid only w/CLONE_CHILD_SETTID or CLONE_CHILD_CLEARTID
141         adds out2=IA64_SWITCH_STACK_SIZE+16,sp  // out2 = &regs
142         mov out0=in0                            // out0 = clone_flags
143         br.call.sptk.many rp=do_fork
144 .ret1:  .restore sp
145         adds sp=IA64_SWITCH_STACK_SIZE,sp       // pop the switch stack
146         mov ar.pfs=loc1
147         mov rp=loc0
148         br.ret.sptk.many rp
149 END(sys_clone2)
150
151 /*
152  * sys_clone(u64 flags, u64 ustack_base, u64 parent_tidptr, u64 child_tidptr, u64 tls)
153  *      Deprecated.  Use sys_clone2() instead.
154  */
155 GLOBAL_ENTRY(sys_clone)
156         /*
157          * Allocate 8 input registers since ptrace() may clobber them
158          */
159         .prologue ASM_UNW_PRLG_RP|ASM_UNW_PRLG_PFS, ASM_UNW_PRLG_GRSAVE(8)
160         alloc r16=ar.pfs,8,2,6,0
161         DO_SAVE_SWITCH_STACK
162         adds r2=PT(R16)+IA64_SWITCH_STACK_SIZE+16,sp
163         mov loc0=rp
164         mov loc1=r16                            // save ar.pfs across do_fork
165         .body
166         mov out1=in1
167         mov out3=16                             // stacksize (compensates for 16-byte scratch area)
168         tbit.nz p6,p0=in0,CLONE_SETTLS_BIT
169         mov out4=in2    // parent_tidptr: valid only w/CLONE_PARENT_SETTID
170         ;;
171 (p6)    st8 [r2]=in4                            // store TLS in r13 (tp)
172         mov out5=in3    // child_tidptr:  valid only w/CLONE_CHILD_SETTID or CLONE_CHILD_CLEARTID
173         adds out2=IA64_SWITCH_STACK_SIZE+16,sp  // out2 = &regs
174         mov out0=in0                            // out0 = clone_flags
175         br.call.sptk.many rp=do_fork
176 .ret2:  .restore sp
177         adds sp=IA64_SWITCH_STACK_SIZE,sp       // pop the switch stack
178         mov ar.pfs=loc1
179         mov rp=loc0
180         br.ret.sptk.many rp
181 END(sys_clone)
182 #endif /* __IA64_ASM_PARAVIRTUALIZED_NATIVE */
183
184 /*
185  * prev_task <- ia64_switch_to(struct task_struct *next)
186  *      With Ingo's new scheduler, interrupts are disabled when this routine gets
187  *      called.  The code starting at .map relies on this.  The rest of the code
188  *      doesn't care about the interrupt masking status.
189  */
190 GLOBAL_ENTRY(__paravirt_switch_to)
191         .prologue
192         alloc r16=ar.pfs,1,0,0,0
193         DO_SAVE_SWITCH_STACK
194         .body
195
196         adds r22=IA64_TASK_THREAD_KSP_OFFSET,r13
197         movl r25=init_task
198         mov r27=IA64_KR(CURRENT_STACK)
199         adds r21=IA64_TASK_THREAD_KSP_OFFSET,in0
200         dep r20=0,in0,61,3              // physical address of "next"
201         ;;
202         st8 [r22]=sp                    // save kernel stack pointer of old task
203         shr.u r26=r20,IA64_GRANULE_SHIFT
204         cmp.eq p7,p6=r25,in0
205         ;;
206         /*
207          * If we've already mapped this task's page, we can skip doing it again.
208          */
209 (p6)    cmp.eq p7,p6=r26,r27
210 (p6)    br.cond.dpnt .map
211         ;;
212 .done:
213         ld8 sp=[r21]                    // load kernel stack pointer of new task
214         MOV_TO_KR(CURRENT, in0, r8, r9)         // update "current" application register
215         mov r8=r13                      // return pointer to previously running task
216         mov r13=in0                     // set "current" pointer
217         ;;
218         DO_LOAD_SWITCH_STACK
219
220 #ifdef CONFIG_SMP
221         sync.i                          // ensure "fc"s done by this CPU are visible on other CPUs
222 #endif
223         br.ret.sptk.many rp             // boogie on out in new context
224
225 .map:
226         RSM_PSR_IC(r25)                 // interrupts (psr.i) are already disabled here
227         movl r25=PAGE_KERNEL
228         ;;
229         srlz.d
230         or r23=r25,r20                  // construct PA | page properties
231         mov r25=IA64_GRANULE_SHIFT<<2
232         ;;
233         MOV_TO_ITIR(p0, r25, r8)
234         MOV_TO_IFA(in0, r8)             // VA of next task...
235         ;;
236         mov r25=IA64_TR_CURRENT_STACK
237         MOV_TO_KR(CURRENT_STACK, r26, r8, r9)   // remember last page we mapped...
238         ;;
239         itr.d dtr[r25]=r23              // wire in new mapping...
240         SSM_PSR_IC_AND_SRLZ_D(r8, r9)   // reenable the psr.ic bit
241         br.cond.sptk .done
242 END(__paravirt_switch_to)
243
244 #ifdef __IA64_ASM_PARAVIRTUALIZED_NATIVE
245 /*
246  * Note that interrupts are enabled during save_switch_stack and load_switch_stack.  This
247  * means that we may get an interrupt with "sp" pointing to the new kernel stack while
248  * ar.bspstore is still pointing to the old kernel backing store area.  Since ar.rsc,
249  * ar.rnat, ar.bsp, and ar.bspstore are all preserved by interrupts, this is not a
250  * problem.  Also, we don't need to specify unwind information for preserved registers
251  * that are not modified in save_switch_stack as the right unwind information is already
252  * specified at the call-site of save_switch_stack.
253  */
254
255 /*
256  * save_switch_stack:
257  *      - r16 holds ar.pfs
258  *      - b7 holds address to return to
259  *      - rp (b0) holds return address to save
260  */
261 GLOBAL_ENTRY(save_switch_stack)
262         .prologue
263         .altrp b7
264         flushrs                 // flush dirty regs to backing store (must be first in insn group)
265         .save @priunat,r17
266         mov r17=ar.unat         // preserve caller's
267         .body
268 #ifdef CONFIG_ITANIUM
269         adds r2=16+128,sp
270         adds r3=16+64,sp
271         adds r14=SW(R4)+16,sp
272         ;;
273         st8.spill [r14]=r4,16           // spill r4
274         lfetch.fault.excl.nt1 [r3],128
275         ;;
276         lfetch.fault.excl.nt1 [r2],128
277         lfetch.fault.excl.nt1 [r3],128
278         ;;
279         lfetch.fault.excl [r2]
280         lfetch.fault.excl [r3]
281         adds r15=SW(R5)+16,sp
282 #else
283         add r2=16+3*128,sp
284         add r3=16,sp
285         add r14=SW(R4)+16,sp
286         ;;
287         st8.spill [r14]=r4,SW(R6)-SW(R4)        // spill r4 and prefetch offset 0x1c0
288         lfetch.fault.excl.nt1 [r3],128  //              prefetch offset 0x010
289         ;;
290         lfetch.fault.excl.nt1 [r3],128  //              prefetch offset 0x090
291         lfetch.fault.excl.nt1 [r2],128  //              prefetch offset 0x190
292         ;;
293         lfetch.fault.excl.nt1 [r3]      //              prefetch offset 0x110
294         lfetch.fault.excl.nt1 [r2]      //              prefetch offset 0x210
295         adds r15=SW(R5)+16,sp
296 #endif
297         ;;
298         st8.spill [r15]=r5,SW(R7)-SW(R5)        // spill r5
299         mov.m ar.rsc=0                  // put RSE in mode: enforced lazy, little endian, pl 0
300         add r2=SW(F2)+16,sp             // r2 = &sw->f2
301         ;;
302         st8.spill [r14]=r6,SW(B0)-SW(R6)        // spill r6
303         mov.m r18=ar.fpsr               // preserve fpsr
304         add r3=SW(F3)+16,sp             // r3 = &sw->f3
305         ;;
306         stf.spill [r2]=f2,32
307         mov.m r19=ar.rnat
308         mov r21=b0
309
310         stf.spill [r3]=f3,32
311         st8.spill [r15]=r7,SW(B2)-SW(R7)        // spill r7
312         mov r22=b1
313         ;;
314         // since we're done with the spills, read and save ar.unat:
315         mov.m r29=ar.unat
316         mov.m r20=ar.bspstore
317         mov r23=b2
318         stf.spill [r2]=f4,32
319         stf.spill [r3]=f5,32
320         mov r24=b3
321         ;;
322         st8 [r14]=r21,SW(B1)-SW(B0)             // save b0
323         st8 [r15]=r23,SW(B3)-SW(B2)             // save b2
324         mov r25=b4
325         mov r26=b5
326         ;;
327         st8 [r14]=r22,SW(B4)-SW(B1)             // save b1
328         st8 [r15]=r24,SW(AR_PFS)-SW(B3)         // save b3
329         mov r21=ar.lc           // I-unit
330         stf.spill [r2]=f12,32
331         stf.spill [r3]=f13,32
332         ;;
333         st8 [r14]=r25,SW(B5)-SW(B4)             // save b4
334         st8 [r15]=r16,SW(AR_LC)-SW(AR_PFS)      // save ar.pfs
335         stf.spill [r2]=f14,32
336         stf.spill [r3]=f15,32
337         ;;
338         st8 [r14]=r26                           // save b5
339         st8 [r15]=r21                           // save ar.lc
340         stf.spill [r2]=f16,32
341         stf.spill [r3]=f17,32
342         ;;
343         stf.spill [r2]=f18,32
344         stf.spill [r3]=f19,32
345         ;;
346         stf.spill [r2]=f20,32
347         stf.spill [r3]=f21,32
348         ;;
349         stf.spill [r2]=f22,32
350         stf.spill [r3]=f23,32
351         ;;
352         stf.spill [r2]=f24,32
353         stf.spill [r3]=f25,32
354         ;;
355         stf.spill [r2]=f26,32
356         stf.spill [r3]=f27,32
357         ;;
358         stf.spill [r2]=f28,32
359         stf.spill [r3]=f29,32
360         ;;
361         stf.spill [r2]=f30,SW(AR_UNAT)-SW(F30)
362         stf.spill [r3]=f31,SW(PR)-SW(F31)
363         add r14=SW(CALLER_UNAT)+16,sp
364         ;;
365         st8 [r2]=r29,SW(AR_RNAT)-SW(AR_UNAT)    // save ar.unat
366         st8 [r14]=r17,SW(AR_FPSR)-SW(CALLER_UNAT) // save caller_unat
367         mov r21=pr
368         ;;
369         st8 [r2]=r19,SW(AR_BSPSTORE)-SW(AR_RNAT) // save ar.rnat
370         st8 [r3]=r21                            // save predicate registers
371         ;;
372         st8 [r2]=r20                            // save ar.bspstore
373         st8 [r14]=r18                           // save fpsr
374         mov ar.rsc=3            // put RSE back into eager mode, pl 0
375         br.cond.sptk.many b7
376 END(save_switch_stack)
377
378 /*
379  * load_switch_stack:
380  *      - "invala" MUST be done at call site (normally in DO_LOAD_SWITCH_STACK)
381  *      - b7 holds address to return to
382  *      - must not touch r8-r11
383  */
384 GLOBAL_ENTRY(load_switch_stack)
385         .prologue
386         .altrp b7
387
388         .body
389         lfetch.fault.nt1 [sp]
390         adds r2=SW(AR_BSPSTORE)+16,sp
391         adds r3=SW(AR_UNAT)+16,sp
392         mov ar.rsc=0                                            // put RSE into enforced lazy mode
393         adds r14=SW(CALLER_UNAT)+16,sp
394         adds r15=SW(AR_FPSR)+16,sp
395         ;;
396         ld8 r27=[r2],(SW(B0)-SW(AR_BSPSTORE))   // bspstore
397         ld8 r29=[r3],(SW(B1)-SW(AR_UNAT))       // unat
398         ;;
399         ld8 r21=[r2],16         // restore b0
400         ld8 r22=[r3],16         // restore b1
401         ;;
402         ld8 r23=[r2],16         // restore b2
403         ld8 r24=[r3],16         // restore b3
404         ;;
405         ld8 r25=[r2],16         // restore b4
406         ld8 r26=[r3],16         // restore b5
407         ;;
408         ld8 r16=[r2],(SW(PR)-SW(AR_PFS))        // ar.pfs
409         ld8 r17=[r3],(SW(AR_RNAT)-SW(AR_LC))    // ar.lc
410         ;;
411         ld8 r28=[r2]            // restore pr
412         ld8 r30=[r3]            // restore rnat
413         ;;
414         ld8 r18=[r14],16        // restore caller's unat
415         ld8 r19=[r15],24        // restore fpsr
416         ;;
417         ldf.fill f2=[r14],32
418         ldf.fill f3=[r15],32
419         ;;
420         ldf.fill f4=[r14],32
421         ldf.fill f5=[r15],32
422         ;;
423         ldf.fill f12=[r14],32
424         ldf.fill f13=[r15],32
425         ;;
426         ldf.fill f14=[r14],32
427         ldf.fill f15=[r15],32
428         ;;
429         ldf.fill f16=[r14],32
430         ldf.fill f17=[r15],32
431         ;;
432         ldf.fill f18=[r14],32
433         ldf.fill f19=[r15],32
434         mov b0=r21
435         ;;
436         ldf.fill f20=[r14],32
437         ldf.fill f21=[r15],32
438         mov b1=r22
439         ;;
440         ldf.fill f22=[r14],32
441         ldf.fill f23=[r15],32
442         mov b2=r23
443         ;;
444         mov ar.bspstore=r27
445         mov ar.unat=r29         // establish unat holding the NaT bits for r4-r7
446         mov b3=r24
447         ;;
448         ldf.fill f24=[r14],32
449         ldf.fill f25=[r15],32
450         mov b4=r25
451         ;;
452         ldf.fill f26=[r14],32
453         ldf.fill f27=[r15],32
454         mov b5=r26
455         ;;
456         ldf.fill f28=[r14],32
457         ldf.fill f29=[r15],32
458         mov ar.pfs=r16
459         ;;
460         ldf.fill f30=[r14],32
461         ldf.fill f31=[r15],24
462         mov ar.lc=r17
463         ;;
464         ld8.fill r4=[r14],16
465         ld8.fill r5=[r15],16
466         mov pr=r28,-1
467         ;;
468         ld8.fill r6=[r14],16
469         ld8.fill r7=[r15],16
470
471         mov ar.unat=r18                         // restore caller's unat
472         mov ar.rnat=r30                         // must restore after bspstore but before rsc!
473         mov ar.fpsr=r19                         // restore fpsr
474         mov ar.rsc=3                            // put RSE back into eager mode, pl 0
475         br.cond.sptk.many b7
476 END(load_switch_stack)
477
478 GLOBAL_ENTRY(prefetch_stack)
479         add r14 = -IA64_SWITCH_STACK_SIZE, sp
480         add r15 = IA64_TASK_THREAD_KSP_OFFSET, in0
481         ;;
482         ld8 r16 = [r15]                         // load next's stack pointer
483         lfetch.fault.excl [r14], 128
484         ;;
485         lfetch.fault.excl [r14], 128
486         lfetch.fault [r16], 128
487         ;;
488         lfetch.fault.excl [r14], 128
489         lfetch.fault [r16], 128
490         ;;
491         lfetch.fault.excl [r14], 128
492         lfetch.fault [r16], 128
493         ;;
494         lfetch.fault.excl [r14], 128
495         lfetch.fault [r16], 128
496         ;;
497         lfetch.fault [r16], 128
498         br.ret.sptk.many rp
499 END(prefetch_stack)
500
501 GLOBAL_ENTRY(kernel_execve)
502         mov r15=__NR_execve                     // put syscall number in place
503         break __BREAK_SYSCALL
504         br.ret.sptk.many rp
505 END(kernel_execve)
506
507 GLOBAL_ENTRY(clone)
508         mov r15=__NR_clone                      // put syscall number in place
509         break __BREAK_SYSCALL
510         br.ret.sptk.many rp
511 END(clone)
512
513         /*
514          * Invoke a system call, but do some tracing before and after the call.
515          * We MUST preserve the current register frame throughout this routine
516          * because some system calls (such as ia64_execve) directly
517          * manipulate ar.pfs.
518          */
519 GLOBAL_ENTRY(ia64_trace_syscall)
520         PT_REGS_UNWIND_INFO(0)
521         /*
522          * We need to preserve the scratch registers f6-f11 in case the system
523          * call is sigreturn.
524          */
525         adds r16=PT(F6)+16,sp
526         adds r17=PT(F7)+16,sp
527         ;;
528         stf.spill [r16]=f6,32
529         stf.spill [r17]=f7,32
530         ;;
531         stf.spill [r16]=f8,32
532         stf.spill [r17]=f9,32
533         ;;
534         stf.spill [r16]=f10
535         stf.spill [r17]=f11
536         br.call.sptk.many rp=syscall_trace_enter // give parent a chance to catch syscall args
537         adds r16=PT(F6)+16,sp
538         adds r17=PT(F7)+16,sp
539         ;;
540         ldf.fill f6=[r16],32
541         ldf.fill f7=[r17],32
542         ;;
543         ldf.fill f8=[r16],32
544         ldf.fill f9=[r17],32
545         ;;
546         ldf.fill f10=[r16]
547         ldf.fill f11=[r17]
548         // the syscall number may have changed, so re-load it and re-calculate the
549         // syscall entry-point:
550         adds r15=PT(R15)+16,sp                  // r15 = &pt_regs.r15 (syscall #)
551         ;;
552         ld8 r15=[r15]
553         mov r3=NR_syscalls - 1
554         ;;
555         adds r15=-1024,r15
556         movl r16=sys_call_table
557         ;;
558         shladd r20=r15,3,r16                    // r20 = sys_call_table + 8*(syscall-1024)
559         cmp.leu p6,p7=r15,r3
560         ;;
561 (p6)    ld8 r20=[r20]                           // load address of syscall entry point
562 (p7)    movl r20=sys_ni_syscall
563         ;;
564         mov b6=r20
565         br.call.sptk.many rp=b6                 // do the syscall
566 .strace_check_retval:
567         cmp.lt p6,p0=r8,r0                      // syscall failed?
568         adds r2=PT(R8)+16,sp                    // r2 = &pt_regs.r8
569         adds r3=PT(R10)+16,sp                   // r3 = &pt_regs.r10
570         mov r10=0
571 (p6)    br.cond.sptk strace_error               // syscall failed ->
572         ;;                                      // avoid RAW on r10
573 .strace_save_retval:
574 .mem.offset 0,0; st8.spill [r2]=r8              // store return value in slot for r8
575 .mem.offset 8,0; st8.spill [r3]=r10             // clear error indication in slot for r10
576         br.call.sptk.many rp=syscall_trace_leave // give parent a chance to catch return value
577 .ret3:
578 (pUStk) cmp.eq.unc p6,p0=r0,r0                  // p6 <- pUStk
579 (pUStk) rsm psr.i                               // disable interrupts
580         br.cond.sptk ia64_work_pending_syscall_end
581
582 strace_error:
583         ld8 r3=[r2]                             // load pt_regs.r8
584         sub r9=0,r8                             // negate return value to get errno value
585         ;;
586         cmp.ne p6,p0=r3,r0                      // is pt_regs.r8!=0?
587         adds r3=16,r2                           // r3=&pt_regs.r10
588         ;;
589 (p6)    mov r10=-1
590 (p6)    mov r8=r9
591         br.cond.sptk .strace_save_retval
592 END(ia64_trace_syscall)
593
594         /*
595          * When traced and returning from sigreturn, we invoke syscall_trace but then
596          * go straight to ia64_leave_kernel rather than ia64_leave_syscall.
597          */
598 GLOBAL_ENTRY(ia64_strace_leave_kernel)
599         PT_REGS_UNWIND_INFO(0)
600 {       /*
601          * Some versions of gas generate bad unwind info if the first instruction of a
602          * procedure doesn't go into the first slot of a bundle.  This is a workaround.
603          */
604         nop.m 0
605         nop.i 0
606         br.call.sptk.many rp=syscall_trace_leave // give parent a chance to catch return value
607 }
608 .ret4:  br.cond.sptk ia64_leave_kernel
609 END(ia64_strace_leave_kernel)
610
611 GLOBAL_ENTRY(ia64_ret_from_clone)
612         PT_REGS_UNWIND_INFO(0)
613 {       /*
614          * Some versions of gas generate bad unwind info if the first instruction of a
615          * procedure doesn't go into the first slot of a bundle.  This is a workaround.
616          */
617         nop.m 0
618         nop.i 0
619         /*
620          * We need to call schedule_tail() to complete the scheduling process.
621          * Called by ia64_switch_to() after do_fork()->copy_thread().  r8 contains the
622          * address of the previously executing task.
623          */
624         br.call.sptk.many rp=ia64_invoke_schedule_tail
625 }
626 .ret8:
627         adds r2=TI_FLAGS+IA64_TASK_SIZE,r13
628         ;;
629         ld4 r2=[r2]
630         ;;
631         mov r8=0
632         and r2=_TIF_SYSCALL_TRACEAUDIT,r2
633         ;;
634         cmp.ne p6,p0=r2,r0
635 (p6)    br.cond.spnt .strace_check_retval
636         ;;                                      // added stop bits to prevent r8 dependency
637 END(ia64_ret_from_clone)
638         // fall through
639 GLOBAL_ENTRY(ia64_ret_from_syscall)
640         PT_REGS_UNWIND_INFO(0)
641         cmp.ge p6,p7=r8,r0                      // syscall executed successfully?
642         adds r2=PT(R8)+16,sp                    // r2 = &pt_regs.r8
643         mov r10=r0                              // clear error indication in r10
644 (p7)    br.cond.spnt handle_syscall_error       // handle potential syscall failure
645 #ifdef CONFIG_PARAVIRT
646         ;;
647         br.cond.sptk.few ia64_leave_syscall
648         ;;
649 #endif /* CONFIG_PARAVIRT */
650 END(ia64_ret_from_syscall)
651 #ifndef CONFIG_PARAVIRT
652         // fall through
653 #endif
654 #endif /* __IA64_ASM_PARAVIRTUALIZED_NATIVE */
655
656 /*
657  * ia64_leave_syscall(): Same as ia64_leave_kernel, except that it doesn't
658  *      need to switch to bank 0 and doesn't restore the scratch registers.
659  *      To avoid leaking kernel bits, the scratch registers are set to
660  *      the following known-to-be-safe values:
661  *
662  *                r1: restored (global pointer)
663  *                r2: cleared
664  *                r3: 1 (when returning to user-level)
665  *            r8-r11: restored (syscall return value(s))
666  *               r12: restored (user-level stack pointer)
667  *               r13: restored (user-level thread pointer)
668  *               r14: set to __kernel_syscall_via_epc
669  *               r15: restored (syscall #)
670  *           r16-r17: cleared
671  *               r18: user-level b6
672  *               r19: cleared
673  *               r20: user-level ar.fpsr
674  *               r21: user-level b0
675  *               r22: cleared
676  *               r23: user-level ar.bspstore
677  *               r24: user-level ar.rnat
678  *               r25: user-level ar.unat
679  *               r26: user-level ar.pfs
680  *               r27: user-level ar.rsc
681  *               r28: user-level ip
682  *               r29: user-level psr
683  *               r30: user-level cfm
684  *               r31: user-level pr
685  *            f6-f11: cleared
686  *                pr: restored (user-level pr)
687  *                b0: restored (user-level rp)
688  *                b6: restored
689  *                b7: set to __kernel_syscall_via_epc
690  *           ar.unat: restored (user-level ar.unat)
691  *            ar.pfs: restored (user-level ar.pfs)
692  *            ar.rsc: restored (user-level ar.rsc)
693  *           ar.rnat: restored (user-level ar.rnat)
694  *       ar.bspstore: restored (user-level ar.bspstore)
695  *           ar.fpsr: restored (user-level ar.fpsr)
696  *            ar.ccv: cleared
697  *            ar.csd: cleared
698  *            ar.ssd: cleared
699  */
700 GLOBAL_ENTRY(__paravirt_leave_syscall)
701         PT_REGS_UNWIND_INFO(0)
702         /*
703          * work.need_resched etc. mustn't get changed by this CPU before it returns to
704          * user- or fsys-mode, hence we disable interrupts early on.
705          *
706          * p6 controls whether current_thread_info()->flags needs to be check for
707          * extra work.  We always check for extra work when returning to user-level.
708          * With CONFIG_PREEMPT, we also check for extra work when the preempt_count
709          * is 0.  After extra work processing has been completed, execution
710          * resumes at ia64_work_processed_syscall with p6 set to 1 if the extra-work-check
711          * needs to be redone.
712          */
713 #ifdef CONFIG_PREEMPT
714         RSM_PSR_I(p0, r2, r18)                  // disable interrupts
715         cmp.eq pLvSys,p0=r0,r0                  // pLvSys=1: leave from syscall
716 (pKStk) adds r20=TI_PRE_COUNT+IA64_TASK_SIZE,r13
717         ;;
718         .pred.rel.mutex pUStk,pKStk
719 (pKStk) ld4 r21=[r20]                   // r21 <- preempt_count
720 (pUStk) mov r21=0                       // r21 <- 0
721         ;;
722         cmp.eq p6,p0=r21,r0             // p6 <- pUStk || (preempt_count == 0)
723 #else /* !CONFIG_PREEMPT */
724         RSM_PSR_I(pUStk, r2, r18)
725         cmp.eq pLvSys,p0=r0,r0          // pLvSys=1: leave from syscall
726 (pUStk) cmp.eq.unc p6,p0=r0,r0          // p6 <- pUStk
727 #endif
728 .global __paravirt_work_processed_syscall;
729 __paravirt_work_processed_syscall:
730 #ifdef CONFIG_VIRT_CPU_ACCOUNTING
731         adds r2=PT(LOADRS)+16,r12
732 (pUStk) mov.m r22=ar.itc                        // fetch time at leave
733         adds r18=TI_FLAGS+IA64_TASK_SIZE,r13
734         ;;
735 (p6)    ld4 r31=[r18]                           // load current_thread_info()->flags
736         ld8 r19=[r2],PT(B6)-PT(LOADRS)          // load ar.rsc value for "loadrs"
737         adds r3=PT(AR_BSPSTORE)+16,r12          // deferred
738         ;;
739 #else
740         adds r2=PT(LOADRS)+16,r12
741         adds r3=PT(AR_BSPSTORE)+16,r12
742         adds r18=TI_FLAGS+IA64_TASK_SIZE,r13
743         ;;
744 (p6)    ld4 r31=[r18]                           // load current_thread_info()->flags
745         ld8 r19=[r2],PT(B6)-PT(LOADRS)          // load ar.rsc value for "loadrs"
746         nop.i 0
747         ;;
748 #endif
749         mov r16=ar.bsp                          // M2  get existing backing store pointer
750         ld8 r18=[r2],PT(R9)-PT(B6)              // load b6
751 (p6)    and r15=TIF_WORK_MASK,r31               // any work other than TIF_SYSCALL_TRACE?
752         ;;
753         ld8 r23=[r3],PT(R11)-PT(AR_BSPSTORE)    // load ar.bspstore (may be garbage)
754 (p6)    cmp4.ne.unc p6,p0=r15, r0               // any special work pending?
755 (p6)    br.cond.spnt .work_pending_syscall
756         ;;
757         // start restoring the state saved on the kernel stack (struct pt_regs):
758         ld8 r9=[r2],PT(CR_IPSR)-PT(R9)
759         ld8 r11=[r3],PT(CR_IIP)-PT(R11)
760 (pNonSys) break 0               //      bug check: we shouldn't be here if pNonSys is TRUE!
761         ;;
762         invala                  // M0|1 invalidate ALAT
763         RSM_PSR_I_IC(r28, r29, r30)     // M2   turn off interrupts and interruption collection
764         cmp.eq p9,p0=r0,r0      // A    set p9 to indicate that we should restore cr.ifs
765
766         ld8 r29=[r2],16         // M0|1 load cr.ipsr
767         ld8 r28=[r3],16         // M0|1 load cr.iip
768 #ifdef CONFIG_VIRT_CPU_ACCOUNTING
769 (pUStk) add r14=TI_AC_LEAVE+IA64_TASK_SIZE,r13
770         ;;
771         ld8 r30=[r2],16         // M0|1 load cr.ifs
772         ld8 r25=[r3],16         // M0|1 load ar.unat
773 (pUStk) add r15=IA64_TASK_THREAD_ON_USTACK_OFFSET,r13
774         ;;
775 #else
776         mov r22=r0              // A    clear r22
777         ;;
778         ld8 r30=[r2],16         // M0|1 load cr.ifs
779         ld8 r25=[r3],16         // M0|1 load ar.unat
780 (pUStk) add r14=IA64_TASK_THREAD_ON_USTACK_OFFSET,r13
781         ;;
782 #endif
783         ld8 r26=[r2],PT(B0)-PT(AR_PFS)  // M0|1 load ar.pfs
784         MOV_FROM_PSR(pKStk, r22, r21)   // M2   read PSR now that interrupts are disabled
785         nop 0
786         ;;
787         ld8 r21=[r2],PT(AR_RNAT)-PT(B0) // M0|1 load b0
788         ld8 r27=[r3],PT(PR)-PT(AR_RSC)  // M0|1 load ar.rsc
789         mov f6=f0                       // F    clear f6
790         ;;
791         ld8 r24=[r2],PT(AR_FPSR)-PT(AR_RNAT)    // M0|1 load ar.rnat (may be garbage)
792         ld8 r31=[r3],PT(R1)-PT(PR)              // M0|1 load predicates
793         mov f7=f0                               // F    clear f7
794         ;;
795         ld8 r20=[r2],PT(R12)-PT(AR_FPSR)        // M0|1 load ar.fpsr
796         ld8.fill r1=[r3],16                     // M0|1 load r1
797 (pUStk) mov r17=1                               // A
798         ;;
799 #ifdef CONFIG_VIRT_CPU_ACCOUNTING
800 (pUStk) st1 [r15]=r17                           // M2|3
801 #else
802 (pUStk) st1 [r14]=r17                           // M2|3
803 #endif
804         ld8.fill r13=[r3],16                    // M0|1
805         mov f8=f0                               // F    clear f8
806         ;;
807         ld8.fill r12=[r2]                       // M0|1 restore r12 (sp)
808         ld8.fill r15=[r3]                       // M0|1 restore r15
809         mov b6=r18                              // I0   restore b6
810
811         LOAD_PHYS_STACK_REG_SIZE(r17)
812         mov f9=f0                                       // F    clear f9
813 (pKStk) br.cond.dpnt.many skip_rbs_switch               // B
814
815         srlz.d                          // M0   ensure interruption collection is off (for cover)
816         shr.u r18=r19,16                // I0|1 get byte size of existing "dirty" partition
817         COVER                           // B    add current frame into dirty partition & set cr.ifs
818         ;;
819 #ifdef CONFIG_VIRT_CPU_ACCOUNTING
820         mov r19=ar.bsp                  // M2   get new backing store pointer
821         st8 [r14]=r22                   // M    save time at leave
822         mov f10=f0                      // F    clear f10
823
824         mov r22=r0                      // A    clear r22
825         movl r14=__kernel_syscall_via_epc // X
826         ;;
827 #else
828         mov r19=ar.bsp                  // M2   get new backing store pointer
829         mov f10=f0                      // F    clear f10
830
831         nop.m 0
832         movl r14=__kernel_syscall_via_epc // X
833         ;;
834 #endif
835         mov.m ar.csd=r0                 // M2   clear ar.csd
836         mov.m ar.ccv=r0                 // M2   clear ar.ccv
837         mov b7=r14                      // I0   clear b7 (hint with __kernel_syscall_via_epc)
838
839         mov.m ar.ssd=r0                 // M2   clear ar.ssd
840         mov f11=f0                      // F    clear f11
841         br.cond.sptk.many rbs_switch    // B
842 END(__paravirt_leave_syscall)
843
844 #ifdef __IA64_ASM_PARAVIRTUALIZED_NATIVE
845 #ifdef CONFIG_IA32_SUPPORT
846 GLOBAL_ENTRY(ia64_ret_from_ia32_execve)
847         PT_REGS_UNWIND_INFO(0)
848         adds r2=PT(R8)+16,sp                    // r2 = &pt_regs.r8
849         adds r3=PT(R10)+16,sp                   // r3 = &pt_regs.r10
850         ;;
851         .mem.offset 0,0
852         st8.spill [r2]=r8       // store return value in slot for r8 and set unat bit
853         .mem.offset 8,0
854         st8.spill [r3]=r0       // clear error indication in slot for r10 and set unat bit
855 #ifdef CONFIG_PARAVIRT
856         ;;
857         // don't fall through, ia64_leave_kernel may be #define'd
858         br.cond.sptk.few ia64_leave_kernel
859         ;;
860 #endif /* CONFIG_PARAVIRT */
861 END(ia64_ret_from_ia32_execve)
862 #ifndef CONFIG_PARAVIRT
863         // fall through
864 #endif
865 #endif /* CONFIG_IA32_SUPPORT */
866 #endif /* __IA64_ASM_PARAVIRTUALIZED_NATIVE */
867
868 GLOBAL_ENTRY(__paravirt_leave_kernel)
869         PT_REGS_UNWIND_INFO(0)
870         /*
871          * work.need_resched etc. mustn't get changed by this CPU before it returns to
872          * user- or fsys-mode, hence we disable interrupts early on.
873          *
874          * p6 controls whether current_thread_info()->flags needs to be check for
875          * extra work.  We always check for extra work when returning to user-level.
876          * With CONFIG_PREEMPT, we also check for extra work when the preempt_count
877          * is 0.  After extra work processing has been completed, execution
878          * resumes at .work_processed_syscall with p6 set to 1 if the extra-work-check
879          * needs to be redone.
880          */
881 #ifdef CONFIG_PREEMPT
882         RSM_PSR_I(p0, r17, r31)                 // disable interrupts
883         cmp.eq p0,pLvSys=r0,r0                  // pLvSys=0: leave from kernel
884 (pKStk) adds r20=TI_PRE_COUNT+IA64_TASK_SIZE,r13
885         ;;
886         .pred.rel.mutex pUStk,pKStk
887 (pKStk) ld4 r21=[r20]                   // r21 <- preempt_count
888 (pUStk) mov r21=0                       // r21 <- 0
889         ;;
890         cmp.eq p6,p0=r21,r0             // p6 <- pUStk || (preempt_count == 0)
891 #else
892         RSM_PSR_I(pUStk, r17, r31)
893         cmp.eq p0,pLvSys=r0,r0          // pLvSys=0: leave from kernel
894 (pUStk) cmp.eq.unc p6,p0=r0,r0          // p6 <- pUStk
895 #endif
896 .work_processed_kernel:
897         adds r17=TI_FLAGS+IA64_TASK_SIZE,r13
898         ;;
899 (p6)    ld4 r31=[r17]                           // load current_thread_info()->flags
900         adds r21=PT(PR)+16,r12
901         ;;
902
903         lfetch [r21],PT(CR_IPSR)-PT(PR)
904         adds r2=PT(B6)+16,r12
905         adds r3=PT(R16)+16,r12
906         ;;
907         lfetch [r21]
908         ld8 r28=[r2],8          // load b6
909         adds r29=PT(R24)+16,r12
910
911         ld8.fill r16=[r3],PT(AR_CSD)-PT(R16)
912         adds r30=PT(AR_CCV)+16,r12
913 (p6)    and r19=TIF_WORK_MASK,r31               // any work other than TIF_SYSCALL_TRACE?
914         ;;
915         ld8.fill r24=[r29]
916         ld8 r15=[r30]           // load ar.ccv
917 (p6)    cmp4.ne.unc p6,p0=r19, r0               // any special work pending?
918         ;;
919         ld8 r29=[r2],16         // load b7
920         ld8 r30=[r3],16         // load ar.csd
921 (p6)    br.cond.spnt .work_pending
922         ;;
923         ld8 r31=[r2],16         // load ar.ssd
924         ld8.fill r8=[r3],16
925         ;;
926         ld8.fill r9=[r2],16
927         ld8.fill r10=[r3],PT(R17)-PT(R10)
928         ;;
929         ld8.fill r11=[r2],PT(R18)-PT(R11)
930         ld8.fill r17=[r3],16
931         ;;
932         ld8.fill r18=[r2],16
933         ld8.fill r19=[r3],16
934         ;;
935         ld8.fill r20=[r2],16
936         ld8.fill r21=[r3],16
937         mov ar.csd=r30
938         mov ar.ssd=r31
939         ;;
940         RSM_PSR_I_IC(r23, r22, r25)     // initiate turning off of interrupt and interruption collection
941         invala                  // invalidate ALAT
942         ;;
943         ld8.fill r22=[r2],24
944         ld8.fill r23=[r3],24
945         mov b6=r28
946         ;;
947         ld8.fill r25=[r2],16
948         ld8.fill r26=[r3],16
949         mov b7=r29
950         ;;
951         ld8.fill r27=[r2],16
952         ld8.fill r28=[r3],16
953         ;;
954         ld8.fill r29=[r2],16
955         ld8.fill r30=[r3],24
956         ;;
957         ld8.fill r31=[r2],PT(F9)-PT(R31)
958         adds r3=PT(F10)-PT(F6),r3
959         ;;
960         ldf.fill f9=[r2],PT(F6)-PT(F9)
961         ldf.fill f10=[r3],PT(F8)-PT(F10)
962         ;;
963         ldf.fill f6=[r2],PT(F7)-PT(F6)
964         ;;
965         ldf.fill f7=[r2],PT(F11)-PT(F7)
966         ldf.fill f8=[r3],32
967         ;;
968         srlz.d  // ensure that inter. collection is off (VHPT is don't care, since text is pinned)
969         mov ar.ccv=r15
970         ;;
971         ldf.fill f11=[r2]
972         BSW_0(r2, r3, r15)      // switch back to bank 0 (no stop bit required beforehand...)
973         ;;
974 (pUStk) mov r18=IA64_KR(CURRENT)// M2 (12 cycle read latency)
975         adds r16=PT(CR_IPSR)+16,r12
976         adds r17=PT(CR_IIP)+16,r12
977
978 #ifdef CONFIG_VIRT_CPU_ACCOUNTING
979         .pred.rel.mutex pUStk,pKStk
980         MOV_FROM_PSR(pKStk, r22, r29)   // M2 read PSR now that interrupts are disabled
981 (pUStk) mov.m r22=ar.itc        // M  fetch time at leave
982         nop.i 0
983         ;;
984 #else
985         MOV_FROM_PSR(pKStk, r22, r29)   // M2 read PSR now that interrupts are disabled
986         nop.i 0
987         nop.i 0
988         ;;
989 #endif
990         ld8 r29=[r16],16        // load cr.ipsr
991         ld8 r28=[r17],16        // load cr.iip
992         ;;
993         ld8 r30=[r16],16        // load cr.ifs
994         ld8 r25=[r17],16        // load ar.unat
995         ;;
996         ld8 r26=[r16],16        // load ar.pfs
997         ld8 r27=[r17],16        // load ar.rsc
998         cmp.eq p9,p0=r0,r0      // set p9 to indicate that we should restore cr.ifs
999         ;;
1000         ld8 r24=[r16],16        // load ar.rnat (may be garbage)
1001         ld8 r23=[r17],16        // load ar.bspstore (may be garbage)
1002         ;;
1003         ld8 r31=[r16],16        // load predicates
1004         ld8 r21=[r17],16        // load b0
1005         ;;
1006         ld8 r19=[r16],16        // load ar.rsc value for "loadrs"
1007         ld8.fill r1=[r17],16    // load r1
1008         ;;
1009         ld8.fill r12=[r16],16
1010         ld8.fill r13=[r17],16
1011 #ifdef CONFIG_VIRT_CPU_ACCOUNTING
1012 (pUStk) adds r3=TI_AC_LEAVE+IA64_TASK_SIZE,r18
1013 #else
1014 (pUStk) adds r18=IA64_TASK_THREAD_ON_USTACK_OFFSET,r18
1015 #endif
1016         ;;
1017         ld8 r20=[r16],16        // ar.fpsr
1018         ld8.fill r15=[r17],16
1019 #ifdef CONFIG_VIRT_CPU_ACCOUNTING
1020 (pUStk) adds r18=IA64_TASK_THREAD_ON_USTACK_OFFSET,r18  // deferred
1021 #endif
1022         ;;
1023         ld8.fill r14=[r16],16
1024         ld8.fill r2=[r17]
1025 (pUStk) mov r17=1
1026         ;;
1027 #ifdef CONFIG_VIRT_CPU_ACCOUNTING
1028         //  mmi_ :  ld8 st1 shr;;         mmi_ : st8 st1 shr;;
1029         //  mib  :  mov add br        ->  mib  : ld8 add br
1030         //  bbb_ :  br  nop cover;;       mbb_ : mov br  cover;;
1031         //
1032         //  no one require bsp in r16 if (pKStk) branch is selected.
1033 (pUStk) st8 [r3]=r22            // save time at leave
1034 (pUStk) st1 [r18]=r17           // restore current->thread.on_ustack
1035         shr.u r18=r19,16        // get byte size of existing "dirty" partition
1036         ;;
1037         ld8.fill r3=[r16]       // deferred
1038         LOAD_PHYS_STACK_REG_SIZE(r17)
1039 (pKStk) br.cond.dpnt skip_rbs_switch
1040         mov r16=ar.bsp          // get existing backing store pointer
1041 #else
1042         ld8.fill r3=[r16]
1043 (pUStk) st1 [r18]=r17           // restore current->thread.on_ustack
1044         shr.u r18=r19,16        // get byte size of existing "dirty" partition
1045         ;;
1046         mov r16=ar.bsp          // get existing backing store pointer
1047         LOAD_PHYS_STACK_REG_SIZE(r17)
1048 (pKStk) br.cond.dpnt skip_rbs_switch
1049 #endif
1050
1051         /*
1052          * Restore user backing store.
1053          *
1054          * NOTE: alloc, loadrs, and cover can't be predicated.
1055          */
1056 (pNonSys) br.cond.dpnt dont_preserve_current_frame
1057         COVER                           // add current frame into dirty partition and set cr.ifs
1058         ;;
1059         mov r19=ar.bsp                  // get new backing store pointer
1060 rbs_switch:
1061         sub r16=r16,r18                 // krbs = old bsp - size of dirty partition
1062         cmp.ne p9,p0=r0,r0              // clear p9 to skip restore of cr.ifs
1063         ;;
1064         sub r19=r19,r16                 // calculate total byte size of dirty partition
1065         add r18=64,r18                  // don't force in0-in7 into memory...
1066         ;;
1067         shl r19=r19,16                  // shift size of dirty partition into loadrs position
1068         ;;
1069 dont_preserve_current_frame:
1070         /*
1071          * To prevent leaking bits between the kernel and user-space,
1072          * we must clear the stacked registers in the "invalid" partition here.
1073          * Not pretty, but at least it's fast (3.34 registers/cycle on Itanium,
1074          * 5 registers/cycle on McKinley).
1075          */
1076 #       define pRecurse p6
1077 #       define pReturn  p7
1078 #ifdef CONFIG_ITANIUM
1079 #       define Nregs    10
1080 #else
1081 #       define Nregs    14
1082 #endif
1083         alloc loc0=ar.pfs,2,Nregs-2,2,0
1084         shr.u loc1=r18,9                // RNaTslots <= floor(dirtySize / (64*8))
1085         sub r17=r17,r18                 // r17 = (physStackedSize + 8) - dirtySize
1086         ;;
1087         mov ar.rsc=r19                  // load ar.rsc to be used for "loadrs"
1088         shladd in0=loc1,3,r17
1089         mov in1=0
1090         ;;
1091         TEXT_ALIGN(32)
1092 rse_clear_invalid:
1093 #ifdef CONFIG_ITANIUM
1094         // cycle 0
1095  { .mii
1096         alloc loc0=ar.pfs,2,Nregs-2,2,0
1097         cmp.lt pRecurse,p0=Nregs*8,in0  // if more than Nregs regs left to clear, (re)curse
1098         add out0=-Nregs*8,in0
1099 }{ .mfb
1100         add out1=1,in1                  // increment recursion count
1101         nop.f 0
1102         nop.b 0                         // can't do br.call here because of alloc (WAW on CFM)
1103         ;;
1104 }{ .mfi // cycle 1
1105         mov loc1=0
1106         nop.f 0
1107         mov loc2=0
1108 }{ .mib
1109         mov loc3=0
1110         mov loc4=0
1111 (pRecurse) br.call.sptk.many b0=rse_clear_invalid
1112
1113 }{ .mfi // cycle 2
1114         mov loc5=0
1115         nop.f 0
1116         cmp.ne pReturn,p0=r0,in1        // if recursion count != 0, we need to do a br.ret
1117 }{ .mib
1118         mov loc6=0
1119         mov loc7=0
1120 (pReturn) br.ret.sptk.many b0
1121 }
1122 #else /* !CONFIG_ITANIUM */
1123         alloc loc0=ar.pfs,2,Nregs-2,2,0
1124         cmp.lt pRecurse,p0=Nregs*8,in0  // if more than Nregs regs left to clear, (re)curse
1125         add out0=-Nregs*8,in0
1126         add out1=1,in1                  // increment recursion count
1127         mov loc1=0
1128         mov loc2=0
1129         ;;
1130         mov loc3=0
1131         mov loc4=0
1132         mov loc5=0
1133         mov loc6=0
1134         mov loc7=0
1135 (pRecurse) br.call.dptk.few b0=rse_clear_invalid
1136         ;;
1137         mov loc8=0
1138         mov loc9=0
1139         cmp.ne pReturn,p0=r0,in1        // if recursion count != 0, we need to do a br.ret
1140         mov loc10=0
1141         mov loc11=0
1142 (pReturn) br.ret.dptk.many b0
1143 #endif /* !CONFIG_ITANIUM */
1144 #       undef pRecurse
1145 #       undef pReturn
1146         ;;
1147         alloc r17=ar.pfs,0,0,0,0        // drop current register frame
1148         ;;
1149         loadrs
1150         ;;
1151 skip_rbs_switch:
1152         mov ar.unat=r25         // M2
1153 (pKStk) extr.u r22=r22,21,1     // I0 extract current value of psr.pp from r22
1154 (pLvSys)mov r19=r0              // A  clear r19 for leave_syscall, no-op otherwise
1155         ;;
1156 (pUStk) mov ar.bspstore=r23     // M2
1157 (pKStk) dep r29=r22,r29,21,1    // I0 update ipsr.pp with psr.pp
1158 (pLvSys)mov r16=r0              // A  clear r16 for leave_syscall, no-op otherwise
1159         ;;
1160         MOV_TO_IPSR(p0, r29, r25)       // M2
1161         mov ar.pfs=r26          // I0
1162 (pLvSys)mov r17=r0              // A  clear r17 for leave_syscall, no-op otherwise
1163
1164         MOV_TO_IFS(p9, r30, r25)// M2
1165         mov b0=r21              // I0
1166 (pLvSys)mov r18=r0              // A  clear r18 for leave_syscall, no-op otherwise
1167
1168         mov ar.fpsr=r20         // M2
1169         MOV_TO_IIP(r28, r25)    // M2
1170         nop 0
1171         ;;
1172 (pUStk) mov ar.rnat=r24         // M2 must happen with RSE in lazy mode
1173         nop 0
1174 (pLvSys)mov r2=r0
1175
1176         mov ar.rsc=r27          // M2
1177         mov pr=r31,-1           // I0
1178         RFI                     // B
1179
1180         /*
1181          * On entry:
1182          *      r20 = &current->thread_info->pre_count (if CONFIG_PREEMPT)
1183          *      r31 = current->thread_info->flags
1184          * On exit:
1185          *      p6 = TRUE if work-pending-check needs to be redone
1186          *
1187          * Interrupts are disabled on entry, reenabled depend on work, and
1188          * disabled on exit.
1189          */
1190 .work_pending_syscall:
1191         add r2=-8,r2
1192         add r3=-8,r3
1193         ;;
1194         st8 [r2]=r8
1195         st8 [r3]=r10
1196 .work_pending:
1197         tbit.z p6,p0=r31,TIF_NEED_RESCHED       // is resched not needed?
1198 (p6)    br.cond.sptk.few .notify
1199 #ifdef CONFIG_PREEMPT
1200 (pKStk) dep r21=-1,r0,PREEMPT_ACTIVE_BIT,1
1201         ;;
1202 (pKStk) st4 [r20]=r21
1203 #endif
1204         SSM_PSR_I(p0, p6, r2)   // enable interrupts
1205         br.call.spnt.many rp=schedule
1206 .ret9:  cmp.eq p6,p0=r0,r0      // p6 <- 1 (re-check)
1207         RSM_PSR_I(p0, r2, r20)  // disable interrupts
1208         ;;
1209 #ifdef CONFIG_PREEMPT
1210 (pKStk) adds r20=TI_PRE_COUNT+IA64_TASK_SIZE,r13
1211         ;;
1212 (pKStk) st4 [r20]=r0            // preempt_count() <- 0
1213 #endif
1214 (pLvSys)br.cond.sptk.few  __paravirt_pending_syscall_end
1215         br.cond.sptk.many .work_processed_kernel
1216
1217 .notify:
1218 (pUStk) br.call.spnt.many rp=notify_resume_user
1219 .ret10: cmp.ne p6,p0=r0,r0      // p6 <- 0 (don't re-check)
1220 (pLvSys)br.cond.sptk.few  __paravirt_pending_syscall_end
1221         br.cond.sptk.many .work_processed_kernel
1222
1223 .global __paravirt_pending_syscall_end;
1224 __paravirt_pending_syscall_end:
1225         adds r2=PT(R8)+16,r12
1226         adds r3=PT(R10)+16,r12
1227         ;;
1228         ld8 r8=[r2]
1229         ld8 r10=[r3]
1230         br.cond.sptk.many __paravirt_work_processed_syscall_target
1231 END(__paravirt_leave_kernel)
1232
1233 #ifdef __IA64_ASM_PARAVIRTUALIZED_NATIVE
1234 ENTRY(handle_syscall_error)
1235         /*
1236          * Some system calls (e.g., ptrace, mmap) can return arbitrary values which could
1237          * lead us to mistake a negative return value as a failed syscall.  Those syscall
1238          * must deposit a non-zero value in pt_regs.r8 to indicate an error.  If
1239          * pt_regs.r8 is zero, we assume that the call completed successfully.
1240          */
1241         PT_REGS_UNWIND_INFO(0)
1242         ld8 r3=[r2]             // load pt_regs.r8
1243         ;;
1244         cmp.eq p6,p7=r3,r0      // is pt_regs.r8==0?
1245         ;;
1246 (p7)    mov r10=-1
1247 (p7)    sub r8=0,r8             // negate return value to get errno
1248         br.cond.sptk ia64_leave_syscall
1249 END(handle_syscall_error)
1250
1251         /*
1252          * Invoke schedule_tail(task) while preserving in0-in7, which may be needed
1253          * in case a system call gets restarted.
1254          */
1255 GLOBAL_ENTRY(ia64_invoke_schedule_tail)
1256         .prologue ASM_UNW_PRLG_RP|ASM_UNW_PRLG_PFS, ASM_UNW_PRLG_GRSAVE(8)
1257         alloc loc1=ar.pfs,8,2,1,0
1258         mov loc0=rp
1259         mov out0=r8                             // Address of previous task
1260         ;;
1261         br.call.sptk.many rp=schedule_tail
1262 .ret11: mov ar.pfs=loc1
1263         mov rp=loc0
1264         br.ret.sptk.many rp
1265 END(ia64_invoke_schedule_tail)
1266
1267         /*
1268          * Setup stack and call do_notify_resume_user(), keeping interrupts
1269          * disabled.
1270          *
1271          * Note that pSys and pNonSys need to be set up by the caller.
1272          * We declare 8 input registers so the system call args get preserved,
1273          * in case we need to restart a system call.
1274          */
1275 GLOBAL_ENTRY(notify_resume_user)
1276         .prologue ASM_UNW_PRLG_RP|ASM_UNW_PRLG_PFS, ASM_UNW_PRLG_GRSAVE(8)
1277         alloc loc1=ar.pfs,8,2,3,0 // preserve all eight input regs in case of syscall restart!
1278         mov r9=ar.unat
1279         mov loc0=rp                             // save return address
1280         mov out0=0                              // there is no "oldset"
1281         adds out1=8,sp                          // out1=&sigscratch->ar_pfs
1282 (pSys)  mov out2=1                              // out2==1 => we're in a syscall
1283         ;;
1284 (pNonSys) mov out2=0                            // out2==0 => not a syscall
1285         .fframe 16
1286         .spillsp ar.unat, 16
1287         st8 [sp]=r9,-16                         // allocate space for ar.unat and save it
1288         st8 [out1]=loc1,-8                      // save ar.pfs, out1=&sigscratch
1289         .body
1290         br.call.sptk.many rp=do_notify_resume_user
1291 .ret15: .restore sp
1292         adds sp=16,sp                           // pop scratch stack space
1293         ;;
1294         ld8 r9=[sp]                             // load new unat from sigscratch->scratch_unat
1295         mov rp=loc0
1296         ;;
1297         mov ar.unat=r9
1298         mov ar.pfs=loc1
1299         br.ret.sptk.many rp
1300 END(notify_resume_user)
1301
1302 ENTRY(sys_rt_sigreturn)
1303         PT_REGS_UNWIND_INFO(0)
1304         /*
1305          * Allocate 8 input registers since ptrace() may clobber them
1306          */
1307         alloc r2=ar.pfs,8,0,1,0
1308         .prologue
1309         PT_REGS_SAVES(16)
1310         adds sp=-16,sp
1311         .body
1312         cmp.eq pNonSys,pSys=r0,r0               // sigreturn isn't a normal syscall...
1313         ;;
1314         /*
1315          * leave_kernel() restores f6-f11 from pt_regs, but since the streamlined
1316          * syscall-entry path does not save them we save them here instead.  Note: we
1317          * don't need to save any other registers that are not saved by the stream-lined
1318          * syscall path, because restore_sigcontext() restores them.
1319          */
1320         adds r16=PT(F6)+32,sp
1321         adds r17=PT(F7)+32,sp
1322         ;;
1323         stf.spill [r16]=f6,32
1324         stf.spill [r17]=f7,32
1325         ;;
1326         stf.spill [r16]=f8,32
1327         stf.spill [r17]=f9,32
1328         ;;
1329         stf.spill [r16]=f10
1330         stf.spill [r17]=f11
1331         adds out0=16,sp                         // out0 = &sigscratch
1332         br.call.sptk.many rp=ia64_rt_sigreturn
1333 .ret19: .restore sp,0
1334         adds sp=16,sp
1335         ;;
1336         ld8 r9=[sp]                             // load new ar.unat
1337         mov.sptk b7=r8,ia64_native_leave_kernel
1338         ;;
1339         mov ar.unat=r9
1340         br.many b7
1341 END(sys_rt_sigreturn)
1342
1343 GLOBAL_ENTRY(ia64_prepare_handle_unaligned)
1344         .prologue
1345         /*
1346          * r16 = fake ar.pfs, we simply need to make sure privilege is still 0
1347          */
1348         mov r16=r0
1349         DO_SAVE_SWITCH_STACK
1350         br.call.sptk.many rp=ia64_handle_unaligned      // stack frame setup in ivt
1351 .ret21: .body
1352         DO_LOAD_SWITCH_STACK
1353         br.cond.sptk.many rp                            // goes to ia64_leave_kernel
1354 END(ia64_prepare_handle_unaligned)
1355
1356         //
1357         // unw_init_running(void (*callback)(info, arg), void *arg)
1358         //
1359 #       define EXTRA_FRAME_SIZE ((UNW_FRAME_INFO_SIZE+15)&~15)
1360
1361 GLOBAL_ENTRY(unw_init_running)
1362         .prologue ASM_UNW_PRLG_RP|ASM_UNW_PRLG_PFS, ASM_UNW_PRLG_GRSAVE(2)
1363         alloc loc1=ar.pfs,2,3,3,0
1364         ;;
1365         ld8 loc2=[in0],8
1366         mov loc0=rp
1367         mov r16=loc1
1368         DO_SAVE_SWITCH_STACK
1369         .body
1370
1371         .prologue ASM_UNW_PRLG_RP|ASM_UNW_PRLG_PFS, ASM_UNW_PRLG_GRSAVE(2)
1372         .fframe IA64_SWITCH_STACK_SIZE+EXTRA_FRAME_SIZE
1373         SWITCH_STACK_SAVES(EXTRA_FRAME_SIZE)
1374         adds sp=-EXTRA_FRAME_SIZE,sp
1375         .body
1376         ;;
1377         adds out0=16,sp                         // &info
1378         mov out1=r13                            // current
1379         adds out2=16+EXTRA_FRAME_SIZE,sp        // &switch_stack
1380         br.call.sptk.many rp=unw_init_frame_info
1381 1:      adds out0=16,sp                         // &info
1382         mov b6=loc2
1383         mov loc2=gp                             // save gp across indirect function call
1384         ;;
1385         ld8 gp=[in0]
1386         mov out1=in1                            // arg
1387         br.call.sptk.many rp=b6                 // invoke the callback function
1388 1:      mov gp=loc2                             // restore gp
1389
1390         // For now, we don't allow changing registers from within
1391         // unw_init_running; if we ever want to allow that, we'd
1392         // have to do a load_switch_stack here:
1393         .restore sp
1394         adds sp=IA64_SWITCH_STACK_SIZE+EXTRA_FRAME_SIZE,sp
1395
1396         mov ar.pfs=loc1
1397         mov rp=loc0
1398         br.ret.sptk.many rp
1399 END(unw_init_running)
1400
1401         .rodata
1402         .align 8
1403         .globl sys_call_table
1404 sys_call_table:
1405         data8 sys_ni_syscall            //  This must be sys_ni_syscall!  See ivt.S.
1406         data8 sys_exit                          // 1025
1407         data8 sys_read
1408         data8 sys_write
1409         data8 sys_open
1410         data8 sys_close
1411         data8 sys_creat                         // 1030
1412         data8 sys_link
1413         data8 sys_unlink
1414         data8 ia64_execve
1415         data8 sys_chdir
1416         data8 sys_fchdir                        // 1035
1417         data8 sys_utimes
1418         data8 sys_mknod
1419         data8 sys_chmod
1420         data8 sys_chown
1421         data8 sys_lseek                         // 1040
1422         data8 sys_getpid
1423         data8 sys_getppid
1424         data8 sys_mount
1425         data8 sys_umount
1426         data8 sys_setuid                        // 1045
1427         data8 sys_getuid
1428         data8 sys_geteuid
1429         data8 sys_ptrace
1430         data8 sys_access
1431         data8 sys_sync                          // 1050
1432         data8 sys_fsync
1433         data8 sys_fdatasync
1434         data8 sys_kill
1435         data8 sys_rename
1436         data8 sys_mkdir                         // 1055
1437         data8 sys_rmdir
1438         data8 sys_dup
1439         data8 sys_pipe
1440         data8 sys_times
1441         data8 ia64_brk                          // 1060
1442         data8 sys_setgid
1443         data8 sys_getgid
1444         data8 sys_getegid
1445         data8 sys_acct
1446         data8 sys_ioctl                         // 1065
1447         data8 sys_fcntl
1448         data8 sys_umask
1449         data8 sys_chroot
1450         data8 sys_ustat
1451         data8 sys_dup2                          // 1070
1452         data8 sys_setreuid
1453         data8 sys_setregid
1454         data8 sys_getresuid
1455         data8 sys_setresuid
1456         data8 sys_getresgid                     // 1075
1457         data8 sys_setresgid
1458         data8 sys_getgroups
1459         data8 sys_setgroups
1460         data8 sys_getpgid
1461         data8 sys_setpgid                       // 1080
1462         data8 sys_setsid
1463         data8 sys_getsid
1464         data8 sys_sethostname
1465         data8 sys_setrlimit
1466         data8 sys_getrlimit                     // 1085
1467         data8 sys_getrusage
1468         data8 sys_gettimeofday
1469         data8 sys_settimeofday
1470         data8 sys_select
1471         data8 sys_poll                          // 1090
1472         data8 sys_symlink
1473         data8 sys_readlink
1474         data8 sys_uselib
1475         data8 sys_swapon
1476         data8 sys_swapoff                       // 1095
1477         data8 sys_reboot
1478         data8 sys_truncate
1479         data8 sys_ftruncate
1480         data8 sys_fchmod
1481         data8 sys_fchown                        // 1100
1482         data8 ia64_getpriority
1483         data8 sys_setpriority
1484         data8 sys_statfs
1485         data8 sys_fstatfs
1486         data8 sys_gettid                        // 1105
1487         data8 sys_semget
1488         data8 sys_semop
1489         data8 sys_semctl
1490         data8 sys_msgget
1491         data8 sys_msgsnd                        // 1110
1492         data8 sys_msgrcv
1493         data8 sys_msgctl
1494         data8 sys_shmget
1495         data8 sys_shmat
1496         data8 sys_shmdt                         // 1115
1497         data8 sys_shmctl
1498         data8 sys_syslog
1499         data8 sys_setitimer
1500         data8 sys_getitimer
1501         data8 sys_ni_syscall                    // 1120         /* was: ia64_oldstat */
1502         data8 sys_ni_syscall                                    /* was: ia64_oldlstat */
1503         data8 sys_ni_syscall                                    /* was: ia64_oldfstat */
1504         data8 sys_vhangup
1505         data8 sys_lchown
1506         data8 sys_remap_file_pages              // 1125
1507         data8 sys_wait4
1508         data8 sys_sysinfo
1509         data8 sys_clone
1510         data8 sys_setdomainname
1511         data8 sys_newuname                      // 1130
1512         data8 sys_adjtimex
1513         data8 sys_ni_syscall                                    /* was: ia64_create_module */
1514         data8 sys_init_module
1515         data8 sys_delete_module
1516         data8 sys_ni_syscall                    // 1135         /* was: sys_get_kernel_syms */
1517         data8 sys_ni_syscall                                    /* was: sys_query_module */
1518         data8 sys_quotactl
1519         data8 sys_bdflush
1520         data8 sys_sysfs
1521         data8 sys_personality                   // 1140
1522         data8 sys_ni_syscall            // sys_afs_syscall
1523         data8 sys_setfsuid
1524         data8 sys_setfsgid
1525         data8 sys_getdents
1526         data8 sys_flock                         // 1145
1527         data8 sys_readv
1528         data8 sys_writev
1529         data8 sys_pread64
1530         data8 sys_pwrite64
1531         data8 sys_sysctl                        // 1150
1532         data8 sys_mmap
1533         data8 sys_munmap
1534         data8 sys_mlock
1535         data8 sys_mlockall
1536         data8 sys_mprotect                      // 1155
1537         data8 ia64_mremap
1538         data8 sys_msync
1539         data8 sys_munlock
1540         data8 sys_munlockall
1541         data8 sys_sched_getparam                // 1160
1542         data8 sys_sched_setparam
1543         data8 sys_sched_getscheduler
1544         data8 sys_sched_setscheduler
1545         data8 sys_sched_yield
1546         data8 sys_sched_get_priority_max        // 1165
1547         data8 sys_sched_get_priority_min
1548         data8 sys_sched_rr_get_interval
1549         data8 sys_nanosleep
1550         data8 sys_nfsservctl
1551         data8 sys_prctl                         // 1170
1552         data8 sys_getpagesize
1553         data8 sys_mmap2
1554         data8 sys_pciconfig_read
1555         data8 sys_pciconfig_write
1556         data8 sys_perfmonctl                    // 1175
1557         data8 sys_sigaltstack
1558         data8 sys_rt_sigaction
1559         data8 sys_rt_sigpending
1560         data8 sys_rt_sigprocmask
1561         data8 sys_rt_sigqueueinfo               // 1180
1562         data8 sys_rt_sigreturn
1563         data8 sys_rt_sigsuspend
1564         data8 sys_rt_sigtimedwait
1565         data8 sys_getcwd
1566         data8 sys_capget                        // 1185
1567         data8 sys_capset
1568         data8 sys_sendfile64
1569         data8 sys_ni_syscall            // sys_getpmsg (STREAMS)
1570         data8 sys_ni_syscall            // sys_putpmsg (STREAMS)
1571         data8 sys_socket                        // 1190
1572         data8 sys_bind
1573         data8 sys_connect
1574         data8 sys_listen
1575         data8 sys_accept
1576         data8 sys_getsockname                   // 1195
1577         data8 sys_getpeername
1578         data8 sys_socketpair
1579         data8 sys_send
1580         data8 sys_sendto
1581         data8 sys_recv                          // 1200
1582         data8 sys_recvfrom
1583         data8 sys_shutdown
1584         data8 sys_setsockopt
1585         data8 sys_getsockopt
1586         data8 sys_sendmsg                       // 1205
1587         data8 sys_recvmsg
1588         data8 sys_pivot_root
1589         data8 sys_mincore
1590         data8 sys_madvise
1591         data8 sys_newstat                       // 1210
1592         data8 sys_newlstat
1593         data8 sys_newfstat
1594         data8 sys_clone2
1595         data8 sys_getdents64
1596         data8 sys_getunwind                     // 1215
1597         data8 sys_readahead
1598         data8 sys_setxattr
1599         data8 sys_lsetxattr
1600         data8 sys_fsetxattr
1601         data8 sys_getxattr                      // 1220
1602         data8 sys_lgetxattr
1603         data8 sys_fgetxattr
1604         data8 sys_listxattr
1605         data8 sys_llistxattr
1606         data8 sys_flistxattr                    // 1225
1607         data8 sys_removexattr
1608         data8 sys_lremovexattr
1609         data8 sys_fremovexattr
1610         data8 sys_tkill
1611         data8 sys_futex                         // 1230
1612         data8 sys_sched_setaffinity
1613         data8 sys_sched_getaffinity
1614         data8 sys_set_tid_address
1615         data8 sys_fadvise64_64
1616         data8 sys_tgkill                        // 1235
1617         data8 sys_exit_group
1618         data8 sys_lookup_dcookie
1619         data8 sys_io_setup
1620         data8 sys_io_destroy
1621         data8 sys_io_getevents                  // 1240
1622         data8 sys_io_submit
1623         data8 sys_io_cancel
1624         data8 sys_epoll_create
1625         data8 sys_epoll_ctl
1626         data8 sys_epoll_wait                    // 1245
1627         data8 sys_restart_syscall
1628         data8 sys_semtimedop
1629         data8 sys_timer_create
1630         data8 sys_timer_settime
1631         data8 sys_timer_gettime                 // 1250
1632         data8 sys_timer_getoverrun
1633         data8 sys_timer_delete
1634         data8 sys_clock_settime
1635         data8 sys_clock_gettime
1636         data8 sys_clock_getres                  // 1255
1637         data8 sys_clock_nanosleep
1638         data8 sys_fstatfs64
1639         data8 sys_statfs64
1640         data8 sys_mbind
1641         data8 sys_get_mempolicy                 // 1260
1642         data8 sys_set_mempolicy
1643         data8 sys_mq_open
1644         data8 sys_mq_unlink
1645         data8 sys_mq_timedsend
1646         data8 sys_mq_timedreceive               // 1265
1647         data8 sys_mq_notify
1648         data8 sys_mq_getsetattr
1649         data8 sys_kexec_load
1650         data8 sys_ni_syscall                    // reserved for vserver
1651         data8 sys_waitid                        // 1270
1652         data8 sys_add_key
1653         data8 sys_request_key
1654         data8 sys_keyctl
1655         data8 sys_ioprio_set
1656         data8 sys_ioprio_get                    // 1275
1657         data8 sys_move_pages
1658         data8 sys_inotify_init
1659         data8 sys_inotify_add_watch
1660         data8 sys_inotify_rm_watch
1661         data8 sys_migrate_pages                 // 1280
1662         data8 sys_openat
1663         data8 sys_mkdirat
1664         data8 sys_mknodat
1665         data8 sys_fchownat
1666         data8 sys_futimesat                     // 1285
1667         data8 sys_newfstatat
1668         data8 sys_unlinkat
1669         data8 sys_renameat
1670         data8 sys_linkat
1671         data8 sys_symlinkat                     // 1290
1672         data8 sys_readlinkat
1673         data8 sys_fchmodat
1674         data8 sys_faccessat
1675         data8 sys_pselect6
1676         data8 sys_ppoll                         // 1295
1677         data8 sys_unshare
1678         data8 sys_splice
1679         data8 sys_set_robust_list
1680         data8 sys_get_robust_list
1681         data8 sys_sync_file_range               // 1300
1682         data8 sys_tee
1683         data8 sys_vmsplice
1684         data8 sys_fallocate
1685         data8 sys_getcpu
1686         data8 sys_epoll_pwait                   // 1305
1687         data8 sys_utimensat
1688         data8 sys_signalfd
1689         data8 sys_ni_syscall
1690         data8 sys_eventfd
1691         data8 sys_timerfd_create                // 1310
1692         data8 sys_timerfd_settime
1693         data8 sys_timerfd_gettime
1694
1695         .org sys_call_table + 8*NR_syscalls     // guard against failures to increase NR_syscalls
1696 #endif /* __IA64_ASM_PARAVIRTUALIZED_NATIVE */