Merge branch 'for-linus' of git://git.kernel.org/pub/scm/linux/kernel/git/tiwai/sound-2.6
[pandora-kernel.git] / arch / blackfin / Kconfig
1 config SYMBOL_PREFIX
2         string
3         default "_"
4
5 config MMU
6         def_bool n
7
8 config FPU
9         def_bool n
10
11 config RWSEM_GENERIC_SPINLOCK
12         def_bool y
13
14 config RWSEM_XCHGADD_ALGORITHM
15         def_bool n
16
17 config BLACKFIN
18         def_bool y
19         select HAVE_ARCH_KGDB
20         select HAVE_ARCH_TRACEHOOK
21         select HAVE_DYNAMIC_FTRACE
22         select HAVE_FTRACE_MCOUNT_RECORD
23         select HAVE_FUNCTION_GRAPH_TRACER
24         select HAVE_FUNCTION_TRACER
25         select HAVE_FUNCTION_TRACE_MCOUNT_TEST
26         select HAVE_IDE
27         select HAVE_IRQ_WORK
28         select HAVE_KERNEL_GZIP if RAMKERNEL
29         select HAVE_KERNEL_BZIP2 if RAMKERNEL
30         select HAVE_KERNEL_LZMA if RAMKERNEL
31         select HAVE_KERNEL_LZO if RAMKERNEL
32         select HAVE_OPROFILE
33         select HAVE_PERF_EVENTS
34         select ARCH_WANT_OPTIONAL_GPIOLIB
35         select HAVE_GENERIC_HARDIRQS
36         select GENERIC_ATOMIC64
37         select GENERIC_IRQ_PROBE
38         select IRQ_PER_CPU if SMP
39
40 config GENERIC_CSUM
41         def_bool y
42
43 config GENERIC_BUG
44         def_bool y
45         depends on BUG
46
47 config ZONE_DMA
48         def_bool y
49
50 config GENERIC_GPIO
51         def_bool y
52
53 config FORCE_MAX_ZONEORDER
54         int
55         default "14"
56
57 config GENERIC_CALIBRATE_DELAY
58         def_bool y
59
60 config LOCKDEP_SUPPORT
61         def_bool y
62
63 config STACKTRACE_SUPPORT
64         def_bool y
65
66 config TRACE_IRQFLAGS_SUPPORT
67         def_bool y
68
69 source "init/Kconfig"
70
71 source "kernel/Kconfig.preempt"
72
73 source "kernel/Kconfig.freezer"
74
75 menu "Blackfin Processor Options"
76
77 comment "Processor and Board Settings"
78
79 choice
80         prompt "CPU"
81         default BF533
82
83 config BF512
84         bool "BF512"
85         help
86           BF512 Processor Support.
87
88 config BF514
89         bool "BF514"
90         help
91           BF514 Processor Support.
92
93 config BF516
94         bool "BF516"
95         help
96           BF516 Processor Support.
97
98 config BF518
99         bool "BF518"
100         help
101           BF518 Processor Support.
102
103 config BF522
104         bool "BF522"
105         help
106           BF522 Processor Support.
107
108 config BF523
109         bool "BF523"
110         help
111           BF523 Processor Support.
112
113 config BF524
114         bool "BF524"
115         help
116           BF524 Processor Support.
117
118 config BF525
119         bool "BF525"
120         help
121           BF525 Processor Support.
122
123 config BF526
124         bool "BF526"
125         help
126           BF526 Processor Support.
127
128 config BF527
129         bool "BF527"
130         help
131           BF527 Processor Support.
132
133 config BF531
134         bool "BF531"
135         help
136           BF531 Processor Support.
137
138 config BF532
139         bool "BF532"
140         help
141           BF532 Processor Support.
142
143 config BF533
144         bool "BF533"
145         help
146           BF533 Processor Support.
147
148 config BF534
149         bool "BF534"
150         help
151           BF534 Processor Support.
152
153 config BF536
154         bool "BF536"
155         help
156           BF536 Processor Support.
157
158 config BF537
159         bool "BF537"
160         help
161           BF537 Processor Support.
162
163 config BF538
164         bool "BF538"
165         help
166           BF538 Processor Support.
167
168 config BF539
169         bool "BF539"
170         help
171           BF539 Processor Support.
172
173 config BF542_std
174         bool "BF542"
175         help
176           BF542 Processor Support.
177
178 config BF542M
179         bool "BF542m"
180         help
181           BF542 Processor Support.
182
183 config BF544_std
184         bool "BF544"
185         help
186           BF544 Processor Support.
187
188 config BF544M
189         bool "BF544m"
190         help
191           BF544 Processor Support.
192
193 config BF547_std
194         bool "BF547"
195         help
196           BF547 Processor Support.
197
198 config BF547M
199         bool "BF547m"
200         help
201           BF547 Processor Support.
202
203 config BF548_std
204         bool "BF548"
205         help
206           BF548 Processor Support.
207
208 config BF548M
209         bool "BF548m"
210         help
211           BF548 Processor Support.
212
213 config BF549_std
214         bool "BF549"
215         help
216           BF549 Processor Support.
217
218 config BF549M
219         bool "BF549m"
220         help
221           BF549 Processor Support.
222
223 config BF561
224         bool "BF561"
225         help
226           BF561 Processor Support.
227
228 endchoice
229
230 config SMP
231         depends on BF561
232         select TICKSOURCE_CORETMR
233         bool "Symmetric multi-processing support"
234         ---help---
235           This enables support for systems with more than one CPU,
236           like the dual core BF561. If you have a system with only one
237           CPU, say N. If you have a system with more than one CPU, say Y.
238
239           If you don't know what to do here, say N.
240
241 config NR_CPUS
242         int
243         depends on SMP
244         default 2 if BF561
245
246 config HOTPLUG_CPU
247         bool "Support for hot-pluggable CPUs"
248         depends on SMP && HOTPLUG
249         default y
250
251 config HAVE_LEGACY_PER_CPU_AREA
252         def_bool y
253         depends on SMP
254
255 config BF_REV_MIN
256         int
257         default 0 if (BF51x || BF52x || (BF54x && !BF54xM))
258         default 2 if (BF537 || BF536 || BF534)
259         default 3 if (BF561 || BF533 || BF532 || BF531 || BF54xM)
260         default 4 if (BF538 || BF539)
261
262 config BF_REV_MAX
263         int
264         default 2 if (BF51x || BF52x || (BF54x && !BF54xM))
265         default 3 if (BF537 || BF536 || BF534 || BF54xM)
266         default 5 if (BF561 || BF538 || BF539)
267         default 6 if (BF533 || BF532 || BF531)
268
269 choice
270         prompt "Silicon Rev"
271         default BF_REV_0_0 if (BF51x || BF52x)
272         default BF_REV_0_2 if (BF534 || BF536 || BF537 || (BF54x && !BF54xM))
273         default BF_REV_0_3 if (BF531 || BF532 || BF533 || BF54xM || BF561)
274
275 config BF_REV_0_0
276         bool "0.0"
277         depends on (BF51x || BF52x || (BF54x && !BF54xM))
278
279 config BF_REV_0_1
280         bool "0.1"
281         depends on (BF51x || BF52x || (BF54x && !BF54xM))
282
283 config BF_REV_0_2
284         bool "0.2"
285         depends on (BF51x || BF52x || BF537 || BF536 || BF534 || (BF54x && !BF54xM))
286
287 config BF_REV_0_3
288         bool "0.3"
289         depends on (BF54xM || BF561 || BF537 || BF536 || BF534 || BF533 || BF532 || BF531)
290
291 config BF_REV_0_4
292         bool "0.4"
293         depends on (BF561 || BF533 || BF532 || BF531 || BF538 || BF539)
294
295 config BF_REV_0_5
296         bool "0.5"
297         depends on (BF561 || BF533 || BF532 || BF531 || BF538 || BF539)
298
299 config BF_REV_0_6
300         bool "0.6"
301         depends on (BF533 || BF532 || BF531)
302
303 config BF_REV_ANY
304         bool "any"
305
306 config BF_REV_NONE
307         bool "none"
308
309 endchoice
310
311 config BF53x
312         bool
313         depends on (BF531 || BF532 || BF533 || BF534 || BF536 || BF537)
314         default y
315
316 config MEM_MT48LC64M4A2FB_7E
317         bool
318         depends on (BFIN533_STAMP)
319         default y
320
321 config MEM_MT48LC16M16A2TG_75
322         bool
323         depends on (BFIN533_EZKIT || BFIN561_EZKIT \
324                 || BFIN533_BLUETECHNIX_CM || BFIN537_BLUETECHNIX_CM_E \
325                 || BFIN537_BLUETECHNIX_CM_U || H8606_HVSISTEMAS \
326                 || BFIN527_BLUETECHNIX_CM)
327         default y
328
329 config MEM_MT48LC32M8A2_75
330         bool
331         depends on (BFIN518F_EZBRD || BFIN537_STAMP || PNAV10 || BFIN538_EZKIT)
332         default y
333
334 config MEM_MT48LC8M32B2B5_7
335         bool
336         depends on (BFIN561_BLUETECHNIX_CM)
337         default y
338
339 config MEM_MT48LC32M16A2TG_75
340         bool
341         depends on (BFIN527_EZKIT || BFIN527_EZKIT_V2 || BFIN532_IP0X || BLACKSTAMP || BFIN527_AD7160EVAL)
342         default y
343
344 config MEM_MT48H32M16LFCJ_75
345         bool
346         depends on (BFIN526_EZBRD)
347         default y
348
349 source "arch/blackfin/mach-bf518/Kconfig"
350 source "arch/blackfin/mach-bf527/Kconfig"
351 source "arch/blackfin/mach-bf533/Kconfig"
352 source "arch/blackfin/mach-bf561/Kconfig"
353 source "arch/blackfin/mach-bf537/Kconfig"
354 source "arch/blackfin/mach-bf538/Kconfig"
355 source "arch/blackfin/mach-bf548/Kconfig"
356
357 menu "Board customizations"
358
359 config CMDLINE_BOOL
360         bool "Default bootloader kernel arguments"
361
362 config CMDLINE
363         string "Initial kernel command string"
364         depends on CMDLINE_BOOL
365         default "console=ttyBF0,57600"
366         help
367           If you don't have a boot loader capable of passing a command line string
368           to the kernel, you may specify one here. As a minimum, you should specify
369           the memory size and the root device (e.g., mem=8M, root=/dev/nfs).
370
371 config BOOT_LOAD
372         hex "Kernel load address for booting"
373         default "0x1000"
374         range 0x1000 0x20000000
375         help
376           This option allows you to set the load address of the kernel.
377           This can be useful if you are on a board which has a small amount
378           of memory or you wish to reserve some memory at the beginning of
379           the address space.
380
381           Note that you need to keep this value above 4k (0x1000) as this
382           memory region is used to capture NULL pointer references as well
383           as some core kernel functions.
384
385 config ROM_BASE
386         hex "Kernel ROM Base"
387         depends on ROMKERNEL
388         default "0x20040040"
389         range 0x20000000 0x20400000 if !(BF54x || BF561)
390         range 0x20000000 0x30000000 if (BF54x || BF561)
391         help
392           Make sure your ROM base does not include any file-header
393           information that is prepended to the kernel.
394
395           For example, the bootable U-Boot format (created with
396           mkimage) has a 64 byte header (0x40).  So while the image
397           you write to flash might start at say 0x20080000, you have
398           to add 0x40 to get the kernel's ROM base as it will come
399           after the header.
400
401 comment "Clock/PLL Setup"
402
403 config CLKIN_HZ
404         int "Frequency of the crystal on the board in Hz"
405         default "10000000" if BFIN532_IP0X
406         default "11059200" if BFIN533_STAMP
407         default "24576000" if PNAV10
408         default "25000000" # most people use this
409         default "27000000" if BFIN533_EZKIT
410         default "30000000" if BFIN561_EZKIT
411         default "24000000" if BFIN527_AD7160EVAL
412         help
413           The frequency of CLKIN crystal oscillator on the board in Hz.
414           Warning: This value should match the crystal on the board. Otherwise,
415           peripherals won't work properly.
416
417 config BFIN_KERNEL_CLOCK
418         bool "Re-program Clocks while Kernel boots?"
419         default n
420         help
421           This option decides if kernel clocks are re-programed from the
422           bootloader settings. If the clocks are not set, the SDRAM settings
423           are also not changed, and the Bootloader does 100% of the hardware
424           configuration.
425
426 config PLL_BYPASS
427         bool "Bypass PLL"
428         depends on BFIN_KERNEL_CLOCK
429         default n
430
431 config CLKIN_HALF
432         bool "Half Clock In"
433         depends on BFIN_KERNEL_CLOCK && (! PLL_BYPASS)
434         default n
435         help
436           If this is set the clock will be divided by 2, before it goes to the PLL.
437
438 config VCO_MULT
439         int "VCO Multiplier"
440         depends on BFIN_KERNEL_CLOCK && (! PLL_BYPASS)
441         range 1 64
442         default "22" if BFIN533_EZKIT
443         default "45" if BFIN533_STAMP
444         default "20" if (BFIN537_STAMP || BFIN527_EZKIT || BFIN527_EZKIT_V2 || BFIN548_EZKIT || BFIN548_BLUETECHNIX_CM || BFIN538_EZKIT)
445         default "22" if BFIN533_BLUETECHNIX_CM
446         default "20" if (BFIN537_BLUETECHNIX_CM_E || BFIN537_BLUETECHNIX_CM_U || BFIN527_BLUETECHNIX_CM || BFIN561_BLUETECHNIX_CM)
447         default "20" if BFIN561_EZKIT
448         default "16" if (H8606_HVSISTEMAS || BLACKSTAMP || BFIN526_EZBRD || BFIN518F_EZBRD)
449         default "25" if BFIN527_AD7160EVAL
450         help
451           This controls the frequency of the on-chip PLL. This can be between 1 and 64.
452           PLL Frequency = (Crystal Frequency) * (this setting)
453
454 choice
455         prompt "Core Clock Divider"
456         depends on BFIN_KERNEL_CLOCK
457         default CCLK_DIV_1
458         help
459           This sets the frequency of the core. It can be 1, 2, 4 or 8
460           Core Frequency = (PLL frequency) / (this setting)
461
462 config CCLK_DIV_1
463         bool "1"
464
465 config CCLK_DIV_2
466         bool "2"
467
468 config CCLK_DIV_4
469         bool "4"
470
471 config CCLK_DIV_8
472         bool "8"
473 endchoice
474
475 config SCLK_DIV
476         int "System Clock Divider"
477         depends on BFIN_KERNEL_CLOCK
478         range 1 15
479         default 5
480         help
481           This sets the frequency of the system clock (including SDRAM or DDR).
482           This can be between 1 and 15
483           System Clock = (PLL frequency) / (this setting)
484
485 choice
486         prompt "DDR SDRAM Chip Type"
487         depends on BFIN_KERNEL_CLOCK
488         depends on BF54x
489         default MEM_MT46V32M16_5B
490
491 config MEM_MT46V32M16_6T
492         bool "MT46V32M16_6T"
493
494 config MEM_MT46V32M16_5B
495         bool "MT46V32M16_5B"
496 endchoice
497
498 choice
499         prompt "DDR/SDRAM Timing"
500         depends on BFIN_KERNEL_CLOCK
501         default BFIN_KERNEL_CLOCK_MEMINIT_CALC
502         help
503           This option allows you to specify Blackfin SDRAM/DDR Timing parameters
504           The calculated SDRAM timing parameters may not be 100%
505           accurate - This option is therefore marked experimental.
506
507 config BFIN_KERNEL_CLOCK_MEMINIT_CALC
508         bool "Calculate Timings (EXPERIMENTAL)"
509         depends on EXPERIMENTAL
510
511 config BFIN_KERNEL_CLOCK_MEMINIT_SPEC
512         bool "Provide accurate Timings based on target SCLK"
513         help
514           Please consult the Blackfin Hardware Reference Manuals as well
515           as the memory device datasheet.
516           http://docs.blackfin.uclinux.org/doku.php?id=bfin:sdram
517 endchoice
518
519 menu "Memory Init Control"
520         depends on BFIN_KERNEL_CLOCK_MEMINIT_SPEC
521
522 config MEM_DDRCTL0
523         depends on BF54x
524         hex "DDRCTL0"
525         default 0x0
526
527 config MEM_DDRCTL1
528         depends on BF54x
529         hex "DDRCTL1"
530         default 0x0
531
532 config MEM_DDRCTL2
533         depends on BF54x
534         hex "DDRCTL2"
535         default 0x0
536
537 config MEM_EBIU_DDRQUE
538         depends on BF54x
539         hex "DDRQUE"
540         default 0x0
541
542 config MEM_SDRRC
543         depends on !BF54x
544         hex "SDRRC"
545         default 0x0
546
547 config MEM_SDGCTL
548         depends on !BF54x
549         hex "SDGCTL"
550         default 0x0
551 endmenu
552
553 #
554 # Max & Min Speeds for various Chips
555 #
556 config MAX_VCO_HZ
557         int
558         default 400000000 if BF512
559         default 400000000 if BF514
560         default 400000000 if BF516
561         default 400000000 if BF518
562         default 400000000 if BF522
563         default 600000000 if BF523
564         default 400000000 if BF524
565         default 600000000 if BF525
566         default 400000000 if BF526
567         default 600000000 if BF527
568         default 400000000 if BF531
569         default 400000000 if BF532
570         default 750000000 if BF533
571         default 500000000 if BF534
572         default 400000000 if BF536
573         default 600000000 if BF537
574         default 533333333 if BF538
575         default 533333333 if BF539
576         default 600000000 if BF542
577         default 533333333 if BF544
578         default 600000000 if BF547
579         default 600000000 if BF548
580         default 533333333 if BF549
581         default 600000000 if BF561
582
583 config MIN_VCO_HZ
584         int
585         default 50000000
586
587 config MAX_SCLK_HZ
588         int
589         default 133333333
590
591 config MIN_SCLK_HZ
592         int
593         default 27000000
594
595 comment "Kernel Timer/Scheduler"
596
597 source kernel/Kconfig.hz
598
599 config GENERIC_CLOCKEVENTS
600         bool "Generic clock events"
601         default y
602
603 menu "Clock event device"
604         depends on GENERIC_CLOCKEVENTS
605 config TICKSOURCE_GPTMR0
606         bool "GPTimer0"
607         depends on !SMP
608         select BFIN_GPTIMERS
609
610 config TICKSOURCE_CORETMR
611         bool "Core timer"
612         default y
613 endmenu
614
615 menu "Clock souce"
616         depends on GENERIC_CLOCKEVENTS
617 config CYCLES_CLOCKSOURCE
618         bool "CYCLES"
619         default y
620         depends on !BFIN_SCRATCH_REG_CYCLES
621         depends on !SMP
622         help
623           If you say Y here, you will enable support for using the 'cycles'
624           registers as a clock source.  Doing so means you will be unable to
625           safely write to the 'cycles' register during runtime.  You will
626           still be able to read it (such as for performance monitoring), but
627           writing the registers will most likely crash the kernel.
628
629 config GPTMR0_CLOCKSOURCE
630         bool "GPTimer0"
631         select BFIN_GPTIMERS
632         depends on !TICKSOURCE_GPTMR0
633 endmenu
634
635 config ARCH_USES_GETTIMEOFFSET
636         depends on !GENERIC_CLOCKEVENTS
637         def_bool y
638
639 source kernel/time/Kconfig
640
641 comment "Misc"
642
643 choice
644         prompt "Blackfin Exception Scratch Register"
645         default BFIN_SCRATCH_REG_RETN
646         help
647           Select the resource to reserve for the Exception handler:
648             - RETN: Non-Maskable Interrupt (NMI)
649             - RETE: Exception Return (JTAG/ICE)
650             - CYCLES: Performance counter
651
652           If you are unsure, please select "RETN".
653
654 config BFIN_SCRATCH_REG_RETN
655         bool "RETN"
656         help
657           Use the RETN register in the Blackfin exception handler
658           as a stack scratch register.  This means you cannot
659           safely use NMI on the Blackfin while running Linux, but
660           you can debug the system with a JTAG ICE and use the
661           CYCLES performance registers.
662
663           If you are unsure, please select "RETN".
664
665 config BFIN_SCRATCH_REG_RETE
666         bool "RETE"
667         help
668           Use the RETE register in the Blackfin exception handler
669           as a stack scratch register.  This means you cannot
670           safely use a JTAG ICE while debugging a Blackfin board,
671           but you can safely use the CYCLES performance registers
672           and the NMI.
673
674           If you are unsure, please select "RETN".
675
676 config BFIN_SCRATCH_REG_CYCLES
677         bool "CYCLES"
678         help
679           Use the CYCLES register in the Blackfin exception handler
680           as a stack scratch register.  This means you cannot
681           safely use the CYCLES performance registers on a Blackfin
682           board at anytime, but you can debug the system with a JTAG
683           ICE and use the NMI.
684
685           If you are unsure, please select "RETN".
686
687 endchoice
688
689 endmenu
690
691
692 menu "Blackfin Kernel Optimizations"
693
694 comment "Memory Optimizations"
695
696 config I_ENTRY_L1
697         bool "Locate interrupt entry code in L1 Memory"
698         default y
699         depends on !SMP
700         help
701           If enabled, interrupt entry code (STORE/RESTORE CONTEXT) is linked
702           into L1 instruction memory. (less latency)
703
704 config EXCPT_IRQ_SYSC_L1
705         bool "Locate entire ASM lowlevel exception / interrupt - Syscall and CPLB handler code in L1 Memory"
706         default y
707         depends on !SMP
708         help
709           If enabled, the entire ASM lowlevel exception and interrupt entry code
710           (STORE/RESTORE CONTEXT) is linked into L1 instruction memory.
711           (less latency)
712
713 config DO_IRQ_L1
714         bool "Locate frequently called do_irq dispatcher function in L1 Memory"
715         default y
716         depends on !SMP
717         help
718           If enabled, the frequently called do_irq dispatcher function is linked
719           into L1 instruction memory. (less latency)
720
721 config CORE_TIMER_IRQ_L1
722         bool "Locate frequently called timer_interrupt() function in L1 Memory"
723         default y
724         depends on !SMP
725         help
726           If enabled, the frequently called timer_interrupt() function is linked
727           into L1 instruction memory. (less latency)
728
729 config IDLE_L1
730         bool "Locate frequently idle function in L1 Memory"
731         default y
732         depends on !SMP
733         help
734           If enabled, the frequently called idle function is linked
735           into L1 instruction memory. (less latency)
736
737 config SCHEDULE_L1
738         bool "Locate kernel schedule function in L1 Memory"
739         default y
740         depends on !SMP
741         help
742           If enabled, the frequently called kernel schedule is linked
743           into L1 instruction memory. (less latency)
744
745 config ARITHMETIC_OPS_L1
746         bool "Locate kernel owned arithmetic functions in L1 Memory"
747         default y
748         depends on !SMP
749         help
750           If enabled, arithmetic functions are linked
751           into L1 instruction memory. (less latency)
752
753 config ACCESS_OK_L1
754         bool "Locate access_ok function in L1 Memory"
755         default y
756         depends on !SMP
757         help
758           If enabled, the access_ok function is linked
759           into L1 instruction memory. (less latency)
760
761 config MEMSET_L1
762         bool "Locate memset function in L1 Memory"
763         default y
764         depends on !SMP
765         help
766           If enabled, the memset function is linked
767           into L1 instruction memory. (less latency)
768
769 config MEMCPY_L1
770         bool "Locate memcpy function in L1 Memory"
771         default y
772         depends on !SMP
773         help
774           If enabled, the memcpy function is linked
775           into L1 instruction memory. (less latency)
776
777 config STRCMP_L1
778         bool "locate strcmp function in L1 Memory"
779         default y
780         depends on !SMP
781         help
782           If enabled, the strcmp function is linked
783           into L1 instruction memory (less latency).
784
785 config STRNCMP_L1
786         bool "locate strncmp function in L1 Memory"
787         default y
788         depends on !SMP
789         help
790           If enabled, the strncmp function is linked
791           into L1 instruction memory (less latency).
792
793 config STRCPY_L1
794         bool "locate strcpy function in L1 Memory"
795         default y
796         depends on !SMP
797         help
798           If enabled, the strcpy function is linked
799           into L1 instruction memory (less latency).
800
801 config STRNCPY_L1
802         bool "locate strncpy function in L1 Memory"
803         default y
804         depends on !SMP
805         help
806           If enabled, the strncpy function is linked
807           into L1 instruction memory (less latency).
808
809 config SYS_BFIN_SPINLOCK_L1
810         bool "Locate sys_bfin_spinlock function in L1 Memory"
811         default y
812         depends on !SMP
813         help
814           If enabled, sys_bfin_spinlock function is linked
815           into L1 instruction memory. (less latency)
816
817 config IP_CHECKSUM_L1
818         bool "Locate IP Checksum function in L1 Memory"
819         default n
820         depends on !SMP
821         help
822           If enabled, the IP Checksum function is linked
823           into L1 instruction memory. (less latency)
824
825 config CACHELINE_ALIGNED_L1
826         bool "Locate cacheline_aligned data to L1 Data Memory"
827         default y if !BF54x
828         default n if BF54x
829         depends on !SMP && !BF531
830         help
831           If enabled, cacheline_aligned data is linked
832           into L1 data memory. (less latency)
833
834 config SYSCALL_TAB_L1
835         bool "Locate Syscall Table L1 Data Memory"
836         default n
837         depends on !SMP && !BF531
838         help
839           If enabled, the Syscall LUT is linked
840           into L1 data memory. (less latency)
841
842 config CPLB_SWITCH_TAB_L1
843         bool "Locate CPLB Switch Tables L1 Data Memory"
844         default n
845         depends on !SMP && !BF531
846         help
847           If enabled, the CPLB Switch Tables are linked
848           into L1 data memory. (less latency)
849
850 config ICACHE_FLUSH_L1
851         bool "Locate icache flush funcs in L1 Inst Memory"
852         default y
853         help
854           If enabled, the Blackfin icache flushing functions are linked
855           into L1 instruction memory.
856
857           Note that this might be required to address anomalies, but
858           these functions are pretty small, so it shouldn't be too bad.
859           If you are using a processor affected by an anomaly, the build
860           system will double check for you and prevent it.
861
862 config DCACHE_FLUSH_L1
863         bool "Locate dcache flush funcs in L1 Inst Memory"
864         default y
865         depends on !SMP
866         help
867           If enabled, the Blackfin dcache flushing functions are linked
868           into L1 instruction memory.
869
870 config APP_STACK_L1
871         bool "Support locating application stack in L1 Scratch Memory"
872         default y
873         depends on !SMP
874         help
875           If enabled the application stack can be located in L1
876           scratch memory (less latency).
877
878           Currently only works with FLAT binaries.
879
880 config EXCEPTION_L1_SCRATCH
881         bool "Locate exception stack in L1 Scratch Memory"
882         default n
883         depends on !SMP && !APP_STACK_L1
884         help
885           Whenever an exception occurs, use the L1 Scratch memory for
886           stack storage.  You cannot place the stacks of FLAT binaries
887           in L1 when using this option.
888
889           If you don't use L1 Scratch, then you should say Y here.
890
891 comment "Speed Optimizations"
892 config BFIN_INS_LOWOVERHEAD
893         bool "ins[bwl] low overhead, higher interrupt latency"
894         default y
895         depends on !SMP
896         help
897           Reads on the Blackfin are speculative. In Blackfin terms, this means
898           they can be interrupted at any time (even after they have been issued
899           on to the external bus), and re-issued after the interrupt occurs.
900           For memory - this is not a big deal, since memory does not change if
901           it sees a read.
902
903           If a FIFO is sitting on the end of the read, it will see two reads,
904           when the core only sees one since the FIFO receives both the read
905           which is cancelled (and not delivered to the core) and the one which
906           is re-issued (which is delivered to the core).
907
908           To solve this, interrupts are turned off before reads occur to
909           I/O space. This option controls which the overhead/latency of
910           controlling interrupts during this time
911            "n" turns interrupts off every read
912                 (higher overhead, but lower interrupt latency)
913            "y" turns interrupts off every loop
914                 (low overhead, but longer interrupt latency)
915
916           default behavior is to leave this set to on (type "Y"). If you are experiencing
917           interrupt latency issues, it is safe and OK to turn this off.
918
919 endmenu
920
921 choice
922         prompt "Kernel executes from"
923         help
924           Choose the memory type that the kernel will be running in.
925
926 config RAMKERNEL
927         bool "RAM"
928         help
929           The kernel will be resident in RAM when running.
930
931 config ROMKERNEL
932         bool "ROM"
933         help
934           The kernel will be resident in FLASH/ROM when running.
935
936 endchoice
937
938 # Common code uses "ROMKERNEL" or "XIP_KERNEL", so define both
939 config XIP_KERNEL
940         bool
941         default y
942         depends on ROMKERNEL
943
944 source "mm/Kconfig"
945
946 config BFIN_GPTIMERS
947         tristate "Enable Blackfin General Purpose Timers API"
948         default n
949         help
950           Enable support for the General Purpose Timers API.  If you
951           are unsure, say N.
952
953           To compile this driver as a module, choose M here: the module
954           will be called gptimers.
955
956 config HAVE_PWM
957         tristate "Enable PWM API support"
958         depends on BFIN_GPTIMERS
959         help
960           Enable support for the Pulse Width Modulation framework (as
961           found in linux/pwm.h).
962
963           To compile this driver as a module, choose M here: the module
964           will be called pwm.
965
966 choice
967         prompt "Uncached DMA region"
968         default DMA_UNCACHED_1M
969 config DMA_UNCACHED_4M
970         bool "Enable 4M DMA region"
971 config DMA_UNCACHED_2M
972         bool "Enable 2M DMA region"
973 config DMA_UNCACHED_1M
974         bool "Enable 1M DMA region"
975 config DMA_UNCACHED_512K
976         bool "Enable 512K DMA region"
977 config DMA_UNCACHED_256K
978         bool "Enable 256K DMA region"
979 config DMA_UNCACHED_128K
980         bool "Enable 128K DMA region"
981 config DMA_UNCACHED_NONE
982         bool "Disable DMA region"
983 endchoice
984
985
986 comment "Cache Support"
987
988 config BFIN_ICACHE
989         bool "Enable ICACHE"
990         default y
991 config BFIN_EXTMEM_ICACHEABLE
992         bool "Enable ICACHE for external memory"
993         depends on BFIN_ICACHE
994         default y
995 config BFIN_L2_ICACHEABLE
996         bool "Enable ICACHE for L2 SRAM"
997         depends on BFIN_ICACHE
998         depends on BF54x || BF561
999         default n
1000
1001 config BFIN_DCACHE
1002         bool "Enable DCACHE"
1003         default y
1004 config BFIN_DCACHE_BANKA
1005         bool "Enable only 16k BankA DCACHE - BankB is SRAM"
1006         depends on BFIN_DCACHE && !BF531
1007         default n
1008 config BFIN_EXTMEM_DCACHEABLE
1009         bool "Enable DCACHE for external memory"
1010         depends on BFIN_DCACHE
1011         default y
1012 choice
1013         prompt "External memory DCACHE policy"
1014         depends on BFIN_EXTMEM_DCACHEABLE
1015         default BFIN_EXTMEM_WRITEBACK if !SMP
1016         default BFIN_EXTMEM_WRITETHROUGH if SMP
1017 config BFIN_EXTMEM_WRITEBACK
1018         bool "Write back"
1019         depends on !SMP
1020         help
1021           Write Back Policy:
1022             Cached data will be written back to SDRAM only when needed.
1023             This can give a nice increase in performance, but beware of
1024             broken drivers that do not properly invalidate/flush their
1025             cache.
1026
1027           Write Through Policy:
1028             Cached data will always be written back to SDRAM when the
1029             cache is updated.  This is a completely safe setting, but
1030             performance is worse than Write Back.
1031
1032           If you are unsure of the options and you want to be safe,
1033           then go with Write Through.
1034
1035 config BFIN_EXTMEM_WRITETHROUGH
1036         bool "Write through"
1037         help
1038           Write Back Policy:
1039             Cached data will be written back to SDRAM only when needed.
1040             This can give a nice increase in performance, but beware of
1041             broken drivers that do not properly invalidate/flush their
1042             cache.
1043
1044           Write Through Policy:
1045             Cached data will always be written back to SDRAM when the
1046             cache is updated.  This is a completely safe setting, but
1047             performance is worse than Write Back.
1048
1049           If you are unsure of the options and you want to be safe,
1050           then go with Write Through.
1051
1052 endchoice
1053
1054 config BFIN_L2_DCACHEABLE
1055         bool "Enable DCACHE for L2 SRAM"
1056         depends on BFIN_DCACHE
1057         depends on (BF54x || BF561) && !SMP
1058         default n
1059 choice
1060         prompt "L2 SRAM DCACHE policy"
1061         depends on BFIN_L2_DCACHEABLE
1062         default BFIN_L2_WRITEBACK
1063 config BFIN_L2_WRITEBACK
1064         bool "Write back"
1065
1066 config BFIN_L2_WRITETHROUGH
1067         bool "Write through"
1068 endchoice
1069
1070
1071 comment "Memory Protection Unit"
1072 config MPU
1073         bool "Enable the memory protection unit (EXPERIMENTAL)"
1074         default n
1075         help
1076           Use the processor's MPU to protect applications from accessing
1077           memory they do not own.  This comes at a performance penalty
1078           and is recommended only for debugging.
1079
1080 comment "Asynchronous Memory Configuration"
1081
1082 menu "EBIU_AMGCTL Global Control"
1083 config C_AMCKEN
1084         bool "Enable CLKOUT"
1085         default y
1086
1087 config C_CDPRIO
1088         bool "DMA has priority over core for ext. accesses"
1089         default n
1090
1091 config C_B0PEN
1092         depends on BF561
1093         bool "Bank 0 16 bit packing enable"
1094         default y
1095
1096 config C_B1PEN
1097         depends on BF561
1098         bool "Bank 1 16 bit packing enable"
1099         default y
1100
1101 config C_B2PEN
1102         depends on BF561
1103         bool "Bank 2 16 bit packing enable"
1104         default y
1105
1106 config C_B3PEN
1107         depends on BF561
1108         bool "Bank 3 16 bit packing enable"
1109         default n
1110
1111 choice
1112         prompt "Enable Asynchronous Memory Banks"
1113         default C_AMBEN_ALL
1114
1115 config C_AMBEN
1116         bool "Disable All Banks"
1117
1118 config C_AMBEN_B0
1119         bool "Enable Bank 0"
1120
1121 config C_AMBEN_B0_B1
1122         bool "Enable Bank 0 & 1"
1123
1124 config C_AMBEN_B0_B1_B2
1125         bool "Enable Bank 0 & 1 & 2"
1126
1127 config C_AMBEN_ALL
1128         bool "Enable All Banks"
1129 endchoice
1130 endmenu
1131
1132 menu "EBIU_AMBCTL Control"
1133 config BANK_0
1134         hex "Bank 0 (AMBCTL0.L)"
1135         default 0x7BB0
1136         help
1137           These are the low 16 bits of the EBIU_AMBCTL0 MMR which are
1138           used to control the Asynchronous Memory Bank 0 settings.
1139
1140 config BANK_1
1141         hex "Bank 1 (AMBCTL0.H)"
1142         default 0x7BB0
1143         default 0x5558 if BF54x
1144         help
1145           These are the high 16 bits of the EBIU_AMBCTL0 MMR which are
1146           used to control the Asynchronous Memory Bank 1 settings.
1147
1148 config BANK_2
1149         hex "Bank 2 (AMBCTL1.L)"
1150         default 0x7BB0
1151         help
1152           These are the low 16 bits of the EBIU_AMBCTL1 MMR which are
1153           used to control the Asynchronous Memory Bank 2 settings.
1154
1155 config BANK_3
1156         hex "Bank 3 (AMBCTL1.H)"
1157         default 0x99B3
1158         help
1159           These are the high 16 bits of the EBIU_AMBCTL1 MMR which are
1160           used to control the Asynchronous Memory Bank 3 settings.
1161
1162 endmenu
1163
1164 config EBIU_MBSCTLVAL
1165         hex "EBIU Bank Select Control Register"
1166         depends on BF54x
1167         default 0
1168
1169 config EBIU_MODEVAL
1170         hex "Flash Memory Mode Control Register"
1171         depends on BF54x
1172         default 1
1173
1174 config EBIU_FCTLVAL
1175         hex "Flash Memory Bank Control Register"
1176         depends on BF54x
1177         default 6
1178 endmenu
1179
1180 #############################################################################
1181 menu "Bus options (PCI, PCMCIA, EISA, MCA, ISA)"
1182
1183 config PCI
1184         bool "PCI support"
1185         depends on BROKEN
1186         help
1187           Support for PCI bus.
1188
1189 source "drivers/pci/Kconfig"
1190
1191 source "drivers/pcmcia/Kconfig"
1192
1193 source "drivers/pci/hotplug/Kconfig"
1194
1195 endmenu
1196
1197 menu "Executable file formats"
1198
1199 source "fs/Kconfig.binfmt"
1200
1201 endmenu
1202
1203 menu "Power management options"
1204
1205 source "kernel/power/Kconfig"
1206
1207 config ARCH_SUSPEND_POSSIBLE
1208         def_bool y
1209
1210 choice
1211         prompt "Standby Power Saving Mode"
1212         depends on PM
1213         default PM_BFIN_SLEEP_DEEPER
1214 config  PM_BFIN_SLEEP_DEEPER
1215         bool "Sleep Deeper"
1216         help
1217           Sleep "Deeper" Mode (High Power Savings) - This mode reduces dynamic
1218           power dissipation by disabling the clock to the processor core (CCLK).
1219           Furthermore, Standby sets the internal power supply voltage (VDDINT)
1220           to 0.85 V to provide the greatest power savings, while preserving the
1221           processor state.
1222           The PLL and system clock (SCLK) continue to operate at a very low
1223           frequency of about 3.3 MHz. To preserve data integrity in the SDRAM,
1224           the SDRAM is put into Self Refresh Mode. Typically an external event
1225           such as GPIO interrupt or RTC activity wakes up the processor.
1226           Various Peripherals such as UART, SPORT, PPI may not function as
1227           normal during Sleep Deeper, due to the reduced SCLK frequency.
1228           When in the sleep mode, system DMA access to L1 memory is not supported.
1229
1230           If unsure, select "Sleep Deeper".
1231
1232 config  PM_BFIN_SLEEP
1233         bool "Sleep"
1234         help
1235           Sleep Mode (High Power Savings) - The sleep mode reduces power
1236           dissipation by disabling the clock to the processor core (CCLK).
1237           The PLL and system clock (SCLK), however, continue to operate in
1238           this mode. Typically an external event or RTC activity will wake
1239           up the processor. When in the sleep mode, system DMA access to L1
1240           memory is not supported.
1241
1242           If unsure, select "Sleep Deeper".
1243 endchoice
1244
1245 comment "Possible Suspend Mem / Hibernate Wake-Up Sources"
1246         depends on PM
1247
1248 config PM_BFIN_WAKE_PH6
1249         bool "Allow Wake-Up from on-chip PHY or PH6 GP"
1250         depends on PM && (BF51x || BF52x || BF534 || BF536 || BF537)
1251         default n
1252         help
1253           Enable PHY and PH6 GP Wake-Up (Voltage Regulator Power-Up)
1254
1255 config PM_BFIN_WAKE_GP
1256         bool "Allow Wake-Up from GPIOs"
1257         depends on PM && BF54x
1258         default n
1259         help
1260           Enable General-Purpose Wake-Up (Voltage Regulator Power-Up)
1261           (all processors, except ADSP-BF549). This option sets
1262           the general-purpose wake-up enable (GPWE) control bit to enable
1263           wake-up upon detection of an active low signal on the /GPW (PH7) pin.
1264           On ADSP-BF549 this option enables the the same functionality on the
1265           /MRXON pin also PH7.
1266
1267 endmenu
1268
1269 menu "CPU Frequency scaling"
1270
1271 source "drivers/cpufreq/Kconfig"
1272
1273 config BFIN_CPU_FREQ
1274         bool
1275         depends on CPU_FREQ
1276         select CPU_FREQ_TABLE
1277         default y
1278
1279 config CPU_VOLTAGE
1280         bool "CPU Voltage scaling"
1281         depends on EXPERIMENTAL
1282         depends on CPU_FREQ
1283         default n
1284         help
1285           Say Y here if you want CPU voltage scaling according to the CPU frequency.
1286           This option violates the PLL BYPASS recommendation in the Blackfin Processor
1287           manuals. There is a theoretical risk that during VDDINT transitions
1288           the PLL may unlock.
1289
1290 endmenu
1291
1292 source "net/Kconfig"
1293
1294 source "drivers/Kconfig"
1295
1296 source "drivers/firmware/Kconfig"
1297
1298 source "fs/Kconfig"
1299
1300 source "arch/blackfin/Kconfig.debug"
1301
1302 source "security/Kconfig"
1303
1304 source "crypto/Kconfig"
1305
1306 source "lib/Kconfig"