Merge branch 'integration' into for-linus
[pandora-kernel.git] / arch / arm / plat-mxc / include / mach / hardware.h
1 /*
2  * Copyright 2004-2007 Freescale Semiconductor, Inc. All Rights Reserved.
3  * Copyright 2008 Juergen Beisert, kernel@pengutronix.de
4  *
5  * This program is free software; you can redistribute it and/or
6  * modify it under the terms of the GNU General Public License
7  * as published by the Free Software Foundation; either version 2
8  * of the License, or (at your option) any later version.
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  *
14  * You should have received a copy of the GNU General Public License
15  * along with this program; if not, write to the Free Software
16  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston,
17  * MA  02110-1301, USA.
18  */
19
20 #ifndef __ASM_ARCH_MXC_HARDWARE_H__
21 #define __ASM_ARCH_MXC_HARDWARE_H__
22
23 #include <asm/sizes.h>
24
25 #ifdef __ASSEMBLER__
26 #define IOMEM(addr)     (addr)
27 #else
28 #define IOMEM(addr)     ((void __force __iomem *)(addr))
29 #endif
30
31 #define IMX_IO_P2V_MODULE(addr, module)                                 \
32         (((addr) - module ## _BASE_ADDR) < module ## _SIZE ?            \
33          (addr) - (module ## _BASE_ADDR) + (module ## _BASE_ADDR_VIRT) : 0)
34
35 /*
36  * This is rather complicated for humans and ugly to verify, but for a machine
37  * it's OK.  Still more as it is usually only applied to constants.  The upsides
38  * on using this approach are:
39  *
40  *  - same mapping on all i.MX machines
41  *  - works for assembler, too
42  *  - no need to nurture #defines for virtual addresses
43  *
44  * The downside it, it's hard to verify (but I have a script for that).
45  *
46  * Obviously this needs to be injective for each SoC.  In general it maps the
47  * whole address space to [0xf4000000, 0xf5ffffff].  So [0xf6000000,0xfeffffff]
48  * is free for per-machine use (e.g. KZM_ARM11_01 uses 64MiB there).
49  *
50  * It applies the following mappings for the different SoCs:
51  *
52  * mx1:
53  *      IO      0x00200000+0x100000     ->      0xf4000000+0x100000
54  * mx21:
55  *      AIPI    0x10000000+0x100000     ->      0xf4400000+0x100000
56  *      SAHB1   0x80000000+0x100000     ->      0xf4000000+0x100000
57  *      X_MEMC  0xdf000000+0x004000     ->      0xf5f00000+0x004000
58  * mx25:
59  *      AIPS1   0x43f00000+0x100000     ->      0xf5300000+0x100000
60  *      AIPS2   0x53f00000+0x100000     ->      0xf5700000+0x100000
61  *      AVIC    0x68000000+0x100000     ->      0xf5800000+0x100000
62  * mx27:
63  *      AIPI    0x10000000+0x100000     ->      0xf4400000+0x100000
64  *      SAHB1   0x80000000+0x100000     ->      0xf4000000+0x100000
65  *      X_MEMC  0xd8000000+0x100000     ->      0xf5c00000+0x100000
66  * mx31:
67  *      AIPS1   0x43f00000+0x100000     ->      0xf5300000+0x100000
68  *      AIPS2   0x53f00000+0x100000     ->      0xf5700000+0x100000
69  *      AVIC    0x68000000+0x100000     ->      0xf5800000+0x100000
70  *      X_MEMC  0xb8000000+0x010000     ->      0xf4c00000+0x010000
71  *      SPBA0   0x50000000+0x100000     ->      0xf5400000+0x100000
72  * mx35:
73  *      AIPS1   0x43f00000+0x100000     ->      0xf5300000+0x100000
74  *      AIPS2   0x53f00000+0x100000     ->      0xf5700000+0x100000
75  *      AVIC    0x68000000+0x100000     ->      0xf5800000+0x100000
76  *      X_MEMC  0xb8000000+0x010000     ->      0xf4c00000+0x010000
77  *      SPBA0   0x50000000+0x100000     ->      0xf5400000+0x100000
78  * mx50:
79  *      TZIC    0x0fffc000+0x004000     ->      0xf4bfc000+0x004000
80  *      SPBA0   0x50000000+0x100000     ->      0xf5400000+0x100000
81  *      AIPS1   0x53f00000+0x100000     ->      0xf5700000+0x100000
82  *      AIPS2   0x63f00000+0x100000     ->      0xf5300000+0x100000
83  * mx51:
84  *      IRAM    0x1ffe0000+0x020000     ->      0xf4fe0000+0x020000
85  *      DEBUG   0x60000000+0x100000     ->      0xf5000000+0x100000
86  *      SPBA0   0x70000000+0x100000     ->      0xf5400000+0x100000
87  *      AIPS1   0x73f00000+0x100000     ->      0xf5700000+0x100000
88  *      AIPS2   0x83f00000+0x100000     ->      0xf4300000+0x100000
89  */
90 #define IMX_IO_P2V(x)   (                                               \
91                         0xf4000000 +                                    \
92                         (((x) & 0x50000000) >> 6) +                     \
93                         (((x) & 0x0b000000) >> 4) +                     \
94                         (((x) & 0x000fffff)))
95
96 #define IMX_IO_ADDRESS(x)       IOMEM(IMX_IO_P2V(x))
97
98 #include <mach/mxc.h>
99
100 #ifdef CONFIG_ARCH_MX5
101 #include <mach/mx50.h>
102 #include <mach/mx51.h>
103 #include <mach/mx53.h>
104 #endif
105
106 #ifdef CONFIG_ARCH_MX3
107 #include <mach/mx3x.h>
108 #include <mach/mx31.h>
109 #include <mach/mx35.h>
110 #endif
111
112 #ifdef CONFIG_ARCH_MX2
113 # include <mach/mx2x.h>
114 # ifdef CONFIG_MACH_MX21
115 #  include <mach/mx21.h>
116 # endif
117 # ifdef CONFIG_MACH_MX27
118 #  include <mach/mx27.h>
119 # endif
120 #endif
121
122 #ifdef CONFIG_ARCH_MX1
123 # include <mach/mx1.h>
124 #endif
125
126 #ifdef CONFIG_ARCH_MX25
127 # include <mach/mx25.h>
128 #endif
129
130 #define imx_map_entry(soc, name, _type) {                               \
131         .virtual = soc ## _IO_P2V(soc ## _ ## name ## _BASE_ADDR),      \
132         .pfn = __phys_to_pfn(soc ## _ ## name ## _BASE_ADDR),           \
133         .length = soc ## _ ## name ## _SIZE,                            \
134         .type = _type,                                                  \
135 }
136
137 #endif /* __ASM_ARCH_MXC_HARDWARE_H__ */