Merge branch 'for-linus' of git://git.kernel.org/pub/scm/linux/kernel/git/rafael...
[pandora-kernel.git] / arch / arm / mach-shmobile / clock-sh7372.c
1 /*
2  * SH7372 clock framework support
3  *
4  * Copyright (C) 2010 Magnus Damm
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA
18  */
19 #include <linux/init.h>
20 #include <linux/kernel.h>
21 #include <linux/io.h>
22 #include <linux/sh_clk.h>
23 #include <linux/clkdev.h>
24 #include <mach/common.h>
25
26 /* SH7372 registers */
27 #define FRQCRA          0xe6150000
28 #define FRQCRB          0xe6150004
29 #define FRQCRC          0xe61500e0
30 #define FRQCRD          0xe61500e4
31 #define VCLKCR1         0xe6150008
32 #define VCLKCR2         0xe615000c
33 #define VCLKCR3         0xe615001c
34 #define FMSICKCR        0xe6150010
35 #define FMSOCKCR        0xe6150014
36 #define FSIACKCR        0xe6150018
37 #define FSIBCKCR        0xe6150090
38 #define SUBCKCR         0xe6150080
39 #define SPUCKCR         0xe6150084
40 #define VOUCKCR         0xe6150088
41 #define HDMICKCR        0xe6150094
42 #define DSITCKCR        0xe6150060
43 #define DSI0PCKCR       0xe6150064
44 #define DSI1PCKCR       0xe6150098
45 #define PLLC01CR        0xe6150028
46 #define PLLC2CR         0xe615002c
47 #define SMSTPCR0        0xe6150130
48 #define SMSTPCR1        0xe6150134
49 #define SMSTPCR2        0xe6150138
50 #define SMSTPCR3        0xe615013c
51 #define SMSTPCR4        0xe6150140
52
53 #define FSIDIVA         0xFE1F8000
54 #define FSIDIVB         0xFE1F8008
55
56 /* Platforms must set frequency on their DV_CLKI pin */
57 struct clk sh7372_dv_clki_clk = {
58 };
59
60 /* Fixed 32 KHz root clock from EXTALR pin */
61 static struct clk r_clk = {
62         .rate           = 32768,
63 };
64
65 /*
66  * 26MHz default rate for the EXTAL1 root input clock.
67  * If needed, reset this with clk_set_rate() from the platform code.
68  */
69 struct clk sh7372_extal1_clk = {
70         .rate           = 26000000,
71 };
72
73 /*
74  * 48MHz default rate for the EXTAL2 root input clock.
75  * If needed, reset this with clk_set_rate() from the platform code.
76  */
77 struct clk sh7372_extal2_clk = {
78         .rate           = 48000000,
79 };
80
81 /* A fixed divide-by-2 block */
82 static unsigned long div2_recalc(struct clk *clk)
83 {
84         return clk->parent->rate / 2;
85 }
86
87 static struct clk_ops div2_clk_ops = {
88         .recalc         = div2_recalc,
89 };
90
91 /* Divide dv_clki by two */
92 struct clk sh7372_dv_clki_div2_clk = {
93         .ops            = &div2_clk_ops,
94         .parent         = &sh7372_dv_clki_clk,
95 };
96
97 /* Divide extal1 by two */
98 static struct clk extal1_div2_clk = {
99         .ops            = &div2_clk_ops,
100         .parent         = &sh7372_extal1_clk,
101 };
102
103 /* Divide extal2 by two */
104 static struct clk extal2_div2_clk = {
105         .ops            = &div2_clk_ops,
106         .parent         = &sh7372_extal2_clk,
107 };
108
109 /* Divide extal2 by four */
110 static struct clk extal2_div4_clk = {
111         .ops            = &div2_clk_ops,
112         .parent         = &extal2_div2_clk,
113 };
114
115 /* PLLC0 and PLLC1 */
116 static unsigned long pllc01_recalc(struct clk *clk)
117 {
118         unsigned long mult = 1;
119
120         if (__raw_readl(PLLC01CR) & (1 << 14))
121                 mult = (((__raw_readl(clk->enable_reg) >> 24) & 0x3f) + 1) * 2;
122
123         return clk->parent->rate * mult;
124 }
125
126 static struct clk_ops pllc01_clk_ops = {
127         .recalc         = pllc01_recalc,
128 };
129
130 static struct clk pllc0_clk = {
131         .ops            = &pllc01_clk_ops,
132         .flags          = CLK_ENABLE_ON_INIT,
133         .parent         = &extal1_div2_clk,
134         .enable_reg     = (void __iomem *)FRQCRC,
135 };
136
137 static struct clk pllc1_clk = {
138         .ops            = &pllc01_clk_ops,
139         .flags          = CLK_ENABLE_ON_INIT,
140         .parent         = &extal1_div2_clk,
141         .enable_reg     = (void __iomem *)FRQCRA,
142 };
143
144 /* Divide PLLC1 by two */
145 static struct clk pllc1_div2_clk = {
146         .ops            = &div2_clk_ops,
147         .parent         = &pllc1_clk,
148 };
149
150 /* PLLC2 */
151
152 /* Indices are important - they are the actual src selecting values */
153 static struct clk *pllc2_parent[] = {
154         [0] = &extal1_div2_clk,
155         [1] = &extal2_div2_clk,
156         [2] = &sh7372_dv_clki_div2_clk,
157 };
158
159 /* Only multipliers 20 * 2 to 46 * 2 are valid, last entry for CPUFREQ_TABLE_END */
160 static struct cpufreq_frequency_table pllc2_freq_table[29];
161
162 static void pllc2_table_rebuild(struct clk *clk)
163 {
164         int i;
165
166         /* Initialise PLLC2 frequency table */
167         for (i = 0; i < ARRAY_SIZE(pllc2_freq_table) - 2; i++) {
168                 pllc2_freq_table[i].frequency = clk->parent->rate * (i + 20) * 2;
169                 pllc2_freq_table[i].index = i;
170         }
171
172         /* This is a special entry - switching PLL off makes it a repeater */
173         pllc2_freq_table[i].frequency = clk->parent->rate;
174         pllc2_freq_table[i].index = i;
175
176         pllc2_freq_table[++i].frequency = CPUFREQ_TABLE_END;
177         pllc2_freq_table[i].index = i;
178 }
179
180 static unsigned long pllc2_recalc(struct clk *clk)
181 {
182         unsigned long mult = 1;
183
184         pllc2_table_rebuild(clk);
185
186         /*
187          * If the PLL is off, mult == 1, clk->rate will be updated in
188          * pllc2_enable().
189          */
190         if (__raw_readl(PLLC2CR) & (1 << 31))
191                 mult = (((__raw_readl(PLLC2CR) >> 24) & 0x3f) + 1) * 2;
192
193         return clk->parent->rate * mult;
194 }
195
196 static long pllc2_round_rate(struct clk *clk, unsigned long rate)
197 {
198         return clk_rate_table_round(clk, clk->freq_table, rate);
199 }
200
201 static int pllc2_enable(struct clk *clk)
202 {
203         int i;
204
205         __raw_writel(__raw_readl(PLLC2CR) | 0x80000000, PLLC2CR);
206
207         for (i = 0; i < 100; i++)
208                 if (__raw_readl(PLLC2CR) & 0x80000000) {
209                         clk->rate = pllc2_recalc(clk);
210                         return 0;
211                 }
212
213         pr_err("%s(): timeout!\n", __func__);
214
215         return -ETIMEDOUT;
216 }
217
218 static void pllc2_disable(struct clk *clk)
219 {
220         __raw_writel(__raw_readl(PLLC2CR) & ~0x80000000, PLLC2CR);
221 }
222
223 static int pllc2_set_rate(struct clk *clk, unsigned long rate)
224 {
225         unsigned long value;
226         int idx;
227
228         idx = clk_rate_table_find(clk, clk->freq_table, rate);
229         if (idx < 0)
230                 return idx;
231
232         if (rate == clk->parent->rate)
233                 return -EINVAL;
234
235         value = __raw_readl(PLLC2CR) & ~(0x3f << 24);
236
237         __raw_writel((value & ~0x80000000) | ((idx + 19) << 24), PLLC2CR);
238
239         return 0;
240 }
241
242 static int pllc2_set_parent(struct clk *clk, struct clk *parent)
243 {
244         u32 value;
245         int ret, i;
246
247         if (!clk->parent_table || !clk->parent_num)
248                 return -EINVAL;
249
250         /* Search the parent */
251         for (i = 0; i < clk->parent_num; i++)
252                 if (clk->parent_table[i] == parent)
253                         break;
254
255         if (i == clk->parent_num)
256                 return -ENODEV;
257
258         ret = clk_reparent(clk, parent);
259         if (ret < 0)
260                 return ret;
261
262         value = __raw_readl(PLLC2CR) & ~(3 << 6);
263
264         __raw_writel(value | (i << 6), PLLC2CR);
265
266         /* Rebiuld the frequency table */
267         pllc2_table_rebuild(clk);
268
269         return 0;
270 }
271
272 static struct clk_ops pllc2_clk_ops = {
273         .recalc         = pllc2_recalc,
274         .round_rate     = pllc2_round_rate,
275         .set_rate       = pllc2_set_rate,
276         .enable         = pllc2_enable,
277         .disable        = pllc2_disable,
278         .set_parent     = pllc2_set_parent,
279 };
280
281 struct clk sh7372_pllc2_clk = {
282         .ops            = &pllc2_clk_ops,
283         .parent         = &extal1_div2_clk,
284         .freq_table     = pllc2_freq_table,
285         .nr_freqs       = ARRAY_SIZE(pllc2_freq_table) - 1,
286         .parent_table   = pllc2_parent,
287         .parent_num     = ARRAY_SIZE(pllc2_parent),
288 };
289
290 /* External input clock (pin name: FSIACK/FSIBCK ) */
291 struct clk sh7372_fsiack_clk = {
292 };
293
294 struct clk sh7372_fsibck_clk = {
295 };
296
297 static struct clk *main_clks[] = {
298         &sh7372_dv_clki_clk,
299         &r_clk,
300         &sh7372_extal1_clk,
301         &sh7372_extal2_clk,
302         &sh7372_dv_clki_div2_clk,
303         &extal1_div2_clk,
304         &extal2_div2_clk,
305         &extal2_div4_clk,
306         &pllc0_clk,
307         &pllc1_clk,
308         &pllc1_div2_clk,
309         &sh7372_pllc2_clk,
310         &sh7372_fsiack_clk,
311         &sh7372_fsibck_clk,
312 };
313
314 static void div4_kick(struct clk *clk)
315 {
316         unsigned long value;
317
318         /* set KICK bit in FRQCRB to update hardware setting */
319         value = __raw_readl(FRQCRB);
320         value |= (1 << 31);
321         __raw_writel(value, FRQCRB);
322 }
323
324 static int divisors[] = { 2, 3, 4, 6, 8, 12, 16, 18,
325                           24, 32, 36, 48, 0, 72, 96, 0 };
326
327 static struct clk_div_mult_table div4_div_mult_table = {
328         .divisors = divisors,
329         .nr_divisors = ARRAY_SIZE(divisors),
330 };
331
332 static struct clk_div4_table div4_table = {
333         .div_mult_table = &div4_div_mult_table,
334         .kick = div4_kick,
335 };
336
337 enum { DIV4_I, DIV4_ZG, DIV4_B, DIV4_M1, DIV4_CSIR,
338        DIV4_ZTR, DIV4_ZT, DIV4_ZX, DIV4_HP,
339        DIV4_ISPB, DIV4_S, DIV4_ZB, DIV4_ZB3, DIV4_CP,
340        DIV4_DDRP, DIV4_NR };
341
342 #define DIV4(_reg, _bit, _mask, _flags) \
343   SH_CLK_DIV4(&pllc1_clk, _reg, _bit, _mask, _flags)
344
345 static struct clk div4_clks[DIV4_NR] = {
346         [DIV4_I] = DIV4(FRQCRA, 20, 0x6fff, CLK_ENABLE_ON_INIT),
347         [DIV4_ZG] = DIV4(FRQCRA, 16, 0x6fff, CLK_ENABLE_ON_INIT),
348         [DIV4_B] = DIV4(FRQCRA, 8, 0x6fff, CLK_ENABLE_ON_INIT),
349         [DIV4_M1] = DIV4(FRQCRA, 4, 0x6fff, CLK_ENABLE_ON_INIT),
350         [DIV4_CSIR] = DIV4(FRQCRA, 0, 0x6fff, 0),
351         [DIV4_ZTR] = DIV4(FRQCRB, 20, 0x6fff, 0),
352         [DIV4_ZT] = DIV4(FRQCRB, 16, 0x6fff, 0),
353         [DIV4_ZX] = DIV4(FRQCRB, 12, 0x6fff, 0),
354         [DIV4_HP] = DIV4(FRQCRB, 4, 0x6fff, 0),
355         [DIV4_ISPB] = DIV4(FRQCRC, 20, 0x6fff, 0),
356         [DIV4_S] = DIV4(FRQCRC, 12, 0x6fff, 0),
357         [DIV4_ZB] = DIV4(FRQCRC, 8, 0x6fff, 0),
358         [DIV4_ZB3] = DIV4(FRQCRC, 4, 0x6fff, 0),
359         [DIV4_CP] = DIV4(FRQCRC, 0, 0x6fff, 0),
360         [DIV4_DDRP] = DIV4(FRQCRD, 0, 0x677c, 0),
361 };
362
363 enum { DIV6_VCK1, DIV6_VCK2, DIV6_VCK3, DIV6_FMSI, DIV6_FMSO,
364        DIV6_SUB, DIV6_SPU,
365        DIV6_VOU, DIV6_DSIT, DIV6_DSI0P, DIV6_DSI1P,
366        DIV6_NR };
367
368 static struct clk div6_clks[DIV6_NR] = {
369         [DIV6_VCK1] = SH_CLK_DIV6(&pllc1_div2_clk, VCLKCR1, 0),
370         [DIV6_VCK2] = SH_CLK_DIV6(&pllc1_div2_clk, VCLKCR2, 0),
371         [DIV6_VCK3] = SH_CLK_DIV6(&pllc1_div2_clk, VCLKCR3, 0),
372         [DIV6_FMSI] = SH_CLK_DIV6(&pllc1_div2_clk, FMSICKCR, 0),
373         [DIV6_FMSO] = SH_CLK_DIV6(&pllc1_div2_clk, FMSOCKCR, 0),
374         [DIV6_SUB] = SH_CLK_DIV6(&sh7372_extal2_clk, SUBCKCR, 0),
375         [DIV6_SPU] = SH_CLK_DIV6(&pllc1_div2_clk, SPUCKCR, 0),
376         [DIV6_VOU] = SH_CLK_DIV6(&pllc1_div2_clk, VOUCKCR, 0),
377         [DIV6_DSIT] = SH_CLK_DIV6(&pllc1_div2_clk, DSITCKCR, 0),
378         [DIV6_DSI0P] = SH_CLK_DIV6(&pllc1_div2_clk, DSI0PCKCR, 0),
379         [DIV6_DSI1P] = SH_CLK_DIV6(&pllc1_div2_clk, DSI1PCKCR, 0),
380 };
381
382 enum { DIV6_HDMI, DIV6_FSIA, DIV6_FSIB, DIV6_REPARENT_NR };
383
384 /* Indices are important - they are the actual src selecting values */
385 static struct clk *hdmi_parent[] = {
386         [0] = &pllc1_div2_clk,
387         [1] = &sh7372_pllc2_clk,
388         [2] = &sh7372_dv_clki_clk,
389         [3] = NULL,     /* pllc2_div4 not implemented yet */
390 };
391
392 static struct clk *fsiackcr_parent[] = {
393         [0] = &pllc1_div2_clk,
394         [1] = &sh7372_pllc2_clk,
395         [2] = &sh7372_fsiack_clk, /* external input for FSI A */
396         [3] = NULL,     /* setting prohibited */
397 };
398
399 static struct clk *fsibckcr_parent[] = {
400         [0] = &pllc1_div2_clk,
401         [1] = &sh7372_pllc2_clk,
402         [2] = &sh7372_fsibck_clk, /* external input for FSI B */
403         [3] = NULL,     /* setting prohibited */
404 };
405
406 static struct clk div6_reparent_clks[DIV6_REPARENT_NR] = {
407         [DIV6_HDMI] = SH_CLK_DIV6_EXT(&pllc1_div2_clk, HDMICKCR, 0,
408                                       hdmi_parent, ARRAY_SIZE(hdmi_parent), 6, 2),
409         [DIV6_FSIA] = SH_CLK_DIV6_EXT(&pllc1_div2_clk, FSIACKCR, 0,
410                                       fsiackcr_parent, ARRAY_SIZE(fsiackcr_parent), 6, 2),
411         [DIV6_FSIB] = SH_CLK_DIV6_EXT(&pllc1_div2_clk, FSIBCKCR, 0,
412                                       fsibckcr_parent, ARRAY_SIZE(fsibckcr_parent), 6, 2),
413 };
414
415 /* FSI DIV */
416 static unsigned long fsidiv_recalc(struct clk *clk)
417 {
418         unsigned long value;
419
420         value = __raw_readl(clk->mapping->base);
421
422         if ((value & 0x3) != 0x3)
423                 return 0;
424
425         value >>= 16;
426         if (value < 2)
427                 return 0;
428
429         return clk->parent->rate / value;
430 }
431
432 static long fsidiv_round_rate(struct clk *clk, unsigned long rate)
433 {
434         return clk_rate_div_range_round(clk, 2, 0xffff, rate);
435 }
436
437 static void fsidiv_disable(struct clk *clk)
438 {
439         __raw_writel(0, clk->mapping->base);
440 }
441
442 static int fsidiv_enable(struct clk *clk)
443 {
444         unsigned long value;
445
446         value  = __raw_readl(clk->mapping->base) >> 16;
447         if (value < 2)
448                 return -EIO;
449
450         __raw_writel((value << 16) | 0x3, clk->mapping->base);
451
452         return 0;
453 }
454
455 static int fsidiv_set_rate(struct clk *clk, unsigned long rate)
456 {
457         int idx;
458
459         idx = (clk->parent->rate / rate) & 0xffff;
460         if (idx < 2)
461                 return -EINVAL;
462
463         __raw_writel(idx << 16, clk->mapping->base);
464         return 0;
465 }
466
467 static struct clk_ops fsidiv_clk_ops = {
468         .recalc         = fsidiv_recalc,
469         .round_rate     = fsidiv_round_rate,
470         .set_rate       = fsidiv_set_rate,
471         .enable         = fsidiv_enable,
472         .disable        = fsidiv_disable,
473 };
474
475 static struct clk_mapping sh7372_fsidiva_clk_mapping = {
476         .phys   = FSIDIVA,
477         .len    = 8,
478 };
479
480 struct clk sh7372_fsidiva_clk = {
481         .ops            = &fsidiv_clk_ops,
482         .parent         = &div6_reparent_clks[DIV6_FSIA], /* late install */
483         .mapping        = &sh7372_fsidiva_clk_mapping,
484 };
485
486 static struct clk_mapping sh7372_fsidivb_clk_mapping = {
487         .phys   = FSIDIVB,
488         .len    = 8,
489 };
490
491 struct clk sh7372_fsidivb_clk = {
492         .ops            = &fsidiv_clk_ops,
493         .parent         = &div6_reparent_clks[DIV6_FSIB],  /* late install */
494         .mapping        = &sh7372_fsidivb_clk_mapping,
495 };
496
497 static struct clk *late_main_clks[] = {
498         &sh7372_fsidiva_clk,
499         &sh7372_fsidivb_clk,
500 };
501
502 enum { MSTP001,
503        MSTP131, MSTP130,
504        MSTP129, MSTP128, MSTP127, MSTP126, MSTP125,
505        MSTP118, MSTP117, MSTP116,
506        MSTP106, MSTP101, MSTP100,
507        MSTP223,
508        MSTP207, MSTP206, MSTP204, MSTP203, MSTP202, MSTP201, MSTP200,
509        MSTP329, MSTP328, MSTP323, MSTP322, MSTP314, MSTP313, MSTP312,
510        MSTP423, MSTP415, MSTP413, MSTP411, MSTP410, MSTP406, MSTP403,
511        MSTP_NR };
512
513 #define MSTP(_parent, _reg, _bit, _flags) \
514   SH_CLK_MSTP32(_parent, _reg, _bit, _flags)
515
516 static struct clk mstp_clks[MSTP_NR] = {
517         [MSTP001] = MSTP(&div6_clks[DIV6_SUB], SMSTPCR0, 1, 0), /* IIC2 */
518         [MSTP131] = MSTP(&div4_clks[DIV4_B], SMSTPCR1, 31, 0), /* VEU3 */
519         [MSTP130] = MSTP(&div4_clks[DIV4_B], SMSTPCR1, 30, 0), /* VEU2 */
520         [MSTP129] = MSTP(&div4_clks[DIV4_B], SMSTPCR1, 29, 0), /* VEU1 */
521         [MSTP128] = MSTP(&div4_clks[DIV4_B], SMSTPCR1, 28, 0), /* VEU0 */
522         [MSTP127] = MSTP(&div4_clks[DIV4_B], SMSTPCR1, 27, 0), /* CEU */
523         [MSTP126] = MSTP(&div4_clks[DIV4_B], SMSTPCR1, 26, 0), /* CSI2 */
524         [MSTP125] = MSTP(&div6_clks[DIV6_SUB], SMSTPCR1, 25, 0), /* TMU0 */
525         [MSTP118] = MSTP(&div4_clks[DIV4_B], SMSTPCR1, 18, 0), /* DSITX */
526         [MSTP117] = MSTP(&div4_clks[DIV4_B], SMSTPCR1, 17, 0), /* LCDC1 */
527         [MSTP116] = MSTP(&div6_clks[DIV6_SUB], SMSTPCR1, 16, 0), /* IIC0 */
528         [MSTP106] = MSTP(&div4_clks[DIV4_B], SMSTPCR1, 6, 0), /* JPU */
529         [MSTP101] = MSTP(&div4_clks[DIV4_M1], SMSTPCR1, 1, 0), /* VPU */
530         [MSTP100] = MSTP(&div4_clks[DIV4_B], SMSTPCR1, 0, 0), /* LCDC0 */
531         [MSTP223] = MSTP(&div6_clks[DIV6_SPU], SMSTPCR2, 23, 0), /* SPU2 */
532         [MSTP207] = MSTP(&div6_clks[DIV6_SUB], SMSTPCR2, 7, 0), /* SCIFA5 */
533         [MSTP206] = MSTP(&div6_clks[DIV6_SUB], SMSTPCR2, 6, 0), /* SCIFB */
534         [MSTP204] = MSTP(&div6_clks[DIV6_SUB], SMSTPCR2, 4, 0), /* SCIFA0 */
535         [MSTP203] = MSTP(&div6_clks[DIV6_SUB], SMSTPCR2, 3, 0), /* SCIFA1 */
536         [MSTP202] = MSTP(&div6_clks[DIV6_SUB], SMSTPCR2, 2, 0), /* SCIFA2 */
537         [MSTP201] = MSTP(&div6_clks[DIV6_SUB], SMSTPCR2, 1, 0), /* SCIFA3 */
538         [MSTP200] = MSTP(&div6_clks[DIV6_SUB], SMSTPCR2, 0, 0), /* SCIFA4 */
539         [MSTP329] = MSTP(&r_clk, SMSTPCR3, 29, 0), /* CMT10 */
540         [MSTP328] = MSTP(&div6_clks[DIV6_SPU], SMSTPCR3, 28, 0), /* FSI2 */
541         [MSTP323] = MSTP(&div6_clks[DIV6_SUB], SMSTPCR3, 23, 0), /* IIC1 */
542         [MSTP322] = MSTP(&div6_clks[DIV6_SUB], SMSTPCR3, 22, 0), /* USB0 */
543         [MSTP314] = MSTP(&div4_clks[DIV4_HP], SMSTPCR3, 14, 0), /* SDHI0 */
544         [MSTP313] = MSTP(&div4_clks[DIV4_HP], SMSTPCR3, 13, 0), /* SDHI1 */
545         [MSTP312] = MSTP(&div4_clks[DIV4_HP], SMSTPCR3, 12, 0), /* MMC */
546         [MSTP423] = MSTP(&div4_clks[DIV4_B], SMSTPCR4, 23, 0), /* DSITX1 */
547         [MSTP415] = MSTP(&div4_clks[DIV4_HP], SMSTPCR4, 15, 0), /* SDHI2 */
548         [MSTP413] = MSTP(&pllc1_div2_clk, SMSTPCR4, 13, 0), /* HDMI */
549         [MSTP411] = MSTP(&div6_clks[DIV6_SUB], SMSTPCR4, 11, 0), /* IIC3 */
550         [MSTP410] = MSTP(&div6_clks[DIV6_SUB], SMSTPCR4, 10, 0), /* IIC4 */
551         [MSTP406] = MSTP(&div6_clks[DIV6_SUB], SMSTPCR4, 6, 0), /* USB1 */
552         [MSTP403] = MSTP(&r_clk, SMSTPCR4, 3, 0), /* KEYSC */
553 };
554
555 #define CLKDEV_CON_ID(_id, _clk) { .con_id = _id, .clk = _clk }
556 #define CLKDEV_DEV_ID(_id, _clk) { .dev_id = _id, .clk = _clk }
557 #define CLKDEV_ICK_ID(_cid, _did, _clk) { .con_id = _cid, .dev_id = _did, .clk = _clk }
558
559 static struct clk_lookup lookups[] = {
560         /* main clocks */
561         CLKDEV_CON_ID("dv_clki_div2_clk", &sh7372_dv_clki_div2_clk),
562         CLKDEV_CON_ID("r_clk", &r_clk),
563         CLKDEV_CON_ID("extal1", &sh7372_extal1_clk),
564         CLKDEV_CON_ID("extal2", &sh7372_extal2_clk),
565         CLKDEV_CON_ID("extal1_div2_clk", &extal1_div2_clk),
566         CLKDEV_CON_ID("extal2_div2_clk", &extal2_div2_clk),
567         CLKDEV_CON_ID("extal2_div4_clk", &extal2_div4_clk),
568         CLKDEV_CON_ID("pllc0_clk", &pllc0_clk),
569         CLKDEV_CON_ID("pllc1_clk", &pllc1_clk),
570         CLKDEV_CON_ID("pllc1_div2_clk", &pllc1_div2_clk),
571         CLKDEV_CON_ID("pllc2_clk", &sh7372_pllc2_clk),
572
573         /* DIV4 clocks */
574         CLKDEV_CON_ID("i_clk", &div4_clks[DIV4_I]),
575         CLKDEV_CON_ID("zg_clk", &div4_clks[DIV4_ZG]),
576         CLKDEV_CON_ID("b_clk", &div4_clks[DIV4_B]),
577         CLKDEV_CON_ID("m1_clk", &div4_clks[DIV4_M1]),
578         CLKDEV_CON_ID("csir_clk", &div4_clks[DIV4_CSIR]),
579         CLKDEV_CON_ID("ztr_clk", &div4_clks[DIV4_ZTR]),
580         CLKDEV_CON_ID("zt_clk", &div4_clks[DIV4_ZT]),
581         CLKDEV_CON_ID("zx_clk", &div4_clks[DIV4_ZX]),
582         CLKDEV_CON_ID("hp_clk", &div4_clks[DIV4_HP]),
583         CLKDEV_CON_ID("ispb_clk", &div4_clks[DIV4_ISPB]),
584         CLKDEV_CON_ID("s_clk", &div4_clks[DIV4_S]),
585         CLKDEV_CON_ID("zb_clk", &div4_clks[DIV4_ZB]),
586         CLKDEV_CON_ID("zb3_clk", &div4_clks[DIV4_ZB3]),
587         CLKDEV_CON_ID("cp_clk", &div4_clks[DIV4_CP]),
588         CLKDEV_CON_ID("ddrp_clk", &div4_clks[DIV4_DDRP]),
589
590         /* DIV6 clocks */
591         CLKDEV_CON_ID("vck1_clk", &div6_clks[DIV6_VCK1]),
592         CLKDEV_CON_ID("vck2_clk", &div6_clks[DIV6_VCK2]),
593         CLKDEV_CON_ID("vck3_clk", &div6_clks[DIV6_VCK3]),
594         CLKDEV_CON_ID("fmsi_clk", &div6_clks[DIV6_FMSI]),
595         CLKDEV_CON_ID("fmso_clk", &div6_clks[DIV6_FMSO]),
596         CLKDEV_CON_ID("sub_clk", &div6_clks[DIV6_SUB]),
597         CLKDEV_CON_ID("spu_clk", &div6_clks[DIV6_SPU]),
598         CLKDEV_CON_ID("vou_clk", &div6_clks[DIV6_VOU]),
599         CLKDEV_CON_ID("hdmi_clk", &div6_reparent_clks[DIV6_HDMI]),
600         CLKDEV_ICK_ID("dsit_clk", "sh-mipi-dsi.0", &div6_clks[DIV6_DSIT]),
601         CLKDEV_ICK_ID("dsit_clk", "sh-mipi-dsi.1", &div6_clks[DIV6_DSIT]),
602         CLKDEV_ICK_ID("dsi0p_clk", "sh-mipi-dsi.0", &div6_clks[DIV6_DSI0P]),
603         CLKDEV_ICK_ID("dsi1p_clk", "sh-mipi-dsi.1", &div6_clks[DIV6_DSI1P]),
604
605         /* MSTP32 clocks */
606         CLKDEV_DEV_ID("i2c-sh_mobile.2", &mstp_clks[MSTP001]), /* IIC2 */
607         CLKDEV_DEV_ID("uio_pdrv_genirq.4", &mstp_clks[MSTP131]), /* VEU3 */
608         CLKDEV_DEV_ID("uio_pdrv_genirq.3", &mstp_clks[MSTP130]), /* VEU2 */
609         CLKDEV_DEV_ID("uio_pdrv_genirq.2", &mstp_clks[MSTP129]), /* VEU1 */
610         CLKDEV_DEV_ID("uio_pdrv_genirq.1", &mstp_clks[MSTP128]), /* VEU0 */
611         CLKDEV_DEV_ID("sh_mobile_ceu.0", &mstp_clks[MSTP127]), /* CEU */
612         CLKDEV_DEV_ID("sh-mobile-csi2.0", &mstp_clks[MSTP126]), /* CSI2 */
613         CLKDEV_DEV_ID("sh_tmu.0", &mstp_clks[MSTP125]), /* TMU00 */
614         CLKDEV_DEV_ID("sh_tmu.1", &mstp_clks[MSTP125]), /* TMU01 */
615         CLKDEV_DEV_ID("sh-mipi-dsi.0", &mstp_clks[MSTP118]), /* DSITX0 */
616         CLKDEV_DEV_ID("sh_mobile_lcdc_fb.1", &mstp_clks[MSTP117]), /* LCDC1 */
617         CLKDEV_DEV_ID("i2c-sh_mobile.0", &mstp_clks[MSTP116]), /* IIC0 */
618         CLKDEV_DEV_ID("uio_pdrv_genirq.5", &mstp_clks[MSTP106]), /* JPU */
619         CLKDEV_DEV_ID("uio_pdrv_genirq.0", &mstp_clks[MSTP101]), /* VPU */
620         CLKDEV_DEV_ID("sh_mobile_lcdc_fb.0", &mstp_clks[MSTP100]), /* LCDC0 */
621         CLKDEV_DEV_ID("uio_pdrv_genirq.6", &mstp_clks[MSTP223]), /* SPU2DSP0 */
622         CLKDEV_DEV_ID("uio_pdrv_genirq.7", &mstp_clks[MSTP223]), /* SPU2DSP1 */
623         CLKDEV_DEV_ID("sh-sci.5", &mstp_clks[MSTP207]), /* SCIFA5 */
624         CLKDEV_DEV_ID("sh-sci.6", &mstp_clks[MSTP206]), /* SCIFB */
625         CLKDEV_DEV_ID("sh-sci.0", &mstp_clks[MSTP204]), /* SCIFA0 */
626         CLKDEV_DEV_ID("sh-sci.1", &mstp_clks[MSTP203]), /* SCIFA1 */
627         CLKDEV_DEV_ID("sh-sci.2", &mstp_clks[MSTP202]), /* SCIFA2 */
628         CLKDEV_DEV_ID("sh-sci.3", &mstp_clks[MSTP201]), /* SCIFA3 */
629         CLKDEV_DEV_ID("sh-sci.4", &mstp_clks[MSTP200]), /* SCIFA4 */
630         CLKDEV_DEV_ID("sh_cmt.10", &mstp_clks[MSTP329]), /* CMT10 */
631         CLKDEV_DEV_ID("sh_fsi2", &mstp_clks[MSTP328]), /* FSI2 */
632         CLKDEV_DEV_ID("i2c-sh_mobile.1", &mstp_clks[MSTP323]), /* IIC1 */
633         CLKDEV_DEV_ID("r8a66597_hcd.0", &mstp_clks[MSTP322]), /* USB0 */
634         CLKDEV_DEV_ID("r8a66597_udc.0", &mstp_clks[MSTP322]), /* USB0 */
635         CLKDEV_DEV_ID("sh_mobile_sdhi.0", &mstp_clks[MSTP314]), /* SDHI0 */
636         CLKDEV_DEV_ID("sh_mobile_sdhi.1", &mstp_clks[MSTP313]), /* SDHI1 */
637         CLKDEV_DEV_ID("sh_mmcif.0", &mstp_clks[MSTP312]), /* MMC */
638         CLKDEV_DEV_ID("sh-mipi-dsi.1", &mstp_clks[MSTP423]), /* DSITX1 */
639         CLKDEV_DEV_ID("sh_mobile_sdhi.2", &mstp_clks[MSTP415]), /* SDHI2 */
640         CLKDEV_DEV_ID("sh-mobile-hdmi", &mstp_clks[MSTP413]), /* HDMI */
641         CLKDEV_DEV_ID("i2c-sh_mobile.3", &mstp_clks[MSTP411]), /* IIC3 */
642         CLKDEV_DEV_ID("i2c-sh_mobile.4", &mstp_clks[MSTP410]), /* IIC4 */
643         CLKDEV_DEV_ID("r8a66597_hcd.1", &mstp_clks[MSTP406]), /* USB1 */
644         CLKDEV_DEV_ID("r8a66597_udc.1", &mstp_clks[MSTP406]), /* USB1 */
645         CLKDEV_DEV_ID("sh_keysc.0", &mstp_clks[MSTP403]), /* KEYSC */
646
647         CLKDEV_ICK_ID("ick", "sh-mobile-hdmi", &div6_reparent_clks[DIV6_HDMI]),
648         CLKDEV_ICK_ID("icka", "sh_fsi2", &div6_reparent_clks[DIV6_FSIA]),
649         CLKDEV_ICK_ID("ickb", "sh_fsi2", &div6_reparent_clks[DIV6_FSIB]),
650 };
651
652 void __init sh7372_clock_init(void)
653 {
654         int k, ret = 0;
655
656         for (k = 0; !ret && (k < ARRAY_SIZE(main_clks)); k++)
657                 ret = clk_register(main_clks[k]);
658
659         if (!ret)
660                 ret = sh_clk_div4_register(div4_clks, DIV4_NR, &div4_table);
661
662         if (!ret)
663                 ret = sh_clk_div6_register(div6_clks, DIV6_NR);
664
665         if (!ret)
666                 ret = sh_clk_div6_reparent_register(div6_reparent_clks, DIV6_REPARENT_NR);
667
668         if (!ret)
669                 ret = sh_clk_mstp32_register(mstp_clks, MSTP_NR);
670
671         for (k = 0; !ret && (k < ARRAY_SIZE(late_main_clks)); k++)
672                 ret = clk_register(late_main_clks[k]);
673
674         clkdev_add_table(lookups, ARRAY_SIZE(lookups));
675
676         if (!ret)
677                 clk_init();
678         else
679                 panic("failed to setup sh7372 clocks\n");
680
681 }