Merge git://git.kernel.org/pub/scm/linux/kernel/git/herbert/crypto-2.6
[pandora-kernel.git] / arch / arm / mach-s3c2410 / include / mach / regs-gpio.h
1 /* arch/arm/mach-s3c2410/include/mach/regs-gpio.h
2  *
3  * Copyright (c) 2003,2004 Simtec Electronics <linux@simtec.co.uk>
4  *                         http://www.simtec.co.uk/products/SWLINUX/
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  *
10  * S3C2410 GPIO register definitions
11 */
12
13
14 #ifndef __ASM_ARCH_REGS_GPIO_H
15 #define __ASM_ARCH_REGS_GPIO_H
16
17 #include <mach/gpio-nrs.h>
18
19 #ifdef CONFIG_CPU_S3C2400
20 #define S3C24XX_GPIO_BASE(x)  S3C2400_GPIO_BASE(x)
21 #define S3C24XX_MISCCR        S3C2400_MISCCR
22 #else
23 #define S3C24XX_GPIO_BASE(x)  S3C2410_GPIO_BASE(x)
24 #define S3C24XX_MISCCR        S3C24XX_GPIOREG2(0x80)
25 #endif /* CONFIG_CPU_S3C2400 */
26
27
28 /* S3C2400 doesn't have a 1:1 mapping to S3C2410 gpio base pins */
29
30 #define S3C2400_BANKNUM(pin)     (((pin) & ~31) / 32)
31 #define S3C2400_BASEA2B(pin)     ((((pin) & ~31) >> 2))
32 #define S3C2400_BASEC2H(pin)     ((S3C2400_BANKNUM(pin) * 10) + \
33                                  (2 * (S3C2400_BANKNUM(pin)-2)))
34
35 #define S3C2400_GPIO_BASE(pin)   (pin < S3C2410_GPIO_BANKC ? \
36                                  S3C2400_BASEA2B(pin)+S3C24XX_VA_GPIO : \
37                                  S3C2400_BASEC2H(pin)+S3C24XX_VA_GPIO)
38
39
40 #define S3C2410_GPIO_BASE(pin)   ((((pin) & ~31) >> 1) + S3C24XX_VA_GPIO)
41 #define S3C2410_GPIO_OFFSET(pin) ((pin) & 31)
42
43 /* general configuration options */
44
45 #define S3C2410_GPIO_LEAVE   (0xFFFFFFFF)
46 #define S3C2410_GPIO_INPUT   (0xFFFFFFF0)       /* not available on A */
47 #define S3C2410_GPIO_OUTPUT  (0xFFFFFFF1)
48 #define S3C2410_GPIO_IRQ     (0xFFFFFFF2)       /* not available for all */
49 #define S3C2410_GPIO_SFN2    (0xFFFFFFF2)       /* bank A => addr/cs/nand */
50 #define S3C2410_GPIO_SFN3    (0xFFFFFFF3)       /* not available on A */
51
52 /* register address for the GPIO registers.
53  * S3C24XX_GPIOREG2 is for the second set of registers in the
54  * GPIO which move between s3c2410 and s3c2412 type systems */
55
56 #define S3C2410_GPIOREG(x) ((x) + S3C24XX_VA_GPIO)
57 #define S3C24XX_GPIOREG2(x) ((x) + S3C24XX_VA_GPIO2)
58
59
60 /* configure GPIO ports A..G */
61
62 /* port A - S3C2410: 22bits, zero in bit X makes pin X output
63  *          S3C2400: 18bits, zero in bit X makes pin X output
64  * 1 makes port special function, this is default
65 */
66 #define S3C2410_GPACON     S3C2410_GPIOREG(0x00)
67 #define S3C2410_GPADAT     S3C2410_GPIOREG(0x04)
68
69 #define S3C2400_GPACON     S3C2410_GPIOREG(0x00)
70 #define S3C2400_GPADAT     S3C2410_GPIOREG(0x04)
71
72 #define S3C2410_GPA0         S3C2410_GPIONO(S3C2410_GPIO_BANKA, 0)
73 #define S3C2410_GPA0_OUT     (0<<0)
74 #define S3C2410_GPA0_ADDR0   (1<<0)
75
76 #define S3C2410_GPA1         S3C2410_GPIONO(S3C2410_GPIO_BANKA, 1)
77 #define S3C2410_GPA1_OUT     (0<<1)
78 #define S3C2410_GPA1_ADDR16  (1<<1)
79
80 #define S3C2410_GPA2         S3C2410_GPIONO(S3C2410_GPIO_BANKA, 2)
81 #define S3C2410_GPA2_OUT     (0<<2)
82 #define S3C2410_GPA2_ADDR17  (1<<2)
83
84 #define S3C2410_GPA3         S3C2410_GPIONO(S3C2410_GPIO_BANKA, 3)
85 #define S3C2410_GPA3_OUT     (0<<3)
86 #define S3C2410_GPA3_ADDR18  (1<<3)
87
88 #define S3C2410_GPA4         S3C2410_GPIONO(S3C2410_GPIO_BANKA, 4)
89 #define S3C2410_GPA4_OUT     (0<<4)
90 #define S3C2410_GPA4_ADDR19  (1<<4)
91
92 #define S3C2410_GPA5         S3C2410_GPIONO(S3C2410_GPIO_BANKA, 5)
93 #define S3C2410_GPA5_OUT     (0<<5)
94 #define S3C2410_GPA5_ADDR20  (1<<5)
95
96 #define S3C2410_GPA6         S3C2410_GPIONO(S3C2410_GPIO_BANKA, 6)
97 #define S3C2410_GPA6_OUT     (0<<6)
98 #define S3C2410_GPA6_ADDR21  (1<<6)
99
100 #define S3C2410_GPA7         S3C2410_GPIONO(S3C2410_GPIO_BANKA, 7)
101 #define S3C2410_GPA7_OUT     (0<<7)
102 #define S3C2410_GPA7_ADDR22  (1<<7)
103
104 #define S3C2410_GPA8         S3C2410_GPIONO(S3C2410_GPIO_BANKA, 8)
105 #define S3C2410_GPA8_OUT     (0<<8)
106 #define S3C2410_GPA8_ADDR23  (1<<8)
107
108 #define S3C2410_GPA9         S3C2410_GPIONO(S3C2410_GPIO_BANKA, 9)
109 #define S3C2410_GPA9_OUT     (0<<9)
110 #define S3C2410_GPA9_ADDR24  (1<<9)
111
112 #define S3C2410_GPA10        S3C2410_GPIONO(S3C2410_GPIO_BANKA, 10)
113 #define S3C2410_GPA10_OUT    (0<<10)
114 #define S3C2410_GPA10_ADDR25 (1<<10)
115 #define S3C2400_GPA10_SCKE   (1<<10)
116
117 #define S3C2410_GPA11        S3C2410_GPIONO(S3C2410_GPIO_BANKA, 11)
118 #define S3C2410_GPA11_OUT    (0<<11)
119 #define S3C2410_GPA11_ADDR26 (1<<11)
120 #define S3C2400_GPA11_nCAS0  (1<<11)
121
122 #define S3C2410_GPA12        S3C2410_GPIONO(S3C2410_GPIO_BANKA, 12)
123 #define S3C2410_GPA12_OUT    (0<<12)
124 #define S3C2410_GPA12_nGCS1  (1<<12)
125 #define S3C2400_GPA12_nCAS1  (1<<12)
126
127 #define S3C2410_GPA13        S3C2410_GPIONO(S3C2410_GPIO_BANKA, 13)
128 #define S3C2410_GPA13_OUT    (0<<13)
129 #define S3C2410_GPA13_nGCS2  (1<<13)
130 #define S3C2400_GPA13_nGCS1  (1<<13)
131
132 #define S3C2410_GPA14        S3C2410_GPIONO(S3C2410_GPIO_BANKA, 14)
133 #define S3C2410_GPA14_OUT    (0<<14)
134 #define S3C2410_GPA14_nGCS3  (1<<14)
135 #define S3C2400_GPA14_nGCS2  (1<<14)
136
137 #define S3C2410_GPA15        S3C2410_GPIONO(S3C2410_GPIO_BANKA, 15)
138 #define S3C2410_GPA15_OUT    (0<<15)
139 #define S3C2410_GPA15_nGCS4  (1<<15)
140 #define S3C2400_GPA15_nGCS3  (1<<15)
141
142 #define S3C2410_GPA16        S3C2410_GPIONO(S3C2410_GPIO_BANKA, 16)
143 #define S3C2410_GPA16_OUT    (0<<16)
144 #define S3C2410_GPA16_nGCS5  (1<<16)
145 #define S3C2400_GPA16_nGCS4  (1<<16)
146
147 #define S3C2410_GPA17        S3C2410_GPIONO(S3C2410_GPIO_BANKA, 17)
148 #define S3C2410_GPA17_OUT    (0<<17)
149 #define S3C2410_GPA17_CLE    (1<<17)
150 #define S3C2400_GPA17_nGCS5  (1<<17)
151
152 #define S3C2410_GPA18        S3C2410_GPIONO(S3C2410_GPIO_BANKA, 18)
153 #define S3C2410_GPA18_OUT    (0<<18)
154 #define S3C2410_GPA18_ALE    (1<<18)
155
156 #define S3C2410_GPA19        S3C2410_GPIONO(S3C2410_GPIO_BANKA, 19)
157 #define S3C2410_GPA19_OUT    (0<<19)
158 #define S3C2410_GPA19_nFWE   (1<<19)
159
160 #define S3C2410_GPA20        S3C2410_GPIONO(S3C2410_GPIO_BANKA, 20)
161 #define S3C2410_GPA20_OUT    (0<<20)
162 #define S3C2410_GPA20_nFRE   (1<<20)
163
164 #define S3C2410_GPA21        S3C2410_GPIONO(S3C2410_GPIO_BANKA, 21)
165 #define S3C2410_GPA21_OUT    (0<<21)
166 #define S3C2410_GPA21_nRSTOUT (1<<21)
167
168 #define S3C2410_GPA22        S3C2410_GPIONO(S3C2410_GPIO_BANKA, 22)
169 #define S3C2410_GPA22_OUT    (0<<22)
170 #define S3C2410_GPA22_nFCE   (1<<22)
171
172 /* 0x08 and 0x0c are reserved on S3C2410 */
173
174 /* S3C2410:
175  * GPB is 10 IO pins, each configured by 2 bits each in GPBCON.
176  *   00 = input, 01 = output, 10=special function, 11=reserved
177
178  * S3C2400:
179  * GPB is 16 IO pins, each configured by 2 bits each in GPBCON.
180  *   00 = input, 01 = output, 10=data, 11=special function
181
182  * bit 0,1 = pin 0, 2,3= pin 1...
183  *
184  * CPBUP = pull up resistor control, 1=disabled, 0=enabled
185 */
186
187 #define S3C2410_GPBCON     S3C2410_GPIOREG(0x10)
188 #define S3C2410_GPBDAT     S3C2410_GPIOREG(0x14)
189 #define S3C2410_GPBUP      S3C2410_GPIOREG(0x18)
190
191 #define S3C2400_GPBCON     S3C2410_GPIOREG(0x08)
192 #define S3C2400_GPBDAT     S3C2410_GPIOREG(0x0C)
193 #define S3C2400_GPBUP      S3C2410_GPIOREG(0x10)
194
195 /* no i/o pin in port b can have value 3 (unless it is a s3c2443) ! */
196
197 #define S3C2410_GPB0         S3C2410_GPIONO(S3C2410_GPIO_BANKB, 0)
198 #define S3C2410_GPB0_INP     (0x00 << 0)
199 #define S3C2410_GPB0_OUTP    (0x01 << 0)
200 #define S3C2410_GPB0_TOUT0   (0x02 << 0)
201 #define S3C2400_GPB0_DATA16  (0x02 << 0)
202
203 #define S3C2410_GPB1         S3C2410_GPIONO(S3C2410_GPIO_BANKB, 1)
204 #define S3C2410_GPB1_INP     (0x00 << 2)
205 #define S3C2410_GPB1_OUTP    (0x01 << 2)
206 #define S3C2410_GPB1_TOUT1   (0x02 << 2)
207 #define S3C2400_GPB1_DATA17  (0x02 << 2)
208
209 #define S3C2410_GPB2         S3C2410_GPIONO(S3C2410_GPIO_BANKB, 2)
210 #define S3C2410_GPB2_INP     (0x00 << 4)
211 #define S3C2410_GPB2_OUTP    (0x01 << 4)
212 #define S3C2410_GPB2_TOUT2   (0x02 << 4)
213 #define S3C2400_GPB2_DATA18  (0x02 << 4)
214 #define S3C2400_GPB2_TCLK1   (0x03 << 4)
215
216 #define S3C2410_GPB3         S3C2410_GPIONO(S3C2410_GPIO_BANKB, 3)
217 #define S3C2410_GPB3_INP     (0x00 << 6)
218 #define S3C2410_GPB3_OUTP    (0x01 << 6)
219 #define S3C2410_GPB3_TOUT3   (0x02 << 6)
220 #define S3C2400_GPB3_DATA19  (0x02 << 6)
221 #define S3C2400_GPB3_TXD1    (0x03 << 6)
222
223 #define S3C2410_GPB4         S3C2410_GPIONO(S3C2410_GPIO_BANKB, 4)
224 #define S3C2410_GPB4_INP     (0x00 << 8)
225 #define S3C2410_GPB4_OUTP    (0x01 << 8)
226 #define S3C2410_GPB4_TCLK0   (0x02 << 8)
227 #define S3C2400_GPB4_DATA20  (0x02 << 8)
228 #define S3C2410_GPB4_MASK    (0x03 << 8)
229 #define S3C2400_GPB4_RXD1    (0x03 << 8)
230 #define S3C2400_GPB4_MASK    (0x03 << 8)
231
232 #define S3C2410_GPB5         S3C2410_GPIONO(S3C2410_GPIO_BANKB, 5)
233 #define S3C2410_GPB5_INP     (0x00 << 10)
234 #define S3C2410_GPB5_OUTP    (0x01 << 10)
235 #define S3C2410_GPB5_nXBACK  (0x02 << 10)
236 #define S3C2443_GPB5_XBACK   (0x03 << 10)
237 #define S3C2400_GPB5_DATA21  (0x02 << 10)
238 #define S3C2400_GPB5_nCTS1   (0x03 << 10)
239
240 #define S3C2410_GPB6         S3C2410_GPIONO(S3C2410_GPIO_BANKB, 6)
241 #define S3C2410_GPB6_INP     (0x00 << 12)
242 #define S3C2410_GPB6_OUTP    (0x01 << 12)
243 #define S3C2410_GPB6_nXBREQ  (0x02 << 12)
244 #define S3C2443_GPB6_XBREQ   (0x03 << 12)
245 #define S3C2400_GPB6_DATA22  (0x02 << 12)
246 #define S3C2400_GPB6_nRTS1   (0x03 << 12)
247
248 #define S3C2410_GPB7         S3C2410_GPIONO(S3C2410_GPIO_BANKB, 7)
249 #define S3C2410_GPB7_INP     (0x00 << 14)
250 #define S3C2410_GPB7_OUTP    (0x01 << 14)
251 #define S3C2410_GPB7_nXDACK1 (0x02 << 14)
252 #define S3C2443_GPB7_XDACK1  (0x03 << 14)
253 #define S3C2400_GPB7_DATA23  (0x02 << 14)
254
255 #define S3C2410_GPB8         S3C2410_GPIONO(S3C2410_GPIO_BANKB, 8)
256 #define S3C2410_GPB8_INP     (0x00 << 16)
257 #define S3C2410_GPB8_OUTP    (0x01 << 16)
258 #define S3C2410_GPB8_nXDREQ1 (0x02 << 16)
259 #define S3C2400_GPB8_DATA24  (0x02 << 16)
260
261 #define S3C2410_GPB9         S3C2410_GPIONO(S3C2410_GPIO_BANKB, 9)
262 #define S3C2410_GPB9_INP     (0x00 << 18)
263 #define S3C2410_GPB9_OUTP    (0x01 << 18)
264 #define S3C2410_GPB9_nXDACK0 (0x02 << 18)
265 #define S3C2443_GPB9_XDACK0  (0x03 << 18)
266 #define S3C2400_GPB9_DATA25  (0x02 << 18)
267 #define S3C2400_GPB9_I2SSDI  (0x03 << 18)
268
269 #define S3C2410_GPB10        S3C2410_GPIONO(S3C2410_GPIO_BANKB, 10)
270 #define S3C2410_GPB10_INP    (0x00 << 20)
271 #define S3C2410_GPB10_OUTP   (0x01 << 20)
272 #define S3C2410_GPB10_nXDRE0 (0x02 << 20)
273 #define S3C2443_GPB10_XDREQ0 (0x03 << 20)
274 #define S3C2400_GPB10_DATA26 (0x02 << 20)
275 #define S3C2400_GPB10_nSS    (0x03 << 20)
276
277 #define S3C2400_GPB11        S3C2410_GPIONO(S3C2410_GPIO_BANKB, 11)
278 #define S3C2400_GPB11_INP    (0x00 << 22)
279 #define S3C2400_GPB11_OUTP   (0x01 << 22)
280 #define S3C2400_GPB11_DATA27 (0x02 << 22)
281
282 #define S3C2400_GPB12        S3C2410_GPIONO(S3C2410_GPIO_BANKB, 12)
283 #define S3C2400_GPB12_INP    (0x00 << 24)
284 #define S3C2400_GPB12_OUTP   (0x01 << 24)
285 #define S3C2400_GPB12_DATA28 (0x02 << 24)
286
287 #define S3C2400_GPB13        S3C2410_GPIONO(S3C2410_GPIO_BANKB, 13)
288 #define S3C2400_GPB13_INP    (0x00 << 26)
289 #define S3C2400_GPB13_OUTP   (0x01 << 26)
290 #define S3C2400_GPB13_DATA29 (0x02 << 26)
291
292 #define S3C2400_GPB14        S3C2410_GPIONO(S3C2410_GPIO_BANKB, 14)
293 #define S3C2400_GPB14_INP    (0x00 << 28)
294 #define S3C2400_GPB14_OUTP   (0x01 << 28)
295 #define S3C2400_GPB14_DATA30 (0x02 << 28)
296
297 #define S3C2400_GPB15        S3C2410_GPIONO(S3C2410_GPIO_BANKB, 15)
298 #define S3C2400_GPB15_INP    (0x00 << 30)
299 #define S3C2400_GPB15_OUTP   (0x01 << 30)
300 #define S3C2400_GPB15_DATA31 (0x02 << 30)
301
302 #define S3C2410_GPB_PUPDIS(x)  (1<<(x))
303
304 /* Port C consits of 16 GPIO/Special function
305  *
306  * almost identical setup to port b, but the special functions are mostly
307  * to do with the video system's sync/etc.
308 */
309
310 #define S3C2410_GPCCON     S3C2410_GPIOREG(0x20)
311 #define S3C2410_GPCDAT     S3C2410_GPIOREG(0x24)
312 #define S3C2410_GPCUP      S3C2410_GPIOREG(0x28)
313
314 #define S3C2400_GPCCON     S3C2410_GPIOREG(0x14)
315 #define S3C2400_GPCDAT     S3C2410_GPIOREG(0x18)
316 #define S3C2400_GPCUP      S3C2410_GPIOREG(0x1C)
317
318 #define S3C2410_GPC0            S3C2410_GPIONO(S3C2410_GPIO_BANKC, 0)
319 #define S3C2410_GPC0_INP        (0x00 << 0)
320 #define S3C2410_GPC0_OUTP       (0x01 << 0)
321 #define S3C2410_GPC0_LEND       (0x02 << 0)
322 #define S3C2400_GPC0_VD0        (0x02 << 0)
323
324 #define S3C2410_GPC1            S3C2410_GPIONO(S3C2410_GPIO_BANKC, 1)
325 #define S3C2410_GPC1_INP        (0x00 << 2)
326 #define S3C2410_GPC1_OUTP       (0x01 << 2)
327 #define S3C2410_GPC1_VCLK       (0x02 << 2)
328 #define S3C2400_GPC1_VD1        (0x02 << 2)
329
330 #define S3C2410_GPC2            S3C2410_GPIONO(S3C2410_GPIO_BANKC, 2)
331 #define S3C2410_GPC2_INP        (0x00 << 4)
332 #define S3C2410_GPC2_OUTP       (0x01 << 4)
333 #define S3C2410_GPC2_VLINE      (0x02 << 4)
334 #define S3C2400_GPC2_VD2        (0x02 << 4)
335
336 #define S3C2410_GPC3            S3C2410_GPIONO(S3C2410_GPIO_BANKC, 3)
337 #define S3C2410_GPC3_INP        (0x00 << 6)
338 #define S3C2410_GPC3_OUTP       (0x01 << 6)
339 #define S3C2410_GPC3_VFRAME     (0x02 << 6)
340 #define S3C2400_GPC3_VD3        (0x02 << 6)
341
342 #define S3C2410_GPC4            S3C2410_GPIONO(S3C2410_GPIO_BANKC, 4)
343 #define S3C2410_GPC4_INP        (0x00 << 8)
344 #define S3C2410_GPC4_OUTP       (0x01 << 8)
345 #define S3C2410_GPC4_VM         (0x02 << 8)
346 #define S3C2400_GPC4_VD4        (0x02 << 8)
347
348 #define S3C2410_GPC5            S3C2410_GPIONO(S3C2410_GPIO_BANKC, 5)
349 #define S3C2410_GPC5_INP        (0x00 << 10)
350 #define S3C2410_GPC5_OUTP       (0x01 << 10)
351 #define S3C2410_GPC5_LCDVF0     (0x02 << 10)
352 #define S3C2400_GPC5_VD5        (0x02 << 10)
353
354 #define S3C2410_GPC6            S3C2410_GPIONO(S3C2410_GPIO_BANKC, 6)
355 #define S3C2410_GPC6_INP        (0x00 << 12)
356 #define S3C2410_GPC6_OUTP       (0x01 << 12)
357 #define S3C2410_GPC6_LCDVF1     (0x02 << 12)
358 #define S3C2400_GPC6_VD6        (0x02 << 12)
359
360 #define S3C2410_GPC7            S3C2410_GPIONO(S3C2410_GPIO_BANKC, 7)
361 #define S3C2410_GPC7_INP        (0x00 << 14)
362 #define S3C2410_GPC7_OUTP       (0x01 << 14)
363 #define S3C2410_GPC7_LCDVF2     (0x02 << 14)
364 #define S3C2400_GPC7_VD7        (0x02 << 14)
365
366 #define S3C2410_GPC8            S3C2410_GPIONO(S3C2410_GPIO_BANKC, 8)
367 #define S3C2410_GPC8_INP        (0x00 << 16)
368 #define S3C2410_GPC8_OUTP       (0x01 << 16)
369 #define S3C2410_GPC8_VD0        (0x02 << 16)
370 #define S3C2400_GPC8_VD8        (0x02 << 16)
371
372 #define S3C2410_GPC9            S3C2410_GPIONO(S3C2410_GPIO_BANKC, 9)
373 #define S3C2410_GPC9_INP        (0x00 << 18)
374 #define S3C2410_GPC9_OUTP       (0x01 << 18)
375 #define S3C2410_GPC9_VD1        (0x02 << 18)
376 #define S3C2400_GPC9_VD9        (0x02 << 18)
377
378 #define S3C2410_GPC10           S3C2410_GPIONO(S3C2410_GPIO_BANKC, 10)
379 #define S3C2410_GPC10_INP       (0x00 << 20)
380 #define S3C2410_GPC10_OUTP      (0x01 << 20)
381 #define S3C2410_GPC10_VD2       (0x02 << 20)
382 #define S3C2400_GPC10_VD10      (0x02 << 20)
383
384 #define S3C2410_GPC11           S3C2410_GPIONO(S3C2410_GPIO_BANKC, 11)
385 #define S3C2410_GPC11_INP       (0x00 << 22)
386 #define S3C2410_GPC11_OUTP      (0x01 << 22)
387 #define S3C2410_GPC11_VD3       (0x02 << 22)
388 #define S3C2400_GPC11_VD11      (0x02 << 22)
389
390 #define S3C2410_GPC12           S3C2410_GPIONO(S3C2410_GPIO_BANKC, 12)
391 #define S3C2410_GPC12_INP       (0x00 << 24)
392 #define S3C2410_GPC12_OUTP      (0x01 << 24)
393 #define S3C2410_GPC12_VD4       (0x02 << 24)
394 #define S3C2400_GPC12_VD12      (0x02 << 24)
395
396 #define S3C2410_GPC13           S3C2410_GPIONO(S3C2410_GPIO_BANKC, 13)
397 #define S3C2410_GPC13_INP       (0x00 << 26)
398 #define S3C2410_GPC13_OUTP      (0x01 << 26)
399 #define S3C2410_GPC13_VD5       (0x02 << 26)
400 #define S3C2400_GPC13_VD13      (0x02 << 26)
401
402 #define S3C2410_GPC14           S3C2410_GPIONO(S3C2410_GPIO_BANKC, 14)
403 #define S3C2410_GPC14_INP       (0x00 << 28)
404 #define S3C2410_GPC14_OUTP      (0x01 << 28)
405 #define S3C2410_GPC14_VD6       (0x02 << 28)
406 #define S3C2400_GPC14_VD14      (0x02 << 28)
407
408 #define S3C2410_GPC15           S3C2410_GPIONO(S3C2410_GPIO_BANKC, 15)
409 #define S3C2410_GPC15_INP       (0x00 << 30)
410 #define S3C2410_GPC15_OUTP      (0x01 << 30)
411 #define S3C2410_GPC15_VD7       (0x02 << 30)
412 #define S3C2400_GPC15_VD15      (0x02 << 30)
413
414 #define S3C2410_GPC_PUPDIS(x)  (1<<(x))
415
416 /*
417  * S3C2410: Port D consists of 16 GPIO/Special function
418  *
419  * almost identical setup to port b, but the special functions are mostly
420  * to do with the video system's data.
421  *
422  * S3C2400: Port D consists of 11 GPIO/Special function
423  *
424  * almost identical setup to port c
425 */
426
427 #define S3C2410_GPDCON     S3C2410_GPIOREG(0x30)
428 #define S3C2410_GPDDAT     S3C2410_GPIOREG(0x34)
429 #define S3C2410_GPDUP      S3C2410_GPIOREG(0x38)
430
431 #define S3C2400_GPDCON     S3C2410_GPIOREG(0x20)
432 #define S3C2400_GPDDAT     S3C2410_GPIOREG(0x24)
433 #define S3C2400_GPDUP      S3C2410_GPIOREG(0x28)
434
435 #define S3C2410_GPD0            S3C2410_GPIONO(S3C2410_GPIO_BANKD, 0)
436 #define S3C2410_GPD0_INP        (0x00 << 0)
437 #define S3C2410_GPD0_OUTP       (0x01 << 0)
438 #define S3C2410_GPD0_VD8        (0x02 << 0)
439 #define S3C2400_GPD0_VFRAME     (0x02 << 0)
440 #define S3C2442_GPD0_nSPICS1    (0x03 << 0)
441
442 #define S3C2410_GPD1            S3C2410_GPIONO(S3C2410_GPIO_BANKD, 1)
443 #define S3C2410_GPD1_INP        (0x00 << 2)
444 #define S3C2410_GPD1_OUTP       (0x01 << 2)
445 #define S3C2410_GPD1_VD9        (0x02 << 2)
446 #define S3C2400_GPD1_VM         (0x02 << 2)
447 #define S3C2442_GPD1_SPICLK1    (0x03 << 2)
448
449 #define S3C2410_GPD2            S3C2410_GPIONO(S3C2410_GPIO_BANKD, 2)
450 #define S3C2410_GPD2_INP        (0x00 << 4)
451 #define S3C2410_GPD2_OUTP       (0x01 << 4)
452 #define S3C2410_GPD2_VD10       (0x02 << 4)
453 #define S3C2400_GPD2_VLINE      (0x02 << 4)
454
455 #define S3C2410_GPD3            S3C2410_GPIONO(S3C2410_GPIO_BANKD, 3)
456 #define S3C2410_GPD3_INP        (0x00 << 6)
457 #define S3C2410_GPD3_OUTP       (0x01 << 6)
458 #define S3C2410_GPD3_VD11       (0x02 << 6)
459 #define S3C2400_GPD3_VCLK       (0x02 << 6)
460
461 #define S3C2410_GPD4            S3C2410_GPIONO(S3C2410_GPIO_BANKD, 4)
462 #define S3C2410_GPD4_INP        (0x00 << 8)
463 #define S3C2410_GPD4_OUTP       (0x01 << 8)
464 #define S3C2410_GPD4_VD12       (0x02 << 8)
465 #define S3C2400_GPD4_LEND       (0x02 << 8)
466
467 #define S3C2410_GPD5            S3C2410_GPIONO(S3C2410_GPIO_BANKD, 5)
468 #define S3C2410_GPD5_INP        (0x00 << 10)
469 #define S3C2410_GPD5_OUTP       (0x01 << 10)
470 #define S3C2410_GPD5_VD13       (0x02 << 10)
471 #define S3C2400_GPD5_TOUT0      (0x02 << 10)
472
473 #define S3C2410_GPD6            S3C2410_GPIONO(S3C2410_GPIO_BANKD, 6)
474 #define S3C2410_GPD6_INP        (0x00 << 12)
475 #define S3C2410_GPD6_OUTP       (0x01 << 12)
476 #define S3C2410_GPD6_VD14       (0x02 << 12)
477 #define S3C2400_GPD6_TOUT1      (0x02 << 12)
478
479 #define S3C2410_GPD7            S3C2410_GPIONO(S3C2410_GPIO_BANKD, 7)
480 #define S3C2410_GPD7_INP        (0x00 << 14)
481 #define S3C2410_GPD7_OUTP       (0x01 << 14)
482 #define S3C2410_GPD7_VD15       (0x02 << 14)
483 #define S3C2400_GPD7_TOUT2      (0x02 << 14)
484
485 #define S3C2410_GPD8            S3C2410_GPIONO(S3C2410_GPIO_BANKD, 8)
486 #define S3C2410_GPD8_INP        (0x00 << 16)
487 #define S3C2410_GPD8_OUTP       (0x01 << 16)
488 #define S3C2410_GPD8_VD16       (0x02 << 16)
489 #define S3C2400_GPD8_TOUT3      (0x02 << 16)
490
491 #define S3C2410_GPD9            S3C2410_GPIONO(S3C2410_GPIO_BANKD, 9)
492 #define S3C2410_GPD9_INP        (0x00 << 18)
493 #define S3C2410_GPD9_OUTP       (0x01 << 18)
494 #define S3C2410_GPD9_VD17       (0x02 << 18)
495 #define S3C2400_GPD9_TCLK0      (0x02 << 18)
496 #define S3C2410_GPD9_MASK       (0x03 << 18)
497
498 #define S3C2410_GPD10           S3C2410_GPIONO(S3C2410_GPIO_BANKD, 10)
499 #define S3C2410_GPD10_INP       (0x00 << 20)
500 #define S3C2410_GPD10_OUTP      (0x01 << 20)
501 #define S3C2410_GPD10_VD18      (0x02 << 20)
502 #define S3C2400_GPD10_nWAIT     (0x02 << 20)
503
504 #define S3C2410_GPD11           S3C2410_GPIONO(S3C2410_GPIO_BANKD, 11)
505 #define S3C2410_GPD11_INP       (0x00 << 22)
506 #define S3C2410_GPD11_OUTP      (0x01 << 22)
507 #define S3C2410_GPD11_VD19      (0x02 << 22)
508
509 #define S3C2410_GPD12           S3C2410_GPIONO(S3C2410_GPIO_BANKD, 12)
510 #define S3C2410_GPD12_INP       (0x00 << 24)
511 #define S3C2410_GPD12_OUTP      (0x01 << 24)
512 #define S3C2410_GPD12_VD20      (0x02 << 24)
513
514 #define S3C2410_GPD13           S3C2410_GPIONO(S3C2410_GPIO_BANKD, 13)
515 #define S3C2410_GPD13_INP       (0x00 << 26)
516 #define S3C2410_GPD13_OUTP      (0x01 << 26)
517 #define S3C2410_GPD13_VD21      (0x02 << 26)
518
519 #define S3C2410_GPD14           S3C2410_GPIONO(S3C2410_GPIO_BANKD, 14)
520 #define S3C2410_GPD14_INP       (0x00 << 28)
521 #define S3C2410_GPD14_OUTP      (0x01 << 28)
522 #define S3C2410_GPD14_VD22      (0x02 << 28)
523 #define S3C2410_GPD14_nSS1      (0x03 << 28)
524
525 #define S3C2410_GPD15           S3C2410_GPIONO(S3C2410_GPIO_BANKD, 15)
526 #define S3C2410_GPD15_INP       (0x00 << 30)
527 #define S3C2410_GPD15_OUTP      (0x01 << 30)
528 #define S3C2410_GPD15_VD23      (0x02 << 30)
529 #define S3C2410_GPD15_nSS0      (0x03 << 30)
530
531 #define S3C2410_GPD_PUPDIS(x)  (1<<(x))
532
533 /* S3C2410:
534  * Port E consists of 16 GPIO/Special function
535  *
536  * again, the same as port B, but dealing with I2S, SDI, and
537  * more miscellaneous functions
538  *
539  * S3C2400:
540  * Port E consists of 12 GPIO/Special function
541  *
542  * GPIO / interrupt inputs
543 */
544
545 #define S3C2410_GPECON     S3C2410_GPIOREG(0x40)
546 #define S3C2410_GPEDAT     S3C2410_GPIOREG(0x44)
547 #define S3C2410_GPEUP      S3C2410_GPIOREG(0x48)
548
549 #define S3C2400_GPECON     S3C2410_GPIOREG(0x2C)
550 #define S3C2400_GPEDAT     S3C2410_GPIOREG(0x30)
551 #define S3C2400_GPEUP      S3C2410_GPIOREG(0x34)
552
553 #define S3C2410_GPE0           S3C2410_GPIONO(S3C2410_GPIO_BANKE, 0)
554 #define S3C2410_GPE0_INP       (0x00 << 0)
555 #define S3C2410_GPE0_OUTP      (0x01 << 0)
556 #define S3C2410_GPE0_I2SLRCK   (0x02 << 0)
557 #define S3C2443_GPE0_AC_nRESET (0x03 << 0)
558 #define S3C2400_GPE0_EINT0     (0x02 << 0)
559 #define S3C2410_GPE0_MASK      (0x03 << 0)
560
561 #define S3C2410_GPE1           S3C2410_GPIONO(S3C2410_GPIO_BANKE, 1)
562 #define S3C2410_GPE1_INP       (0x00 << 2)
563 #define S3C2410_GPE1_OUTP      (0x01 << 2)
564 #define S3C2410_GPE1_I2SSCLK   (0x02 << 2)
565 #define S3C2443_GPE1_AC_SYNC   (0x03 << 2)
566 #define S3C2400_GPE1_EINT1     (0x02 << 2)
567 #define S3C2400_GPE1_nSS       (0x03 << 2)
568 #define S3C2410_GPE1_MASK      (0x03 << 2)
569
570 #define S3C2410_GPE2           S3C2410_GPIONO(S3C2410_GPIO_BANKE, 2)
571 #define S3C2410_GPE2_INP       (0x00 << 4)
572 #define S3C2410_GPE2_OUTP      (0x01 << 4)
573 #define S3C2410_GPE2_CDCLK     (0x02 << 4)
574 #define S3C2443_GPE2_AC_BITCLK (0x03 << 4)
575 #define S3C2400_GPE2_EINT2     (0x02 << 4)
576 #define S3C2400_GPE2_I2SSDI    (0x03 << 4)
577
578 #define S3C2410_GPE3           S3C2410_GPIONO(S3C2410_GPIO_BANKE, 3)
579 #define S3C2410_GPE3_INP       (0x00 << 6)
580 #define S3C2410_GPE3_OUTP      (0x01 << 6)
581 #define S3C2410_GPE3_I2SSDI    (0x02 << 6)
582 #define S3C2443_GPE3_AC_SDI    (0x03 << 6)
583 #define S3C2400_GPE3_EINT3     (0x02 << 6)
584 #define S3C2400_GPE3_nCTS1     (0x03 << 6)
585 #define S3C2410_GPE3_nSS0      (0x03 << 6)
586 #define S3C2410_GPE3_MASK      (0x03 << 6)
587
588 #define S3C2410_GPE4           S3C2410_GPIONO(S3C2410_GPIO_BANKE, 4)
589 #define S3C2410_GPE4_INP       (0x00 << 8)
590 #define S3C2410_GPE4_OUTP      (0x01 << 8)
591 #define S3C2410_GPE4_I2SSDO    (0x02 << 8)
592 #define S3C2443_GPE4_AC_SDO    (0x03 << 8)
593 #define S3C2400_GPE4_EINT4     (0x02 << 8)
594 #define S3C2400_GPE4_nRTS1     (0x03 << 8)
595 #define S3C2410_GPE4_I2SSDI    (0x03 << 8)
596 #define S3C2410_GPE4_MASK      (0x03 << 8)
597
598 #define S3C2410_GPE5           S3C2410_GPIONO(S3C2410_GPIO_BANKE, 5)
599 #define S3C2410_GPE5_INP       (0x00 << 10)
600 #define S3C2410_GPE5_OUTP      (0x01 << 10)
601 #define S3C2410_GPE5_SDCLK     (0x02 << 10)
602 #define S3C2443_GPE5_SD1_CLK   (0x02 << 10)
603 #define S3C2400_GPE5_EINT5     (0x02 << 10)
604 #define S3C2400_GPE5_TCLK1     (0x03 << 10)
605
606 #define S3C2410_GPE6           S3C2410_GPIONO(S3C2410_GPIO_BANKE, 6)
607 #define S3C2410_GPE6_INP       (0x00 << 12)
608 #define S3C2410_GPE6_OUTP      (0x01 << 12)
609 #define S3C2410_GPE6_SDCMD     (0x02 << 12)
610 #define S3C2443_GPE6_SD1_CMD   (0x02 << 12)
611 #define S3C2443_GPE6_AC_BITCLK (0x03 << 12)
612 #define S3C2400_GPE6_EINT6     (0x02 << 12)
613
614 #define S3C2410_GPE7           S3C2410_GPIONO(S3C2410_GPIO_BANKE, 7)
615 #define S3C2410_GPE7_INP       (0x00 << 14)
616 #define S3C2410_GPE7_OUTP      (0x01 << 14)
617 #define S3C2410_GPE7_SDDAT0    (0x02 << 14)
618 #define S3C2443_GPE5_SD1_DAT0  (0x02 << 14)
619 #define S3C2443_GPE7_AC_SDI    (0x03 << 14)
620 #define S3C2400_GPE7_EINT7     (0x02 << 14)
621
622 #define S3C2410_GPE8           S3C2410_GPIONO(S3C2410_GPIO_BANKE, 8)
623 #define S3C2410_GPE8_INP       (0x00 << 16)
624 #define S3C2410_GPE8_OUTP      (0x01 << 16)
625 #define S3C2410_GPE8_SDDAT1    (0x02 << 16)
626 #define S3C2443_GPE8_SD1_DAT1  (0x02 << 16)
627 #define S3C2443_GPE8_AC_SDO    (0x03 << 16)
628 #define S3C2400_GPE8_nXDACK0   (0x02 << 16)
629
630 #define S3C2410_GPE9           S3C2410_GPIONO(S3C2410_GPIO_BANKE, 9)
631 #define S3C2410_GPE9_INP       (0x00 << 18)
632 #define S3C2410_GPE9_OUTP      (0x01 << 18)
633 #define S3C2410_GPE9_SDDAT2    (0x02 << 18)
634 #define S3C2443_GPE9_SD1_DAT2  (0x02 << 18)
635 #define S3C2443_GPE9_AC_SYNC   (0x03 << 18)
636 #define S3C2400_GPE9_nXDACK1   (0x02 << 18)
637 #define S3C2400_GPE9_nXBACK    (0x03 << 18)
638
639 #define S3C2410_GPE10          S3C2410_GPIONO(S3C2410_GPIO_BANKE, 10)
640 #define S3C2410_GPE10_INP      (0x00 << 20)
641 #define S3C2410_GPE10_OUTP     (0x01 << 20)
642 #define S3C2410_GPE10_SDDAT3   (0x02 << 20)
643 #define S3C2443_GPE10_SD1_DAT3 (0x02 << 20)
644 #define S3C2443_GPE10_AC_nRESET (0x03 << 20)
645 #define S3C2400_GPE10_nXDREQ0  (0x02 << 20)
646
647 #define S3C2410_GPE11          S3C2410_GPIONO(S3C2410_GPIO_BANKE, 11)
648 #define S3C2410_GPE11_INP      (0x00 << 22)
649 #define S3C2410_GPE11_OUTP     (0x01 << 22)
650 #define S3C2410_GPE11_SPIMISO0 (0x02 << 22)
651 #define S3C2400_GPE11_nXDREQ1  (0x02 << 22)
652 #define S3C2400_GPE11_nXBREQ   (0x03 << 22)
653
654 #define S3C2410_GPE12          S3C2410_GPIONO(S3C2410_GPIO_BANKE, 12)
655 #define S3C2410_GPE12_INP      (0x00 << 24)
656 #define S3C2410_GPE12_OUTP     (0x01 << 24)
657 #define S3C2410_GPE12_SPIMOSI0 (0x02 << 24)
658
659 #define S3C2410_GPE13          S3C2410_GPIONO(S3C2410_GPIO_BANKE, 13)
660 #define S3C2410_GPE13_INP      (0x00 << 26)
661 #define S3C2410_GPE13_OUTP     (0x01 << 26)
662 #define S3C2410_GPE13_SPICLK0  (0x02 << 26)
663
664 #define S3C2410_GPE14          S3C2410_GPIONO(S3C2410_GPIO_BANKE, 14)
665 #define S3C2410_GPE14_INP      (0x00 << 28)
666 #define S3C2410_GPE14_OUTP     (0x01 << 28)
667 #define S3C2410_GPE14_IICSCL   (0x02 << 28)
668 #define S3C2410_GPE14_MASK     (0x03 << 28)
669
670 #define S3C2410_GPE15          S3C2410_GPIONO(S3C2410_GPIO_BANKE, 15)
671 #define S3C2410_GPE15_INP      (0x00 << 30)
672 #define S3C2410_GPE15_OUTP     (0x01 << 30)
673 #define S3C2410_GPE15_IICSDA   (0x02 << 30)
674 #define S3C2410_GPE15_MASK     (0x03 << 30)
675
676 #define S3C2440_GPE0_ACSYNC    (0x03 << 0)
677 #define S3C2440_GPE1_ACBITCLK  (0x03 << 2)
678 #define S3C2440_GPE2_ACRESET   (0x03 << 4)
679 #define S3C2440_GPE3_ACIN      (0x03 << 6)
680 #define S3C2440_GPE4_ACOUT     (0x03 << 8)
681
682 #define S3C2410_GPE_PUPDIS(x)  (1<<(x))
683
684 /* S3C2410:
685  * Port F consists of 8 GPIO/Special function
686  *
687  * GPIO / interrupt inputs
688  *
689  * GPFCON has 2 bits for each of the input pins on port F
690  *   00 = 0 input, 1 output, 2 interrupt (EINT0..7), 3 undefined
691  *
692  * pull up works like all other ports.
693  *
694  * S3C2400:
695  * Port F consists of 7 GPIO/Special function
696  *
697  * GPIO/serial/misc pins
698 */
699
700 #define S3C2410_GPFCON     S3C2410_GPIOREG(0x50)
701 #define S3C2410_GPFDAT     S3C2410_GPIOREG(0x54)
702 #define S3C2410_GPFUP      S3C2410_GPIOREG(0x58)
703
704 #define S3C2400_GPFCON     S3C2410_GPIOREG(0x38)
705 #define S3C2400_GPFDAT     S3C2410_GPIOREG(0x3C)
706 #define S3C2400_GPFUP      S3C2410_GPIOREG(0x40)
707
708 #define S3C2410_GPF0        S3C2410_GPIONO(S3C2410_GPIO_BANKF, 0)
709 #define S3C2410_GPF0_INP    (0x00 << 0)
710 #define S3C2410_GPF0_OUTP   (0x01 << 0)
711 #define S3C2410_GPF0_EINT0  (0x02 << 0)
712 #define S3C2400_GPF0_RXD0   (0x02 << 0)
713
714 #define S3C2410_GPF1        S3C2410_GPIONO(S3C2410_GPIO_BANKF, 1)
715 #define S3C2410_GPF1_INP    (0x00 << 2)
716 #define S3C2410_GPF1_OUTP   (0x01 << 2)
717 #define S3C2410_GPF1_EINT1  (0x02 << 2)
718 #define S3C2400_GPF1_RXD1   (0x02 << 2)
719 #define S3C2400_GPF1_IICSDA (0x03 << 2)
720
721 #define S3C2410_GPF2        S3C2410_GPIONO(S3C2410_GPIO_BANKF, 2)
722 #define S3C2410_GPF2_INP    (0x00 << 4)
723 #define S3C2410_GPF2_OUTP   (0x01 << 4)
724 #define S3C2410_GPF2_EINT2  (0x02 << 4)
725 #define S3C2400_GPF2_TXD0   (0x02 << 4)
726
727 #define S3C2410_GPF3        S3C2410_GPIONO(S3C2410_GPIO_BANKF, 3)
728 #define S3C2410_GPF3_INP    (0x00 << 6)
729 #define S3C2410_GPF3_OUTP   (0x01 << 6)
730 #define S3C2410_GPF3_EINT3  (0x02 << 6)
731 #define S3C2400_GPF3_TXD1   (0x02 << 6)
732 #define S3C2400_GPF3_IICSCL (0x03 << 6)
733
734 #define S3C2410_GPF4        S3C2410_GPIONO(S3C2410_GPIO_BANKF, 4)
735 #define S3C2410_GPF4_INP    (0x00 << 8)
736 #define S3C2410_GPF4_OUTP   (0x01 << 8)
737 #define S3C2410_GPF4_EINT4  (0x02 << 8)
738 #define S3C2400_GPF4_nRTS0  (0x02 << 8)
739 #define S3C2400_GPF4_nXBACK (0x03 << 8)
740
741 #define S3C2410_GPF5        S3C2410_GPIONO(S3C2410_GPIO_BANKF, 5)
742 #define S3C2410_GPF5_INP    (0x00 << 10)
743 #define S3C2410_GPF5_OUTP   (0x01 << 10)
744 #define S3C2410_GPF5_EINT5  (0x02 << 10)
745 #define S3C2400_GPF5_nCTS0  (0x02 << 10)
746 #define S3C2400_GPF5_nXBREQ (0x03 << 10)
747
748 #define S3C2410_GPF6        S3C2410_GPIONO(S3C2410_GPIO_BANKF, 6)
749 #define S3C2410_GPF6_INP    (0x00 << 12)
750 #define S3C2410_GPF6_OUTP   (0x01 << 12)
751 #define S3C2410_GPF6_EINT6  (0x02 << 12)
752 #define S3C2400_GPF6_CLKOUT (0x02 << 12)
753
754 #define S3C2410_GPF7        S3C2410_GPIONO(S3C2410_GPIO_BANKF, 7)
755 #define S3C2410_GPF7_INP    (0x00 << 14)
756 #define S3C2410_GPF7_OUTP   (0x01 << 14)
757 #define S3C2410_GPF7_EINT7  (0x02 << 14)
758
759 #define S3C2410_GPF_PUPDIS(x)  (1<<(x))
760
761 /* S3C2410:
762  * Port G consists of 8 GPIO/IRQ/Special function
763  *
764  * GPGCON has 2 bits for each of the input pins on port F
765  *   00 = 0 input, 1 output, 2 interrupt (EINT0..7), 3 special func
766  *
767  * pull up works like all other ports.
768  *
769  * S3C2400:
770  * Port G consists of 10 GPIO/Special function
771 */
772
773 #define S3C2410_GPGCON     S3C2410_GPIOREG(0x60)
774 #define S3C2410_GPGDAT     S3C2410_GPIOREG(0x64)
775 #define S3C2410_GPGUP      S3C2410_GPIOREG(0x68)
776
777 #define S3C2400_GPGCON     S3C2410_GPIOREG(0x44)
778 #define S3C2400_GPGDAT     S3C2410_GPIOREG(0x48)
779 #define S3C2400_GPGUP      S3C2410_GPIOREG(0x4C)
780
781 #define S3C2410_GPG0          S3C2410_GPIONO(S3C2410_GPIO_BANKG, 0)
782 #define S3C2410_GPG0_INP      (0x00 << 0)
783 #define S3C2410_GPG0_OUTP     (0x01 << 0)
784 #define S3C2410_GPG0_EINT8    (0x02 << 0)
785 #define S3C2400_GPG0_I2SLRCK  (0x02 << 0)
786
787 #define S3C2410_GPG1          S3C2410_GPIONO(S3C2410_GPIO_BANKG, 1)
788 #define S3C2410_GPG1_INP      (0x00 << 2)
789 #define S3C2410_GPG1_OUTP     (0x01 << 2)
790 #define S3C2410_GPG1_EINT9    (0x02 << 2)
791 #define S3C2400_GPG1_I2SSCLK  (0x02 << 2)
792
793 #define S3C2410_GPG2          S3C2410_GPIONO(S3C2410_GPIO_BANKG, 2)
794 #define S3C2410_GPG2_INP      (0x00 << 4)
795 #define S3C2410_GPG2_OUTP     (0x01 << 4)
796 #define S3C2410_GPG2_EINT10   (0x02 << 4)
797 #define S3C2410_GPG2_nSS0     (0x03 << 4)
798 #define S3C2400_GPG2_CDCLK    (0x02 << 4)
799
800 #define S3C2410_GPG3          S3C2410_GPIONO(S3C2410_GPIO_BANKG, 3)
801 #define S3C2410_GPG3_INP      (0x00 << 6)
802 #define S3C2410_GPG3_OUTP     (0x01 << 6)
803 #define S3C2410_GPG3_EINT11   (0x02 << 6)
804 #define S3C2410_GPG3_nSS1     (0x03 << 6)
805 #define S3C2400_GPG3_I2SSDO   (0x02 << 6)
806 #define S3C2400_GPG3_I2SSDI   (0x03 << 6)
807
808 #define S3C2410_GPG4          S3C2410_GPIONO(S3C2410_GPIO_BANKG, 4)
809 #define S3C2410_GPG4_INP      (0x00 << 8)
810 #define S3C2410_GPG4_OUTP     (0x01 << 8)
811 #define S3C2410_GPG4_EINT12   (0x02 << 8)
812 #define S3C2400_GPG4_MMCCLK   (0x02 << 8)
813 #define S3C2400_GPG4_I2SSDI   (0x03 << 8)
814 #define S3C2410_GPG4_LCDPWREN (0x03 << 8)
815 #define S3C2443_GPG4_LCDPWRDN (0x03 << 8)
816
817 #define S3C2410_GPG5          S3C2410_GPIONO(S3C2410_GPIO_BANKG, 5)
818 #define S3C2410_GPG5_INP      (0x00 << 10)
819 #define S3C2410_GPG5_OUTP     (0x01 << 10)
820 #define S3C2410_GPG5_EINT13   (0x02 << 10)
821 #define S3C2400_GPG5_MMCCMD   (0x02 << 10)
822 #define S3C2400_GPG5_IICSDA   (0x03 << 10)
823 #define S3C2410_GPG5_SPIMISO1 (0x03 << 10)      /* not s3c2443 */
824
825 #define S3C2410_GPG6          S3C2410_GPIONO(S3C2410_GPIO_BANKG, 6)
826 #define S3C2410_GPG6_INP      (0x00 << 12)
827 #define S3C2410_GPG6_OUTP     (0x01 << 12)
828 #define S3C2410_GPG6_EINT14   (0x02 << 12)
829 #define S3C2400_GPG6_MMCDAT   (0x02 << 12)
830 #define S3C2400_GPG6_IICSCL   (0x03 << 12)
831 #define S3C2410_GPG6_SPIMOSI1 (0x03 << 12)
832
833 #define S3C2410_GPG7          S3C2410_GPIONO(S3C2410_GPIO_BANKG, 7)
834 #define S3C2410_GPG7_INP      (0x00 << 14)
835 #define S3C2410_GPG7_OUTP     (0x01 << 14)
836 #define S3C2410_GPG7_EINT15   (0x02 << 14)
837 #define S3C2410_GPG7_SPICLK1  (0x03 << 14)
838 #define S3C2400_GPG7_SPIMISO  (0x02 << 14)
839 #define S3C2400_GPG7_IICSDA   (0x03 << 14)
840
841 #define S3C2410_GPG8          S3C2410_GPIONO(S3C2410_GPIO_BANKG, 8)
842 #define S3C2410_GPG8_INP      (0x00 << 16)
843 #define S3C2410_GPG8_OUTP     (0x01 << 16)
844 #define S3C2410_GPG8_EINT16   (0x02 << 16)
845 #define S3C2400_GPG8_SPIMOSI  (0x02 << 16)
846 #define S3C2400_GPG8_IICSCL   (0x03 << 16)
847
848 #define S3C2410_GPG9          S3C2410_GPIONO(S3C2410_GPIO_BANKG, 9)
849 #define S3C2410_GPG9_INP      (0x00 << 18)
850 #define S3C2410_GPG9_OUTP     (0x01 << 18)
851 #define S3C2410_GPG9_EINT17   (0x02 << 18)
852 #define S3C2400_GPG9_SPICLK   (0x02 << 18)
853 #define S3C2400_GPG9_MMCCLK   (0x03 << 18)
854
855 #define S3C2410_GPG10         S3C2410_GPIONO(S3C2410_GPIO_BANKG, 10)
856 #define S3C2410_GPG10_INP     (0x00 << 20)
857 #define S3C2410_GPG10_OUTP    (0x01 << 20)
858 #define S3C2410_GPG10_EINT18  (0x02 << 20)
859
860 #define S3C2410_GPG11         S3C2410_GPIONO(S3C2410_GPIO_BANKG, 11)
861 #define S3C2410_GPG11_INP     (0x00 << 22)
862 #define S3C2410_GPG11_OUTP    (0x01 << 22)
863 #define S3C2410_GPG11_EINT19  (0x02 << 22)
864 #define S3C2410_GPG11_TCLK1   (0x03 << 22)
865 #define S3C2443_GPG11_CF_nIREQ (0x03 << 22)
866
867 #define S3C2410_GPG12         S3C2410_GPIONO(S3C2410_GPIO_BANKG, 12)
868 #define S3C2410_GPG12_INP     (0x00 << 24)
869 #define S3C2410_GPG12_OUTP    (0x01 << 24)
870 #define S3C2410_GPG12_EINT20  (0x02 << 24)
871 #define S3C2410_GPG12_XMON    (0x03 << 24)
872 #define S3C2442_GPG12_nSPICS0 (0x03 << 24)
873 #define S3C2443_GPG12_nINPACK (0x03 << 24)
874
875 #define S3C2410_GPG13         S3C2410_GPIONO(S3C2410_GPIO_BANKG, 13)
876 #define S3C2410_GPG13_INP     (0x00 << 26)
877 #define S3C2410_GPG13_OUTP    (0x01 << 26)
878 #define S3C2410_GPG13_EINT21  (0x02 << 26)
879 #define S3C2410_GPG13_nXPON   (0x03 << 26)
880 #define S3C2443_GPG13_CF_nREG (0x03 << 26)
881
882 #define S3C2410_GPG14         S3C2410_GPIONO(S3C2410_GPIO_BANKG, 14)
883 #define S3C2410_GPG14_INP     (0x00 << 28)
884 #define S3C2410_GPG14_OUTP    (0x01 << 28)
885 #define S3C2410_GPG14_EINT22  (0x02 << 28)
886 #define S3C2410_GPG14_YMON    (0x03 << 28)
887 #define S3C2443_GPG14_CF_RESET (0x03 << 28)
888
889 #define S3C2410_GPG15         S3C2410_GPIONO(S3C2410_GPIO_BANKG, 15)
890 #define S3C2410_GPG15_INP     (0x00 << 30)
891 #define S3C2410_GPG15_OUTP    (0x01 << 30)
892 #define S3C2410_GPG15_EINT23  (0x02 << 30)
893 #define S3C2410_GPG15_nYPON   (0x03 << 30)
894 #define S3C2443_GPG15_CF_PWR  (0x03 << 30)
895
896 #define S3C2410_GPG_PUPDIS(x)  (1<<(x))
897
898 /* Port H consists of11 GPIO/serial/Misc pins
899  *
900  * GPGCON has 2 bits for each of the input pins on port F
901  *   00 = 0 input, 1 output, 2 interrupt (EINT0..7), 3 special func
902  *
903  * pull up works like all other ports.
904 */
905
906 #define S3C2410_GPHCON     S3C2410_GPIOREG(0x70)
907 #define S3C2410_GPHDAT     S3C2410_GPIOREG(0x74)
908 #define S3C2410_GPHUP      S3C2410_GPIOREG(0x78)
909
910 #define S3C2410_GPH0        S3C2410_GPIONO(S3C2410_GPIO_BANKH, 0)
911 #define S3C2410_GPH0_INP    (0x00 << 0)
912 #define S3C2410_GPH0_OUTP   (0x01 << 0)
913 #define S3C2410_GPH0_nCTS0  (0x02 << 0)
914
915 #define S3C2410_GPH1        S3C2410_GPIONO(S3C2410_GPIO_BANKH, 1)
916 #define S3C2410_GPH1_INP    (0x00 << 2)
917 #define S3C2410_GPH1_OUTP   (0x01 << 2)
918 #define S3C2410_GPH1_nRTS0  (0x02 << 2)
919
920 #define S3C2410_GPH2        S3C2410_GPIONO(S3C2410_GPIO_BANKH, 2)
921 #define S3C2410_GPH2_INP    (0x00 << 4)
922 #define S3C2410_GPH2_OUTP   (0x01 << 4)
923 #define S3C2410_GPH2_TXD0   (0x02 << 4)
924
925 #define S3C2410_GPH3        S3C2410_GPIONO(S3C2410_GPIO_BANKH, 3)
926 #define S3C2410_GPH3_INP    (0x00 << 6)
927 #define S3C2410_GPH3_OUTP   (0x01 << 6)
928 #define S3C2410_GPH3_RXD0   (0x02 << 6)
929
930 #define S3C2410_GPH4        S3C2410_GPIONO(S3C2410_GPIO_BANKH, 4)
931 #define S3C2410_GPH4_INP    (0x00 << 8)
932 #define S3C2410_GPH4_OUTP   (0x01 << 8)
933 #define S3C2410_GPH4_TXD1   (0x02 << 8)
934
935 #define S3C2410_GPH5        S3C2410_GPIONO(S3C2410_GPIO_BANKH, 5)
936 #define S3C2410_GPH5_INP    (0x00 << 10)
937 #define S3C2410_GPH5_OUTP   (0x01 << 10)
938 #define S3C2410_GPH5_RXD1   (0x02 << 10)
939
940 #define S3C2410_GPH6        S3C2410_GPIONO(S3C2410_GPIO_BANKH, 6)
941 #define S3C2410_GPH6_INP    (0x00 << 12)
942 #define S3C2410_GPH6_OUTP   (0x01 << 12)
943 #define S3C2410_GPH6_TXD2   (0x02 << 12)
944 #define S3C2410_GPH6_nRTS1  (0x03 << 12)
945
946 #define S3C2410_GPH7        S3C2410_GPIONO(S3C2410_GPIO_BANKH, 7)
947 #define S3C2410_GPH7_INP    (0x00 << 14)
948 #define S3C2410_GPH7_OUTP   (0x01 << 14)
949 #define S3C2410_GPH7_RXD2   (0x02 << 14)
950 #define S3C2410_GPH7_nCTS1  (0x03 << 14)
951
952 #define S3C2410_GPH8        S3C2410_GPIONO(S3C2410_GPIO_BANKH, 8)
953 #define S3C2410_GPH8_INP    (0x00 << 16)
954 #define S3C2410_GPH8_OUTP   (0x01 << 16)
955 #define S3C2410_GPH8_UCLK   (0x02 << 16)
956
957 #define S3C2410_GPH9          S3C2410_GPIONO(S3C2410_GPIO_BANKH, 9)
958 #define S3C2410_GPH9_INP      (0x00 << 18)
959 #define S3C2410_GPH9_OUTP     (0x01 << 18)
960 #define S3C2410_GPH9_CLKOUT0  (0x02 << 18)
961 #define S3C2442_GPH9_nSPICS0  (0x03 << 18)
962
963 #define S3C2410_GPH10         S3C2410_GPIONO(S3C2410_GPIO_BANKH, 10)
964 #define S3C2410_GPH10_INP     (0x00 << 20)
965 #define S3C2410_GPH10_OUTP    (0x01 << 20)
966 #define S3C2410_GPH10_CLKOUT1 (0x02 << 20)
967
968 /* The S3C2412 and S3C2413 move the GPJ register set to after
969  * GPH, which means all registers after 0x80 are now offset by 0x10
970  * for the 2412/2413 from the 2410/2440/2442
971 */
972
973 /* miscellaneous control */
974 #define S3C2400_MISCCR     S3C2410_GPIOREG(0x54)
975 #define S3C2410_MISCCR     S3C2410_GPIOREG(0x80)
976 #define S3C2410_DCLKCON    S3C2410_GPIOREG(0x84)
977
978 #define S3C24XX_DCLKCON    S3C24XX_GPIOREG2(0x84)
979
980 /* see clock.h for dclk definitions */
981
982 /* pullup control on databus */
983 #define S3C2410_MISCCR_SPUCR_HEN    (0<<0)
984 #define S3C2410_MISCCR_SPUCR_HDIS   (1<<0)
985 #define S3C2410_MISCCR_SPUCR_LEN    (0<<1)
986 #define S3C2410_MISCCR_SPUCR_LDIS   (1<<1)
987
988 #define S3C2400_MISCCR_SPUCR_LEN    (0<<0)
989 #define S3C2400_MISCCR_SPUCR_LDIS   (1<<0)
990 #define S3C2400_MISCCR_SPUCR_HEN    (0<<1)
991 #define S3C2400_MISCCR_SPUCR_HDIS   (1<<1)
992
993 #define S3C2400_MISCCR_HZ_STOPEN    (0<<2)
994 #define S3C2400_MISCCR_HZ_STOPPREV  (1<<2)
995
996 #define S3C2410_MISCCR_USBDEV       (0<<3)
997 #define S3C2410_MISCCR_USBHOST      (1<<3)
998
999 #define S3C2410_MISCCR_CLK0_MPLL    (0<<4)
1000 #define S3C2410_MISCCR_CLK0_UPLL    (1<<4)
1001 #define S3C2410_MISCCR_CLK0_FCLK    (2<<4)
1002 #define S3C2410_MISCCR_CLK0_HCLK    (3<<4)
1003 #define S3C2410_MISCCR_CLK0_PCLK    (4<<4)
1004 #define S3C2410_MISCCR_CLK0_DCLK0   (5<<4)
1005 #define S3C2410_MISCCR_CLK0_MASK    (7<<4)
1006
1007 #define S3C2412_MISCCR_CLK0_RTC     (2<<4)
1008
1009 #define S3C2410_MISCCR_CLK1_MPLL    (0<<8)
1010 #define S3C2410_MISCCR_CLK1_UPLL    (1<<8)
1011 #define S3C2410_MISCCR_CLK1_FCLK    (2<<8)
1012 #define S3C2410_MISCCR_CLK1_HCLK    (3<<8)
1013 #define S3C2410_MISCCR_CLK1_PCLK    (4<<8)
1014 #define S3C2410_MISCCR_CLK1_DCLK1   (5<<8)
1015 #define S3C2410_MISCCR_CLK1_MASK    (7<<8)
1016
1017 #define S3C2412_MISCCR_CLK1_CLKsrc  (0<<8)
1018
1019 #define S3C2410_MISCCR_USBSUSPND0   (1<<12)
1020 #define S3C2410_MISCCR_USBSUSPND1   (1<<13)
1021
1022 #define S3C2410_MISCCR_nRSTCON      (1<<16)
1023
1024 #define S3C2410_MISCCR_nEN_SCLK0    (1<<17)
1025 #define S3C2410_MISCCR_nEN_SCLK1    (1<<18)
1026 #define S3C2410_MISCCR_nEN_SCLKE    (1<<19)     /* not 2412 */
1027 #define S3C2410_MISCCR_SDSLEEP      (7<<17)
1028
1029 /* external interrupt control... */
1030 /* S3C2410_EXTINT0 -> irq sense control for EINT0..EINT7
1031  * S3C2410_EXTINT1 -> irq sense control for EINT8..EINT15
1032  * S3C2410_EXTINT2 -> irq sense control for EINT16..EINT23
1033  *
1034  * note S3C2410_EXTINT2 has filtering options for EINT16..EINT23
1035  *
1036  * Samsung datasheet p9-25
1037 */
1038 #define S3C2400_EXTINT0    S3C2410_GPIOREG(0x58)
1039 #define S3C2410_EXTINT0    S3C2410_GPIOREG(0x88)
1040 #define S3C2410_EXTINT1    S3C2410_GPIOREG(0x8C)
1041 #define S3C2410_EXTINT2    S3C2410_GPIOREG(0x90)
1042
1043 #define S3C24XX_EXTINT0    S3C24XX_GPIOREG2(0x88)
1044 #define S3C24XX_EXTINT1    S3C24XX_GPIOREG2(0x8C)
1045 #define S3C24XX_EXTINT2    S3C24XX_GPIOREG2(0x90)
1046
1047 /* interrupt filtering conrrol for EINT16..EINT23 */
1048 #define S3C2410_EINFLT0    S3C2410_GPIOREG(0x94)
1049 #define S3C2410_EINFLT1    S3C2410_GPIOREG(0x98)
1050 #define S3C2410_EINFLT2    S3C2410_GPIOREG(0x9C)
1051 #define S3C2410_EINFLT3    S3C2410_GPIOREG(0xA0)
1052
1053 #define S3C24XX_EINFLT0    S3C24XX_GPIOREG2(0x94)
1054 #define S3C24XX_EINFLT1    S3C24XX_GPIOREG2(0x98)
1055 #define S3C24XX_EINFLT2    S3C24XX_GPIOREG2(0x9C)
1056 #define S3C24XX_EINFLT3    S3C24XX_GPIOREG2(0xA0)
1057
1058 /* values for interrupt filtering */
1059 #define S3C2410_EINTFLT_PCLK            (0x00)
1060 #define S3C2410_EINTFLT_EXTCLK          (1<<7)
1061 #define S3C2410_EINTFLT_WIDTHMSK(x)     ((x) & 0x3f)
1062
1063 /* removed EINTxxxx defs from here, not meant for this */
1064
1065 /* GSTATUS have miscellaneous information in them
1066  *
1067  * These move between s3c2410 and s3c2412 style systems.
1068  */
1069
1070 #define S3C2410_GSTATUS0   S3C2410_GPIOREG(0x0AC)
1071 #define S3C2410_GSTATUS1   S3C2410_GPIOREG(0x0B0)
1072 #define S3C2410_GSTATUS2   S3C2410_GPIOREG(0x0B4)
1073 #define S3C2410_GSTATUS3   S3C2410_GPIOREG(0x0B8)
1074 #define S3C2410_GSTATUS4   S3C2410_GPIOREG(0x0BC)
1075
1076 #define S3C2412_GSTATUS0   S3C2410_GPIOREG(0x0BC)
1077 #define S3C2412_GSTATUS1   S3C2410_GPIOREG(0x0C0)
1078 #define S3C2412_GSTATUS2   S3C2410_GPIOREG(0x0C4)
1079 #define S3C2412_GSTATUS3   S3C2410_GPIOREG(0x0C8)
1080 #define S3C2412_GSTATUS4   S3C2410_GPIOREG(0x0CC)
1081
1082 #define S3C24XX_GSTATUS0   S3C24XX_GPIOREG2(0x0AC)
1083 #define S3C24XX_GSTATUS1   S3C24XX_GPIOREG2(0x0B0)
1084 #define S3C24XX_GSTATUS2   S3C24XX_GPIOREG2(0x0B4)
1085 #define S3C24XX_GSTATUS3   S3C24XX_GPIOREG2(0x0B8)
1086 #define S3C24XX_GSTATUS4   S3C24XX_GPIOREG2(0x0BC)
1087
1088 #define S3C2410_GSTATUS0_nWAIT     (1<<3)
1089 #define S3C2410_GSTATUS0_NCON      (1<<2)
1090 #define S3C2410_GSTATUS0_RnB       (1<<1)
1091 #define S3C2410_GSTATUS0_nBATTFLT  (1<<0)
1092
1093 #define S3C2410_GSTATUS1_IDMASK    (0xffff0000)
1094 #define S3C2410_GSTATUS1_2410      (0x32410000)
1095 #define S3C2410_GSTATUS1_2412      (0x32412001)
1096 #define S3C2410_GSTATUS1_2440      (0x32440000)
1097 #define S3C2410_GSTATUS1_2442      (0x32440aaa)
1098
1099 #define S3C2410_GSTATUS2_WTRESET   (1<<2)
1100 #define S3C2410_GSTATUS2_OFFRESET  (1<<1)
1101 #define S3C2410_GSTATUS2_PONRESET  (1<<0)
1102
1103 /* open drain control register */
1104 #define S3C2400_OPENCR     S3C2410_GPIOREG(0x50)
1105
1106 #define S3C2400_OPENCR_OPC_RXD1DIS  (0<<0)
1107 #define S3C2400_OPENCR_OPC_RXD1EN   (1<<0)
1108 #define S3C2400_OPENCR_OPC_TXD1DIS  (0<<1)
1109 #define S3C2400_OPENCR_OPC_TXD1EN   (1<<1)
1110 #define S3C2400_OPENCR_OPC_CMDDIS   (0<<2)
1111 #define S3C2400_OPENCR_OPC_CMDEN    (1<<2)
1112 #define S3C2400_OPENCR_OPC_DATDIS   (0<<3)
1113 #define S3C2400_OPENCR_OPC_DATEN    (1<<3)
1114 #define S3C2400_OPENCR_OPC_MISODIS  (0<<4)
1115 #define S3C2400_OPENCR_OPC_MISOEN   (1<<4)
1116 #define S3C2400_OPENCR_OPC_MOSIDIS  (0<<5)
1117 #define S3C2400_OPENCR_OPC_MOSIEN   (1<<5)
1118
1119 /* 2412/2413 sleep configuration registers */
1120
1121 #define S3C2412_GPBSLPCON       S3C2410_GPIOREG(0x1C)
1122 #define S3C2412_GPCSLPCON       S3C2410_GPIOREG(0x2C)
1123 #define S3C2412_GPDSLPCON       S3C2410_GPIOREG(0x3C)
1124 #define S3C2412_GPFSLPCON       S3C2410_GPIOREG(0x5C)
1125 #define S3C2412_GPGSLPCON       S3C2410_GPIOREG(0x6C)
1126 #define S3C2412_GPHSLPCON       S3C2410_GPIOREG(0x7C)
1127
1128 /* definitions for each pin bit */
1129 #define S3C2412_GPIO_SLPCON_LOW  ( 0x00 )
1130 #define S3C2412_GPIO_SLPCON_HIGH ( 0x01 )
1131 #define S3C2412_GPIO_SLPCON_IN   ( 0x02 )
1132 #define S3C2412_GPIO_SLPCON_PULL ( 0x03 )
1133
1134 #define S3C2412_SLPCON_LOW(x)   ( 0x00 << ((x) * 2))
1135 #define S3C2412_SLPCON_HIGH(x)  ( 0x01 << ((x) * 2))
1136 #define S3C2412_SLPCON_IN(x)    ( 0x02 << ((x) * 2))
1137 #define S3C2412_SLPCON_PULL(x)  ( 0x03 << ((x) * 2))
1138 #define S3C2412_SLPCON_EINT(x)  ( 0x02 << ((x) * 2))  /* only IRQ pins */
1139 #define S3C2412_SLPCON_MASK(x)  ( 0x03 << ((x) * 2))
1140
1141 #define S3C2412_SLPCON_ALL_LOW  (0x0)
1142 #define S3C2412_SLPCON_ALL_HIGH (0x11111111 | 0x44444444)
1143 #define S3C2412_SLPCON_ALL_IN   (0x22222222 | 0x88888888)
1144 #define S3C2412_SLPCON_ALL_PULL (0x33333333)
1145
1146 #endif  /* __ASM_ARCH_REGS_GPIO_H */
1147