Pull release into acpica branch
[pandora-kernel.git] / arch / arm / mach-realview / platsmp.c
1 /*
2  *  linux/arch/arm/mach-realview/platsmp.c
3  *
4  *  Copyright (C) 2002 ARM Ltd.
5  *  All Rights Reserved
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License version 2 as
9  * published by the Free Software Foundation.
10  */
11 #include <linux/init.h>
12 #include <linux/errno.h>
13 #include <linux/delay.h>
14 #include <linux/device.h>
15 #include <linux/smp.h>
16
17 #include <asm/cacheflush.h>
18 #include <asm/hardware/arm_scu.h>
19 #include <asm/hardware.h>
20 #include <asm/io.h>
21
22 extern void realview_secondary_startup(void);
23
24 /*
25  * control for which core is the next to come out of the secondary
26  * boot "holding pen"
27  */
28 volatile int __cpuinitdata pen_release = -1;
29
30 static unsigned int __init get_core_count(void)
31 {
32         unsigned int ncores;
33
34         ncores = __raw_readl(__io_address(REALVIEW_MPCORE_SCU_BASE) + SCU_CONFIG);
35
36         return (ncores & 0x03) + 1;
37 }
38
39 static DEFINE_SPINLOCK(boot_lock);
40
41 void __cpuinit platform_secondary_init(unsigned int cpu)
42 {
43         /*
44          * the primary core may have used a "cross call" soft interrupt
45          * to get this processor out of WFI in the BootMonitor - make
46          * sure that we are no longer being sent this soft interrupt
47          */
48         smp_cross_call_done(cpumask_of_cpu(cpu));
49
50         /*
51          * if any interrupts are already enabled for the primary
52          * core (e.g. timer irq), then they will not have been enabled
53          * for us: do so
54          */
55         gic_cpu_init(__io_address(REALVIEW_GIC_CPU_BASE));
56
57         /*
58          * let the primary processor know we're out of the
59          * pen, then head off into the C entry point
60          */
61         pen_release = -1;
62
63         /*
64          * Synchronise with the boot thread.
65          */
66         spin_lock(&boot_lock);
67         spin_unlock(&boot_lock);
68 }
69
70 int __cpuinit boot_secondary(unsigned int cpu, struct task_struct *idle)
71 {
72         unsigned long timeout;
73
74         /*
75          * set synchronisation state between this boot processor
76          * and the secondary one
77          */
78         spin_lock(&boot_lock);
79
80         /*
81          * The secondary processor is waiting to be released from
82          * the holding pen - release it, then wait for it to flag
83          * that it has been released by resetting pen_release.
84          *
85          * Note that "pen_release" is the hardware CPU ID, whereas
86          * "cpu" is Linux's internal ID.
87          */
88         pen_release = cpu;
89         flush_cache_all();
90
91         /*
92          * XXX
93          *
94          * This is a later addition to the booting protocol: the
95          * bootMonitor now puts secondary cores into WFI, so
96          * poke_milo() no longer gets the cores moving; we need
97          * to send a soft interrupt to wake the secondary core.
98          * Use smp_cross_call() for this, since there's little
99          * point duplicating the code here
100          */
101         smp_cross_call(cpumask_of_cpu(cpu));
102
103         timeout = jiffies + (1 * HZ);
104         while (time_before(jiffies, timeout)) {
105                 if (pen_release == -1)
106                         break;
107
108                 udelay(10);
109         }
110
111         /*
112          * now the secondary core is starting up let it run its
113          * calibrations, then wait for it to finish
114          */
115         spin_unlock(&boot_lock);
116
117         return pen_release != -1 ? -ENOSYS : 0;
118 }
119
120 static void __init poke_milo(void)
121 {
122         extern void secondary_startup(void);
123
124         /* nobody is to be released from the pen yet */
125         pen_release = -1;
126
127         /*
128          * write the address of secondary startup into the system-wide
129          * flags register, then clear the bottom two bits, which is what
130          * BootMonitor is waiting for
131          */
132 #if 1
133 #define REALVIEW_SYS_FLAGSS_OFFSET 0x30
134         __raw_writel(virt_to_phys(realview_secondary_startup),
135                      __io_address(REALVIEW_SYS_BASE) +
136                      REALVIEW_SYS_FLAGSS_OFFSET);
137 #define REALVIEW_SYS_FLAGSC_OFFSET 0x34
138         __raw_writel(3,
139                      __io_address(REALVIEW_SYS_BASE) +
140                      REALVIEW_SYS_FLAGSC_OFFSET);
141 #endif
142
143         mb();
144 }
145
146 void __init smp_prepare_cpus(unsigned int max_cpus)
147 {
148         unsigned int ncores = get_core_count();
149         unsigned int cpu = smp_processor_id();
150         int i;
151
152         /* sanity check */
153         if (ncores == 0) {
154                 printk(KERN_ERR
155                        "Realview: strange CM count of 0? Default to 1\n");
156
157                 ncores = 1;
158         }
159
160         if (ncores > NR_CPUS) {
161                 printk(KERN_WARNING
162                        "Realview: no. of cores (%d) greater than configured "
163                        "maximum of %d - clipping\n",
164                        ncores, NR_CPUS);
165                 ncores = NR_CPUS;
166         }
167
168         smp_store_cpu_info(cpu);
169
170         /*
171          * are we trying to boot more cores than exist?
172          */
173         if (max_cpus > ncores)
174                 max_cpus = ncores;
175
176         /*
177          * Enable the local timer for primary CPU
178          */
179         local_timer_setup(cpu);
180
181         /*
182          * Initialise the possible/present maps.
183          * cpu_possible_map describes the set of CPUs which may be present
184          * cpu_present_map describes the set of CPUs populated
185          */
186         for (i = 0; i < max_cpus; i++) {
187                 cpu_set(i, cpu_possible_map);
188                 cpu_set(i, cpu_present_map);
189         }
190
191         /*
192          * Do we need any more CPUs? If so, then let them know where
193          * to start. Note that, on modern versions of MILO, the "poke"
194          * doesn't actually do anything until each individual core is
195          * sent a soft interrupt to get it out of WFI
196          */
197         if (max_cpus > 1)
198                 poke_milo();
199 }