c3af24e8e3e557029f3cc07a7c8384d3a4befdd2
[pandora-kernel.git] / arch / arm / mach-omap2 / clock.c
1 /*
2  *  linux/arch/arm/mach-omap2/clock.c
3  *
4  *  Copyright (C) 2005-2008 Texas Instruments, Inc.
5  *  Copyright (C) 2004-2008 Nokia Corporation
6  *
7  *  Contacts:
8  *  Richard Woodruff <r-woodruff2@ti.com>
9  *  Paul Walmsley
10  *
11  * This program is free software; you can redistribute it and/or modify
12  * it under the terms of the GNU General Public License version 2 as
13  * published by the Free Software Foundation.
14  */
15 #undef DEBUG
16
17 #include <linux/module.h>
18 #include <linux/kernel.h>
19 #include <linux/device.h>
20 #include <linux/list.h>
21 #include <linux/errno.h>
22 #include <linux/delay.h>
23 #include <linux/clk.h>
24 #include <linux/bitops.h>
25 #include <linux/io.h>
26
27 #include <mach/clock.h>
28 #include <mach/clockdomain.h>
29 #include <mach/sram.h>
30 #include <mach/cpu.h>
31 #include <mach/prcm.h>
32 #include <mach/control.h>
33 #include <asm/div64.h>
34
35 #include <mach/sdrc.h>
36 #include "sdrc.h"
37 #include "clock.h"
38 #include "prm.h"
39 #include "prm-regbits-24xx.h"
40 #include "cm.h"
41 #include "cm-regbits-24xx.h"
42 #include "cm-regbits-34xx.h"
43
44 #define MAX_CLOCK_ENABLE_WAIT           100000
45
46 /* DPLL rate rounding: minimum DPLL multiplier, divider values */
47 #define DPLL_MIN_MULTIPLIER             1
48 #define DPLL_MIN_DIVIDER                1
49
50 /* Possible error results from _dpll_test_mult */
51 #define DPLL_MULT_UNDERFLOW             (1 << 0)
52
53 /*
54  * Scale factor to mitigate roundoff errors in DPLL rate rounding.
55  * The higher the scale factor, the greater the risk of arithmetic overflow,
56  * but the closer the rounded rate to the target rate.  DPLL_SCALE_FACTOR
57  * must be a power of DPLL_SCALE_BASE.
58  */
59 #define DPLL_SCALE_FACTOR               64
60 #define DPLL_SCALE_BASE                 2
61 #define DPLL_ROUNDING_VAL               ((DPLL_SCALE_BASE / 2) * \
62                                          (DPLL_SCALE_FACTOR / DPLL_SCALE_BASE))
63
64 /* Some OMAP2xxx CM_CLKSEL_PLL.ST_CORE_CLK bits - for omap2_get_dpll_rate() */
65 #define ST_CORE_CLK_REF                 0x1
66 #define ST_CORE_CLK_32K                 0x3
67
68 /* Bitmask to isolate the register type of clk.enable_reg */
69 #define PRCM_REGTYPE_MASK               0xf0
70 /* various CM register type options */
71 #define CM_FCLKEN_REGTYPE               0x00
72 #define CM_ICLKEN_REGTYPE               0x10
73 #define CM_IDLEST_REGTYPE               0x20
74
75 u8 cpu_mask;
76
77 /*-------------------------------------------------------------------------
78  * OMAP2/3 specific clock functions
79  *-------------------------------------------------------------------------*/
80
81 /*
82  * _omap2_clk_read_reg - read a clock register
83  * @clk: struct clk *
84  *
85  * Given a struct clk *, returns the value of the clock's register.
86  */
87 static u32 _omap2_clk_read_reg(u16 reg_offset, struct clk *clk)
88 {
89         if (clk->prcm_mod & CLK_REG_IN_SCM)
90                 return omap_ctrl_readl(reg_offset);
91         else if (clk->prcm_mod & CLK_REG_IN_PRM)
92                 return prm_read_mod_reg(clk->prcm_mod & PRCM_MOD_ADDR_MASK,
93                                         reg_offset);
94         else
95                 return cm_read_mod_reg(clk->prcm_mod, reg_offset);
96 }
97
98 /*
99  * _omap2_clk_write_reg - write a clock's register
100  * @v: value to write to the clock's enable_reg
101  * @clk: struct clk *
102  *
103  * Given a register value @v and struct clk * @clk, writes the value of @v to
104  * the clock's enable register.  No return value.
105  */
106 static void _omap2_clk_write_reg(u32 v, u16 reg_offset, struct clk *clk)
107 {
108         if (clk->prcm_mod & CLK_REG_IN_SCM)
109                 omap_ctrl_writel(v, reg_offset);
110         else if (clk->prcm_mod & CLK_REG_IN_PRM)
111                 prm_write_mod_reg(v, clk->prcm_mod & PRCM_MOD_ADDR_MASK,
112                                   reg_offset);
113         else
114                 cm_write_mod_reg(v, clk->prcm_mod, reg_offset);
115 }
116
117
118 /**
119  * omap2_init_clk_clkdm - look up a clockdomain name, store pointer in clk
120  * @clk: OMAP clock struct ptr to use
121  *
122  * Convert a clockdomain name stored in a struct clk 'clk' into a
123  * clockdomain pointer, and save it into the struct clk.  Intended to be
124  * called during clk_register().  No return value.
125  */
126 void omap2_init_clk_clkdm(struct clk *clk)
127 {
128         struct clockdomain *clkdm;
129
130         if (!clk->clkdm.name) {
131                 pr_err("clock: %s: missing clockdomain", clk->name);
132                 return;
133         }
134
135         clkdm = clkdm_lookup(clk->clkdm.name);
136         if (clkdm) {
137                 pr_debug("clock: associated clk %s to clkdm %s\n",
138                          clk->name, clk->clkdm.name);
139                 clk->clkdm.ptr = clkdm;
140         } else {
141                 pr_err("clock: %s: could not associate to clkdm %s\n",
142                        clk->name, clk->clkdm.name);
143         }
144 }
145
146 /**
147  * omap2_init_clksel_parent - set a clksel clk's parent field from the hardware
148  * @clk: OMAP clock struct ptr to use
149  *
150  * Given a pointer to a source-selectable struct clk, read the hardware
151  * register and determine what its parent is currently set to.  Update the
152  * clk->parent field with the appropriate clk ptr.
153  */
154 void omap2_init_clksel_parent(struct clk *clk)
155 {
156         const struct clksel *clks;
157         const struct clksel_rate *clkr;
158         u32 r, found = 0;
159
160         if (!clk->clksel)
161                 return;
162
163         r = _omap2_clk_read_reg(clk->clksel_reg, clk);
164         r &= clk->clksel_mask;
165         r >>= __ffs(clk->clksel_mask);
166
167         for (clks = clk->clksel; clks->parent && !found; clks++) {
168                 for (clkr = clks->rates; clkr->div && !found; clkr++) {
169                         if ((clkr->flags & cpu_mask) && (clkr->val == r)) {
170                                 if (clk->parent != clks->parent) {
171                                         pr_debug("clock: inited %s parent "
172                                                  "to %s (was %s)\n",
173                                                  clk->name, clks->parent->name,
174                                                  ((clk->parent) ?
175                                                   clk->parent->name : "NULL"));
176                                         clk->parent = clks->parent;
177                                 };
178                                 found = 1;
179                         }
180                 }
181         }
182
183         if (!found)
184                 printk(KERN_ERR "clock: init parent: could not find "
185                        "regval %0x for clock %s\n", r,  clk->name);
186
187         return;
188 }
189
190 /**
191  * omap2_get_dpll_rate - returns the current DPLL CLKOUT rate
192  * @clk: struct clk * of a DPLL
193  *
194  * DPLLs can be locked or bypassed - basically, enabled or disabled.
195  * When locked, the DPLL output depends on the M and N values.  When
196  * bypassed, on OMAP2xxx, the output rate is either the 32KiHz clock
197  * or sys_clk.  Bypass rates on OMAP3 depend on the DPLL: DPLLs 1 and
198  * 2 are bypassed with dpll1_fclk and dpll2_fclk respectively
199  * (generated by DPLL3), while DPLL 3, 4, and 5 bypass rates are sys_clk.
200  * Returns the current DPLL CLKOUT rate (*not* CLKOUTX2) if the DPLL is
201  * locked, or the appropriate bypass rate if the DPLL is bypassed, or 0
202  * if the clock @clk is not a DPLL.
203  */
204 u32 omap2_get_dpll_rate(struct clk *clk)
205 {
206         long long dpll_clk;
207         u32 dpll_mult, dpll_div, v;
208         struct dpll_data *dd;
209
210         dd = clk->dpll_data;
211         if (!dd)
212                 return 0;
213
214         /* Return bypass rate if DPLL is bypassed */
215         v = cm_read_mod_reg(clk->prcm_mod, dd->idlest_reg);
216         v &= dd->idlest_mask;
217         v >>= __ffs(dd->idlest_mask);
218         if (cpu_is_omap24xx()) {
219
220                 if (v == ST_CORE_CLK_REF)
221                         return clk->parent->rate; /* sys_clk */
222                 else if (v == ST_CORE_CLK_32K)
223                         return 32768;
224
225         } else if (cpu_is_omap34xx()) {
226
227                 if (!v)
228                         return dd->bypass_clk->rate;
229
230         }
231
232         v = cm_read_mod_reg(clk->prcm_mod, dd->mult_div1_reg);
233         dpll_mult = v & dd->mult_mask;
234         dpll_mult >>= __ffs(dd->mult_mask);
235         dpll_div = v & dd->div1_mask;
236         dpll_div >>= __ffs(dd->div1_mask);
237
238         dpll_clk = (long long)clk->parent->rate * dpll_mult;
239         do_div(dpll_clk, dpll_div + 1);
240
241         return dpll_clk;
242 }
243
244 /*
245  * Used for clocks that have the same value as the parent clock,
246  * divided by some factor
247  */
248 void omap2_fixed_divisor_recalc(struct clk *clk)
249 {
250         WARN_ON(!clk->fixed_div);
251
252         clk->rate = clk->parent->rate / clk->fixed_div;
253
254         if (clk->flags & RATE_PROPAGATES)
255                 propagate_rate(clk);
256 }
257
258 /**
259  * omap2_wait_clock_ready - wait for clock to enable
260  * @prcm_mod: CM submodule offset from CM_BASE (e.g., "MPU_MOD")
261  * @reg_index: offset of CM register address from prcm_mod
262  * @mask: value to mask against to determine if the clock is active
263  * @name: name of the clock (for printk)
264  *
265  * Returns 1 if the clock enabled in time, or 0 if it failed to enable
266  * in roughly MAX_CLOCK_ENABLE_WAIT microseconds.
267  */
268 int omap2_wait_clock_ready(s16 prcm_mod, u16 reg_index, u32 mask,
269                            const char *name)
270 {
271         int i = 0, ena = 0;
272
273         /*
274          * 24xx uses 0 to indicate not ready, and 1 to indicate ready.
275          * 34xx reverses this, just to keep us on our toes
276          */
277         if (cpu_mask & (RATE_IN_242X | RATE_IN_243X))
278                 ena = mask;
279         else if (cpu_mask & RATE_IN_343X)
280                 ena = 0;
281
282         /* Wait for lock */
283         while (((cm_read_mod_reg(prcm_mod, reg_index) & mask) != ena) &&
284                (i++ < MAX_CLOCK_ENABLE_WAIT)) {
285                 udelay(1);
286         }
287
288         if (i < MAX_CLOCK_ENABLE_WAIT)
289                 pr_debug("Clock %s stable after %d loops\n", name, i);
290         else
291                 printk(KERN_ERR "Clock %s didn't enable in %d tries\n",
292                        name, MAX_CLOCK_ENABLE_WAIT);
293
294         return (i < MAX_CLOCK_ENABLE_WAIT) ? 1 : 0;
295 };
296
297
298 /*
299  * omap2_clk_wait_ready - wait for a OMAP module to come out of target idle
300  * @clk: struct clk * recently enabled to indicate the module to test
301  *
302  * Wait for an OMAP module with a target idle state bit to come out of
303  * idle once both its interface clock and primary functional clock are
304  * both enabled.  Any register read or write to the device before it
305  * returns from idle will cause an abort.  Not all modules have target
306  * idle state bits (for example, DSS and CAM on OMAP24xx); so we don't
307  * wait for those.  No return value.
308  *
309  * We don't need special code here for INVERT_ENABLE for the time
310  * being since INVERT_ENABLE only applies to clocks enabled by
311  * CM_CLKEN_PLL.
312  *
313  * REVISIT: This function is misnamed: it should be something like
314  * "omap2_module_wait_ready", and in the long-term, it does not belong
315  * in the clock framework. It also shouldn't be doing register
316  * arithmetic to determine the companion clock.
317  */
318 static void omap2_clk_wait_ready(struct clk *clk)
319 {
320         u16 other_reg, idlest_reg;
321         u32 other_bit;
322
323         if (!(clk->flags & WAIT_READY))
324                 return;
325
326         /* If we are enabling an iclk, also test the fclk; and vice versa */
327         other_bit = 1 << clk->enable_bit;
328         other_reg = clk->enable_reg & ~PRCM_REGTYPE_MASK;
329
330         if (clk->enable_reg & CM_ICLKEN_REGTYPE)
331                 other_reg |= CM_FCLKEN_REGTYPE;
332         else
333                 other_reg |= CM_ICLKEN_REGTYPE;
334
335         /* Ensure functional and interface clocks are running. */
336         if (!(cm_read_mod_reg(clk->prcm_mod, other_reg) & other_bit))
337                 return;
338
339         idlest_reg = other_reg & ~PRCM_REGTYPE_MASK;
340         idlest_reg |= CM_IDLEST_REGTYPE;
341
342         omap2_wait_clock_ready(clk->prcm_mod, idlest_reg, 1 << clk->idlest_bit,
343                                clk->name);
344 }
345
346 /* Enables clock without considering parent dependencies or use count
347  * REVISIT: Maybe change this to use clk->enable like on omap1?
348  */
349 static int _omap2_clk_enable(struct clk *clk)
350 {
351         u32 v;
352
353         if (clk->flags & (ALWAYS_ENABLED | PARENT_CONTROLS_CLOCK))
354                 return 0;
355
356         if (clk->enable)
357                 return clk->enable(clk);
358
359         v = _omap2_clk_read_reg(clk->enable_reg, clk);
360         if (clk->flags & INVERT_ENABLE)
361                 v &= ~(1 << clk->enable_bit);
362         else
363                 v |= (1 << clk->enable_bit);
364         _omap2_clk_write_reg(v, clk->enable_reg, clk);
365         wmb();
366
367         omap2_clk_wait_ready(clk);
368
369         return 0;
370 }
371
372 /* Disables clock without considering parent dependencies or use count */
373 static void _omap2_clk_disable(struct clk *clk)
374 {
375         u32 v;
376
377         if (clk->flags & (ALWAYS_ENABLED | PARENT_CONTROLS_CLOCK))
378                 return;
379
380         if (clk->disable) {
381                 clk->disable(clk);
382                 return;
383         }
384
385         v = _omap2_clk_read_reg(clk->enable_reg, clk);
386         if (clk->flags & INVERT_ENABLE)
387                 v |= (1 << clk->enable_bit);
388         else
389                 v &= ~(1 << clk->enable_bit);
390         _omap2_clk_write_reg(v, clk->enable_reg, clk);
391         wmb();
392 }
393
394 void omap2_clk_disable(struct clk *clk)
395 {
396         if (clk->usecount > 0 && !(--clk->usecount)) {
397                 _omap2_clk_disable(clk);
398                 if (clk->parent)
399                         omap2_clk_disable(clk->parent);
400                 if (clk->clkdm.ptr)
401                         omap2_clkdm_clk_disable(clk->clkdm.ptr, clk);
402
403         }
404 }
405
406 int omap2_clk_enable(struct clk *clk)
407 {
408         int ret = 0;
409
410         if (clk->usecount++ == 0) {
411                 if (clk->parent)
412                         ret = omap2_clk_enable(clk->parent);
413
414                 if (ret != 0) {
415                         clk->usecount--;
416                         return ret;
417                 }
418
419                 if (clk->clkdm.ptr)
420                         omap2_clkdm_clk_enable(clk->clkdm.ptr, clk);
421
422                 ret = _omap2_clk_enable(clk);
423
424                 if (ret != 0) {
425                         if (clk->clkdm.ptr)
426                                 omap2_clkdm_clk_disable(clk->clkdm.ptr, clk);
427
428                         if (clk->parent) {
429                                 omap2_clk_disable(clk->parent);
430                                 clk->usecount--;
431                         }
432                 }
433         }
434
435         return ret;
436 }
437
438 /*
439  * Used for clocks that are part of CLKSEL_xyz governed clocks.
440  * REVISIT: Maybe change to use clk->enable() functions like on omap1?
441  */
442 void omap2_clksel_recalc(struct clk *clk)
443 {
444         u32 div = 0;
445
446         pr_debug("clock: recalc'ing clksel clk %s\n", clk->name);
447
448         div = omap2_clksel_get_divisor(clk);
449         if (div == 0)
450                 return;
451
452         if (clk->rate == (clk->parent->rate / div))
453                 return;
454         clk->rate = clk->parent->rate / div;
455
456         pr_debug("clock: new clock rate is %ld (div %d)\n", clk->rate, div);
457
458         if (clk->flags & RATE_PROPAGATES)
459                 propagate_rate(clk);
460 }
461
462 /**
463  * omap2_get_clksel_by_parent - return clksel struct for a given clk & parent
464  * @clk: OMAP struct clk ptr to inspect
465  * @src_clk: OMAP struct clk ptr of the parent clk to search for
466  *
467  * Scan the struct clksel array associated with the clock to find
468  * the element associated with the supplied parent clock address.
469  * Returns a pointer to the struct clksel on success or NULL on error.
470  */
471 static const struct clksel *omap2_get_clksel_by_parent(struct clk *clk,
472                                                        struct clk *src_clk)
473 {
474         const struct clksel *clks;
475
476         if (!clk->clksel)
477                 return NULL;
478
479         for (clks = clk->clksel; clks->parent; clks++) {
480                 if (clks->parent == src_clk)
481                         break; /* Found the requested parent */
482         }
483
484         if (!clks->parent) {
485                 printk(KERN_ERR "clock: Could not find parent clock %s in "
486                        "clksel array of clock %s\n", src_clk->name,
487                        clk->name);
488                 return NULL;
489         }
490
491         return clks;
492 }
493
494 /**
495  * omap2_clksel_round_rate_div - find divisor for the given clock and rate
496  * @clk: OMAP struct clk to use
497  * @target_rate: desired clock rate
498  * @new_div: ptr to where we should store the divisor
499  *
500  * Finds 'best' divider value in an array based on the source and target
501  * rates.  The divider array must be sorted with smallest divider first.
502  * Note that this will not work for clocks which are part of CONFIG_PARTICIPANT,
503  * they are only settable as part of virtual_prcm set.
504  *
505  * Returns the rounded clock rate or returns 0xffffffff on error.
506  */
507 u32 omap2_clksel_round_rate_div(struct clk *clk, unsigned long target_rate,
508                                 u32 *new_div)
509 {
510         unsigned long test_rate;
511         const struct clksel *clks;
512         const struct clksel_rate *clkr;
513         u32 last_div = 0;
514
515         printk(KERN_INFO "clock: clksel_round_rate_div: %s target_rate %ld\n",
516                clk->name, target_rate);
517
518         *new_div = 1;
519
520         clks = omap2_get_clksel_by_parent(clk, clk->parent);
521         if (!clks)
522                 return ~0;
523
524         for (clkr = clks->rates; clkr->div; clkr++) {
525                 if (!(clkr->flags & cpu_mask))
526                     continue;
527
528                 /* Sanity check */
529                 if (clkr->div <= last_div)
530                         printk(KERN_ERR "clock: clksel_rate table not sorted "
531                                "for clock %s", clk->name);
532
533                 last_div = clkr->div;
534
535                 test_rate = clk->parent->rate / clkr->div;
536
537                 if (test_rate <= target_rate)
538                         break; /* found it */
539         }
540
541         if (!clkr->div) {
542                 printk(KERN_ERR "clock: Could not find divisor for target "
543                        "rate %ld for clock %s parent %s\n", target_rate,
544                        clk->name, clk->parent->name);
545                 return ~0;
546         }
547
548         *new_div = clkr->div;
549
550         printk(KERN_INFO "clock: new_div = %d, new_rate = %ld\n", *new_div,
551                (clk->parent->rate / clkr->div));
552
553         return (clk->parent->rate / clkr->div);
554 }
555
556 /**
557  * omap2_clksel_round_rate - find rounded rate for the given clock and rate
558  * @clk: OMAP struct clk to use
559  * @target_rate: desired clock rate
560  *
561  * Compatibility wrapper for OMAP clock framework
562  * Finds best target rate based on the source clock and possible dividers.
563  * rates. The divider array must be sorted with smallest divider first.
564  * Note that this will not work for clocks which are part of CONFIG_PARTICIPANT,
565  * they are only settable as part of virtual_prcm set.
566  *
567  * Returns the rounded clock rate or returns 0xffffffff on error.
568  */
569 long omap2_clksel_round_rate(struct clk *clk, unsigned long target_rate)
570 {
571         u32 new_div;
572
573         return omap2_clksel_round_rate_div(clk, target_rate, &new_div);
574 }
575
576
577 /* Given a clock and a rate apply a clock specific rounding function */
578 long omap2_clk_round_rate(struct clk *clk, unsigned long rate)
579 {
580         if (clk->round_rate != NULL)
581                 return clk->round_rate(clk, rate);
582
583         if (clk->flags & RATE_FIXED)
584                 printk(KERN_ERR "clock: generic omap2_clk_round_rate called "
585                        "on fixed-rate clock %s\n", clk->name);
586
587         return clk->rate;
588 }
589
590 /**
591  * omap2_clksel_to_divisor() - turn clksel field value into integer divider
592  * @clk: OMAP struct clk to use
593  * @field_val: register field value to find
594  *
595  * Given a struct clk of a rate-selectable clksel clock, and a register field
596  * value to search for, find the corresponding clock divisor.  The register
597  * field value should be pre-masked and shifted down so the LSB is at bit 0
598  * before calling.  Returns 0 on error
599  */
600 u32 omap2_clksel_to_divisor(struct clk *clk, u32 field_val)
601 {
602         const struct clksel *clks;
603         const struct clksel_rate *clkr;
604
605         clks = omap2_get_clksel_by_parent(clk, clk->parent);
606         if (!clks)
607                 return 0;
608
609         for (clkr = clks->rates; clkr->div; clkr++) {
610                 if ((clkr->flags & cpu_mask) && (clkr->val == field_val))
611                         break;
612         }
613
614         if (!clkr->div) {
615                 printk(KERN_ERR "clock: Could not find fieldval %d for "
616                        "clock %s parent %s\n", field_val, clk->name,
617                        clk->parent->name);
618                 return 0;
619         }
620
621         return clkr->div;
622 }
623
624 /**
625  * omap2_divisor_to_clksel() - turn clksel integer divisor into a field value
626  * @clk: OMAP struct clk to use
627  * @div: integer divisor to search for
628  *
629  * Given a struct clk of a rate-selectable clksel clock, and a clock divisor,
630  * find the corresponding register field value.  The return register value is
631  * the value before left-shifting.  Returns 0xffffffff on error
632  */
633 u32 omap2_divisor_to_clksel(struct clk *clk, u32 div)
634 {
635         const struct clksel *clks;
636         const struct clksel_rate *clkr;
637
638         /* should never happen */
639         WARN_ON(div == 0);
640
641         clks = omap2_get_clksel_by_parent(clk, clk->parent);
642         if (!clks)
643                 return 0;
644
645         for (clkr = clks->rates; clkr->div; clkr++) {
646                 if ((clkr->flags & cpu_mask) && (clkr->div == div))
647                         break;
648         }
649
650         if (!clkr->div) {
651                 printk(KERN_ERR "clock: Could not find divisor %d for "
652                        "clock %s parent %s\n", div, clk->name,
653                        clk->parent->name);
654                 return 0;
655         }
656
657         return clkr->val;
658 }
659
660 /**
661  * omap2_clksel_get_divisor - get current divider applied to parent clock.
662  * @clk: OMAP struct clk to use.
663  *
664  * Returns the integer divisor upon success or 0 on error.
665  */
666 u32 omap2_clksel_get_divisor(struct clk *clk)
667 {
668         u32 v;
669
670         if (!clk->clksel_mask)
671                 return 0;
672
673         v = _omap2_clk_read_reg(clk->clksel_reg, clk);
674         v &= clk->clksel_mask;
675         v >>= __ffs(clk->clksel_mask);
676
677         return omap2_clksel_to_divisor(clk, v);
678 }
679
680 int omap2_clksel_set_rate(struct clk *clk, unsigned long rate)
681 {
682         u32 v, field_val, validrate, new_div = 0;
683
684         if (!clk->clksel_mask)
685                 return -EINVAL;
686
687         validrate = omap2_clksel_round_rate_div(clk, rate, &new_div);
688         if (validrate != rate)
689                return -EINVAL;
690
691         field_val = omap2_divisor_to_clksel(clk, new_div);
692         if (field_val == ~0)
693                 return -EINVAL;
694
695         v = _omap2_clk_read_reg(clk->clksel_reg, clk);
696         v &= ~clk->clksel_mask;
697         v |= field_val << __ffs(clk->clksel_mask);
698         _omap2_clk_write_reg(v, clk->clksel_reg, clk);
699
700         wmb();
701
702         clk->rate = clk->parent->rate / new_div;
703
704         if (clk->flags & DELAYED_APP && cpu_is_omap24xx()) {
705                 prm_write_mod_reg(OMAP24XX_VALID_CONFIG,
706                         OMAP24XX_GR_MOD, OMAP24XX_PRCM_CLKCFG_CTRL_OFFSET);
707                 wmb();
708         }
709
710         return 0;
711 }
712
713
714 /* Set the clock rate for a clock source */
715 int omap2_clk_set_rate(struct clk *clk, unsigned long rate)
716 {
717         int ret = -EINVAL;
718
719         pr_debug("clock: set_rate for clock %s to rate %ld\n", clk->name, rate);
720
721         /* CONFIG_PARTICIPANT clocks are changed only in sets via the
722            rate table mechanism, driven by mpu_speed  */
723         if (clk->flags & CONFIG_PARTICIPANT)
724                 return -EINVAL;
725
726         /* dpll_ck, core_ck, virt_prcm_set; plus all clksel clocks */
727         if (clk->set_rate != NULL)
728                 ret = clk->set_rate(clk, rate);
729
730         if (ret == 0 && (clk->flags & RATE_PROPAGATES))
731                 propagate_rate(clk);
732
733         return ret;
734 }
735
736 /*
737  * Converts encoded control register address into a full address
738  * On error, the return value (parent_div) will be 0.
739  */
740 static u32 _omap2_clksel_get_src_field(struct clk *src_clk, struct clk *clk,
741                                        u32 *field_val)
742 {
743         const struct clksel *clks;
744         const struct clksel_rate *clkr;
745
746         clks = omap2_get_clksel_by_parent(clk, src_clk);
747         if (!clks)
748                 return 0;
749
750         for (clkr = clks->rates; clkr->div; clkr++) {
751                 if (clkr->flags & (cpu_mask | DEFAULT_RATE))
752                         break; /* Found the default rate for this platform */
753         }
754
755         if (!clkr->div) {
756                 printk(KERN_ERR "clock: Could not find default rate for "
757                        "clock %s parent %s\n", clk->name,
758                        src_clk->parent->name);
759                 return 0;
760         }
761
762         /* Should never happen.  Add a clksel mask to the struct clk. */
763         WARN_ON(clk->clksel_mask == 0);
764
765         *field_val = clkr->val;
766
767         return clkr->div;
768 }
769
770 int omap2_clk_set_parent(struct clk *clk, struct clk *new_parent)
771 {
772         u32 field_val, v, parent_div;
773
774         if (clk->flags & CONFIG_PARTICIPANT)
775                 return -EINVAL;
776
777         if (!clk->clksel)
778                 return -EINVAL;
779
780         parent_div = _omap2_clksel_get_src_field(new_parent, clk, &field_val);
781         if (!parent_div)
782                 return -EINVAL;
783
784         if (clk->usecount > 0)
785                 _omap2_clk_disable(clk);
786
787         /* Set new source value (previous dividers if any in effect) */
788         v = _omap2_clk_read_reg(clk->clksel_reg, clk);
789         v &= ~clk->clksel_mask;
790         v |= field_val << __ffs(clk->clksel_mask);
791         _omap2_clk_write_reg(v, clk->clksel_reg, clk);
792         wmb();
793
794         if (clk->flags & DELAYED_APP && cpu_is_omap24xx()) {
795                 prm_write_mod_reg(OMAP24XX_VALID_CONFIG,
796                         OMAP24XX_GR_MOD, OMAP24XX_PRCM_CLKCFG_CTRL_OFFSET);
797                 wmb();
798         }
799
800         if (clk->usecount > 0)
801                 _omap2_clk_enable(clk);
802
803         clk->parent = new_parent;
804
805         /* CLKSEL clocks follow their parents' rates, divided by a divisor */
806         clk->rate = new_parent->rate;
807
808         if (parent_div > 0)
809                 clk->rate /= parent_div;
810
811         pr_debug("clock: set parent of %s to %s (new rate %ld)\n",
812                  clk->name, clk->parent->name, clk->rate);
813
814         if (clk->flags & RATE_PROPAGATES)
815                 propagate_rate(clk);
816
817         return 0;
818 }
819
820 /* DPLL rate rounding code */
821
822 /**
823  * omap2_dpll_set_rate_tolerance: set the error tolerance during rate rounding
824  * @clk: struct clk * of the DPLL
825  * @tolerance: maximum rate error tolerance
826  *
827  * Set the maximum DPLL rate error tolerance for the rate rounding
828  * algorithm.  The rate tolerance is an attempt to balance DPLL power
829  * saving (the least divider value "n") vs. rate fidelity (the least
830  * difference between the desired DPLL target rate and the rounded
831  * rate out of the algorithm).  So, increasing the tolerance is likely
832  * to decrease DPLL power consumption and increase DPLL rate error.
833  * Returns -EINVAL if provided a null clock ptr or a clk that is not a
834  * DPLL; or 0 upon success.
835  */
836 int omap2_dpll_set_rate_tolerance(struct clk *clk, unsigned int tolerance)
837 {
838         if (!clk || !clk->dpll_data)
839                 return -EINVAL;
840
841         clk->dpll_data->rate_tolerance = tolerance;
842
843         return 0;
844 }
845
846 static unsigned long _dpll_compute_new_rate(unsigned long parent_rate,
847                                             unsigned int m, unsigned int n)
848 {
849         unsigned long long num;
850
851         num = (unsigned long long)parent_rate * m;
852         do_div(num, n);
853         return num;
854 }
855
856 /*
857  * _dpll_test_mult - test a DPLL multiplier value
858  * @m: pointer to the DPLL m (multiplier) value under test
859  * @n: current DPLL n (divider) value under test
860  * @new_rate: pointer to storage for the resulting rounded rate
861  * @target_rate: the desired DPLL rate
862  * @parent_rate: the DPLL's parent clock rate
863  *
864  * This code tests a DPLL multiplier value, ensuring that the
865  * resulting rate will not be higher than the target_rate, and that
866  * the multiplier value itself is valid for the DPLL.  Initially, the
867  * integer pointed to by the m argument should be prescaled by
868  * multiplying by DPLL_SCALE_FACTOR.  The code will replace this with
869  * a non-scaled m upon return.  This non-scaled m will result in a
870  * new_rate as close as possible to target_rate (but not greater than
871  * target_rate) given the current (parent_rate, n, prescaled m)
872  * triple. Returns DPLL_MULT_UNDERFLOW in the event that the
873  * non-scaled m attempted to underflow, which can allow the calling
874  * function to bail out early; or 0 upon success.
875  */
876 static int _dpll_test_mult(int *m, int n, unsigned long *new_rate,
877                            unsigned long target_rate,
878                            unsigned long parent_rate)
879 {
880         int flags = 0, carry = 0;
881
882         /* Unscale m and round if necessary */
883         if (*m % DPLL_SCALE_FACTOR >= DPLL_ROUNDING_VAL)
884                 carry = 1;
885         *m = (*m / DPLL_SCALE_FACTOR) + carry;
886
887         /*
888          * The new rate must be <= the target rate to avoid programming
889          * a rate that is impossible for the hardware to handle
890          */
891         *new_rate = _dpll_compute_new_rate(parent_rate, *m, n);
892         if (*new_rate > target_rate) {
893                 (*m)--;
894                 *new_rate = 0;
895         }
896
897         /* Guard against m underflow */
898         if (*m < DPLL_MIN_MULTIPLIER) {
899                 *m = DPLL_MIN_MULTIPLIER;
900                 *new_rate = 0;
901                 flags = DPLL_MULT_UNDERFLOW;
902         }
903
904         if (*new_rate == 0)
905                 *new_rate = _dpll_compute_new_rate(parent_rate, *m, n);
906
907         return flags;
908 }
909
910 /**
911  * omap2_dpll_round_rate - round a target rate for an OMAP DPLL
912  * @clk: struct clk * for a DPLL
913  * @target_rate: desired DPLL clock rate
914  *
915  * Given a DPLL, a desired target rate, and a rate tolerance, round
916  * the target rate to a possible, programmable rate for this DPLL.
917  * Rate tolerance is assumed to be set by the caller before this
918  * function is called.  Attempts to select the minimum possible n
919  * within the tolerance to reduce power consumption.  Stores the
920  * computed (m, n) in the DPLL's dpll_data structure so set_rate()
921  * will not need to call this (expensive) function again.  Returns ~0
922  * if the target rate cannot be rounded, either because the rate is
923  * too low or because the rate tolerance is set too tightly; or the
924  * rounded rate upon success.
925  */
926 long omap2_dpll_round_rate(struct clk *clk, unsigned long target_rate)
927 {
928         int m, n, r, e, scaled_max_m;
929         unsigned long scaled_rt_rp, new_rate;
930         int min_e = -1, min_e_m = -1, min_e_n = -1;
931
932         if (!clk || !clk->dpll_data)
933                 return ~0;
934
935         pr_debug("clock: starting DPLL round_rate for clock %s, target rate "
936                  "%ld\n", clk->name, target_rate);
937
938         scaled_rt_rp = target_rate / (clk->parent->rate / DPLL_SCALE_FACTOR);
939         scaled_max_m = clk->dpll_data->max_multiplier * DPLL_SCALE_FACTOR;
940
941         clk->dpll_data->last_rounded_rate = 0;
942
943         for (n = clk->dpll_data->max_divider; n >= DPLL_MIN_DIVIDER; n--) {
944
945                 /* Compute the scaled DPLL multiplier, based on the divider */
946                 m = scaled_rt_rp * n;
947
948                 /*
949                  * Since we're counting n down, a m overflow means we can
950                  * can immediately skip to the next n
951                  */
952                 if (m > scaled_max_m)
953                         continue;
954
955                 r = _dpll_test_mult(&m, n, &new_rate, target_rate,
956                                     clk->parent->rate);
957
958                 e = target_rate - new_rate;
959                 pr_debug("clock: n = %d: m = %d: rate error is %d "
960                          "(new_rate = %ld)\n", n, m, e, new_rate);
961
962                 if (min_e == -1 ||
963                     min_e >= (int)(abs(e) - clk->dpll_data->rate_tolerance)) {
964                         min_e = e;
965                         min_e_m = m;
966                         min_e_n = n;
967
968                         pr_debug("clock: found new least error %d\n", min_e);
969                 }
970
971                 /*
972                  * Since we're counting n down, a m underflow means we
973                  * can bail out completely (since as n decreases in
974                  * the next iteration, there's no way that m can
975                  * increase beyond the current m)
976                  */
977                 if (r & DPLL_MULT_UNDERFLOW)
978                         break;
979         }
980
981         if (min_e < 0) {
982                 pr_debug("clock: error: target rate or tolerance too low\n");
983                 return ~0;
984         }
985
986         clk->dpll_data->last_rounded_m = min_e_m;
987         clk->dpll_data->last_rounded_n = min_e_n;
988         clk->dpll_data->last_rounded_rate =
989                 _dpll_compute_new_rate(clk->parent->rate, min_e_m,  min_e_n);
990
991         pr_debug("clock: final least error: e = %d, m = %d, n = %d\n",
992                  min_e, min_e_m, min_e_n);
993         pr_debug("clock: final rate: %ld  (target rate: %ld)\n",
994                  clk->dpll_data->last_rounded_rate, target_rate);
995
996         return clk->dpll_data->last_rounded_rate;
997 }
998
999 /*-------------------------------------------------------------------------
1000  * Omap2 clock reset and init functions
1001  *-------------------------------------------------------------------------*/
1002
1003 #ifdef CONFIG_OMAP_RESET_CLOCKS
1004 void omap2_clk_disable_unused(struct clk *clk)
1005 {
1006         u32 regval32, v;
1007
1008         v = (clk->flags & INVERT_ENABLE) ? (1 << clk->enable_bit) : 0;
1009
1010         regval32 = _omap2_clk_read_reg(clk->enable_reg, clk);
1011         if ((regval32 & (1 << clk->enable_bit)) == v)
1012                 return;
1013
1014         printk(KERN_INFO "Disabling unused clock \"%s\"\n", clk->name);
1015         _omap2_clk_disable(clk);
1016 }
1017 #endif